Está en la página 1de 13

Universidad Tecnolgica Israel

Facultad de Electrnica - Laboratorio de Electrnica II



Pgina 1 de 13

UNIDAD I
TRANSISTORES DE EFECTO DE CAMPO FET


1. TTULO

Prctica 2: Polarizacin fija JFET (Fuente comn) - Canal N.


2. OBJETIVOS

GENERAL
Analizar el circuito de polarizacin fija en fuente comn para el JFET.

RESULTADOS DE APRENDIZAJE
Verificar su comportamiento y niveles de conduccin.
Graficar la Curva de Transferencia (Curva de Shockley).


3. MARCO TERICO


5.3 Caractersticas de Transferencia
Derivacin

No existe una relacin lineal entre las cantidades de salida y de entrada de un JFET.
La relacin entre

se encuentra definida por la ecuacin de Shockley:






El trmino cuadrtico de la ecuacin dar por resultado una relacin no lineal
entre

, con lo que se genera una curva que crece exponencialmente con


magnitudes decrecientes de

. Para el anlisis en DC que se desarrollar en el


captulo 6, un mtodo grfico ms que matemtico ser en general, ms directo y
fcil de aplicar. Sin embargo, el mtodo grfico requerir de una grfica de la
ecuacin 5.3 que represente al dispositivo, y de una grfica de la ecuacin de red
que relacione a las mismas variables. La solucin estar definida por el punto de
interseccin de las dos curvas. Es importante considerar al aplicar el enfoque
grfico que las caractersticas del dispositivo no sern afectadas por la red en la
cual se utilice el dispositivo. La ecuacin de la red puede cambiar junto con la
interseccin de las dos curvas, pero la curva de transferencia definida por la
ecuacin 5.3 permanece sin afectarse. En general, por tanto:

Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 2 de 13

Las caractersticas de transferencia definidas por la ecuacin de Shockley no
resultan afectadas por la red en la cual se emplea el dispositivo.

La curva de transferencia se puede obtener utilizando la ecuacin de Shockley o a
partir de las caractersticas de salida de la figura 5.10.





En la figura 5.15 se proporcionan dos grficas con su escala vertical en para
cada una. Una de ellas es una grfica de

en funcin de

, mientras que la otra


es de

en funcin de

. Al utilizar las caractersticas de drenaje a la derecha del


eje y es posible dibujar una lnea horizontal desde la regin de saturacin de la
curva denotada

hacia el eje

. El nivel resultante de corriente para


ambas grficas es

. El punto de interseccin sobre la curva de

en funcin de

ser el que se mostr antes, ya que el eje vertical est definido como



En resumen:

Cuando

.
Cuando

, la corriente de drenaje es de , con lo que se define


otro punto sobre la curva de transferencia. Esto es:

Cuando

.


Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 3 de 13




5.4 Hojas de especificaciones (JFET).

Aunque el contenido general de las hojas de especificaciones puede variar desde el
mnimo necesario hasta una presentacin amplia de grficas y tablas, existen unos
cuntos parmetros fundamentales que se proporcionan por todos los
fabricantes.
1





1
Teora de Circuitos y Dispositivos Electrnicos. R.L Boylestad, L. Nashelsky. 8Edicin. Captulo 5,
pg.253 -261.

Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 4 de 13



6.2 Configuracin de Polarizacin Fija.

En la figura 6.1 se muestra el arreglo de polarizacin ms simple para el JFET de
canal-n. Conocida como la configuracin de polarizacin fija, es una de las pocas
configuraciones de FET que pueden resolverse de forma directa tanto con un
mtodo matemtico como con uno grfico.
2



Para el anlisis en DC:

,
Y

()



La cada de cero volts a travs de

permite reemplazar esta por un corto circuito


equivalente, como aparece en la red de la figura 6.2 especficamente vuelto a dibujar
para el anlisis en DC.


2
Teora de Circuitos y Dispositivos Electrnicos. R.L Boylestad, L. Nashelsky. 8Edicin. Captulo 5,
pg.290 292.

Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 5 de 13


El hecho de que la terminal negativa de la batera est conectada en forma directa al
potencial positivo definido como

, refleja claramente que la polarizacin de

es
directamente opuesta a la de

. Al aplicar la ley de voltaje de Kirchoff en direccin


de las manecillas del reloj en la malla indicada en la figura 6.2 se tiene:



Debido a que

es una fuente fija de DC, el voltaje

ser una magnitud fija, lo que


provoca la notacin configuracin de polarizacin fija.


Ahora, el nivel resultante de corriente de drenaje

lo controla la ecuacin de
Shockley:



Ya que

es una cantidad fija para esta ecuacin, es posible sustituir su magnitud y


signo en la ecuacin de Shockley, adems de calcular el nivel resultante de

. Este es
uno de los pocos casos en que una solucin matemtica para una configuracin a FET
es muy directa. Un anlisis grfico requerir una graficacin de la ecuacin de
Shockley como la mostrada en la figura 6.3. Es importante recordar que la eleccin de

dar por resultado una corriente de drenaje de

cuando se grafique
la ecuacin. Para el anlisis de este captulo sern suficientes los tres puntos definidos
por

y por la interseccin recin descrita, con objeto de graficar la curva.






En la figura 6.4 se ha sobrepuesto el nivel fijo de

como una lnea vertical en

. En cualquier punto de la lnea vertical el nivel de

es de

; el nivel
de

simplemente deber estar determinado sobre esta lnea vertical. El punto donde
Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 6 de 13

se intersecan ambas curvas es la solucin comn para la configuracin, y se conoce
generalmente como punto de operacin o estabilidad.



El subndice Q se aplicar a la corriente de drenaje y el voltaje de la compuerta a la
fuente con objeto de identificar sus niveles en el punto Q. Se observa en la figura 6.4
que el nivel de estabilidad de

se determina al dibujar una lnea horizontal desde el


punto Q hacia el eje vertical

como en la figura 6.4. Es necesario mencionar que una


vez que la red de la figura 6.1 est construida y operando, los niveles de DC de

y de

que se medirn con los instrumentos de la figura 6.5 sern los valores estables
definidos por la figura 6.4.



El voltaje de drenaje a fuente de la seccin de salida puede calcularse si se aplica la ley
de voltaje de Kirchhoff de la siguiente manera:

Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 7 de 13

Recuerde que los voltajes con subndice sencillo se refieren al voltaje en un punto con
respecto a tierra. Para la configuracin de la figura 6.2,


Empleando una notacin de subndice doble:





4. LISTADO DE MATERIALES Y EQUIPOS

Transistor JFET 2N5951 Canal N.
Resistencias (2k, 1M).
Dos fuentes regulables DC.
Protoboard.
Multmetro.
Cables 24AWG.
Papel milimtrico, 2 hojas.
Datasheet del JFET 2N5951 impreso.


5. PROCEDIMIENTO

Preparatorio:

1. Simule el circuito de la Figura 1.
2. Con las sondas de tensin mida los voltajes en V
GS
, V
DS
, V
G
, V
S
.
3. Mida con sonda de corriente la corriente I
D
.
4. Llene la Tabla 1 con los datos simulados y medidos en los pasos 2 y 3.
Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 8 de 13

5. Grafique la curva de Shockley con los valores simulados, obtenidos tanto en la
presente prctica como los encontrados en la prctica 1, utilizando el papel
milimtrico.

Prctica:

1. Monte el circuito en el protoboard como se ilustra en la Figura 1.
2. Con el Multmetro mida los voltajes en V
GS
, V
DS
, V
G
, V
S
.
3. Mida con el Multmetro la corriente I
D
.
4. Llene la Tabla 2 con los datos medidos con el Multmetro en los pasos 2 y 3.
5. Calcule tericamente los valores de los pasos 2 y 3, pero utilice los valores de
I
DSS
y de V
P
que usted encontr para su JFET real en el laboratorio. Llene la
Tabla 3.
6. Mediante las ecuaciones 4.1 y 4.2. Llene la Tabla 4 con los porcentajes de error
de valores medidos y simulados.



7. Grafique la Curva de Shockley con los valores medidos en el laboratorio
utilizando papel milimtrico.
8. Responda las preguntas que se encuentran en el punto de Anexos del informe.

6. DIAGRAMAS Y FIGURAS

Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 9 de 13



Figura 1: Diagrama circuital - Polarizacin Fija JFET.


7. TABULACIONES Y RESULTADOS

Tabla 1: Tabla correspondiente a los valores SIMULADOS de la Figura 1.

Parmetros

()

()

()

()

()


Tabla 2: Tabla correspondiente a los valores TERICOS de la Figura 1.


Parmetros

()

()

()

()

()

Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 10 de 13

Tabla 3: Tabla correspondiente a los valores MEDIDOS de la Figura 1.

Parmetros

()

()

()

()

()

Tabla 4: Tabla de errores porcentuales de la Fig.1.



ECUACIONES PARMETROS
ec. 1 (%)



ec. 2 (%)




8. SIMULACIONES

Adjuntar los grficos de las simulaciones correspondientes a la Figura 1 que se
detallan en el informe.




Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 11 de 13





9. CLCULOS

Realizar los clculos respectivos solicitados en los puntos anteriores pero
diferencindolos de cules son de la simulacin, cuadro terico y cules son de la
prctica.

Usted puede agregar una o varias hojas cuadriculadas A4 para realizar TODAS las
operaciones necesarias para la prctica a mano, sean estas de los puntos del
procedimiento de la simulacin, clculos tericos, prctica en el laboratorio o de
las preguntas del anexo.


10. CONCLUSIONES Y RECOMENDACIONES

1. Exponga sus conclusiones respecto a la presente prctica.

________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 12 de 13

________________________________________________________________
________________________________________________________________

2. Exponga sus recomendaciones respecto a la presente prctica.

________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________
________________________________________________________________


11. BIBLIOGRAFA

Electrnica: Teora de circuitos y dispositivos electrnicos. Boylestad
Nashelsky. Octava Edicin. Pearson Educacin. Captulo 5 y 6.



12. ANEXOS

PREGUNTAS

1. Halle I
DQ
mediante el mtodo grfico de la curva de Shockley. Utilice el papel
milimtrico. Los resultados son aceptables?
____________________________________________________________________
____________________________________________________________________
_________________________________________________________________








Universidad Tecnolgica Israel
Facultad de Electrnica - Laboratorio de Electrnica II

Pgina 13 de 13



Para la simulacin realice lo siguiente:
Escoja del men del margen derecho Componentes componentes no
lineales JFET-n.
A este componente ideal realcele los siguientes cambios para que
convertirlo en el modelo del 2N5951:

Haga doble click sobre el elemento para acceder a Editar Propiedades del
Componente o click derecho Editar Propiedades.