Documentos de Académico
Documentos de Profesional
Documentos de Cultura
NO CHVEZ TEMOCHE
N P Gate Ctodo
DR. ING. ELECTRNICO CIP NO CHVEZ TEMOCHE
Gate
G K Ctodo K A
Gate G
+ _
P N
Vaco
P G
N K
Con VAK positivo, se polariza J1 y J3 en directo, pero J2 se queda sin cargas y en inversa, por lo tanto es imposible la conduccin
P
Vaco
N P G
N K
Con VAK negativo, se polariza J2 en directo, pero J1 y J3 se quedan sin cargas y en inversa, por lo tanto es imposible la conduccin
Polarizacin Directa y : a) Inundar con cargas + la regin p central a fin de permitir corriente entre las junturas. (aplicando VGK e IGK) b) Elevar el voltaje para provocar un efecto de avalancha en la juntura central. (aplicando VAK > VPO)
DR. ING. ELECTRNICO CIP NO CHVEZ TEMOCHE
Polarizacin INVERSA :
a) Aplicando VAK < 0
-Vz
VAK
VPO
P N P
N
N P G
N N
P
N K G
K
IGK (3)
A (2) IGK
P N P
N
N P G
N N
P
(1) IGK
N K
K
A 5v
RL
20senwt
G Vdisp
+10 V B2
RB2 = 4K
V=6v
RB1 = 6K B1
+10 V
RB2 = 4K Vp = 6.7v
V=6v C
VC crece desde 0 +
VC
-
RB1 = 6K
+10 V
RB2 = 4K Vp = 6.7v
V=6v
C Cuando VC llega a Vp el diodo conduce e inunda decargas a RB1 +
VC
-
+10 V
V=6v 300 VC
-
IB1
6.7 v
Vmin = 1.8 v
= (RE CE)
DR. ING. ELECTRNICO CIP NO CHVEZ TEMOCHE
VCE
IB1
Colocando RT y RB
1K
100
LED
LASCR
IL
Circuito de Sincronismo con la Red de Alimentacin (Con deteccion por cruce por cero)
t VR1
t VCarga