Está en la página 1de 13

Suma Binaria La suma o adicin binaria es anloga a la de los nmeros decimales.

La diferencia radica en que en los nmeros binarios se produce un acarreo (carry) cuando la suma excede de uno mientras en decimal se produce un acarreo cuando la suma excede de nueve(9). Reglas para la suma binaria

Ejemplo Para sumar los nmeros binarios 10102 y 11112 se puede escribir

Resta con complemento A2 El complemento a 2 de un numero binario se obtiene tomando el complemento a 1, y sumndole 1 al bit menos significativo. A continuacin se ilustra este proceso para el nmero 1001 = 9

FORMA COMPLEMENTO A 1 El complemento a 1 de un nmero binario se obtiene cambiando cada 0 por 1 y viceversa. En otras palabras, se cambia cada bit del nmero por su complemento.

Pasos para Realizar un resta usando complemento A2 Ejemplo Dados A= 1110 B= 1011

A-B con complemento a2 Paso 1 Obtener el complemento A1 del sustranedo (B) Bca1=0100 Paso 2 Obtener el complemento A2 del sustraendo

Paso 3 Sumar de manera algbrica A+BCa2 1110 0101 10011 AL hacer la resta complemento A2 se generan dos casos Caso1 Si la suma de A+ca2B genera acarreo el resultado es positivo y este ser resultado el de la resta. Caso 2 Si la suma de A+ca2B no genera acarreo el resultado de la resta es negativo y para obtener el verdadero valor de la resta debemos nuevamente aplicar el complemento a2 del resultado de la suma y el mismo ser la respuesta.

DISEO Sumador Algebraico con CA2 Comprendido: Funcionamiento Se implemento en el siguiente circuito un sumador algebraico de 4 bits, 3 bits de magnitud y 1 de signo el circuito reconoce cuando los dos nmeros son negativos o positivos para sumarse indicando su signo de salida y al momento de que los nmeros son de diferente signo se restan mediante el complemento A2 para ello se hicieron varios arreglos de compuertas ya que para dichas operaciones el sumador no puede trabajar solo. Para una explicacin mas clara de los arreglos que se le hizo al circuito para lograr el objetivo que se quera procederemos a lo siguiente: 3 Bits de Magnitud 1 Bit de Signo

Los signos del nmero binario de entrada se tomaron de la siguiente manera: SIGNO BIT

1 0

Para el diseo del circuito se tuvieron que hacer arreglos de compuertas para complementar las funciones que se queran desarrollar con el mismo, para ello tenemos 6 arreglos que se explicaran a continuacin. 1er Arreglo Indicar Ca1 y Ca2 (Complemento a1), (Complemento a2) Este arreglo se utiliza en el circuito para que cumpla la funcin de indicador ya que al momento de que uno de los bits de signo sea (1) y el otro bit sea (0) indicara a otro arreglo de compuertas que genere el CA1 para el bit de signo en (1) para las entradas del sumador y sumar 1bit al acarreo de entrada del sumador para generar el CA2 del mismo numero con signo (1) a travs de otro arreglo y se muestre en las salidas del sumador. Cuando los bits de signos sean iguales esto es decir para la combinacin b3=0, a3=0 o b3=0, a3=0 este arreglo no se activara ya que los dos nmeros son de signos iguales y segn la suma algebraica signos iguales se suman y se coloca el mismo signo. o Tabla de la verdad o Salida ICa12A

o Salida ICa12B

o Arreglo de Compuertas

2do Arreglo Generar el Ca1 Este arreglo se utiliza para cuando el ICa12b o ICa12a esta activado indicando que el bit de signo de cualquiera de los dos nmeros de magnitud es negativo indicando al arreglo siguiente que genere el CA1 de dicho nmero ingresado en base binaria.

o Tabla de la verdad b

o Arreglo de Compuertas

o Salida Ca1b

o Tabla de la Verdad A

o Arreglo de Compuertas

o Salida Ca1a

3er Arreglo Sumar 1 Ca2 (Complemento a2) Este arreglo se utiliza para cuando el ICa12 bien sea en a o en b este activado este sume 1 a travs de su salida al acarreo de entrada del sumador y se genere el Ca2 del numero introducido originalmente. o Tabla de la verdad Salida de Ca2ab

o Arreglo de Compuertas

4to Arreglo Indicar Ca1 Y Ca2 (Complemento a1), (Complemento a2) 2da parte Este arreglo se hizo tomando en cuenta los signos del numero que se ingrese al circuito a travs de los suiches y el acarreo que me genera la operacin que se realiza en el primer sumador, esto se debe a que hay que seguir las reglas de Ca2 que tiene dos casos para cuando genera acarreo y cuando no genera acarreo. Este arreglo se activara para el instante en que a3b3 y no se genere acarreo S3(empleando la resta por Ca2) ya que si no genera acarreo el numero es negativo y es necesario sacar el ca2 del resultado obtenido para obtener el verdadero resultado de la resta es decir en binario natural. La salida de este arreglo suma directamente (1) al acarreo del segundo sumador para generar tambin el Ca2. o Tabla de la Verdad Salida de Ca12a

o Arreglo de Compuertas

5to Arreglo Generar Ca1S Este se activara cuando cuando el arreglo del Ca12a se active indicando a las exor que genere el Ca1S ya que si este se activa me esta diciendo que el resultado de la resta es negativo y se requiere sacar el Ca1S y Ca2S para llevarlo a binario natural. o Tabla de la Verdad o Salida de Ca1S

o Arreglo de Compuertas

6to Arreglo Signo Del Resultado Este arreglo depende de las variables a3, b3, s3 ya que este arreglo me mostrara el signo del resultado final sea suma o resta respectivamente. Este se activara al momento en que a3=1, b3=1 o cuando a3b3 y la operacin que se lleve en este caso una resta no genere acarreos3. El primer caso me indica que los dos nmeros son negativos y debo mostrar el mismo signo. El segundo me indica que el nmero negativo que se introduce es mayor que el nmero positivo. Cuando no se activa este arreglo es porque el numero es positivo es decir se sumaron dos magnitudes positivas o se hizo una resta de magnitud positiva con una magnitud negativa pero la magnitud del signo positivo es mayor. Esto se sigue por la regla de la suma algebraica que nos dice que al tener dos nmeros con el mismo signo se suma y se coloca el mismo signo como tambin cuando se resta se coloca el signo del mayor Tambin se toma en cuenta la regla del Ca2 para cuando a3b3 y la operacin que se lleve en este caso una resta no genere acarreos3. o Tabla de la Verdad o Arreglo de Compuertas

o Salida de Signo

7mo Arreglo Acarreo Final Este arreglo se utiliza para mostrar el acarreo de salida final, se activa cuando a3=b3 y la suma genera un acarreoS3 esto se debe a que al estar a3=b3 me indica que los nmeros son de signos iguales y esa suma esta generando un acarreo. o Tabla de la Verdad

o Salida del Acarrareo Final

o Arreglo de Compuertas

Diseo del Circuito

Repblica Bolivariana de Venezuela Ministerio del Poder Popular Para la Defensa Universidad Nacional Experimental de la Fuerza Armada Ncleo Maracay Edo. Aragua Semestre V

Pre-laboratorio Practica N5 Circuito Combinacional con Sumadores Integrados

Bachilleres: Luis E. Hermoso O. C.I. 20.990.052 Keiby X. Gmez D. C.I. 22.285.260 Seccin: IT 503

Maracay, 2013