Está en la página 1de 5

CONFIGURACIN DE FUSIBLES HSPLL:(bucles de enganche de fase, o PLL (del ingles phase locked loop)) para cristales mayores a 4MHz

z usando el PLL, en el c digo e!emplo como "#$L%4MHz se cambiara a "#PLL MCLR: significa &ue el pin ' cumplira la funci n de master clear USBDIV: significa &ue el clock del usb se tomar( del PLL)*, para nuestro c digo es irrele+ante, ya &ue no usaremos el m dulo ,-., pero lo de!aremos (o es /'0 es /12) PLL5: significa &ue el PLL prescaler di+idir( en 3 la frecuencia del cristal, si uso el cristal de 4MH4 no habr( falta di+idir por lo &ue se usar( PLL' CPUDIV1: el PLL postscaler decide la di+isi n en * de la frecuencia de salida del PLL de 56MH4, si &ueremos 47MH4, lo de!aremos como esta VREGEN: habilita el regulador de 898 +olts &ue usa el m dulo ,-., no lo usaremos por los momentos, se cambiar( por :;<=>?>: PWRT: -i acti+amos este fuse, lo &ue conseguimos es &ue se genere un retardo en la inicializaci n del microcontrolador9 >sto se usa para &ue la tensi n se estabilice, por lo&ue se recomienda su uso CP: $cti+ando este fuse tendremos la garant@a de &ue el c digo &ue escribamos en el PAB no pueda ser le@do por otra persona, para &ue no nos lo copien, modifi&uen, etc9 (Bode Protection)9 >sto no impide &ue el PAB funcione como siempre, ni &ue no se pueda sobrescribir su contenido9 Lo Cnico &ue nos impide es leerlo9 LVP: programaci n a ba!o +olta!e PROTECT: protecci n de c digo El CPUDIV1: El CPUDIV0: Los bits de -elecci n del =elo! de sistema Postscaler El PLLDIV2:El PLLDIV0: Los bits de -elecci n PLL Prescaler XT: cristal de cuarzo 8*DHz E '1 MHz XTPLL :Brystal)=esonator con PLL habilitado NOPBADEN: Las patillas del puerto . son configuradas como A); digital en el =>-># NOCPDF :o la protecci n >> NODEBUG: :ingCn modo Gebug para ABG NOEBTR: La memoria no protegida de mesa lee NOEBTRB: $utoarran&ue blo&ue no protegido de mesa lea NOFCMEN: >l monitor del relo! infalible discapacitado NOIESO: >l modo >Hterno interno -Iitch ;+er lisi NOBROWNOUT: :inguna reanudaci n del broInout WDT: ;bser+e al Bronometrador del Perro WDT1: La guardia Gog #imer usa a 'F' Postscale FCMEN: >l monitor del relo! infalible posibilitado

PBADEN: Las patillas P;=#. son configuradas como canales de entrada del analog en la =>$:,G$BAJ:

CCP2B3: BBP* entrada)salida multipleHada con =.8 CCP2C1: BBP* entrada)salida multipleHada con =B' IESO: >l modo >Hterno interno del Anterruptor sobre posibilit WRTCF configuraci n registra WRTB protegido contra escrituraF escritura de blo&ue de arran&ue protegido EBTR: memoria protegida de tabla Lee EBTRB: blo&ue de arran&ue protegido de tabla Lee CPB: c digo del blo&ue de arran&ue protegido LPT1OSC: #imer' configurado para operaci n de ba!a potencia XINST: >Htended eHtensi n definida y direccionamiento indeHado modo acti+ado WDT512: Mira perro temporizador utiliza 'F3'* Postscale WDT102 : Katch Gog #imer utiliza 'F'1*4 Postscale WDT 0!": Katch Gog #imer utiliza 'F4156 Postscale WDT#1!2: Katch Gog #imer utiliza 'F7'5* Postscale WDT1"3# : Katch Gog #imer utiliza 'F'6874 Postscale WDT32$"#: Katch Gog #imer utiliza 'F8*L67 Postscale NOXINST: >Htended eHtensi n definida y direccionamiento indeHado modo deshabilitado (Legacy) PLL1: :o PLL Pre-caler PLL2: di+idir por * (entrada del oscilador de 7 MHz) PLL3: Gi+idir por 8 (entrada del oscilador de '* MHz) PLL : di+idir por 4 (entrada del oscilador de '6 MHz) PLL5: di+idir por 3 (entrada del oscilador de *1 MHz)

PLL": di+idir por 6 (entrada del oscilador de *4 MHz) PLL10: di+idir por '1 (entrada del oscilador de 41 MHz) PLL12: di+idir por '* (entrada de oscilador 47 MHz) CPUDIV1: Postscaler del relo! del sistema CPUDIV2: relo! del sistema por * CPUDIV3: relo! del sistema por 8 CPUDIV : relo! del sistema por 4

OSCILADOR CONFIGURACIONES VISIN GENERAL Gispositi+os en la familia PAB'7M*433)*331)4433)4331 incorporan un diferente sistema de dispositi+os de PAB'7M anteriores de relo! oscilador y microcontrolador9 La adici n de del m dulo ,-., con sus re&uerimientos Cnicos de una fuente estable de relo!, hacen necesario proporcionar una fuente de relo! independiente &ue cumple con las especificaciones de ba!a +elocidad y +elocidad completa de ambos ,-.9 Para satisfacer estos re&uisitos, PAB'7M*433)4433)*331)4331 dispositi+os incluyen una nue+a rama de relo! a proporcionar un relo! 47 MHz para operaci n de ,-. de m(Hima +elocidad9 Puesto &ue est( impulsado desde el relo! principal de origen, un sistema adicional de de prescalers y postscalers se ha agregado para dar cabida a una amplia gama de oscilador frecuencias9 ,na +isi n general de la estructura del oscilador es se muestra en la figura *E'9 ;tras caracter@sticas del oscilador utilizados Michorchip me!orado microcontroladores , tales como el blo&ue oscilador interno y conmutaci n de relo!, siguen siendo los mismos9 -on discutido m(s adelante en este cap@tulo9 OSCILADOR CONTROL La operaci n del oscilador en *331)PAB'7M*433) 4433)4331 dispositi+os se controla mediante la configuraci n de dos dos registros de control y registros9 Bonfiguraci n registros, B;:MA?'L y B;:MA?'H, seleccione las opciones de prescaler y postscaler ,-. y el modo de oscilador9 Bomo bits de configuraci n, se establecen cuando el dispositi+o est( programado de y se reprogram la iz&uierda en esa configuraci n9 >l registro ;-BB;: (registro *E*) selecciona la acti+a modo de relo!N se utiliza principalmente en el control de relo! de conmutaci n en los modos administrados por el poder9 -u uso es discutido en la secci n *949' O;scilador Bontrol registroO9 >l registro ;-B#,:> (registro de * E ') -e utiliza para recortar la fuente de frecuencia A:#=B, as@ como seleccionar la fuente de ba!a frecuencia de relo! de unidades especiales +arios caracter@sticas9 -u uso se describe en la secci n =egistro de *9*939* O;-B#,:>O9 T%&'( )* '(+%l,)'AB'7M*433)*331)4433)4331 dispositi+os pueden ser operada en doce modos distintos de oscilador9 >n contraste con el anterior Michorchip me!orado microcontroladores, cuatro de estos modos de implican el uso de dos tipos de oscilador a la +ez9 Los usuarios pueden programar el M;-B8FM;-B1 configuraci n bits para seleccionar uno de estos modosF

"# cristal)resonador "#PLL cristal)resonador con PLL hab@a habilitado $lta +elocidad cristal)resonador H-9 H-PLL alta +elocidad cristal)resonador con PLL hab@a habilitado B> relo! eHterno con M;-B)4 hab@a salida

>BA; relo! eHterno con A); en #a6 >BPLL relo! eHterno con PLL habilitado y M;-B)4 salida #a6 =elo! eHterno >BPA; con PLL habilitado, de A); en #a69 ;scilador interno de A:#H- se utiliza como fuente de relo! del microcontrolador ,H- oscilador utilizado como fuente de relo! ,-.9 ;scilador interno de A:#"# se utiliza como fuente de relo! del microcontrolador "# oscilador utilizado como fuente de relo! ,-.9 A:#A; oscilador interno &ue se utiliza como fuente de relo! de microcontroladores B> oscilador utilizado como fuente de relo! ,-., de >)s digital de #a69 ;scilador interno de A:#BD; utilizado como fuente de relo! del microcontrolador ,B> oscilador utilizado como ,-.

MODOS DE OSCILADOR . OPERACIN USB Gebido a los re&uerimientos Cnicos del m dulo ,-., es necesario un diferente enfo&ue al funcionamiento del relo!9 >n anteriores PABmicro P dispositi+os, todos los centrales y perifQricos relo!es fueron conducidos por un origen Cnico osciladorN las fuentes habituales de fueron de primaria, secundaria o el oscilador interno9 Bon dispositi+os de PAB'7M*433)*331)4433)4331, oscilador la primaria se con+ierte en parte del m dulo ,-. y no se puede asociar a cual&uier otra fuente de relo!9 $s@, el m dulo ,-. debe ser desplazado de la primaria fuente de relo!N sin embargo, el nCcleo del microcontrolador y otros perifQricos por separado relo! de los osciladores secundarios o internos como antes9 Gebido a las eHigencias de la sincronizaci n por ,-., relo! de interno de 6 MHz o 47 MHz es necesario mientras est( acti+ado el m dulo ,-.9 $fortunadamente, el microcontrolador y otros perifQricos no son re&uerido para e!ecutar a esta +elocidad de relo! cuando se utiliza la primaria oscilador9 Hay numerosas opciones para cumplir con el re&uisito de relo! de m dulo ,-. y aCn ofrecen fleHibilidad en el resto del dispositi+o de la primaria de sincronizaci n fuente oscilador9 >stos se detallan en la secci n *98 OBonfiguraci n de oscilador para ,-.O9 OSCILADOR DE CRISTAL . CER/MICA RESONADORES >n los modos H-PLL, "#, H- y oscilador "#PLL, un cristal de o resonador cer(mico est( conectado a la ;-B' y ;-B* pines para establecer la oscilaci n9 muestra las coneHiones pin9 >l diseRo del oscilador re&uiere el uso de un paralelo cortar cristal

:otaF >l uso de una serie de cortar cristal puede dar una frecuencia de cristal del fabricante especificaciones9

También podría gustarte