Está en la página 1de 7

BUSES

Byron Gonzalo Cabrera Gallardo Universidad Nacional de Loja Ingeniera en Sistemas Loja, Ecuador. bgcabrerag@unl.edu.ec Henry David Quishpe Malla Universidad Nacional de Loja Ingeniera en Sistemas Loja, Ecuador. hdquishpem@unl.edu.ec

Lenin Sebastin Ocampo Vlez Universidad Nacional de Loja Ingeniera en Sistemas Loja, Ecuador. lsocampov@unl.edu.ec

Cristian Leonardo Caldern Ordoez Universidad Nacional de Loja Ingeniera en Sistemas Loja, Ecuador. clcalderono@unl.edu.ec

Abstract El presente trabajo investigativo se basa


en la investigacin y conceptualizacin acerca de los Buses que intervienen con el ordenador, conocer la utilizacin y funcionamiento del mismo.

local, la clasificacin de los buses segn su funcin, en la cual tenemos el bus de direccin, control y de datos. Adems por el modo de transmitir la informacin, en el cual contamos con el Bus Unidireccional, Bus Bidireccional, Bus Serie, Bus Paralelo.

Palabras clave: BUSES1


I. INTRODUCCION (HEADING 1)

El siguiente documento dar a conocer, la definicin, funcin, estructura y caractersticas de un bus. Tambin se explicara una breve descripcin del bus
1

Buses.

II. PROCESO

B.

El Transporte Local de Datos (Bus local)

La solucin para el problema de la comunicacin entre dispositivos dentro de la computadora fue la utilizacin de un transporte de datos genrico, tambin conocido como bus, que es la palabra inglesa para autobs, haciendo referencia a que puede llevar varios pasajeros en un mismo vehculo, en especfico, al transporte de datos en un mismo medio. Este transporte de datos es simplemente un conjunto de lneas elctricas comunes que conectan todos los dispositivos y componentes de la computadora, en donde los circuitos observan las cargas en estas lneas para identificar los datos y responder cuando su nmero de identificacin es transmitido y comienzan a transmitir o recibir datos en otro conjunto de cables. Este transporte es el medio por el cual viajan los datos.

La solucin para los cuellos de botella en la transportacin de datos fue situar los perifricos con alta exigencia de ancho de banda en el bus de la UCP del sistema incrementndose notablemente la

velocidad de transmisin, lo cual se conoce como bus local. La primera especificacin para el desarrollo de un bus local estndar se debe a VESA dando lugar al estndar VL 1.0 con la que se obtiene una notable mejora en la velocidad de transmisin que llega a los 132 Mb/s. Pero an existen limitaciones en cuanto al nmero de perifricos que pueden conectarse y una fuerte dependencia del microprocesador, lo que obliga a su rediseo en futuras generaciones de procesadores. Por otra parte, en la especificacin se recoge la necesidad

A.

Concepto(Concept )

de que los dispositivos soporten configuracin automtica pero no se define el formato o localizacin

Es un camino de comunicacin entre dos o ms dispositivos, normalmente es un medio de transmisin. Los componentes de un computador (CPU, Memoria, E/S) se conectan entre s mediante un conjunto de lneas que transmiten seales con funciones

de los registros originndose cierta incompatibilidad. Eventualmente, la creciente importancia de los sistemas abiertos ha forzado la necesidad de establecer una serie de normas para asegurar la compatibilidad entre placas y mdulos de diversos fabricantes. El bus PCI, desarrollado por Intel, surge para dar respuesta a

especficas. Es un camino que permite comunicar selectivamente un cierto nmero de componentes o dispositivos de acuerdo a ciertas normas de conexin. Su operacin bsica se denomina ciclo de bus que es el conjunto de pasos necesarios para realizar una transferencia elemental entre dispositivos conectados al bus. [1]

la necesidad de sistemas abiertos independientes de la plataforma, la CPU y el sistema operativo. Segn el grupo especial de inters para desarrollo PCI, "El objetivo es desarrollar un estndar industrial de la arquitectura de bus local de altas prestaciones que facilite el desarrollo de nuevos perifricos".

C.

Buses por su funcin Bus de Datos: Camino para transferir datos entre el
resto de componentes de un computador. Este es un bus bidireccional, pues los datos pueden fluir hacia o desde la CPU. Los m terminales de la CPU, de D0 - Dm-1, pueden ser entradas o salidas, segn la operacin que se est realizando (lectura o escritura). En todos los casos, las palabras de datos transmitidas tiene m bits de longitud debido a que la CPU maneja palabras de datos de m bits; del nmero de bits del bus de datos, depende la clasificacin del microprocesador.

En forma muy general existen tres tipos de buses, de acuerdo a la funcin que realizan:

Bus de Direcciones: Designan la posicin


/direccin de los datos. Son salidas de la CPU/procesador y determinan capacidad de direccionamiento. Es un medio de comunicacin unidireccional, debido a que los datos fluyen en un nico sentido, de la CPU a la memoria u otros dispositivos. La CPU alimenta niveles lgicos en las lneas de direccin, con lo cual se generan 2n posibles direcciones diferentes. Cada una de estas direcciones corresponde a una localidad de la memoria o dispositivo. En algunos microprocesadores, el bus de datos se usa para transmitir otra informacin adems de los datos (por ejemplo, bits de direccin o informacin de condiciones). Es decir, el bus de datos es compartido en el tiempo o multiplexado. En general se adopt 8 bits como ancho estndar para el bus de datos de los primeros computadores PC y XT. Usualmente el computador transmite un carcter por cada pulsacin de reloj que controla el bus (bus clock), el cual deriva sus pulsaciones del reloj del sistema (system clock). Algunos computadores lentos necesitan hasta dos pulsaciones de reloj para transmitir un carcter. Los computadores con procesador 80286 usan un bus

de datos de 16 bits de ancho, lo cual permite la comunicacin de dos caracteres o bytes a la vez por cada pulsacin de reloj en el bus. Los procesadores 80386 y 80486 usan buses de 32 bits. El PENTIUM de Intel utiliza bus externo de datos de 64 bits, y uno de 32 bits interno en el microprocesador. El intercambio de informacin entre dispositivos se realiza a travs de transportes de datos con su respectivo conector Canal, distintivo etc. Estos

como son INT, RESET, BUS RQ. Las seales ms importantes en el bus de control son las seales de cronmetro, que generan los intervalos de tiempo durante los cuales se realizan las operaciones. Este tipo de seales depende directamente del tipo del microprocesador.

como ISA, EISA, VESA, Micro

transportes presentaban una limitacin de velocidad de transmisin debido a su baja frecuencia de operacin, el nmero de bits que pueden transportar y del tiempo de acceso a los dispositivos. La capacidad mxima de transferencia es aproximadamente de 8.3 MB/s para el ISA, 33 MB/s para el EISA y 40 MB/s para el Micro Canal y VESA.
D.

Buses por el modo de transmitir la informacin

Paralelo y Serie: Los datos son enviados por bytes


al mismo tiempo, con la ayuda de varias lneas que tienen funciones fijas. La cantidad de datos enviada es bastante grande con una frecuencia moderada y es igual al ancho de los datos por la frecuencia de funcionamiento. En los computadores ha sido usado de

Bus de Control: Controlan el acceso y uso de las


lneas/buses anteriores. El Bus de Control es utilizado para sincronizar las actividades y transacciones con los perifricos del sistema. Algunas de estas seales, como R / W, son seales que la CPU enva para indicar que tipo de operacin se espera en ese momento. Los perifricos tambin pueden remitir seales de control a la CPU,

manera intensiva, desde el bus del procesador, los buses de discos duros, tarjetas de expansin y de vdeo, hasta las impresoras.

Los datos son enviados bit a bit y se reconstruyen por medio de registros o rutinas de software. Est formada por pocos conductores y su ancho de banda depende

de la frecuencia. Es usado en buses para discos duros, tarjetas de expansin y para el bus del procesador.

Velocidad de transmisin: de 150 MB/s hasta 600 MB/s.

Bus paralelo ATA


Un puerto paralelo es una interfaz entre una computadora y un perifrico cuya principal

Longitud del cable: 1 m respecto a 0,45 m del IDE.

Forma fsica del cable: el cable es menos ancho por lo que al ocupar menos espacio, los elementos internos del equipo microinformtico se refrigeran mejor.

caracterstica es que los bits de datos viajan juntos, enviando un paquete de byte a la vez. Es decir, se implementa un cable o una va fsica para cada bit de datos formando un bus. Mediante el puerto paralelo podemos controlar tambin perifricos como focos, motores entre otros dispositivos, adecuados para automatizacin.

Sensibilidad al ruido: menor que los IDE.

Bus Unidireccional.- Este tipo de bus se


caracteriza por que la informacin que fluye a travs de l es en una sola direccin, por ejemplo, El CPU usa un bus de direcciones que es unidireccional, el CPU puede mandar direcciones de memoria hacia la El bus paralelo ATA, tambin conocido como IDE es necesario para conectar la controladora de discos de la placa base con la unidad de almacenamiento. El cable es plano y tiene 40 hilos de conexin. memoria, pero la memoria no puede mandar datos a travs de este bus

Bus Bidireccional.- Este tipo a contraparte del bus


mencionado anteriormente, se caracteriza por que a travs de l los datos pueden fluir en cualquiera de los dos sentidos.

Bus serial ATA


Este tipo de bus cumple la misma funcin que el bus IDE pero es una mejora con respecto a l. La transferencia de datos es tipo serie y las mejoras introducidas son las siguientes:

E.

Estructura de un Bus

fsicas mediante las cuales se enva la informacin en forma simultnea. Un cable plano de 32 hilos permite la transmisin de 32 bits en paralelo. El trmino "ancho" se utiliza para designar el nmero de bits que un bus puede transmitir simultneamente. Por otra parte, la velocidad del bus se define a travs de su frecuencia (que se expresa en Hercios o Hertz), es decir el nmero de paquetes de datos que pueden ser enviados o recibidos por segundo. Cada vez que se envan o reciben estos datos podemos hablar de ciclo. De esta manera, es posible hallar la velocidad de transferencia mxima del bus (la cantidad de datos que puede transportar por unidad de tiempo) al multiplicar su ancho por la frecuencia. Por lo tanto, un bus con un ancho de 16 bits y una frecuencia de 133 MHz.

Un bus es un medio compartido de comunicacin constituido por un conjunto de lneas (conductores) que conecta las diferentes unidades de un computador. La principal funcin de un bus ser, pues, servir de soporte para la realizacin de transferencias de informacin entre dichas unidades. La unidad que inicia y controla la transferencia se conoce como master del bus para dicha transferencia, y la unidad sobre la que se realiza la transferencia se conoce como slave. Los papeles de master y slave son dinmicos, de manera que una misma unidad puede realizar ambas funciones en transferencias diferentes. Por ejemplo, una unidad de DMA hace de slave en la inicializacin que realiza el master, la CPU, para una operacin de E/S. Sin embargo, cuando comienza la operacin, la unidad de DMA juega el papel de master frente a la memoria, que en esta ocasin hace de slave.

III. CONCLUSIONES

Para garantizar el acceso ordenado al bus, existe un sistema de arbitraje, centralizado o distribuido, que establece las prioridades cuando dos o ms unidades pretenden acceder al mismo tiempo al bus, es decir, garantiza que en cada momento slo exista un master. entre los dispositivos interconectados El bus en paralelo enva la informacin por bits mientras el bus en serie por bytes. Para establecer el tiempo de duracin de las transferencias y que sea conocido tanto por el master como por el slave, un bus debe disponer de los medios necesarios para la sincronizacin master-slave.
F.

El bus permite la correcta comunicacin

El bus en serie posee un nmero mayor de ventajas a la hora de ahorrar recursos y mejorar el rendimiento.

Caracteristicas

Un bus se caracteriza por la cantidad de informacin que se transmite en forma simultnea. Este volumen se expresa en bits y corresponde al nmero de lneas

IV. REFERENCIAS

[1] Pedro Miguel Anasagasti,9 Edicin, Editorial: Thomsom: Fundamentos de los computadores II. [2] S. Dormido, M. A. Canto, J. Mira y A. Delgado. Editorial Sanz y Torres, 1994 HAYES, J. P, Estructura y tecnologa de computadores II" [3] Organizacin y Arquitectura de Computadores - Williams Stalling 5 Edicin [4] Arquitectura De Computadoras, Morris Mano. Editorial Pearson Educacin. 3ra Edicin.