Está en la página 1de 10

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

Memoria de acceso aleatorio


De Wikipedia, la enciclopedia libre La memoria de acceso aleatorio (en ingls: random-access memory, cuyo acrnimo es RAM) es la memoria desde donde el procesador recibe las instrucciones y guarda los resultados.

Contenido
1 Nomenclatura 2 Historia 2.1 Arquitectura base 3 Uso por el sistema 4 Mdulos de memoria RAM 5 Relacin con el resto del sistema 6 Tecnologas de memoria 6.1 SDR SDRAM 6.2 DDR SDRAM 6.3 DDR2 SDRAM 6.4 DDR3 SDRAM 6.5 RDRAM (Rambus DRAM) 7 Deteccin y correccin de errores 8 Memoria RAM registrada 9 Vase tambin 10 Referencias 11 Enlaces externos

DIMM normal y corriente de memoria RAM tipo DDR2 de 240 contactos, presente mayoritariamente en PC de sobremesa de gama baja y media

Nomenclatura
La frase memoria RAM se utiliza frecuentemente para referirse a los mdulos de memoria que se usan en los computadores personales y servidores. En el sentido estricto, los mdulos de memoria contienen un tipo, entre varios de memoria de acceso aleatorio, ya que las ROM, memorias Flash, cach (SRAM), los registros en procesadores y otras unidades de procesamiento tambin poseen la cualidad de presentar retardos de acceso iguales para cualquier posicin. Los mdulos de RAM son la presentacin comercial de este tipo de memoria, que se compone de circuitos integrados soldados sobre un circuito impreso, en otros dispositivos como las consolas de videojuegos, esa misma memoria va soldada sobre la placa principal. Su capacidad se mide en bytes, y dada su naturaleza siempre binaria, sus mltiplos sern representados en mltiplos binarios tales como Kibibyte, Mebibyte, Gibibyte...

Historia

1 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

La historia est marcada por la necesidad del volumen de datos. Originalmente, los datos eran programados por el usuario con movimientos de interruptores. Se puede decir que el movimiento de datos era bit a bit. Las necesidades apuntaron a una automatizacin y se crearon lo que se denomina byte de palabra. Desde una consola remota, se trasladaban los interruptores asignndoles valores de letra, que correspondan a una orden de programacin al microprocesador. As, si se deseaba programar una orden NOT con dos direcciones distintas de memoria, solo se tena que activar el grupo de interruptores asociados a la letra N, a la letra O y a la letra T. Seguidamente, se programaban las direcciones de memoria sobre las cuales recibiran dicho operador lgico, para despus procesar el resultado. Los Integrado de silicio de 64 bits sobre un sector interruptores evolucionaron asignndoles una tabla de de memoria de ncleo (finales de los 60). direccionamiento de 16x16 bytes, en donde se daban 256 valores de byte posibles (la actual tabla ASCII). En dicha tabla, se traducen lo que antes costaba activar 8 interruptores por letra, a una pulsacin por letra (de cara al recurso humano, un ahorro en tiempos. Una sola pulsacin, predispona 1 byte en RAM... o en otras palabras, cambiaba la posicin de 8 interruptores con una sola pulsacin). Se us el formato de mquina de escribir, para representar todo el alfabeto latino, necesario para componer palabras en ingls; as como los smbolos aritmticos y lgicos que permitan la escritura de un programa directamente en memoria RAM a travs de una consola o teclado. En origen, los programadores no vean en tiempo real lo que tecleaban, teniendo que imprimir de cuando en cuando el programa residente en memoria RAM y haciendo uso del papel a la hora de ir modificando o creando un nuevo programa. Dado que el papel era lo ms accesible, los programas comenzaron a imprimirse en un soporte de celulosa ms resistente, creando lo que se denomin Tarjeta perforada. As pues, los programas constaban de una o varias tarjetas perforadas, que se almacenaban en archivadores de papel con las tpicas anillas de sujecin. Dichas perforaciones, eran ledas por un dispositivo de entrada, que no era muy diferente al teclado y que constaba de pulsadores que eran activados o desactivados, dependiendo de si la tarjeta en la posicin de byte, contena una perforacin o no. Cada vez que se encenda la mquina, requera de la carga del programa que iba a ejecutar. Dado que los datos en memoria son de 0 o 1, que esas posiciones fsicamente representan el estado de un conmutador, que la estimulacin del conmutador evolucion a pulsos electromagnticos, el almacenamiento de los programas era cuestin de tiempo que su almacenamiento pasara del papel a un soporte lgico, tal como las cintas de almacenamiento. Las cintas eran secuenciales, y la composicin de la cinta era de un material magnetoesttico; bastaba una corriente Gauss para cambiar las polaridades del material. Dado que el material magntico puede tener polaridad norte o sur, era ideal para representar el 0 o el 1. As, ahora, cargar un programa no era cuestin de estar atendiendo un lector de tarjetas en el cual se deban de ir metiendo de forma interminable tarjetas perforadas que apenas podan almacenar apenas unos bytes. Ahora, los dispositivos electromagnticos secuenciales requeran la introduccin de la cinta y la pulsacin de una tecla para que se cargara todo el programa de inicio a fin, de forma secuencial. Los accesos aleatorios no aparecieron hasta la aparicin del disco duro y el Floppy. Con estos medios, un cabezal lector se deslizaba por la superficie en movimiento, si dicho movimiento tena como consecuencia la lectura de un valor N-N (norte-norte) no generaba corriente, tampoco si era S-S (Sur-Sur), por el contrario, si era N-S o S-N s creaba una corriente, que era captada por el circuito que mandaba el dato a la memoria RAM. Toda esta automatizacin requiso del diseo de un sistema operativo, o de un rea de gestin del recurso para su

2 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

automatizacin. Estos sistemas requeran de un rea de memoria reservada, en origen de 64 Kb (Capacidades de representacin de texto en monitor monocromo), para irse ampliando a 128 Kb (Monocromo con capacidades grficas), 256 (Texto y grficos a dos colores), 512 (Texto y grficos a 4 colores) y los tradicionales 640 Kb (Texto y grficos a 16 colores). Esa memoria se denomin memoria base. Es en esta parte del tiempo, en donde se puede hablar de un rea de trabajo para la mayor parte del software de un computador. La RAM continua siendo voltil por lo que posee la capacidad de perder la informacin una vez que se agote su fuente de energa.1 Existe una memoria intermedia entre el procesador y la RAM, llamada cach, pero sta slo es una copia (de acceso rpido) de la memoria principal (tpicamente discos duros) almacenada en los mdulos de RAM.1 La

denominacin de Acceso aleatorio surgi para diferenciarlas de las memoria de acceso secuencial, debido a que en los comienzos de la computacin, las memorias principales (o primarias) de las computadoras eran siempre de tipo RAM y las memorias secundarias (o masivas) eran de acceso secuencial (unidades de cinta o tarjetas perforadas). Es frecuente pues que se hable de memoria RAM para hacer referencia a la memoria principal de una computadora, pero actualmente la denominacin no es precisa. Uno de los primeros tipos de memoria RAM fue la memoria de ncleo magntico, desarrollada entre 1949 y 1952 y usada en muchos computadores hasta el desarrollo de circuitos integrados a finales de los aos 60 y principios de los 70. Antes que eso, las computadoras usaban rels y lneas de retardo de varios tipos construidas con tubos de vaco para implementar las funciones de memoria principal con o sin acceso aleatorio. En 1969 fueron lanzadas una de las primeras memorias RAM basadas en semiconductores de silicio por parte de Intel con el integrado 3101 de 64 bits de memoria y para el siguiente ao se present una memoria DRAM de 1 Kibibyte, referencia 1103 que se constituy en un hito, ya que fue la primera en ser comercializada con xito, lo que signific el principio del fin para las memorias de ncleo magntico. En comparacin con los integrados de memoria DRAM actuales, la 1103 es primitiva en varios aspectos, pero tena un desempeo mayor que la memoria de ncleos. En 1973 se present una innovacin que permiti otra miniaturizacin y se convirti en estndar para las memorias DRAM: la multiplexacin en tiempo de la direcciones de memoria. MOSTEK lanz la referencia MK4096 de 4 Kb en un empaque de 16 pines,2 mientras sus competidores las fabricaban en el empaque DIP de 22 pines. El esquema de direccionamiento3 se convirti en un estndar de facto debido a la gran popularidad que logr esta referencia de DRAM. Para finales de los 70 los integrados eran usados en la mayora de computadores nuevos, se soldaban directamente a las placas base o se instalaban en zcalos, de manera que ocupaban un rea extensa de circuito impreso. Con el tiempo se hizo obvio que la instalacin de RAM sobre el

4MiB de memoria RAM para un computador VAX de finales de los 70. Los integrados de memoria DRAM estn agrupados arriba a derecha e izquierda.

Mdulos de memoria tipo SIPP instalados directamente sobre la placa base.

3 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

impreso principal, impeda la miniaturizacin , entonces se idearon los primeros mdulos de memoria como el SIPP, aprovechando las ventajas de la construccin modular. El formato SIMM fue una mejora al anterior, eliminando los pines metlicos y dejando unas reas de cobre en uno de los bordes del impreso, muy similares a los de las tarjetas de expansin, de hecho los mdulos SIPP y los primeros SIMM tienen la misma distribucin de pines. A finales de los 80 el aumento en la velocidad de los procesadores y el aumento en el ancho de banda requerido, dejaron rezagadas a las memorias DRAM con el esquema original MOSTEK, de manera que se realizaron una serie de mejoras en el direccionamiento como las siguientes: FPM-RAM (Fast Page Mode RAM) Inspirado en tcnicas como el "Burst Mode" usado en procesadores como el Intel 486,4 se implant un modo direccionamiento en el que el controlador de memoria enva una sola direccin y recibe a cambio esa y varias consecutivas sin necesidad de generar todas las direcciones. Esto supone un ahorro de tiempos ya que ciertas operaciones son repetitivas cuando se desea acceder a muchas posiciones consecutivas. Funciona como si deseramos visitar todas las casas en una calle: despus de la primera vez no seria necesario decir el nmero de la calle nicamente seguir la misma. Se fabricaban con tiempos de acceso de 70 60 ns y fueron muy populares en sistemas basados en el 486 y los primeros Pentium. EDO-RAM (Extended Data Output RAM)

Lanzada en 1995 y con tiempos de accesos de 40 o 30 ns supona una mejora sobre su antecesora la FPM. La EDO, tambin es capaz de enviar direcciones contiguas pero direcciona la columna que va utilizar mientras que se lee la informacin de la columna anterior, dando como resultado una eliminacin de estados de espera, manteniendo activo el bffer de salida hasta que comienza el prximo ciclo de lectura. BEDO-RAM (Burst Extended Data Output RAM) Fue la evolucin de la EDO RAM y competidora de la SDRAM, fue presentada en 1997. Era un tipo de memoria que usaba generadores internos de direcciones y acceda a mas de una posicin de memoria en cada ciclo de reloj, de manera que lograba un desempeo un 50% mejor que la EDO. Nunca sali al mercado, dado que Intel y otros fabricantes se decidieron por esquemas de memoria sincrnicos que si bien tenan mucho del direccionamiento MOSTEK, agregan funcionalidades distintas como seales de reloj.

Mdulos formato SIMM de 30 y 72 pines, los ltimos fueron utilizados con integrados tipo EDO-RAM.

Arquitectura base
En origen, la memoria RAM se compona de hilos de cobre que atravesaban toroides de ferrita, la corriente polariza la ferrita. Mientras esta queda polarizada, el sistema puede invocar al procesador accesos a partes del proceso que antes (en un estado de reposo) no es posible acceder. En sus orgenes, la invocacin a la RAM, produca la activacin de contactores, ejecutando instrucciones del tipo AND, OR y NOT. La programacin de estos elementos, consista en la predisposicin de los contactores para que, en una lnea de tiempo, adquiriesen las posiciones adecuadas para crear un flujo con un resultado concreto. La ejecucin de un programa, provocaba un ruido estruendoso en la sala en la cual se ejecutaba dicho programa, por ello el rea central de proceso estaba separada del rea de control por mamparas insonorizadas. Con las nuevas tecnologas, las posiciones de la ferrita se ha ido sustituyendo por, vlvulas de vaco, transistores
4 de 10 12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

y en las ltimas generaciones, por un material slido dielctrico. Dicho estado estado slido dielctrico tipo DRAM permite que se pueda tanto leer como escribir informacin.

Uso por el sistema


Se utiliza como memoria de trabajo para el sistema operativo, los programas y la mayora del software. Es all donde se cargan todas las instrucciones que ejecutan el procesador y otras unidades de cmputo. Se denominan "de acceso aleatorio" porque se puede leer o escribir en una posicin de memoria con un tiempo de espera igual para cualquier posicin, no siendo necesario seguir un orden para acceder a la informacin de la manera ms rpida posible.

Mdulos de memoria RAM


Los mdulos de memoria RAM son tarjetas de circuito impreso que tienen soldados integrados de memoria DRAM por una o ambas caras. La implementacin DRAM se basa en una topologa de Circuito elctrico que permite alcanzar densidades altas de memoria por cantidad de transistores, logrando integrados de decenas o cientos de Megabits. Adems de DRAM, los mdulos poseen un integrado que permiten la identificacin de los mismos ante el computador por medio del protocolo de comunicacin SPD. La conexin con los dems componentes se realiza por medio de un rea de pines en uno de los filos del circuito impreso, que permiten que el modulo al ser instalado en un zcalo apropiado de la placa base, tenga buen contacto Formato SO-DIMM. elctrico con los controladores de memoria y las fuentes de alimentacin. Los primeros mdulos comerciales de memoria eran SIPP de formato propietario, es decir no haba un estndar entre distintas marcas. Otros mdulos propietarios bastante conocidos fueron los RIMM, ideados por la empresa RAMBUS. La necesidad de hacer intercambiable los mdulos y de utilizar integrados de distintos fabricantes condujo al establecimiento de estndares de la industria como los JEDEC. Mdulos SIMM: Formato usado en computadores antiguos. Tenan un bus de datos de 16 o 32 bits Mdulos DIMM: Usado en computadores de escritorio. Se caracterizan por tener un bus de datos de 64 bits. Mdulos SO-DIMM: Usado en computadores porttiles. Formato miniaturizado de DIMM.

Relacin con el resto del sistema

5 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

Dentro de la jerarqua de memoria la RAM se encuentra en un nivel despus de los registros del procesador y de las cachs. Es una memoria relativamente rpida y de una capacidad media: sobre el ao 2010), era fcil encontrar memorias con velocidades de ms de 1 Ghz, y capacidades de hasta 8 GB por mdulo, llegando a verse memorias pasando la barrera de los 3 Ghz por esa misma fecha mediante prcticas de overclock extremo. La memoria RAM contenida en los mdulos, se conecta a un controlador de memoria que se encarga de gestionar las seales entrantes y salientes de los integrados DRAM. Algunas seales son las mismas que se utilizan para utilizar cualquier memoria: Direcciones de las posiciones, datos almacenados y seales de control.

El controlador de memoria debe ser diseado basndose en una tecnologa de memoria, por lo general soporta solo una, pero existen excepciones de sistemas cuyos controladores soportan dos tecnologas (por ejemplo SDR y DDR o DDR1 y DDR2), esto sucede en las pocas transitorias de una nueva tecnologa de RAM. Los controladores de memoria en sistemas como PC y servidores se encuentran embebidos en el llamado "North Bridge" o "Puente Norte" de la placa base; o en su defecto, dentro del mismo procesador (en el caso de los procesadores desde AMD Athlon 64 e Intel Core i7) y posteriores; y son los encargados de manejar la mayora de informacin que entra y sale del procesador. Las seales bsicas en el mdulo estn divididas en dos buses y un conjunto miscelneo de lneas de control y alimentacin. Entre todas forman el bus de memoria: Bus de datos: Son las lneas que llevan informacin entre los integrados y el controlador. Por lo general estn agrupados en octetos siendo de 8,16,32 y 64 bits, cantidad que debe igualar el ancho del bus de datos del procesador. En el pasado, algunos formatos de modulo, no tenan un ancho de bus igual al del procesador.En ese caso haba que montar mdulos en pares o en situaciones extremas, de a 4 mdulos, para completar lo que se denominaba banco de memoria, de otro modo el sistema no funciona. Esa es la principal razn de haber aumentar el nmero de pines en los mdulos, igualando el ancho de bus de procesadores como el Pentium de 64 bits a principios de los 90. Bus de direcciones: Es un bus en el cual se colocan las direcciones de memoria a las que se requiere acceder. No es igual al bus de direcciones del resto del sistema, ya que est multiplexado de manera que la direccin se enva en dos etapas.Para ello el controlador realiza temporizaciones y usa las lneas de control. En cada estndar de mdulo se establece un tamao mximo en bits de este bus, estableciendo un lmite terico de la capacidad mxima por mdulo. Seales miscelneas: Entre las que estn las de la alimentacin (Vdd, Vss) que se encargan de entregar potencia a los integrados. Estn las lneas de comunicacin para el integrado de presencia que da informacin clave acerca del mdulo. Tambin estn las lneas de control entre las que se encuentran las llamadas RAS (row address strobe) y CAS (column address strobe) que controlan el bus de direcciones y las seales de reloj en las memorias sincrnicas SDRAM. Entre las caractersticas sobresalientes del controlador de memoria, est la capacidad de manejar la tecnologa de canal doble (Dual Channel), tres canales, o incluso cuatro para los procesadores venideros; donde el controlador maneja bancos de memoria de 128 bits. Aunque el ancho del bus de datos del procesador sigue siendo de 64 bits, el controlador de memoria puede entregar los datos de manera intercalada, optando por uno u otro canal, reduciendo las latencias vistas por el procesador. La mejora en el desempeo es variable y depende de la configuracin y uso del equipo. Esta caracterstica ha promovido la modificacin de los controladores de memoria, resultando en la aparicin de nuevos chipsets (la serie 865 y 875 de Intel) o de nuevos zcalos de procesador en los AMD (el 939 con canal doble , reemplazo el 754 de canal sencillo). Los equipos de gama media y alta por lo general se fabrican basados en chipsets o zcalos que soportan doble canal o superior.

Diagrama de la arquitectura de un ordenador.

6 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

Tecnologas de memoria
La tecnologa de memoria actual usa una seal de sincronizacin para realizar las funciones de lectura-escritura de manera que siempre esta sincronizada con un reloj del bus de memoria, a diferencia de las antiguas memorias FPM y EDO que eran asncronas. Hace ms de una dcada toda la industria se decant por las tecnologas sncronas, ya que permiten construir integrados que funcionen a una frecuencia superior a 66 MHz (A da de hoy, se han superado con creces los 1600 Mhz).

SDR SDRAM
Memoria sncrona, con tiempos de acceso de entre 25 y 10 ns y que se presentan en mdulos DIMM de 168 contactos. Fue utilizada en los Pentium II y en los Pentium III , as como en los AMD K6, AMD Athlon K7 y Duron. Est muy extendida la creencia de que se llama SDRAM a secas, y que la denominacin SDR SDRAM es para diferenciarla de la memoria DDR, pero no es as, simplemente se extendi muy rpido la denominacin incorrecta. El nombre correcto es SDR SDRAM ya que ambas (tanto la SDR como la DDR) son memorias sncronas dinmicas. Los tipos disponibles son: PC100: SDR SDRAM, funciona a un mx de 100 MHz. PC133: SDR SDRAM, funciona a un mx de 133 MHz.

Mdulos de memoria instalados de 256 MiB cada uno en un sistema con doble canal.

Memorias RAM con tecnologas usadas en la actualidad.

DDR SDRAM
Memoria sncrona, enva los datos dos veces por cada ciclo de reloj. De este modo trabaja al doble de velocidad del bus del sistema, sin necesidad de aumentar la frecuencia de reloj. Se presenta en mdulos DIMM de 184 contactos en el caso de ordenador de escritorio y en mdulos de 144 contactos para los ordenadores porttiles. Los tipos disponibles son: PC2100 o DDR 266: funciona a un mx de 133 MHz. PC2700 o DDR 333: funciona a un mx de 166 MHz. PC3200 o DDR 400: funciona a un mx de 200 MHz.

DDR2 SDRAM

7 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

Las memorias DDR 2 son una mejora de las memorias DDR (Double Data Rate), que permiten que los bferes de entrada/salida trabajen al doble de la frecuencia del ncleo, permitiendo que durante cada ciclo de reloj se realicen cuatro transferencias. Se presentan en mdulos DIMM de 240 contactos. Los tipos disponibles son: PC2-4200 o DDR2-533: funciona a un mx de 533 MHz. PC2-5300 o DDR2-667: funciona a un mx de 667 MHz. PC2-6400 o DDR2-800: funciona a un mx de 800 MHz. PC2-8600 o DDR2-1066: funciona a un mx de 1066 MHz.

SDRAM DDR2.

DDR3 SDRAM
Las memorias DDR 3 son una mejora de las memorias DDR 2, proporcionan significantes mejoras en el rendimiento en niveles de bajo voltaje, lo que lleva consigo una disminucin del gasto global de consumo. Los mdulos DIMM DDR 3 tienen 240 pines, el mismo nmero que DDR 2; sin embargo, los DIMMs son fsicamente incompatibles, debido a una ubicacin diferente de la muesca. Los tipos disponibles son: PC3-8600 o DDR3-1066: funciona a un mx de 1066 MHz. PC3-10600 o DDR3-1333: funciona a un mx de 1333 MHz. PC3-12800 o DDR3-1600: funciona a un mx de 1600 MHz.

RDRAM (Rambus DRAM)


Memoria de gama alta basada en un protocolo propietario creado por la empresa Rambus, lo cual obliga a sus compradores a pagar regalas en concepto de uso. Esto ha hecho que el mercado se decante por la tecnologa DDR, libre de patentes, excepto algunos servidores de grandes prestaciones (Cray) y la consola PlayStation 3. La RDRAM se presenta en mdulos RIMM de 184 contactos.

Deteccin y correccin de errores


Existen dos clases de errores en los sistemas de memoria, las fallas (Hard fails) que son daos en el hardware y los errores (soft errors) provocados por causas fortuitas. Los primeros son relativamente fciles de detectar (en algunas condiciones el diagnstico es equivocado), los segundos al ser resultado de eventos aleatorios, son ms difciles de hallar. En la actualidad la confiabilidad de las memorias RAM frente a los errores, es suficientemente alta como para no realizar verificacin sobre los datos almacenados, por lo menos para aplicaciones de oficina y caseras. En los usos ms crticos, se aplican tcnicas de correccin y deteccin de errores basadas en diferentes estrategias: La tcnica del bit de paridad consiste en guardar un bit adicional por cada byte de datos, y en la lectura se comprueba si el nmero de unos es par (paridad par) o impar (paridad impar ), detectndose as el error. Una tcnica mejor es la que usa ECC, que permite detectar errores de 1 a 4 bits y corregir errores que afecten a un slo bit esta tcnica se usa slo en sistemas que requieren alta fiabilidad. Por lo general los sistemas con cualquier tipo de proteccin contra errores tiene un costo ms alto, y sufren de pequeas penalizaciones en desempeo, con respecto a los sistemas sin proteccin. Para tener un sistema con ECC o paridad, el chipset y las memorias debe tener soportar esas tecnologas. La mayora de placas base no poseen dicho soporte.

8 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

Para los fallos de memoria se pueden utilizar herramientas de software especializadas que realizan pruebas integrales sobre los mdulos de memoria RAM. Entre estos programas uno de los ms conocidos es la aplicacin Memtest86+ que detecta fallos de memoria.

Memoria RAM registrada


Es un tipo de mdulo usado frecuentemente en servidores y equipos especiales. Poseen circuitos integrados que se encargan de repetir las seales de control y direcciones. Las seales de reloj son reconstruidas con ayuda del PLL que est ubicado en el mdulo mismo. Las seales de datos pasan directamente del bus de memoria a los CI de memoria DRAM. Estas caractersticas permiten conectar mltiples mdulos de memoria (ms de 4) de alta capacidad sin que haya perturbaciones en las seales del controlador de memoria, haciendo posible sistemas con gran cantidad de memoria principal (8 a 16 GiB). Con memorias no registradas, no es posible, debido a los problemas surgen de sobrecarga elctrica a las seales enviadas por el controlador, fenmeno que no sucede con las registradas por estar de algn modo aisladas. Entre las desventajas de estos mdulos estn el hecho de que se agrega un ciclo de retardo para cada solicitud de acceso a una posicin no consecutiva y por supuesto el precio, que suele ser mucho ms alto que el de las memorias de PC. Este tipo de mdulos es incompatible con los controladores de memoria que no soportan el modo registrado, a pesar de que se pueden instalar fsicamente en el zcalo. Se pueden reconocer visualmente porque tienen un integrado mediano, cerca del centro geomtrico del circuito impreso, adems de que estos mdulos suelen ser algo ms altos.5

Vase tambin
Circuito integrado Circuito impreso JEDEC Memoria principal Memoria ROM FB-DIMM Nuevo formato de memoria SPD Serial Presence Detect FRAM Memoria Ram Ferromagnetica VRAM Memoria Ram de Video Dual Channel Memoria (informtica) Memoria voltil

DRAM SRAM Acceso aleatorio

Referencias
1. a b [|Mueller, Scott (http://www.informit.com/authors/bio.aspx?a=96F57ED8-2FAA4E08-BD72-5DCACD2B103A) ] (2005). Upgrading and Reparing PC (http://books.google.com /books?id=E1p2FDL7P5QC&dq=Scott+mueller&printsec=frontcover&source=bl&ots=M1niG634hB& sig=oYl9HC5uOjVNkZfcgFAd33xu2rw&hl=en&sa=X&oi=book_result&resnum=25&ct=result) (13 edicin). QUE. http://books.google.com/books?id=E1p2FDL7P5QC&dq=Scott+mueller&printsec=frontcover&source=bl& ots=M1niG634hB&sig=oYl9HC5uOjVNkZfcgFAd33xu2rw&hl=en&sa=X&oi=book_result&resnum=25&ct=result. 2. Mostek Firsts (http://www.mindspring.com/~mary.hall/mosteklives/history/10Ann/firsts.html) . 3. Datasheet & Application Note Database, PDF, Circuits, Datasheets (http://www.datasheetarchive.com /pdf-datasheets/DataBooks/Book273-277.html) . 4. The HP Vectra 486 memory controller (http://findarticles.com/p/articles/mi_m0HPJ/is_/ai_11405923) . 5. http://download.micron.com/pdf/datasheets/modules/ddr2/HTJ_S36C512_1Gx72.pdf

9 de 10

12/02/2011 10:40 a.m.

Memoria de acceso aleatorio - Wikipedia, la enciclopedia libre

http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio

Enlaces externos
Wikimedia Commons alberga contenido multimedia sobre Memoria RAM. Explcame: Para qu sirve la memoria RAM? (http://www.explicame.org/content/view/50/1/) Tomshardware: Tutorial sobre RAM de 1998 (http://www.tomshardware.com/reviews /ram-guide,89-14.html) (en ingls) Obtenido de "http://es.wikipedia.org/wiki/Memoria_de_acceso_aleatorio" Categoras: Hardware | Memorias informticas Esta pgina fue modificada por ltima vez el 2 feb 2011, a las 20:39. El texto est disponible bajo la Licencia Creative Commons Atribucin Compartir Igual 3.0; podran ser aplicables clusulas adicionales. Lee los trminos de uso para ms informacin. Poltica de privacidad Acerca de Wikipedia Descargo de responsabilidad

10 de 10

12/02/2011 10:40 a.m.

También podría gustarte