Está en la página 1de 11

UNIVERSIDAD AUTONOMA DE OCCIDENTE. PROYECTO DE LABORATORIO 1 Operadores lgicos con tecnologas TTL y CMOS.

Carolina Isaza lvarez 2086666 Daniela Rodas Galindo 2086063 carolina.86@hotmail.com - nani53_8@hotmail.com

RESUMEN. En el informe que se presenta a continuacin se analiz la compuerta SN7402 del operador lgico NOR y la compuerta CD4011B del operador lgico NAND implementadas con dos familias lgicas importantes en su orden: TTL y CMOS. Con esto se encontraron unas las similitudes entre significativas entre estas dos familias. INTRODUCCIN. Para la realizacin de este informe se utiliz una serie de fundamentos tericos para disear, simular y sustentar un diseo lgico teniendo en cuenta que se poda escoger entre un listado de circuitos integrados de las tecnologas CMOS y TTL. Los dos circuitos integrados escogidos por nosotras para analizar su comportamiento fueron el SN7402 (NOR) y CD4011B (NAND) de diferentes las tecnologas cada uno. FUNDAMENTOS TERICOS. Compuertas lgicas: Una compuerta lgica es un circuito lgico cuya operacin puede ser definida por una funcin del lgebra booleanas, cuya explicacin no es el objeto de este informe.

Hay cuatro compuertas bsicas, y ellas son diseadas de acuerdo a su funcin como YES, NOT, AND, OR, o sea, las cuatro expresiones sencillas mnimas con las cuales se puede responder a situaciones de la vida real. Cada una de estas compuertas bsicas tiene una o ms entradas, una sola salida, y una pareja de terminales para conexin a la fuente de poder (pilas, bateras, adaptador de corriente, etc.). Tipos de compuertas lgicas:

Imagen1. Compuertas lgicas AND y NAND.

Imagen2. Compuertas lgicas OR y NOR.

normalmente una o dos letras que indican el tipo L: bajo consumo. S: schottky (mayor velocidad) LS: schottky de menor consumo (Los ms comunes) HC: Adaptacin de la tecnologa CMOS con mayor velocidad Adems existen otras letras poco comunes. Al disearlos se debe conectar un condensador entre las patillas de la alimentacin de cada circuito integrado TTL y tratar de no usar distancias de conexin muy largas entre ellos. Ya que estos circuitos integrados son propensos a oscilar y generar ruido en las lneas y as no poder obtener los resultados que se quieren tener. Tecnologa CMOS: Su nombre viene del ingls Complementary Metal-Oxide Semiconductor. Las principales ventajas de la tecnologa CMOS son la flexibilidad en la alimentacin (3 Voltios a 18Voltios) y su bajo consumo, que es prcticamente 0V en reposo. Sus principales desventajas han sido su baja velocidad y su sensibilidad a la electricidad esttica pero son desventajas que se van superando con el tiempo y actualmente muchos circuitos integrados combinan varias tecnologas. La mayora de circuitos integrados CMOS usan la serie 4000, Por ejemplo: CD4001, BU4069, TC4011. Y algunos fabricantes tambin la

Imagen3. Compuertas lgicas XOR y XNOR. Algebra Booleana: Es la herramienta fundamental para el anlisis y diseo de circuitos digitales. Esta lgebra es un conjunto de reglas matemticas (similares en algunos aspectos al lgebra convencional), pero que tienen la virtud de corresponder al comportamiento de circuitos basados en dispositivos de conmutacin (interruptores, relevadores, transistores, etc.). Tabla de verdad: Se llama tabla de verdad de una funcin lgica a una representacin de la misma donde se indica el estado lgico 1 o 0 que toma la funcin lgica para cada una de las combinaciones de las variables de las cuales depende. Tecnologa TTL. Su nombre viene del ingls Transistor Transistor Logic. Se conocen normalmente por que se alimentan con 5 Voltios y responden con buena velocidad. La tensin de alimentacin es muy exacta: 5 Voltios con un margen de tolerancia mximo de un 5%. Algunas pueden manejar velocidades de ms de 200 MHz. Su consumo es realmente alto comparado con el CMOS. La numeracin de los integrados inicia con circuitos 74 y

serie 14000 como el caso Motorola con MC14069UBCP.

de

Compuerta NOR: Esta compuerta es el resultado de invertir la salida de una compuerta OR, esto es, esta compuerta tiene una salida alta solo cuando todas sus entradas son bajas, en cualquier otro caso la salida ser baja.

lgica TTL. sta se caracteriza por tener transistores bipolares configurados en tri-estado, es decir, presenta nivel alto, nivel bajo, y alta impedancia (Z). En el mismo simulador se hizo el montaje de la compuerta NAND con la familia lgica CMOS, para la cual se usan transistores de efecto de campo, es decir, aquellos de la familia de transistores que usan el campo elctrico para controlar la conductividad de un "canal" en un material semiconductor; o tambin transistores de tipo pMOS y nMOS.

DIAGRAMAS ELCTRICOS. Imagen4. Compuerta NOR.

Imagen5. Ecuacin Algebra Boolena. Compuerta NAND: La compuerta lgica "NAND", funciona igual que la compuerta AND pero el resultado en la salida es opuesto. La salida ser "0" si las entradas A "AND" B estn en "1". DESCRIPCIN REALIZADO. DEL DISEO Grfico1. Esquema de CMOS CD4011B.

Para la realizacin de este laboratorio era necesario simular un diseo del circuito caracterstico de la compuerta SD7402 que tiene el operador lgico NOR y la compuerta CD4011B que tiene el operador lgico NAND implementndolos en dos diferentes familias lgicas: TTL y CMOS respectivamente. En el programa de simulacin PSpice realizamos lo que fue el montaje de la compuerta NOR de la familia

TTL SN7402

CMOS CD4011B

Tabla1. Familias lgicas de las compuertas.

b) Que operacin lgica se ha implementado. Compruebe. Operaciones lgicas implementadas: Grfico2. Esquema de TTL SD7402. Compuerta TTL SN7402 (NOR):

DIAGRAMAS DE BLOQUE.

Imagen8. Diagrama de conjuntos NOR. Imagen6. Diagrama de bloques de una compuerta NOR, dos entradas una salida.

Imagen9. Smbolo Compuerta NOR. Imagen7. Diagrama de bloques de una compuerta NAND, dos entradas una salida. A 0 0 1 1 B 0 1 0 1 X 1 0 0 0

ANLISIS DE RESULTADOS. a) A que familia pertenecen. lgica

Tabla2. Tabla de verdad.

Imagen10. Forma de implementacin NOR con interruptores. Compuerta CMOS CD4011B:

Imagen13. Forma de implementacin NAND con interruptores.

c) y d) Verifique cual es el rango para los niveles lgicos de entrada y salida. Familia CMOS: Para VDD= 5 VOLmax: Voltaje Mximo: 0.1V. VILmax: Voltaje Mximo: 1.5V. VIHmin: Voltaje Mnimo: 3.5V. Salida Entrada Entrada Bajo Bajo Alto

Imagen11. Diagrama de conjuntos NAND.

VOHmin: Voltaje Salida Alto Mnimo: 4.9V.

Imagen12. Smbolo de la compuerta "NAND". A B S 0 0 1 0 1 1 1 0 1 1 1 0 Tabla3. Tabla de verdad.

Imagen14. Niveles lgicos de la familia CMOS. Familia TTL: Si al dispositivo lgico esta entrando entre 0 a 0.8V, la salida ser Baja. Ahora si esta entrada esta entre 2 a 5V la salida ser Alta. Y si esta entre 0.8 a 2V: Regin prohibida o incertidumbre, resultados impredecibles.

2.7

Margen de ruido en estado bajo: VILmax VOLmax: 0.8 0.5

g) Que Fan-out puede manejar. Fan-out: numero de entradas que puede tener una compuerta inmediatamente despus de la salida. Conectar en la salida de la compuerta varias entradas. Familia TTL: Fan-Out en estado alto:

Datos del Datasheet:

Imagen15. Niveles lgicos de la familia TTL. Los niveles lgicos de salida de esta familia se dividen entre bajo y alto, se trabajo un voltaje de alimentacin de 5V, el 30% - 0 a 1.5V pertenece a bajo y el 70% - 3.5 a 5V salida alta. Si esta entre 1.5 a 3.5 Regin prohibida o incertidumbre, resultados impredecibles.

Fan-Out en estado bajo:

Datos del Datasheet:

h) Qu tipo de compuertas lgicas son sensibles a la electricidad esttica y por qu? Todos los dispositivos electrnicos, hasta cierto punto, son sensibles al dao por electricidad esttica. El cuerpo humano es un gran almacn de cargas electrostticas. Por ejemplo, cuando el ser humano camina por una alfombra, el cuerpo puede acumular una carga esttica de ms de 30000V y si despus se

e) y f) Explique y calcule el margen de ruido en estado alto y bajo. Familia TTL: Margen de ruido en estado alto: VOHmin VIHmin =

toca un dispositivo electrnico, parte de esa gran carga se puede transmitir a dicho dispositivo. Las familias lgicas MOS (y todos lo MOSFETs) son especialmente susceptibles al dao por carga esttica. Toda esta diferencia de potencial (carga esttica), aplicada a travs de la pelcula delgada de xido supera la capacidad de aislamiento dielctrico de la pelcula. Cuando se rompe el flujo de corriente resultante (descarga) es como un relmpago que hace un orificio en la capa de oxido y daa permanentemente el dispositivo. Entonces cuando se realiza proyectos con circuitos integrados CMOS debemos tener extremo cuidado con la manipulacin ya que sabemos que se pueden daar solo con la electricidad esttica en nuestros dedos o el equipo de soldar, a veces es mejor armar el diseo con un porta integrado y al terminar de soldar los dems elementos del proyecto se insertan los circuitos integrados CMOS.

conectar dispositivos potencia.

con

mayor

Imagen16. Resistencias PullUp y Pulldown.

j) En cual tipo de familias lgicas citadas, las compuertas disipan menos potencias y por qu? Las familias lgicas se dividen en dos tipos CMOS y TTL, y a su vez estas se dividen en otros subtipos en los cuales existen 6 para TTL y cuatro para CMOS. FAMILIA CMOS 4000: Hasta ahora las tecnologas bipolares (TTL) eran las nicas que satisfacan las necesidades de velocidad y corriente. Las tcnicas pMOS y nMOS no podan competir debido a su lentitud; sin embargo, con las tecnologas mejoradas apareci la primera serie comercial de CMOS (Complementary Symmetry / Metal Oxide Semiconductor Semiconductor Oxido Metal / Simetra Complementaria), dada en la serie 4000, bajo el nombre registrado de COS/MOS. En esta familia se aplican conjuntamente las tcnicas pMOS y nMOS. Esta familia tiene velocidades ms cercanas a las de la familia TTLEstndar que pMOS y nMOS. Como

i) Para que se utilizan las resistencias PullUp y Pulldown en las entradas de las compuertas CMOS? Estas resistencias se utilizan para trabajar como proveedores de corriente. Esto es el caso de las compuertas con salida de colector abierto (La configuracin de un colector abierto es exactamente igual a la de "Resistencia de colector", solamente que dicha resistencia no est integrada en el circuito si no que es la propia carga). En este caso el elemento resistivo proporciona corriente a la puerta, generalmente es para

ventajas sobre las familias TTL hay que destacar que su consumo puede ser miles, incluso millones de veces inferior, siempre y cuando las frecuencias de trabajo no sean muy elevadas. En esta familia se disminuye el volumen de los circuitos, aparte de que tiene una gran inmunidad al ruido y funciona con una amplia gama de valores de tensiones de alimentacin. Hay que destacar el gran dao que pueden producir las descargas electrostticas en los circuitos CMOS. CMOS: En lo que a la disipacin de potencia concierne tenemos un consumo de potencia de slo 2.5nW cuando VDD=5V y, cuando VDD=10V, la potencia consumida aumenta a slo 10nW. Sin embargo tenemos que la disipacin de potencia ser baja mientras se est trabajando con corriente directa. La potencia crece en proporcin con la frecuencia. Una compuerta CMOS tiene la misma potencia de disipacin en promedio con un 74LS en frecuencia alrededor de 2 a 3 Mhz. Consumo de potencia: Los CMOS consumen pequeas cantidades de potencia debido a las resistencias relativamente grandes que utilizan. A manera de ejemplo, se muestra la disipacin de potencia del INVERSOR N-MOS en sus dos estados de operacin.

La corriente en una compuerta TTL va a variar si su estado esta en bajo o alto. Si su estado es alto, la entrada recibe corriente ms o menos de 40uA; y si su estado es bajo, la entrada est emitiendo corriente de ms o menos -1.6mA. La corriente de entrada en la compuerta CMOS estndar depende de su nivel lgico. Si su estado lgico es bajo, presenta una corriente de entrada de -1uA; y si su estado lgico es alto, su corriente de entrada es de 1uA. El flujo de corriente en una compuerta ECL, permanece constante. No importa su estado lgico, esta va a mantener un consumo de corriente invariable en el suministro de potencia del circuito.

l) En cual tipo de familias lgicas, es mas amplio el rango de voltaje de alimentacin? Defnalo. Familia lgica TTL. Su tensin de alimentacin caracterstica se halla comprendida entre los 4,75V y los 5,25V. Como se ve un rango muy estrecho, los niveles lgicos vienen definidos por el rango de tensin comprendida entre 0,2V y 0,8V para el estado L y los 2,4V y Vcc Familia lgica CMOS: Los voltajes de alimentacin en la familia CMOS tiene un rango muy amplio, estos valores van de 3V a 15V para los 4000 y los 74C; y de 2V a 6V para los 74HC y 74HCT. Los requerimientos de voltaje en la entrada para los dos estados lgicos se

k) En cual tipo de familias lgicas, las compuertas drenan menos corriente en la entrada y por qu?

para el estado H.

expresa como un porcentaje del voltaje de alimentacin. Tenemos entonces: VOL(max) = 0 V VOH(min) = VDD VIL(max) = 30%VDD VIH(min) = 70% VDD RESULTADOS SIMULACIONES. DE LAS

Tabla2. Comparacin rango de voltaje de alimentacin. m) En cual tipo de familias lgicas, es mas amplio el rango de frecuencia de operacin y porque? En la familia lgica TTL el rango de frecuencia de operacin es amplio. ste corresponde a 250Mhz de frecuencia en la serie estndar. La familia lgica CMOS por el contrario es ms lenta, pues poseen una frecuencia de operacin de 50Mhz en casos extremos. La familia lgica ECL es una de las familias ms rpidas al momento de operar, con una frecuencia de 600Mhz aproximadamente.
Grfica3. TTL - Simulacin entrada A 1 y entrada B 0 con salida 0.

n) Obtener las expresiones lgicas que representan la relacin entre la entrada y la salida.

Grfica3. TTL - Simulacin entrada A 0 y entrada B 0 con salida 1. En las grficas 1 y 2 podemos observar el comportamiento de la compuerta lgica NOR donde las salidas de la tabla de verdad de sta se invierten a las

salidas de la tabla de verdad de la compuerta OR.

la compuerta lgica NOR correspondan a una salida de cero lgicos, pues mostraban voltajes del orden de milivoltios. Entre las compuertas lgica CMOS y TTL encontramos que la segunda emplea resistencias y diodos para la proteccin de las entradas y las salidas. La compuerta NOR en TTL tiene un Fan-in indispensable para encontrar las corrientes de entrada a las que la compuerta no se fundir. Los circuitos presentan problemas de esttica, por esto la familia lgica TTL es las mas usada, ya que sta carece de dicho problema debido a su que tiene una alta proteccin en las salidas y entradas del circuito.

Grfica 4. CMOS Simulacin entrada A 1 y entrada B 0 con salida 1.

Grfica 5. CMOS Simulacin entrada A 1 y entrada B 1 con salida 0. En las grficas 3 y 4 el comportamiento observado es el de la compuerta lgica NAND donde las salidas sern 1 si alguna de las entradas es 0, es decir, lo contrario a la tabla de verdad de la compuerta lgica AND.

BIBLIOGRAFA http://www.hispavila.com/ 3ds/digital/eldigital05.htm l. http://lc.fie.umich.mx/~jri ncon/elec3-cap4.pdf. http://www.mitecnologico. com/Main/CompuertasLogi cas. http://webcache.googleus ercontent.com/search? q=cache:5XmfO8Zn0QJ:www.proyect oelectronico.com/compuer tas-logicas/compuertaslogicas-y-

CONCLUSIONES Encontramos que cuando se analiza las salidas de la compuerta NOR implementada con la familia lgica CMOS sta nos entrega voltajes ms exactos que la implementada con la familia TTL. Los voltajes mostrados en la salida de las simulaciones de

proyectos.html+tipos+de +compuertas+logicas&cd =5&hl=es&ct=clnk&sourc e=www.google.com. http://books.google.com/b ooks? id=bmLuH0CsIh0C&pg=PA 456&lpg=PA456&dq=com puertas+logicas+sensible s+a+la+electricidad&sour ce=bl&ots=ZLmtsMUL3U& sig=RtMPxUiMqHMvTPACc XSR8CufGTw&hl=es&ei=o 5peTeSFI4ScgQefp9jyDQ& sa=X&oi=book_result&ct= result&resnum=7&ved=0C D8Q6AEwBg#v=onepage& q&f=false. http://profesormolina2.ies pana.es/electronica/compo nentes/int/flia_log.htm. http://html.rincondelvago. com/electronicadigital_9.html. http://www.slideshare.net/ guest89b1332/compuertas -logicas-2281089. http://www.proyectoelectr onico.com/compuertaslogicas/compuertaslogicas-and-nand.html.