UTN REG. SANTA FE- ELECTRONICA II- ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital.

---------------------------------------------------------------------------------------------------CONVERTIDORES DE ANALOGICO A DIGITAL Un convertidor analógico / digital (ADC) toma el voltaje analógico de entrada y después de un cierto tiempo genera un código digital de salida, que representa la magnitud de esa entrada analógica. Este proceso, es más complejo que la conversión digital-analógica, dado que se deben tener en cuenta varias consideraciones respecto a la señal a convertir, como así también se requieren varias etapas de procesamiento para lograrlo. En la conversión ADC se han desarrollado y empleado muchos métodos. Hoy en día muchos de estos métodos, están disponibles como circuitos integrados en un chips o formando parte de un sistema mas complejo, por ejemplo, un microcontrolador. Para comprender la teoría y métodos que se emplean en la conversión analógica a digital, debemos previamente conocer los principios del “teorema del muestreo”, el “multiplexado y demultiplexado en el tiempo”, “la cuantificación” y la “codificación” de señales, temas que abordaremos de manera simplificada. Teorema del muestreo Este teorema lo enunciaremos de la siguiente forma, sin demostrarlo: “ Si una señal continua, S(t), en su análisis espectral, tiene una banda de frecuencias tal que fm sea la mayor frecuencia dentro de esa banda, la señal S(t) podrá ser reconstruida sin distorsión, a partir de muestras tomadas a una frecuencia fs, siendo fs ≥2. fm. En la próxima figura, mostramos un esquema simplificado del proceso de muestreo de una señal analógica o continua: Interruptor electrónico S(t): señal a muestrear τ Ts τ : tiempo de muestreo Ts: periodo de muestreo Sτ(t): señal muestreada

δ(t) Señal de muestreo que controla al interruptor δ(t)

t S(t) t Sτ(t)

t

__________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli

1

UTN REG. SANTA FE- ELECTRONICA II- ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital. ---------------------------------------------------------------------------------------------------En la figura anterior vemos que S(t) es la señal analógica que se va a muestrear y esta compuesta por una suma de señales (armónicas) de varias frecuencias, siendo “fm” la frecuencia mayor. δ(t) es la señal que actúa sobre el interruptor electrónico y fija el muestreo de la señal S(t) con una frecuencia “fs”(periodo Ts); el tiempo de muestreo vale “τ”. A la salida del circuito de muestreo (interruptor) tenemos la señal muestreada que la denominamos Sτ(t). Esta ultima señal, en su análisis espectral, se demuestra que esta compuesta por una suma de varias señales de distintas frecuencias. Del conjunto de esas frecuencias estarán las frecuencias originales de la señal a muestrear “S(t)” mas señales que tienen frecuencias diferencias y sumas de las señales originales con “fs” (fs-fm) y (fs+fm), 2fs””, etc. (son teóricamente infinitas señales). De todas ellas, la mas próxima a fm es (fs-fm). Ahora bien, si quisiéramos reconstruir la señal original S(t) de la señal muestreada Sτ(t), podemos hacerlo empleando un filtro pasa bajo, que solamente deje pasar las frecuencias originales, hasta su valor máximo fm, y rechace todas las frecuencias superior a este valor. La función de transferencia del filtro, tendrá que ser como muestra la siguiente figura:

H(f)

Sτ(t)

Filtro Pasa bajo

S(t)

fm

fs-fm

f

Como podemos observar en la figura, la función de transferencia del filtro, debe ser plano hasta la frecuencia fm, y luego debe caer bruscamente a cero, por encima de este valor, antes que alcance el valor fs-fm. Si hubiéramos muestreado con una frecuencia 2.fs < fm, la frecuencia de la componente de la señal muestreada de valor (fs-fm), seria menor que fm , ( (fs-fm)< fm ), lo que haría imposible separarla con el filtro anterior.

Multiplexación y demultiplexación de señales Mediante la aplicación del teorema del muestreo, se pueden transmitir varias señales en el tiempo por un mismo canal de comunicación (canal de radiofrecuencia digital, dos conductores eléctricos, fibra óptica) . Para lograrlo, es necesario muestrear varias señales sucesivamente S1 S2….Sn y las señales muestreadas Sτ1, Sτ2…..Sτn, se las envían por el canal de comunicación, intercaladas en el tiempo. A este sistema de comunicación, se le denomina “multiplexación en el tiempo”. Al otro extremo del canal, se deben separar las distintas señales muestreadas, que fueron enviadas, proceso denominado “demultiplexación”, para luego pasarlas por un filtro pasa bajo y reconstruir las señales originales. La siguiente figura, nos muestra, en forma simplificada, el proceso de la multiplexación y demultiplexación de señales eléctricas:

__________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli

2

UTN REG. SANTA FE- ELECTRONICA II- ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital. ----------------------------------------------------------------------------------------------------

MUX

S1 S2

Canal de comunicación

DEMUX

S1 S2

Sτ1, Sτ2…..Sτn

Sn

Sn

Señales para ser enviadas por el canal de comunicación

Señales transmitidas por el canal de comunicación

El sistema multiplexor y demultiplexor, están representados por conmutadores rotativos sincronizados. En la práctica, son circuitos electrónicos similares a los presentados en la materia ELECTRONICA I (subsistemas digitales combinacionales). En este sistema de transmisión de señales, es imprescindible el perfecto sincronismo del “emisor de señales” y el “receptor de señales”, ubicado en los extremos del canal de comunicaciones. Cuantificación y codificación La cuantificación de una señal, consiste en convertir un intervalo de valores continuos que puede tomar la señal, en un valor discreto. De esta manera la señal cuantificada solamente tomara valores discretos o lo que es lo mismo variara a incrementos fijos. Esto significa que dentro del intervalo considerado, los valores que puede tomar la señal sin cuantificar, la señal cuantificada, solamente toma un solo valor. Esto significa, que el proceso de cuantificación, la señal cuantificada, presenta un determinado error respecto a la señal original, dado que la primera se modifica a incrementos finitos. Esto debe ser así, dado que en el procedimiento de codificación, tenemos que limitar los niveles de tensión de la señal, dada la cantidad limitada de códigos (estos códigos dependerán de la cantidad de bits que se utilice). En la práctica para cuantificar una señal, son necesarios dos procedimientos: El primero consiste en muestrear la señal continua de la manera que se explico anteriormente, obteniéndose una señal discreta en el tiempo, con variación continua de magnitud. Luego esta señal debe mantenerse un cierto tiempo, dado que la cuantificación lleva un cierto tiempo realizarla. El segundo procedimiento consiste en la cuantificación propiamente dicha seguida de la codificación. La codificación consiste en asignar un cierto código binario, con varios bits, al valor cuantificado. __________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli 3

5. 2.5. Domingo C. SANTA FE.5 y +2. son niveles de decisión.5 1 1.5 y -2. Error de cuantificación Error Vi __________________________________________________________________ Apunte de cátedra Autor: Ing. el cuantificador asigna una valor fijo de tensión de +2 voltios.5 etc. Guarnaschelli 4 .ING. En gral los intervalos de tensiones de decisión son constantes ∆V = cte.UTN REG. 0.5 -1 -2 -3 -4 -5 Vi t Vi Vi: señal continua a muestrear y cuantificar Vo: señal cuantificada t Para el caso planteado en el dibujo anterior tenemos en el cuantificador que los niveles 2. Entre -3.5. Por ejemplo cuando la señal continua tiene valores de tensión comprendidos entre +1.ELECTRONICA II.5 -1.5 3. como en el caso de la compresión de la señal. ---------------------------------------------------------------------------------------------------La función de transferencia de un cuantificador ideal puede ser la que representamos en la siguiente grafica: Vo Vo 5 4 3 2 -2. -1. +1.5 se asigna el valor -3 voltios y así sucesivamente con los otros valores intervalos de tensión.5 2. ELECTRICA 8-2 Convertidores de señales analógicas a digital.5. En otros casos ∆V varía según una ley logarítmica.

con el consiguiente aumento del número de bits del código digital de la magnitud codificada. con la consiguiente complejidad de los circuitos. cuanto mayor sea el desnivel de los escalones de cuantificación. cuantificación y codificación.ING. el numero de bits del código binario. Sistemas empleados en la conversión analógica / digital (ADC) Los convertidores ADC son dispositivos electrónicos que establecen una relación biunívoca entre el valor de la señal a convertir y el código (palabra) digital obtenido. Resumiendo.ELECTRONICA II.UTN REG. la cuantificación y la codificación. esta basado en el teorema del muestreo. ELECTRICA 8-2 Convertidores de señales analógicas a digital. ---------------------------------------------------------------------------------------------------Para el caso donde la diferencia entre niveles de decisión es constante ∆V= cte. es necesario que la señal analógica pase por las fases de muestreo. Codificación de la señal cuantificada La relación entre el tamaño del escalón “∆V”. con la ayuda de una tensión de referencia. Se deberá cumplir lo siguiente: p ≤ 2 N siendo N. Guarnaschelli 5 . esta dada por: Vpp = ∆V. Domingo C. El error de cuantificación será tanto mayor. podemos clasificar a los ADC en tres tipos generales: a) Conversores de transformación directa. como lo muestra la figura anterior. SANTA FE.. p En función de los niveles de cuantificación. como dijimos. Por lo tanto para alcanzar un error menor. para que una señal analógica pueda ser procesada por un sistema digital. veremos el esquema simplificado de una serie de circuitos denominados “de captura o muestreo y mantenimiento o retención (S&H: Simple and Hol): __________________________________________________________________ Apunte de cátedra Autor: Ing. dependerá la cantidad de bits de los códigos que representan los niveles de tensión de la señal cuantificada. necesitamos recurrir a un elevado número de niveles. Por el método empleado en la conversión. Esta relación se obtiene en la mayoría de los casos. los niveles de cuantificación “p” y la tensión pico a pico de la señal a convertir “Vpp”. el error de cuantificación tiene forma de diente de sierra. b) Conversores con transformación (D/A) intermedia auxiliar c) Otros métodos Antes analizar diversos tipos de conversores ADC. Su fundamento teórico.

En la próxima figura se puede observar este proceso: Vi Vo=Vc t C/M t El grafico anterior tiene carácter de ideal. es el siguiente: El convertidor A/D envía por la línea C/M. El funcionamiento del circuito anterior. (Los buffer son AO realimentados config. A continuación detallaremos algunos de los convertidores A/D mas utilizados. Idealmente. que es el único que conoce cuando se ha completado la conversión de la muestra de tensión tomada. Terminado este tiempo. el valor de las capacidades parásitas y con las resistencias asociadas al circuito. SANTA FE. Guarnaschelli 6 . Domingo C. durante el tiempo “τ” . ELECTRICA 8-2 Convertidores de señales analógicas a digital.ING. el condensador sigue a la tensión de entrada. depende de los niveles de tensión muestreados. el conmutador se abre y C mantiene la carga. seguidor de tensión. ---------------------------------------------------------------------------------------------------Vi Buffer + Conmutador electrónico Buffer + C Vo C/M Esquema en bloque representativo Vi Vo S & H C/M Estos circuitos son los encargados de tomar una muestra (durante un intervalo de tiempo) de la tensión analógica a convertir y el posterior mantenimiento del valor obtenido. está relacionada con su valor.UTN REG. con alta impedancia de entrada y baja impedancia de salida). __________________________________________________________________ Apunte de cátedra Autor: Ing. durante el tiempo necesario para que se lleve a cabo la conversión A/D. un pulso de tensión de ancho “τ” que cierra el conmutador. dado que durante la carga como la descarga del condensador. en otros. La señal C/M proviene del convertidor A/D. cargando el condensador. el valor real de la tensión. En algunos convertidores el periodo de toma de muestra es constante.ELECTRONICA II. durante ese tiempo.

Domingo C.ELECTRONICA II.ING. ---------------------------------------------------------------------------------------------------CONVERTIDOR A/D CON COMPARADOR EN PARALELO Vref. es ADC de mayor velocidad disponible.UTN REG. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Este convertidor consta de N comparadores a los cuales se le introducen dos señales simultaneas.=+10 V Vi S&H 7V C7 I7 C6 I6 C5 I5 A1 4V C4 I4 C3 I3 C2 I2 C1 I1 A0 Salida digital (MSB) A2 VA Codificador de prioridad VA: entrada analógica muestreada 6V 5V 3V 2V 1V Resolución = 1 Volt Entrada Muestreo Analógica Retención Cuantificación Codificación Salida digital VA 0-1V 1-2V 2-3V 3-4V 4-5V 5-6V 6-7V >7V C1 C2 C3 C4 C5 C6 C7 A2 A1 A0 1 0 0 0 0 0 0 0 1 1 0 0 0 0 0 0 1 1 1 0 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 1 0 0 0 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 El convertidor paralelo o también llamado “instantáneo”. una es la señal analógica ya muestreada y la otra una tensión de referencia distinta para cada comparador y que se obtiene de una misma tensión de __________________________________________________________________ Apunte de cátedra Autor: Ing. SANTA FE. Guarnaschelli 7 .

Su tiempo de conversión es menor de 20 ns. tenemos al MC10319 de Motorota de 8 bits en el que se utiliza circuitos ECL de alta velocidad. Domingo C. que transforma la información a un código binario procesable. Por ejemplo si vamos a codificar con palabras de 8 bits (1 byte) necesitaríamos una cantidad de comparadores dado por: N = 2n – 1 = 28 – 1 = 255 Para este caso necesitaremos también 256 resistencias para generar las tensiones de referencias de los comparadores. ---------------------------------------------------------------------------------------------------referencia (Vref. a diferencia de otros convertidores.). Las salidas de los comparadores se aplican a un codificador. que son secuenciales. es del orden de los nanosegundos. El AD9010 de Analog Devices es un convertidor paralelo de 10 bits con un tiempo de conversión menor a 15 ns. ELECTRICA 8-2 Convertidores de señales analógicas a digital. De esta manera se producen N comparaciones (7 en el dibujo) simultaneas entre la tensión de entrad y las obtenidas desde la referencia. Guarnaschelli 8 . El tiempo de conversión completo. El inconveniente principal de este convertidor es su precio dada la gran cantidad de comparadores necesarios cuando se quiere disminuir la resolución o escalón a codificar.UTN REG. Ejemplos de estos convertidores.ELECTRONICA II. Sus entradas y salidas están adaptadas para ser compatible con TTL. Dado que la comparación es simultanea en todos los comparadores. mediante una red de resistencias conectadas en serie.ING. SANTA FE. CONVERTIDOR A/D CON RAMPA EN ESCALERA C/M Vi S&H Vo AO CONTADOR BINARIO RELOJ Y LOGICA DE CONTROL + Entrada analógica LATH Y AMPLIFICADO RES DE SALIDA VA/D CONVERTIDOR A/D Salida digital codificada Vo VA/D Vo2 Salida del convertidor A/D Vo1 t1 t2 t __________________________________________________________________ Apunte de cátedra Autor: Ing.

= 10 mV Esto quiere decir que la salida del DAC interno se incrementa cada 10 mV Como la tensión de entrada es de 3. __________________________________________________________________ Apunte de cátedra Autor: Ing.728 V b) El tiempo de conversión c) La resolución del convertidor A/D Solución: a) Como el contador tiene 10 bits puede contar hasta 210 – 1 =1023 pulsos que se convertirán a la salida del DAC en 1023 escalones. escala N= nº de bits del contador y del código convertido. ELECTRICA 8-2 Convertidores de señales analógicas a digital. la tensión de salida del DAC. Es el circuito mas sencillos de los convertidores A/D y consta básicamente de los elementos observados en la figura anterior: Reloj y circuito de control. A su vez. Guarnaschelli 9 .ING.728 Voltios. comparador.Determinar: a) El código binario equivalente de salida para una tensión de entrada Vo = 3. es comparada con la tensión muestreada Vo en el comparador. detiene la cuenta del contador y el ultimo valor digital contado se presenta en la salida completándose la conversión. que puede contar el contador x periodo de los pulsos reloj = (2N -1). ---------------------------------------------------------------------------------------------------A este convertidor también se le llama “A/D de rampa digital” o “A/D contador”.7281 V o un valor superior.UTN REG. contador digital binario. El funcionamiento de este convertidor. (2N -1). escala = Vi. conversor D/A.23 volt y su contador binario tiene una salida de 10 bits. tendremos: t = Vi. (2N -1) / f .1mV. circuito de captura y mantenimiento (S&H). Esta ultima tensión. para que se produzca el cambio en la salida del comparador.728 + VT = 3. el valor de cada escalón vale: 10. Domingo C.ELECTRONICA II. y circuito de salida. Luego nuevamente se reinicia el proceso y así sucesivamente. en función del nivel de señal muestreada.La tensión de cambio del comparador vale VT = 0. escala siendo Tc el tiempo total para fondo de escala Tc = nº máx.escala = Vi. Este convertidor presenta dos inconvenientes importantes que son la baja velocidad y el tiempo de conversión es variable.23 V/ 1023 esc. La salida binaria del contador.Tc / Vf. con una frecuencia reloj de 1MHZ. es el siguiente: Cuando el circuito S & H ha muestreado la señal analógica (ordenado por la señal C/M proveniente del circuito de control). T) / V f. escala= 10. el contador comienza a funcionar contando los impulsos procedentes del reloj. Cuando ambas tensiones se igualan (y la supera en una cantidad VT) la salida del comparador cambia de valor (de o pasa a 1). la salida de voltaje del DAC interno debe valer: VA/D =3. Como Vf.23 voltios. consistente en basculas de retención (LATH) y amplificadores adaptadores. El tiempo de conversión para una determinada tensión de entrada Vi. Problema Un ADC en escalera tiene una tensión de fondo de escala de 10. tiene la forma de una escalera y resulta proporcional a la cantidad de pulsos contados. V f. la podemos determinar de la siguiente forma: t/ Tc = Vi / Vf. es convertida por el DAC en una tensión eléctrica (VA/D) a medida que se va realizando la cuenta. SANTA FE. T Despejando el tiempo t.

Para mejorarlo. SANTA FE. deberíamos disminuir la resolución (escalón). el correspondiente valor digital que le corresponde al decimal 373 37310≡ 01011101012. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Domingo C. determinar el intervalo aproximado de la tensión eléctrica analógica.1024)/( 1MHZ.73 V –VT Como VT es un valor pequeño. podemos decir que la salida digital es la misma entre 3.72 V –VT. c) La resolución de este convertidor corresponde al DAC interno o sea al tamaño del escalón que vale 10 mV. Problema Para el ADC del problema anterior. 37210 . Como es superior a Vo. la tensión analógica correspondiente.72 V.728 V. El otro extremo resulta cuando Vo< 3. (2N -1) / (f . . V f. 373 = 373 µseg. En el problema anterior vimos como para una misma salida digital.ING. Ahora bien si la tensión muestreada Vo tiene un valor menor a por lo menos Vo< 3. corresponde en magnitud.23 V) = 373. a la resolución del DAC interno Resolución y exactitud del convertidor A/D Resulta interesante comprender los errores asociados cuando se llevan a cabo mediciones con instrumentos digitales. Y como debe contar hasta 373 decimales. permitiendo contar un pulso mas o sea 373. Para ello consideraremos los errores en el convertidor de rampa en escalera.73 V –VT. el tiempo de conversión total vale: t = 1µseg. Por lo tanto este seria el límite inferior de Vo que nos daría el valor digital equivalente a la cuenta 373. dado que cuando el contador cuente 373. entonces necesito una cantidad de escalones dado por 3. b) Como la entrada de pulsos al contador se realiza con una frecuencia de 1 MHZ o sea con un periodo T = 1 / f = 1/ 10 MHZ = 1µseg. la salida del DAC interno lo convierte a una tensión VA/D = 3. También podríamos haber determinado el tiempo con la formula propuesta: t= Vi. ---------------------------------------------------------------------------------------------------Para este valor. presentando en la salida. el comparador cambia el valor de su salida y detiene la cuenta binaria.81= 373 escalones. que producirá el mismo resultado digital para: 01011101012≡37310 Solución: Cuando el contador cuente el penúltimo pulso. con la asignación __________________________________________________________________ Apunte de cátedra Autor: Ing. Uno de esos errores se debe a la resolución del DAC interno que hace que la tensión a su salida se incremente en escalones hasta que su valor supere a la tensión Vo.7281 V/ 10 mV= 372.72 V y 3. 10. A esta diferencia. Cuando se llegue a contar esta cantidad. la tensión convertida por el DAC vale VA/D = 3. Guarnaschelli 10 .ELECTRONICA II.73 V.72 V –VT > Vo < 3. Resumiendo: los valores considerados de Vo con el mismo código digital son : 3. el comparador todavía no cambia su salida. escala) =(3.73 V de la tensión de entrada analógica Vo. se le denomina error de cuantificación o cuantización. pero siempre existirá una diferencia entre la cantidad real y el valor digital asignado.UTN REG. el comparador cambia de estado y detiene la cuenta.16 µseg. Como vemos la diferencia. podía tener prácticamente una diferencia de 10 mV.

ING. Determinar la cantidad máxima que puede diferir la salida VA/D. haciendo que el comparador cambie de estado y detenga la cuenta. respecto a la señal de entrada Vo Solución: Como primer paso debemos determinar el escalón del DAC interno. de acuerdo al problema anterior que incluso si el DAC interno no presenta imprecisiones.55 mV = 12. Debemos recordar que VA/D representa el valor convertido a analógico. Existen algunos convertidores donde el error de cuantificación lo establecen en ± 1/2 LSB Otro error que aparece en los ADC esta relacionado esta relacionado con la “exactitud” que depende de la presición de los componentes del circuito.28 V y allí quedaría como valor final convertido. del código digital binario de la salida del ADC que estamos tratando. Este error se le asigna aun ADC como +1LSB. En gral. Este resulta: 0. ---------------------------------------------------------------------------------------------------del mismo valor digital. Problema Un convertidor analógico-digital de 8 dígitos binarios de salida.S. ELECTRICA 8-2 Convertidores de señales analógicas a digital. de las tensiones de referencia . etc.55 = 2. como el comparador. Esta diferencia. SANTA FE. La salida del ADC seria 100000002 ≡ 12810 . pasando la cuenta a 128. Por ejemplo.55 = 0. Una especificación de estos errores.55 mV Esto significa que VA/D puede estar errado en 2. tiene una tensión de entrada a plena escala de 2. mayor que Vo. de los conmutadores de corriente. el error total posible puede estar en un valor máximo dado por: 10 mV + 2.55 V. la salida VA/D podría estar desviada. indica que la salida puede tener un error del 0.001 .27. se dan en relación a la tensión de fondo de escala. De allí que una fuente de error es la resolución del DAC interno.01% de su tensión mas alta. __________________________________________________________________ Apunte de cátedra Autor: Ing.ELECTRONICA II. la cuenta del contador se detendría en el valor 127 que correspondería a una tensión VA/D = 1. Ahora debemos tratar el error debido a las imperfecciones de los elementos del circuito que el fabricante lo especifica como 0. cambia en escalones de 10 mV. respecto a su valor real (Vo) en una cantidad de 10 mV. las resistencias de presición del DAC interno. Domingo C. 2. están dentro del mismo orden de magnitud.55 V / ( 28 – 1) = 10 mV Esto significa. que controla al comparador. la tensión VA/D difiere en -2 mV.UTN REG. Si el DAC interno fuera perfecto. El error porcentual que presenta respecto a su valor de plena escala es de 0.01% FS (fondo de escala). Con este valor VA/D = 1. es el error de cuantificación que no lo podemos inherente al DAC interno donde su valor de salida. resultaría menor que Vo y el contador seguiría contando un pulso mas.55 mV.1% .28 – 1268 = 12 mV. Por ejemplo una exactitud de 0. Ahora bien si por la imperfecciones del circuito. supongamos que la entrada analógica es de 1. con lo que el error debido a las imperfecciones del circuito y de cuantificación quedaría: VA/D – Vo = 1. produciendo con este valor una salida digital 11111111.1 % F.S. o sea al factor de ponderación que corresponde al bit menos significativo. De esta forma.1% F. Guarnaschelli 11 . Este vale: Escalón: 2.55 mV de su valor real. el error de cuantificación y la exactitud.268 V. 2.

ING. a costa de aumentar al doble el tiempo de conversión. la finaliza el comparador cuando VA/D > Vo. Por ello. SANTA FE. / 2 =1023/2 = 511. El tiempo de conversión máximo será entonces cuando Vo este por debajo del limite de escala. Para nuestro ejemplo vale: t promedio = t máx. ---------------------------------------------------------------------------------------------------Tiempo de conversión Como ya lo habíamos analizado. / f . altas).Sin embargo para aplicaciones de baja velocidad dada la relativa sencillez del circuito. V f. para el caso del convertidor en escalera.UTN REG. / f = ( 210 -1) / 1MHZ = 1023 µseg. representa el tiempo que tarda el contador en llegar a una cuenta determinada. Este valor vale para F = 1 MHZ y 10 bits: t máx = (2N -1).ELECTRONICA II. los hace ventajosos. que se incrementa al doble por cada bit que agregamos al contador. La desventaja principal del método de rampa en escalera. suministran como tiempo de conversión. es fundamentalmente el tiempo de conversión. Domingo C. ELECTRICA 8-2 Convertidores de señales analógicas a digital.5 µseg. CONVERTIDOR A/D DE APROXIMACIONES SUCESIVAS Entrada Analógica Vi RELOJ Y CIRCUITO DE CONTROL S&H Vo AO + REGISTRO DE APROXIMACIONES SUCESIVAS BUFFER DE SALIDA Salida digital VA/D CONVERTIDOR D/A __________________________________________________________________ Apunte de cátedra Autor: Ing. de modo que VA/D pasa al ultimo escalón para activar el contador y detenerse. Guarnaschelli 12 . el valor promedio aritmético.escala De otra forma.( 2N -1). este convertidor no se utiliza en aplicaciones donde se deban convertir señales analógicas que cambian con alta velocidad (frecuencias. Algunos fabricantes. el tiempo de conversión se determinaba mediante: t= Vo. Esta cuenta. Disminuimos la resolución del DAC interno. para volver a contar. ≈ 2N-1 ciclos reloj.

comienza colocando a 1 el bit mas significativo (MSB). Terminada la secuencia. muestra la modificación de los bits del registro de 5 bits. el comparador cambia de estado. Este registro. quedando el resto a cero. Si la señal “VA/D “ es mayor que Vo. resulta Vo > VA/D. sustituyendo el 1 del bit mas significativo por un cero y colocando un 1 en el bit de peso inmediatamente inferior. el valor digital final corresponde al valor convertido de la señal analógica muestreada y cuantificada. mediante el DAC interno es transformada a una tensión analógica “VA/D “que es comparada con la señal analógica de entrada. SANTA FE. escala VA/D Vo Vf. cuando se le da la orden de inicio.ELECTRONICA II. Si en esta comparación. ---------------------------------------------------------------------------------------------------Este convertidor ADC. El proceso se repite “n” veces (“n”. Vf. 2 Bit 4 (MSB) Bit 3 Bit 2 Bit1 Bit 0 (LSB) 1 0 0 0 0 1 0 0 0 0 1 1 0 0 0 1 0 0 0 0 1 0 1 0 0 1 0 1 0 0 1 0 1 1 0 1 0 1 0 0 1 0 1 0 1 1 0 1 0 1 __________________________________________________________________ Apunte de cátedra Autor: Ing.UTN REG. con la diferencia apreciable que se sustituyo el contador digital binario por un circuito denominado de “registro de aproximaciones sucesivas”. pero agrega un 1 en el bit inmediatamente inferior.esc. es bastante similar al convertidor en escalera. Guarnaschelli 13 . quedando el resto inalterado. aparece el 10000000002. haciendo que el registro no modifique el 1 del bit de mayor peso. Este valor digital. dejando el resto en cero.ING. es el numero de bits del código digital de salida). el comparador bascula dando lugar a una señal que hace que el registro cambie su contenido. Domingo C. Este último valor. o sea por ejemplo para una salida digital de 10 bits. ELECTRICA 8-2 Convertidores de señales analógicas a digital. para un determinado valor de tensión analógica a convertir. el nuevo valor de salida será 01000000002. La próxima figura. hasta alcanzar el bit de menor peso (LSB). nuevamente es convertido a señal analógica y comparada nuevamente con la señal Vo. valor que corresponde a la mitad de la máxima excursión de la tensión de entrada. a convertir. desde el punto de vista de su diagrama en bloques.

Domingo C. SANTA FE.16 voltios Para 109 escalones corresponde VA/D= 109 x 20 mV = 2. comienza en cero y su nivel se incrementa hasta el punto de conmutación del comparador. (ADC rampa en escalera) tc a.ELECTRONICA II. El tiempo que le toma a la escalera restablecerse a cero e incrementarse nuevamente al nuevo valor.esc max = (2N – 1) x 1/f = 1023 x 2 µseg. Problema El registro de aproximación sucesiva de un convertidor tiene 8 bits con una resolución de 20 mV. resulta interesante cuando los datos analógicos están cambiando a una frecuencia relativamente rápida. entonces le corresponde el valor final a 2.s = N x 1/f = 10 x 2 µseg = 20 µseg. entonces el tiempo de conversión es fijo El procesamiento de cada bit toma un ciclo reloj. uno de rampa en escalera ascendente y otro de aproximaciones sucesivas. ADC DE RAMPA EN ESCALERA ASCENDENTE Y DESCENDENTE Como hemos analizado. independiente del valor de Vo.17/20 = 108. donde el voltaje equivalente.16 V < 2. a diferencia del método de rampa. Determinar la salida digital para una tensión analógica de entrada de 2.ING.5 escalones Para 108 escalones corresponde VA/D= 108 x 20 mV = 2.18 voltios Como la aproximación queda en un valor menor. se desperdicia. __________________________________________________________________ Apunte de cátedra Autor: Ing. Problema Determinar los tiempos de conversión de dos ADC de 10 bits.(ADC aproximación sucesiva) Como vemos para la tensión de fondo de escala. el ADC de rampa ascendente es relativamente lento porque el contador se reestablece a cero al inicio de cada nueva conversión. estaba por arriba de Vo. resulta: tc = N x 1 ciclo reloj La constancia de éste valor.UTN REG.17 Voltios Solución: Por la resolución. Por lo tanto la salida del convertidor corresponderá al valor equivalente digital del decimal 108 10810≡ 011011002. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Guarnaschelli 14 . Tiempo de conversión del A/D de aproximaciones sucesivas Como el proceso de aproximación se repite en la misma cantidad de pasos. cualquiera sea el valor de la tensión analógica a convertir. de modo que el tiempo de conversión total para N bits. ---------------------------------------------------------------------------------------------------Una característica del método de aproximaciones sucesivas es que el valor final convertido VA/D resulta por debajo de la señal analógica Vo. que ocurre cuando VA/D supera a Vo. el convertidor de aproximación sucesiva es prácticamente 100 veces más rápido que el de escalera. que están alimentados con una frecuencia reloj de 500 KHZ Solución: tc. = 2046 µseg. La escalera de tensiones a la salida del DAC interno. la cantidad de escalones posibles para la tensión a convertir resulta: 2.17 V.

Este contador cuenta hacia arriba cuando el comparador indique VA/D < Vo y cuenta hacia abajo. según sea el nuevo valor de Vo respecto a VA/D. Se usan frecuentemente en voltímetros digitales. en función del valor a convertir. Como la salida del DAC interno sigue a la entrada Vo. incrementándole o decrementándose. Domingo C. Existen dos tipos a saber: el de rampa única y el de doble rampa. a menudo se le denomina “ADC de seguimiento” CONVERTIDORES A/D CON INTEGRADOR Estos convertidores son más sencillos que los anteriores ya que no utilizan DAC interno. ELECTRICA 8-2 Convertidores de señales analógicas a digital.ING.UTN REG. se usa un contador ascendente-descendente para disminuir el tiempo desperdiciado. pero en los que es importante conseguir buena linealidad. Guarnaschelli 15 . De esta manera. Convertidor A/D de rampa única Conmutador electrónico Generador rampa Vref. Para un nuevo valor a convertir. R AO + C VA AO + Comparador Cx CONTADOR Vp Vi S&H Vo RELOJ Y CIRCUITO DE CONTROL BUFFERS DE SALIDA VS Salida digital __________________________________________________________________ Apunte de cátedra Autor: Ing. De esta manera la salida del DAC (VA/D) se modifica hasta que se produce “el cruce con Vo donde detiene la cuenta.ELECTRONICA II. SANTA FE. ---------------------------------------------------------------------------------------------------En el ADC de rampa en escalera ascendente y descendente. el tiempo de conversión en este convertidor. Se emplean en aquellos casos en que no se requieren gran velocidad. respecto al de escalera ascendente. ahora el contador no se reestablece a cero sino que parte de su ultima cuenta. pero seguirá siendo variable. cuando VA/D > Vo. se reduce.

UTN REG. un comparador. la salida del comparador. T / C. Domingo C.R ∫0T (-Vref.) dt = Vref. SANTA FE.R VA = Vo = Vref.ELECTRONICA II. Guarnaschelli 16 . para permitir que los pulsos lleguen al contador. corresponde con la salida digital del valor de la tensión de entrada muestreada. Para este caso. Cuando el nivel de la rampa supera a la señal de entrada. ---------------------------------------------------------------------------------------------------Como muestra el dibujo. En la puesta en marcha el integrador y el contador son puestos a cero por el circuito de control. A partir de este momento.ING. deteniendo el paso de pulsos hacia el contador. El tiempo T se obtiene a partir de la condición de que Vo (tensión analógica muestreada es igual a la VA (tensión rampa) o sea t = T. un generador de impulsos y los circuitos de salida. Las formas de ondas de las distintas señales que intervienen. El valor contado hasta este momento. el integrador genera una rampa con una pendiente determinada por los valores de C y R. CR/ Vref El tiempo T lo reemplazamos por la cantidad de pulsos contados x periodo del pulso o sea T = N . tiene un integrador. el comparador bascula colocando un cero lógico en la puerta AND. que pasan por una puerta Y. En el comparador se realiza la comparación entre la señal de entrada (señal muestreada) y la rampa generada en el integrador. vA(t) =– 1/C. ELECTRICA 8-2 Convertidores de señales analógicas a digital.T/CR despejando el tiempo T T =Vo. Tp = N/ f __________________________________________________________________ Apunte de cátedra Autor: Ing. deberá estar en uno lógico (1). Simultáneamente el contador comienza a contar los pulsos provenientes del reloj. se muestran en el siguiente dibujo: TS Vo VA t VS t Cx t T Ts representa el tiempo entre dos conversiones consecutivas.

---------------------------------------------------------------------------------------------------De allí despejamos el número de pulsos contados y tendremos: N = (C. Guarnaschelli 17 .ING.ELECTRONICA II. Por lo tanto el valor digital lo obtenemos a la salida del contador binario. SANTA FE. Vi S&H Vo RELOJ BUFFERS DE SALIDA Salida digital VA T1 TA1 TA2 t VA1 VA2 __________________________________________________________________ Apunte de cátedra Autor: Ing. ELECTRICA 8-2 Convertidores de señales analógicas a digital. la cantidad de pulsos contados es una medida de la tensión analógica de entrada. con lo que el error puede aumentar. Domingo C. Convertidor A/D de doble rampa Conmutador electronico C1 C C2 AO + Generador rampa VA AO + Comparador a masa CIRCUITO DE CONTROL CONTADOR -Vref.R. f/ Vref). valores que se modifican con la temperatura.UTN REG. Vo Como podemos observar. Otro inconveniente es la baja velocidad. En la formula anterior vemos que los pulsos contados es función de los valores de C y R.

VA1 (. el tiempo TA1. Evidentemente.ELECTRONICA II.Vo (muestreada). termina la cuenta. por lo que no se lo emplea para adquisición de datos o señales de audio. es su bajo costo y con un grado mayor de complejidad. T reloj Por otra parte. ELECTRICA 8-2 Convertidores de señales analógicas a digital. R y frecuencia reloj. dando lugar a una rampa positiva. Vo (muestreada) / Vref. hasta que la tensión se haga cero. este convertidor presenta tiempos de conversión largos ( 10 a 100 mseg. El funcionamiento comienza integrando la señal muestreada de entrada durante un tiempo T1 fijo para cualquier nivel de tensión. por lo que VA1 también la podemos expresar como: VA1 = -( TA1 –T1 ) . Esto da lugar a una rampa negativa hasta alcanzar el nivel de tensión . como dijimos. Como podemos ver el número de pulsos contados para el nivel de tensión muestreado y convertido. el contador cuenta durante el periodo ∆T= TA1-T1 y para -VA2 cuenta durante ∆T= TA2-T1 . la tensión alcanzada por la primera rampa para t = T1 vale: VA1= .UTN REG. es el empleado en alcanzar el nivel cero. Domingo C. no depende de C. R y f ).VA1. proporcional al nivel de tensión de entrada. en el transcurso de la segunda rampa.R Despejamos ahora el periodo de la rampa positiva tendremos: ( TA1 –T1 ) = Vo(muestreada)/Vref .ING. Treloj Durante este periodo el contador cuenta N pulsos.R = . T1 / C. ---------------------------------------------------------------------------------------------------Este convertidor se ha diseñado para resolver los inconvenientes del de rampa única (variabilidad de C. resuelve los problemas del de rampa única. como se observa en el grafico. T1 / C. depende de la tensión alcanzada cuando se genero la rampa negativa. respecto a la variabilidad de C.VA2 corresponde para otro nivel de tensión de entrada). Con este método se eliminan las derivas por C. SANTA FE. __________________________________________________________________ Apunte de cátedra Autor: Ing. T reloj finalmente determinamos el número de pulsos contados N.R y la frecuencia.R Durante este tiempo el reloj habrá oscilado”n1” veces de manera que T1 = n1. por lo que podemos reemplazar a este periodo por la cantidad de pulsos contados multiplicado por el periodo del reloj: ( TA1 –T1 ) = N. Al pasar la rampa por el nivel cero. / C. Vref. R y la frecuencia. teniéndose una salida digital. que comienza desde -VA. Por ejemplo para el nivel de tensión de entrada que proporciona . resultando: N = n1. Guarnaschelli 18 . pero la conversión lenta no resulta un problema para su aplicación en voltímetros y multímetros. n1. Durante este tiempo.). A continuación se cambia de posición el conmutador C2 y se pasa a integrar una tensión negativa de referencia (-Vref. el contador cuenta los pulsos provenientes del reloj.).Vo (muestreada). En efecto. detectado por el comparador. El tiempo de integración de esta rampa. Como ventaja.

compatible con TTL.5 V) 4).ELECTRONICA II.UTN REG. utiliza un “oscilador lineal controlado por voltaje”. En lugar de este.54 voltios.ING. Una solución.4 KHZ y si esta frecuencia la hacemos pasar por un contador que cuente durante 10 mseg.Bajo consumo (15 mW) 5). El conteo final resulta proporcional al valor del voltaje analógico. el cual presenta algunas de estas características: 1). Para el caso del convertidor A / D. 6).tecnología de fabricación CMOS 2).Conversor del tipo de aproximaciones sucesivas 3). el valor digital equivalente al decimal 454 representativo de la señal analógica. el contador contara hasta 454. a través de conductores. El ruido eléctrico puede afectar de manera adversa las señales analógicas si se transmiten directamente. Si le aplicamos 1. Si bien este método de conversión es simple.5 volt. daremos una descripción sintética de un convertidor A/D presentado por varios fabricantes. La computadora. tenemos a la salida del contador. hacia las computadoras de control. la frecuencia de salida pasa a 15 KHZ.Adaptación a microprocesadores 9). denominado también VCO.54 voltios a la salida del VCO tendremos 45. el voltaje de entrada del VCO es la señal analógica. que produce una frecuencia de salida proporcional a su voltaje de entrada.Alimentación única normal Vcc = +5 Volt (máx. supongamos que el VCO genera una frecuencia de 10 KHZ cuando se le aplica una tensión de 1 volt.Tiempo de conversión típico 100 µs. 7). DESCRIPCION TECNICA DEL CONVERTIDOR ADC0808 A continuación.1 %. Como vemos. por medio de sus circuitos internos y programa correspondiente. a las computadoras. Una de las aplicaciones principales para este tipo de convertidor es en los entornos industriales ruidosos donde se deben transmitir señales analógicas de pequeña magnitud.3 KHZ. en este caso para una tensión de 4. Esta última modifica la frecuencia de salida del VCO. Como vemos el incremento de frecuencia es proporcional al incremento de la tensión de entrada. tiene el inconveniente que resulta difícil alcanzar un grado de presición alto. Domingo C. SANTA FE.73 voltios.Multiplexor analógico de 8 canales de entrada. Esta frecuencia alimenta a un contador que cuenta durante un intervalo de tiempo fijo. En nuestro caso tomaremos el chip de Nacional Semiconductor. 6. 8). Para tomar como ejemplo e interpretar su funcionamiento. la frecuencia es 27. provenientes de los transductores. que es presentado en varios encapsulados de CI monolítico.Salidas triestado memorizadas. Por ejemplo si tenemos ahora una tensión de 4. utiliza la técnica de conversión de “aproximaciones sucesivas” produciendo códigos o __________________________________________________________________ Apunte de cátedra Autor: Ing.Resolución 8 bits 10)-Errores de linealidad y desajuste total < ±1/2 LSB (digito menos significativo) Este convertidor A/D. contara los pulsos digitales durante un tiempo fijo y convertirá este conteo en el equivalente valor digital de la señal analógica. dado que es dificultoso diseñar un VCO con exactitud del 0. y con 2. ---------------------------------------------------------------------------------------------------CONVERTIDOR A / D DE VOLTAJE A FRECUENCIA Este convertidor es más simple que los vistos anteriormente porque no necesita un DAC interno. ELECTRICA 8-2 Convertidores de señales analógicas a digital. es alimentar un VCO con la señal analógica y transmitir la variación de esta frecuencia que prácticamente no se vera afectada. Guarnaschelli 19 .

ELECTRONICA II. ---------------------------------------------------------------------------------------------------palabras binarias de 8 bit equivalentes a la magnitud de la entrada analógica.UTN REG. SANTA FE. ELECTRICA 8-2 Convertidores de señales analógicas a digital.ING. Domingo C. Guarnaschelli 20 . Veamos primero su diagrama en bloques: IN0(26) IN1(27) IN2(28) 8 entradas analogicas IN3(1) IN4(2) IN5(3) IN6(4) IN7(5) Señal analógica seleccionada Multiplexor de 8 canales analogicos Decodificador de direcciones (Básculas) (25)ADD A (24)ADD B (23)ADD C (22)ALE Activación de la báscula de direcciones START(6) (inicio) CLOCK(10) (reloj) Líneas de direccionamiento Conversor A/D (7)EOC (Fin de la conversión) Control y tiempos Registro de aproximaciones sucesivas (SAR) Comparador Báscula / amplificadores de salida MSB (21)2-1 (20)2-2 (19)2-3 (18)2-4 (8)2-5 (15)2-6 (14)2-7 (17)2-8 LSB Salida de 8 bits compatible TTL Cadena de conmutadores Conversor D/A 256 resistores (9)OUPUT ENABLE (Control triestado) (16)Vref(-) (11)Vcc (13)GND (12)Vref(+) __________________________________________________________________ Apunte de cátedra Autor: Ing.

se recibe un flanco ascendente que memoriza la información presente en las líneas A. Guarnaschelli 21 . El multiplexor analógico traslada la señal analógica del canal elegido a una de las entradas del comparador. Introducen desde el exterior los voltajes de referencia para el convertidor. El DAC interno consta de 256 resistencias conectadas a una cadena de conmutadores analógicos. Vref (+) y Vref (-). sucesivas A la entrada del comparador __________________________________________________________________ Apunte de cátedra Autor: Ing. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Mediante una combinación de líneas de entradas A. corresponde a la mostrada en la siguiente tabla: Canal seleccionado Entrada 0 “ 1 “ 2 “ 3 “ 4 “ 5 “ 6 “ 7 C B A 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 Por el terminal (22) ALE. los cuales determinan el margen de la tensión analógica de entrada a convertir.ING.UTN REG. en los terminales del diagrama de bloques.ELECTRONICA II. Para el funcionamiento y sincronización del convertidor. Desde el Terminal Vref (-). B y C del decodificador de direcciones. pasando por una cadena de 256 resistencias en serie.2 MHZ. Dispone de 8 entradas analógicas posibles y de una lógica de control compatible con cualquier microprocesador. ---------------------------------------------------------------------------------------------------Los números. corresponden a los pines del circuito integrado. la tensión de referencia se deriva hasta la Vref (+). como indica la figura: Control desde el registro de aprox. se selecciona uno de los 8 canales analógicos. Los terminales (12) y (16). Dispone también de un comparador estabilizado (chopper) y un registro de aproximaciones sucesivas. Un multiplexor analógico de 8 canales puede acceder directamente a cualquiera de los 8 entradas analógicas. es necesario aplicarle un reloj externo que puede establecer la frecuencia de trabajo entre 100 KHZ y 1. SANTA FE. Domingo C. B y C. La selección.

20 y 21 se obtienen una salida digital binaria equivalente a la tensión analógica seleccionada. Si durante un proceso de trabajo. La salida de los contadores es convertida a analógica por el ADC interno. El SAR es puesto a cero cuando se introduce por el Terminal (6) START. comenzando la conversión al llegar al siguiente flanco descendente. nos muestra el diagrama en bloques de las partes más importantes del voltímetro digital: __________________________________________________________________ Apunte de cátedra Autor: Ing. que tiene una resolución de 10 mV.ING. Domingo C. mantienen el valor numérico anterior. el contador esta compuesto por tres contadores de décadas que cuentan hasta 999. un flanco ascendente. 18. Esta salida digital queda almacenada en una bascula (LATH) triestado. se puede poner en estado flotante las salidas del conversor. EOC pasa a nivel bajo dos ciclos de reloj después de que se produzca un flanco ascendente en la señal START. el cual se decodifica y se presenta la información a través de visualizadores. la nueva información que tienen en sus entradas. nos va a dar un valor máximo de la tensión de salida Vo. esta información no se transfiere a los elementos visualizadores. De esta manera mientras los contadores están contando. produciendo la tensión que conforma una de las entradas del comparador. Estos registros son basculas (LATH) del tipo D. 15. En este caso. APLICACIONES DE LOS CONVERTIDORES A / D VOLTIMETRO DIGITAL Los voltímetros digitales convierten los voltajes analógicos a su representación en código BCD (decimal codificado en binario). indica que la salida digital del convertidor es valida. La siguiente figura. Al final de la cuenta (999). hasta que se complete la nueva conversión. Guarnaschelli 22 . se interrumpe la conversión y se inicia una nueva. el SAR cambia de contenido y selecciona un nuevo conmutador. 14. Por los terminales 8. Analizaremos el principio de funcionamiento de un voltímetro digital que utiliza como conversor una rampa digital. De esta manera en los elementos visualizadores. 17. selecciona secuencialmente a cada uno de los conmutadores analógicos asociados a cada resistencia. normalmente de 7 segmentos. sino que mantienen la cuenta anterior en su salida. Mediante el Terminal (9) OUPUT ENABLE (control triestado) en nivel bajo. compatible con TTL. 19.ELECTRONICA II. El Terminal (7) EOC proporciona un nivel alto cuando se ha completado el proceso de conversión. ---------------------------------------------------------------------------------------------------El registro de aproximaciones sucesivas (SAR) de 8 bits. A su vez la salida de los registros actúa como entrada de decodificadores BCD /excitadores de 7 segmentos que excitan finalmente los elementos visualizadores.99 voltios. para luego pasar a cero y volver a contar. donde la información se transfiere a la salida después que se le aplica un pulso reloj. se activa este Terminal. El flanco positivo de este Terminal. La salida de los contadores también alimenta a tres registros del tipo paralelo que guardan transitoriamente la última información obtenida en la conversión. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Cuando se consigue que las dos entradas sean iguales. en digital de la tensión analógica a convertir. En caso de no ser iguales dichas tensiones. los registros actualizan su salida. mientras se realiza la nueva lectura. Cuando la ultima cuenta finaliza. Para ello realizaremos un esquema en bloques de un DVM (medidor de voltaje digital) de tres dígitos.UTN REG. SANTA FE. dando por finalizado el proceso.(valor máximo también de la tensión analógica a medir). transfiriendo a estas ultimas. el cual compara con la tensión analógica a convertir. el contenido del SAR es el equivalente. de 9.

UTN REG. ELECTRICA 8-2 Convertidores de señales analógicas a digital.ING. Domingo C. Guarnaschelli 23 . ---------------------------------------------------------------------------------------------------Visualizadores 7 segmentos unidades decenas centenas Modificación del punto decimal Por cambio escala Decodificador BCD/ 7 segmentos Registro 4 bits (Basculas o lath) Decodificador BCD/ 7 segmentos Registro 4 bits (Basculas o lath) Decodificador BCD/ 7 segmentos Registro 4 bits (Basculas o lath) Contador BCD (Centenas) CL Contador BCD (Decenas) CL Contador BCD (Unidades) CL Entrada reloj Convertidor de BCD a analogico F. SANTA FE.99 V Vo Entrada analogica Vi VT=0.S=9.ELECTRONICA II.1 mV Comparador Vc + Q2 A las entradas de borrado de los registros (CLEAR) MV1 `Q2 Q1 MV1 `Q1 Multivibradores monoestables __________________________________________________________________ Apunte de cátedra Autor: Ing.

el flanco de bajada de la tensión Vc. Para esta ultima situación “Vo” cae a cero haciendo que Vo < Vi. a su salida. para esta situación.372 + VT = 6. A medida que este se incrementa. cuando Vo < Vi la salida del comparador Vc. también a razón de 10 mV por pulso contado. la información queda retenida en los registros. Por otra parte. y con esto. la presentación decimal en los visualizadores. __________________________________________________________________ Apunte de cátedra Autor: Ing. . con lo que se termina la conversión. SANTA FE. haciendo cambiar o no. Este pulso activa los registros (basculas) que transfieren el ultimo valor de la cuenta del contador. Vi1 Vi2 Vo Vo t Vc Fin de la conversión Conteo final transferido a salida registros Puesta a cero contadores para inicio nueva conversión t VQ1 t VQ2 t Por ejemplo si la tensión analógica vale Vi = 6.ING.3721 V.ELECTRONICA II. deteniendo la cuenta. la salida del comparador pasa a “bajo” (0).3721 V para que la salida del comparador (Vc) pase al valor bajo. Domingo C. Como el DAC varia su tensión cada 10 mV. inhabilitando la compuerta AND. y por otro lado activa al MV2. La siguiente figura muestra las formas de ondas de las diferentes señales que intervienen en la conversión del DVM. iniciando un nuevo ciclo de conversión. Guarnaschelli 24 . resulta Vo > Vi. Cuando cae el pulso del MV1. la tensión de salida del DAC interno o sea Vo. permanece en “alto” (1). ---------------------------------------------------------------------------------------------------Analizando el diagrama de bloques. la señal a la salida del DAC interno “Vo” se incrementa. que genera otro pulso que restablece los contadores a cero. ELECTRICA 8-2 Convertidores de señales analógicas a digital. el comparador entonces pasa a alto. permitiendo que pasen por la compuerta AND los pulsos reloj hacia el contador. provoca el disparo del multivibrador monoestable nº1 que genera en su salida.UTN REG. un pulso temporizado de 1 µseg. deberá superar a 6. A partir de un numero de cuenta. habilitando nuevamente la compuerta AND y permitiendo que los pulsos reloj sean contados nuevamente.

ELECTRONICA II.372 V en su entrada positiva (+) con lo cual el contador llegaría a una cuenta de 638 al final de la conversión. para su visualización.I __________________________________________________________________ Apunte de cátedra Autor: Ing. para tener una lectura correcta en los visualizadores. valor correspondiente en BCD al 0110 0011 1000. el punto decimal. Por ejemplo si tenemos que medir con el voltímetro analizado una tensión analógica de 63. Veamos el circuito básico para convertir corriente en tensión: Rr + Vio = -Rr.99 voltios.3721/10 mV = 637. Ii v≈ 0 V Ii Vi Para medir resistencia. A los efectos de que esta resistencia no modifique prácticamente el circuito de medición. ---------------------------------------------------------------------------------------------------entonces se tendrán que generar 6.72 V. Para nuestro caso. a la derecha del visualizador que corresponde a las centenas (contador) Cambio de escala del DVM Para poder utilizar el voltímetro digital sobre varios intervalos de tensiones de entrada. El contador (formado por tres décadas contadoras parara su cuenta en el numero 638. Domingo C. lo podemos realizar colocando un atenuador por un factor de 10 de manera tal que el comparador reciba una tensión de 6. una corriente fija de referencia (fuente de corriente constante). resistencia y corriente El DVM se puede convertir en un multímetro (DMM). Esta corriente conocida. En este caso. se hace pasar la corriente desconocida a través de una resistencia fija de referencia para producir un voltaje. Mediciones de tensión. Guarnaschelli 25 . se decodificara a 7 segmentos.ING. valor binario que se guardara en los registros de cuatro bits que a su vez. se la hace pasar por un amplificador operacional realimentado de tal forma que la fuente de corriente desconocida vea en la entrada del multímetro un cortocircuito virtual. Por ejemplo para medir corrientes.Rx. Rx I=cte Vo=-.UTN REG. convierte la resistencia desconocida en una tensión eléctrica que luego es convertida a digital. se usa un amplificador o atenuador adecuado colocado entre la entrada Vi y el comparador.21 escalones que en la practica corresponden a 638 escalones. donde estamos midiendo hasta el valor 9. ELECTRICA 8-2 Convertidores de señales analógicas a digital. SANTA FE. se deberá indicar con un indicador luminoso. es necesario correr el punto decimal a la derecha del que corresponde a las decenas. se hace pasar por la resistencia a medir.

es recurrir a los denominados “rectificadores de presición de onda completa”. medición de corrientes y resistencias. El MAV de una onda de voltaje. La tensión a la salida de AO2 vale: Vo= .(-Vi) = +Vi (salida para Vi negativo) __________________________________________________________________ Apunte de cátedra Autor: Ing.(-Vi)) = +Vi (salida para Vi positivo) Cuando Vi es negativa. el diodo D2 no conduce y el diodo D1 conduce.(-Vi)) = . previo a la conversión A/D. Por R1 circula una corriente I1=Vi/R1 y lo hace también por R2.ING. Una solución.( (R5/R4). En estos casos la conversión de CA a CC no resulta conveniente realizarla con rectificadores no controlados.(-Vi) + (R5/R3).(Vi + 2. Esto sucede así aun con una muy pequeña amplitud de la tensión de entrada.ELECTRONICA II. En este caso. es aproximadamente igual a su valor medio cuadrática (MAV) o valor eficaz. triangular o cuadrada. Guarnaschelli 26 . se puede colocar un amplificador o atenuador para obtener distintas escalas de medición. entonces en el punto”A”.UTN REG.R5/R4. La tensión de salida de AO2 vale: Vo= . dado que aparece una tensión positiva a la salida de AO1 (+0.(0)) = . Por lo tanto. la tensión vale “-Vi”. Veamos a continuación un circuito MAV realizado con amplificadores operacionales: A En este circuito. Como R1=R2=R (AO1 actúa como inversor realimentado). el AO2 actúa como “sumador inversor” con señales que ingresan por R3 y R4 que valen “+Vi” y “-Vi” respectivamente.( (R5/R4).Vi + (R5/R3). ---------------------------------------------------------------------------------------------------En ambos casos. el diodo D2 esta polarizado en directo y D1 en inverso. Domingo C. Por otra parte. Tenemos varios circuitos denominados “convertidores de ca a cc” o también llamados “circuito de valor medio absoluto” (MAV).7 volt). sea senoidal. un circuito de bajo costo MAV puede utilizarse como sustituto de un circuito de calculo de verdadero valor eficaz que es mucho mas caro. Mediciones de voltajes de CA Los voltajes de CA se pueden medir en este DVM. ELECTRICA 8-2 Convertidores de señales analógicas a digital. dada la gran ganancia de amplificador operacional. la tensión del punto “A” vale cero volt por estar D2 bloqueado. previa su conversión a un voltaje de CC. SANTA FE. cuando la tensión de entrada “Vi” es positiva. debido a los errores provocados por las caídas de tensión en los diodos (especialmente para mediciones de pequeñas señales).

tenemos a la salida de AO2 la señal de entrada rectificada en onda completa. Nota sobre la excitación de los indicadores numéricos de 7 segmentos En el diagrama en bloques presentado para el voltímetro digital. ELECTRICA 8-2 Convertidores de señales analógicas a digital. hace costoso y compleja. a un valor de CC (el circuito es mas complejo). El siguiente esquema.UTN REG. SANTA FE. el circuito actúa como integrador. Sin el capacitor “C”. con exactitud y sin perdida de señal. se basa en utilizar un único convertidor BCD/7 segmentos para el mando simultaneo de todos los segmentos de las distintas décadas del contador. Domingo C. Vi positiva o negativa. realiza la conversión de rms a corriente directa verdadera. la cantidad de hilos de conexión. ---------------------------------------------------------------------------------------------------Como vemos. Con una frecuencia de encendido de 1 KHZ. la tensión de salida resulta siempre positiva. como seria el caso de utilizar los rectificadores con diodos. muestra el diagrama en bloques de un sistema de excitación de indicadores numéricos de cátodo común. Para DVM de presición. se utilizan circuitos que convierten el valor rms de una señal alterna pura u otra. pero excitando únicamente un solo digito durante un corto intervalo de tiempo. en ambos casos. donde se observa un decodificador BCD/7 segmentos para cada indicador numérico. consiste en utilizar la múltiplex acción para la alimentación de los indicadores numéricos. __________________________________________________________________ Apunte de cátedra Autor: Ing. Por ejemplo el circuito integrado AD536A de Analog Devices. es suficiente para eliminar el parpadeo. haciendo que Vo sea el valor promedio rectificado de Vi. En este caso la entrada de información del convertidor BCD/7 segmentos debe irse conmutando sincrónicamente con la excitación de cada digito. Guarnaschelli 27 .ELECTRONICA II. con suficiente velocidad para que no sea perceptible el parpadeo. Una forma de reducir el número de hilos de conexión tanto en las técnicas de sistemas realizados con circuitos de mediana integración como en los de alta integración.ING. Vi t Vo Vo sin capacitor Vo con capacitor t Si le añadimos un capacitor de alto valor y de bajas fugas (10 µF de tantalio). El multiplexado para el encendido de los paneles numéricos. y produciendo una rotación en el encendido de las sucesivas décadas. para obtener la indicación numérica deseada. con un solo decodificador BCD/7 segmentos. cuando debe realizarse.

__________________________________________________________________ Apunte de cátedra Autor: Ing. Para el caso de nuestro voltímetro digital de tres dígitos.ELECTRONICA II. Domingo C. Un contador cargado por dicho oscilador permite el direccionamiento de la década iluminada en cada instante. ---------------------------------------------------------------------------------------------------Oscilador D1 Entrada de datos D2 DN Contador 4 bits Multiplexor de datos Decodificador BCD/7Seg. utilizando para esto ultimo un multiplexor paralelo de cuatro bits. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Decodificador de 1 a N líneas (Selec.UTN REG. Consta de un oscilador que fija la frecuencia del encendido secuencial de los indicadores. solo necesitaríamos un contador de tres bits. un decodificador de tres líneas y un multiplexor paralelo de cuatro bits de entrada.ING. y al mismo tiempo constituye la dirección de la selección de los datos correspondiente al digito iluminado. por medio del decodificador de 1 a N líneas. Como ejemplo de una aplicación de excitación con indicadores numéricos a 7 segmentos con multiplexado. Guarnaschelli 28 . SANTA FE. con tres salidas. display) N 2 1 1 2 N El esquema anterior muestra el esquema en bloques de un sistema de multiplexado para indicadores numéricos Con LED de cátodo común.

Domingo C. se seleccionará el número que se halla en el registro de almacenamiento. c(17). consta de una entrada de iniciación (13) que cuando se pone a nivel alto. son las encargadas de seleccionar a cada visualizadores. genera cuatro salidas internas y cuatro externas A. cuando este a nivel bajo. SANTA FE. Las salidas externas A(7). un registro de almacenamiento interno. La multiplexación se hace por medio de un oscilador interno. El circuito dispone de una entrada reloj (12) para el contador. d(1). Las internas se utilizan para realizar el multiplexado sobre las salidas de las básculas hacia el decodificador BCB/7 seg.ELECTRONICA II. El grupo de cuatro básculas seleccionadas se conecta a las cuatro salidas comunes. Inicio Vcc (18) R(13) Arrastre 74C927 Reloj (12) ÷ 10 ÷6 ÷ 10 ÷ 10 CO(14) Selección `DS(6) LATCH 4 BIT 4 4 LATCH 4 BIT 4 LATCH 4 BIT LATCH 4 BIT 4 Decodificador BCD / 7 Seg. consta de un contador de cuatro dígitos.ING. C(10) y D(11). Asimismo. formado por cuatro basculas por década del contador. e(2). La entrada de selección de digito (6). y exitador (15) a (16) b (17) c (1) d (2) e (3) f Latch (5) A A (7) B (8) C (10) D (11) Masa(9) B C D (4) g MULTIPLEXOR Oscilador interno Este integrado. B. en sincronismo con el correspondiente dato BCD convertido a 7 seg. muestra el conexionado básico de los terminales de excitación de los visualizadores: __________________________________________________________________ Apunte de cátedra Autor: Ing. siete salidas por transistores NPN que proporcionan hasta 80 mA para cada segmento de los visualizadores. La excitación de los segmentos (LED o LCD) se realiza a través de las salidas externas a(15).UTN REG. mientras el resto de las básculas permanece con alta impedancia de salida (control triestado). C. se mostrará el número en el contador. el contador pasa a cero y la salida de acarreo (14) pasa a nivel bajo. y D. dispone de una entrada de validación (5) que cuando se produce una transición de nivel bajo a alto. El multiplexor. el numero almacenado en el contador pasa al registro. B(8). Guarnaschelli 29 . ---------------------------------------------------------------------------------------------------vamos a mostrar el diagrama lógico y de bloques simplificado de un CI de alta densidad de integración como el MM74C923 de la firma Nacional. y un circuito interno para multiplexar los cuatro visualizadores. ELECTRICA 8-2 Convertidores de señales analógicas a digital. de tal forma que este avanza con cada flanco negativo en dicha entrada.La próxima figura. cuando esté a nivel alto. Para el control del registro de almacenamiento interno. f(3) y g(4). b(16).

Domingo C. “placa de adquisición de datos”. ELECTRICA 8-2 Convertidores de señales analógicas a digital. como así también de los amplificadores o atenuadores para adaptación de la señal de entrada a las distintas resoluciones. Una aplicación de este integrado. la microcomputadora interna guarda __________________________________________________________________ Apunte de cátedra Autor: Ing. tomando muestras de la señal analógica (muestreo) a intervalos de tiempo menores a la máxima frecuencia contenida en esta señal (teorema del muestreo de Nyquist). ha permitido disponer prácticamente en un solo chips. Para finalizar el tema respecto al voltímetro digital. podemos decir que el avance que ha tenido la microelectrónica. tiene todos los componentes necesarios para realizar la conversión A/D. video o un osciloscopio digital. SANTA FE. todos los bloques funcionales de un voltímetro digital (convertidor A/D mas excitador display) a precios muy accesibles. dependiendo de la aplicación. segundos y minutos. Por ejemplo en una aplicación de almacenamiento de una grabación digital de audio. Guarnaschelli 30 . se denomina “adquisición de datos” y la electrónica que lo realiza. El control de esta placa se realiza a través de la computadora mediante un programa específico. permitiéndonos contar décimas de segundo. mediante el cual la computadora adquiere estos datos analógicos digitalizados.UTN REG. tomado como ejemplo de la multiplexación de las salidas. Este proceso. es en los temporizadores para visualizar los tiempos transcurridos.ING. existen muchas aplicaciones donde los datos analógicos se deben “digitalizar” para transferirlos a la memoria de una computadora.ELECTRONICA II. en estos últimos años. de forma tal que el segundo digito más significativo divide por seis. La adquisición de datos se realiza como ya lo hemos mencionado. esta formado por tres décadas y una éxada. se denomina en la jerga de la computación. La computadora puede hacer varios procesos con los datos adquiridos. Esta placa. ---------------------------------------------------------------------------------------------------a R b c 74C927 d e f g A B C D Como característica notable de este circuito podemos decir que la tensión de alimentación puede ser de 3 a 6 volt (TTL) y el margen de ruido es de 1 volt. Respecto al contador. ADQUISICION DE DATOS CON LOS CONVERTIDORES A / D Como lo hemos dicho al principio del tema de los convertidores D/A y ADC. si utilizamos un reloj externo de 10 HZ.

Domingo C. Veamos el diagrama simplificado de este procedimiento: Vi(analogica) Reloj Inicio ADC de rampa digital 8 bits MICROCOMPUTADORA ____ FDC Datos 8 bits Vo (tensión a la salida del DAC interno del ADC Vi (señal analógica) Vi Vo Inicio ____ FDC t to t1 t2 00001000 00000101 dato1 dato2 t3 00000011 dato3 t4 00000011 dato4 Datos que se van cargando en la memoria de la computadora La figura anterior muestra como la microcomputadora. se conecta con el ADC tipo rampa digital. mediante un programa especial para ese fin. En una aplicación de control de procesos. ---------------------------------------------------------------------------------------------------los datos en una memoria para luego. para adquirir los datos digitales de la representación de la tensión analógica Vi. La computadora genera los pulsos de __________________________________________________________________ Apunte de cátedra Autor: Ing. SANTA FE.ING. para posteriormente determinar que salidas de control debe generar. ELECTRICA 8-2 Convertidores de señales analógicas a digital.UTN REG. Guarnaschelli 31 . la computadora examina los datos o realiza un determinado algoritmo de control.ELECTRONICA II. tiempo después transferirlos a un DAC y reproducirlo nuevamente como señal analógica.

El valor del contador interno del ADC se transfiere a la salida (bus de datos) y la computadora mediante una instrucción del programa. La señal negada FDC ( fin de conversión). La salida del DAC presentara una señal escalonada. Nuevamente genera otra señal de “inicio”. haciéndola pasar por un filtro RC pasabajo se puede obtener la forma de onda original. que comienza a incrementarse cuando se da la orden de inicio.ING. presentaremos al CI ADC084. generada por el convertidor. es monitoreada por la computadora. Este CI ha sido diseñado para que pueda ser interconectado fácilmente a un bus de datos de un microprocesador. para posteriormente transferir el resultado digital. la tensión en escalera Vo del DAC interno. Por __________________________________________________________________ Apunte de cátedra Autor: Ing. Si posteriormente quisiéramos reconstruir la señal digitalizada. En el dibujo se observa la señal Vi (línea continua).ELECTRONICA II. mediante otro “programa especial” transfiere los datos guardados a un DAC en el mismo orden con que fueron tomados y con el mismo intervalo de tiempo. Este circuito integrado. por lo que la salida de datos digitales es triestado de 8 bits. Señal analógica a digitalizar y guardar en memoria de la computadora Vi t V Reproducción señal digitalizada Reproducción señal digitalizada y filtrada t Como ejemplo practico y real de la conexión entre un convertidor A/D y el microprocesador de una computadora. para repetir el procedimiento comentado. Domingo C. a la memoria de la computadora. lo guarda en su memoria. es un CI CMOS de 20 terminales y realiza la conversión analógica a digital usando el método de aproximaciones sucesivas.UTN REG. la computadora. ---------------------------------------------------------------------------------------------------“inicio” para iniciar una nueva conversión A/D. ELECTRICA 8-2 Convertidores de señales analógicas a digital. SANTA FE. comercializado por varios fabricantes. para determinar el momento que finaliza la conversión. Guarnaschelli 32 . Cuando Vo iguala y supera a Vi. se completa la conversión pasando la señal ‘FDC a un valor bajo.

tiene dos entradas analógicas. __________________________________________________________________ Apunte de cátedra Autor: Ing. que permiten tener “entradas diferenciales”. De esta forma. Veamos primero el CI con los nombres y ubicación de los terminales: Vcc(+5V) (20) VENT(+) VENT(-) Vref/2 CLK(out) CLK(int) ___ CS __ RD __ WR (6) (7) (11) D7 (12) D6 (13) D5 (14) D4 CAS ADC0804 8-bits (15) D3 (16) D2 (17) D1 (1) (2) (3) (10) GND(digital) (18) D0 ____ (5)INTR Salidas digitales GND(analogica) (8) (9) (19) (4) Similar al ADC 0808 ya estudiado. los nombres de algunas de las entradas y salidas. el CI tiene un oscilador interno que produce una frecuencia dada por la expresión: f = 1 / (1. El voltaje analógico de entrada es convertido a una salida digital de 8 bits de tipo triestado. CLKIN(4) y GNDdigital(10). el convertidor utiliza Vcc= +5 V como voltaje de referencia y la entrada analógica puede variar de 0 a 5 V a limite de escala. ELECTRICA 8-2 Convertidores de señales analógicas a digital. También es posible usar un reloj externo. se basan en funciones que son comunes a sistemas soportados con microprocesadores. Guarnaschelli 33 . esta se aplica a VENT(+) y VENT(-) se conecta a la “tierra analógica” GNDanalogica(8). Durante la operación normal. Para el funcionamiento del registro de aproximaciones sucesivas.VENT(-) Cuando realizamos conversiones con una sola tensión. Domingo C.ING. la resolución resulta: Resolución absoluta = 5 V / 255 = 19. Con 8 bits. ---------------------------------------------------------------------------------------------------esta razón.C) Siendo R y C componentes conectados en serie. VENT(+)(6) y VENT(-)(7). SANTA FE. conectado al Terminal CLKIN(10).6 mV. la entrada analógica real.ELECTRONICA II. resulta de la diferencia en los voltajes aplicados a estos terminales: VENT = VENT(+) .UTN REG. a los terminales externos CLKout(19).R.1.

La tierra digital es inherentemente “ruidosa” debido a los cambios rápidos de corriente que ocurren cuando los dispositivos digitales cambian de estado. (WRITE) dado que en una aplicación común del microcomputador. el tiempo de conversión es de 100µseg.0 0—4 15. en BAJO (0) se utiliza para dar inicio a una nueva conversión.ELECTRONICA II. El Terminal ‘INTR pasa a ALTO (1) cuando se inicia la conversión y retornara a BAJO (0) para señalar el fin de la conversión.6 2. la referencia interna cambia al doble de este valor y entonces el intervalo analógico de entrada cambia de igual forma.8 Veamos a continuación el conexionado principal de una “placa de adquisición de datos” respecto a las conexiones del conversor ADC y el microprocesador: __________________________________________________________________ Apunte de cátedra Autor: Ing.UTN REG.6 2. Con ‘CS=’RD= 0. El Terminal ‘RD (leer) se utiliza para habilitar los búferes de salida digitales. Vref/2 Intervalo analógico de voltaje (V) Resolución (mV) abierto 0—5 19. aprox.D0) presentaran los niveles lógicos resultado de la ultima conversión A/D. hacerlo asegura que el ruido de la tierra digital no cause conmutación prematura del comparador analógico interno del ADC. Cuando esta entrada no esta conectada permanece en Vcc/2 ya que Vcc se esta usando como voltaje de referencia. El Terminal ‘CS (selección del chips) debe estar en su estado activo BAJO (0) para que las entradas ‘RD y ‘WR tengan efecto. las salidas digitales están en el estado de alta impedancia (Hi-Z) y no se puede llevar a cabo ninguna conversión. ---------------------------------------------------------------------------------------------------Para R = 10 KΩ y C = 150 pF resulta f = 606 KHZ: con este valor de frecuencia.25 0—4. Luego el microcomputador puede “leer”(buscar) este valor de dato digital convertido en el bus de datos del sistema.5 17. Aunque no es necesario usar una tierra analógica separada. los terminales de salida digital (D7…. Conectando un voltaje externo. Con ‘CS en ALTO (1). El Terminal ‘WR (escribir). Guarnaschelli 34 . ELECTRICA 8-2 Convertidores de señales analógicas a digital.7 1. Presenta además conexiones a tierra separadas para los voltajes digitales y analógicos. SANTA FE. El Terminal (10) es la tierra digital que usan todos los dispositivos digitales del sistema (tienen diferentes símbolos). porque normalmente se conecta a la entrada de INTERRUPCION del microprocesador para llamar la atención de este último e indicarle que los datos convertidos están listos para su lectura.ING. Domingo C. El Terminal (8) es la tierra analógica que esta conectado al punto de referencia común del circuito analógico el cual se esta generando el voltaje analógico. utiliza un pulso de WRITE (similar a escribir en una memoria) para iniciar la conversión. Tiene esta denominación. El Terminal Vref/2 es una entrada opcional que puede utilizarse para reducir el voltaje interno de referencia y por lo tanto cambiar el intervalo analógico de entrada que el convertidor puede manejar. Tiene esta denominación.5 0—3 11.

Guarnaschelli 35 .5 V 10 KΩ VENT(+) Vcc 0. ELECTRICA 8-2 Convertidores de señales analógicas a digital.ELECTRONICA II. SANTA FE.UTN REG. Bus direcc .5 V VENT(-) GND(analog.) Vi R 10 KΩ Vref/2 CLK(out) CLK(int) ___ CS __ RD __ WR D7 D6 D5 D4 D3 D2 D1 D0 ____ INTR Fuente de alimentación +Vcc(5 V) Microprocesador C 150 pF GND(digit. Domingo C. ---------------------------------------------------------------------------------------------------+Vref + 10 KΩ 1.) D7 Vcc D6 D5 D4 D3 D2 D1 D0 ____ INTR ___ RD ___ WR GND Logica de decodificacion de direcc.ING.5 – 3.5 V Entrada analogica Bus de datos 0. Fin Conversión Datos validos __________________________________________________________________ Apunte de cátedra Autor: Ing. __ CS __ WR __ RD ____ INTR Línea de datos Hi-Z Inicio conversión 100 µseg.

ELECTRONICA II. De esta manera al valor real de la tensión analógica de 0. ---------------------------------------------------------------------------------------------------La microcomputadora.5 a 3. ELECTRICA 8-2 Convertidores de señales analógicas a digital. muestran su actividad durante el proceso de adquisición de datos. (hornos microondas. Luego adquiere los datos de salida del ADC generando las señales ‘CS y ‘RD. Resolución = [Vref(+) – Vref (-) ] /1024.5 V en Vref/2 que establece en 3 volt el intervalo analógico a convertir. En este caso. mediante un programa dedicado. como así también establecer trayectorias de baja resistencia. indicando fin de conversión. la señal de entrada varía en un intervalo de 0. para luego ser procesado.5 volt le corresponderá el valor binario 00000000 (00Hex) y al valor 3. se le aplica un voltaje similar en la entrada VENT(-) . La técnica usada para la conversión en estos microcontroladores es la de aproximaciones sucesivas. las líneas de datos de salida del ADC están en estado de alta impedancia hasta que la computadora activa ‘CS y ‘RD. denominados microcontroladores (microcomputadora en un solo chips prácticamente). En este caso vemos que ‘INTR pasa a alto cuando ‘CS y ‘WR son bajos. pasando a ejecutar un subprograma que genera las señales indicadas ‘CS y ‘RD.ING. Un aspecto importante para destacar. después de detectar una salida baja en ‘INTR. generada por el ADC.UTN REG.). SANTA FE. generando las señales ‘CS y ‘WR. La resolución será en este caso de 11. que se utilizan para realizar controles incorporados al propio sistema. respecto a las trayectorias de las fuentes de alimentación que deben separarse y emplear muchos capacitores de desacoplamiento (típico 0. Con el propósito de usar por completo la resolución de 8 bits.0 V se establece colocando una tensión de 1. de la misma manera. Como la señal se desplaza en 0. controla cuando debe tener lugar una conversión. aires acondicionados etc. el rango límite de escala es de 3.5 volt.0 V. solamente requiere la manipulación de cuatro registros (mediante instrucciones del programa afín).5 volt de tierra. Domingo C.5 como valor de referencia de 0. en dos de ellos se obtiene el valor convertido y los otros dos se utilizan para programar las entradas. Por ejemplo el microcontrolador PIC 16F87X poseen un conversor A/D de 10 bits de salida (resolución) con 5 canales de entrada analógica. Microcontroladores con conversores A/D Algunos de dispositivos electrónicos de alta densidad de integración. La resolución de cada bit es función de la tensión de referencia que se utilice.01 µF) muy cerca de cada conexión de la fuente y tierra. En la aplicación presentada para este convertidor. esta relacionado al “ruido” generado por el sistema digital. __________________________________________________________________ Apunte de cátedra Autor: Ing. Las líneas de datos retornan al estado de alta impedancia cuando ‘CS o bien ‘RD retornan al estado alto. Asimismo. Guarnaschelli 36 . El intervalo de 3. el A/D se debe acoplar a las especificaciones de las señales analógicas de entrada.5 volt el 11111111(FF Hex). mediante una instrucción al efecto es guardado en la memoria del sistema. y control del A/D. Los datos recibidos en el bus de datos. Las formas de ondas de las señales que intervienen. Esta señal baja provoca una interrupción al programa principal. En ese punto se habilitan los búferes de salida de datos conectándose eléctricamente al bus de datos del microprocesador. entonces para obtener un desplazamiento de este valor. pero el proceso de conversión no se inicia hasta que ‘RW pase a alto. disponen de módulos convertidores A/D. De allí la importancia de separar los caminos de las tierras analógicas de las digitales en la placa soporte. Para confeccionar el programa de aplicación del conversor A/D.8 mV. estableciendo a 0.

ING. desarrollaremos los conceptos fundamentales en que están basados los osciloscopios de almacenamiento digital. bufer S&H ADC Disparo interno Señal externa de disparo Control base de tiempo Reloj de muestreo Circuitos de control con microprocesadores Amplificador horizontal DAC Contador base de tiempo CRT Contador de direcciones DAC Amplificador vertical Bloque para visualización de datos Memoria Almacenamiento datos digitalizados Los osciloscopios digitales presentan muchas ventajas. Guarnaschelli 37 .UTN REG. ELECTRICA 8-2 Convertidores de señales analógicas a digital. como ejemplo final de las aplicaciones de los convertidores A/D y D/A. Adquisición de datos Amplificador vertical Vi Amplif.ELECTRONICA II. Vext . ---------------------------------------------------------------------------------------------------OSCILOSCOPIO DE ALMACENAMIENTO DIGITAL A continuación. Domingo C. respecto a los convencionales que miden en tiempo real y respecto a aquellos que memorizan la imagen de la forma de onda como cargas electrizas en pantallas recubiertas de fósforo (CSO) __________________________________________________________________ Apunte de cátedra Autor: Ing. abreviadamente denominados DSO. SANTA FE.

La operación de visualización de una señal memorizada termina cuando el operador oprime un botón del panel frontal del equipo que da la orden para iniciar un nuevo ciclo de adquisición de datos. disco óptico o memoria semiconductora. dado que los datos digitalizados de las señales eléctricas que se quieren observar y medir. sean guardados en direcciones en direcciones de memoria sucesivas. Esto se realiza. ELECTRICA 8-2 Convertidores de señales analógicas a digital. La figura anterior. La visualización de la pantalla consta de puntos discretos que representan los diversos puntos de datos. El bloque de control sincroniza la operación de visualización incrementando el “contador de direcciones” de la memoria y el “contador de base de tiempo” simultáneamente. Los DSO pueden. en donde todos o partes de los datos de la memoria se visualizan de manera repetitiva en el tubo de rayos catódicos. __________________________________________________________________ Apunte de cátedra Autor: Ing. cuya misión es la de muestrear y digitalizar la señal de entrada. Guarnaschelli 38 . También es posible almacenar varias formas de ondas para luego imprimirlas en una impresora estándar. la realiza el bloque identificado como “circuitos de control.ELECTRONICA II. que dispone de un microprocesador que ejecuta un programa de control almacenado en una memoria ROM (de solo lectura). Cuando la memoria esta llena. se almacena en cinta o disco magnético. Domingo C. se almacenan en una memoria semiconductora (con Flip Flop). SANTA FE. Cuando este se produce. dispone de los circuitos de “muestreo. Los datos de la memoria producen la deflexión vertical del cañón de electrones.ING. nos muestra el diagrama en bloques simplificado de un DSO. la forma de onda y pueden cambiar sus escalas verticales y horizontales. de manera que los puntos de datos almacenados se vuelven a graficar en forma repetitiva en la pantalla. en un CSO. la imagen se degrada paulatinamente con el tiempo. previo paso por un DAC. El bloque de control. mediante la actualización continua del “contador de direcciones” de la memoria. ---------------------------------------------------------------------------------------------------Los DSO pueden almacenar las formas de ondas durante un tiempo indefinido. el siguiente punto de datos del ADC se almacena en la primera localización de la memoria. Los datos digitalizados se almacenan en la memoria. de modo que a cada escalón horizontal del cañón de electrones se acompaña un nuevo valor de datos de la memoria al DAC vertical Los contadores se reciclan de manera continua. La señal captada por un micrófono (señal analógica) se digitaliza en un DAC. El subsistema que corresponde a la adquisición de datos. retención y ADC”. para luego reproducirlo en un parlante (señal analógica). Para la visualización. en algunos modelos colocar en cualquier parte de la pantalla CRT. para adaptarse a la medición. pero el numero de datos por lo general es tan grande (1000 o mayor) que da la sensación visual de una forma de onda uniforme y continua. Este almacenamiento continua hasta que el bloque de “control recibe una señal de “disparo externo o interno“de la forma de onda de entrada. se encarga de las “direcciones de almacenamiento” de tal forma que los datos sucesivos convertidos a digital de la señal de entrada. La operación de control y sincronización. escribiendo sobre el dato anterior y así sucesivamente. el sistema detiene la adquisición de nuevos datos y cambia al modo de operación de visualización. La frecuencia de muestreo se determina mediante “el reloj de muestreo” proveniente de los controles de base de tiempo hacia los circuitos de control. se usan dos DACs para proporcionar los voltajes de deflexión horizontal y vertical para el CRT. Esta secuencia de operaciones del DSO se aplica por ejemplo en el audio digital.UTN REG. en tanto que el “contador de base de tiempo” (que cuenta la cantidad de muestras tomadas durante el tiempo de adquisición) proporciona la deflexión horizontal en forma de una señal de barrido escalonada (diente de sierra escalonado).

Sign up to vote on this title
UsefulNot useful