Está en la página 1de 3

Departamento de Electrnica y Sistemas

UNIVERSIDAD ALFONSO X EL SABIO

ASIGNATURA: GRUPOS: CONVOCATORIA: FECHA:

CIRCUITOS ELECTRNICOS DIGITALES TCO 1201

COD:

1466

Control de Abril

Nombre y Apellidos:

N.P

Duracin del examen : 2 horas Apagar el telfono mvil. No se tendr en cuenta todo lo que sea ilegible. Por favor: NO ESCRIBIR NI HACER DIBUJOS EN ROJO . PREGUNTAS: cada respuesta correcta punta 0,4 puntos Pre1. Pre2. Pre3. Convierta el dato FE0h a su equivalente decimal. Cmo definira a una Tabla de Verdad? Indique si es correcta la siguiente igualdad: F(A,B,C,D) = m(2,4,12,15) = #A*#B*C*D + A*#B*C*D + A*B*#C*#D + A*B*C*D Justifique la respuesta. En qu consiste una puerta de alta impedancia ? Dibuje el smbolo de los distintos tipos que conozca e indique sucintamente cmo funciona cada uno. En qu casos podemos poner una X (trminos indiferentes) en una Tabla de Verdad? Puede hacer uso de un ejemplo para aclarar la respuesta. Porqu la implementacin cannica de una funcin no puede ser considerada como hazard. Cul es la salida de un PLA cuando an no se ha quemado ningn fusible?. Justifique la respuesta. Cuntas operaciones podra llegar a realizar una ALU con 5 lneas de control?. Si una ALU no dispusiese de la entrada correspondiente al acarreo, qu limitacin tendra?

Pre4.

Pre5. Pre6. Pre7. Pre8. Pre9

25/06/aa

juan carlos hernndez martn

hoja n 1/3

Dpto. de Electrnica y Sistemas Pre10 Si una memoria posee una capacidad de 1 Mbyte indique: a.- la capacidad de la memoria en bits b.- la direccin del ltimo lugar en cdigo hexadecimal Problema 1 ( 1 punto ) Implementar la siguiente funcin utilizando un multiplexor de 8 entradas. F(A,B,C,D) = M ( 0, 2, 5, 7,12, 13, 15 ) Problema 2 ( 2 punto ) Dibuje el esquema de un conversor de BCD a BCD_exceso_3 utilizando una ALU que controla datos en 4 bits. Problema 3 ( 3 puntos ) Programe un circuito PLD, modelo PAL L16L8 para que cumpla con los requerimientos de un codificador 4-2 con control de prioridad y entrada de habilitacin con la particularidad de que la entrada de mayor peso se encarga de oficiar de CS (seleccin del chip). En los decodificadores con control de prioridad se atiende a la entrada de mayor peso cuando hay SIMULTANEIDAD en dos o ms entradas. El funcionamiento de un codificador de este tipo queda definido por la siguiente Tabla de Verdad. Entradas En 0 1 1 1 1 1 E3 0 0 0 0 0 1 E2 X 0 0 0 1 X E1 X 0 0 1 X X E0 X 0 1 X X X Se 0 0 1 1 1 Z Salidas S1 S0 0 0 0 0 1 Z 0 0 0 1 0 Z

Tabla de Verdad de un codificador con control de prioridad. La implementacin se har con la funcin minimizada de Se, S1 y S2. Indique qu funcin cumple la salida Se. Se recuerda que Z significa alta impedancia.

25/06/aa

juan carlos hernndez martn

hoja n 2/3

Dpto. de Electrnica y Sistemas

25/06/aa

juan carlos hernndez martn

hoja n 3/3