Está en la página 1de 4

Practica 2

Comparacin de la sealizacin sncrona y asncrona Existen dos formar de transmisin una denominada sincrnicas y otra llamada asincrnicas. Las transmisiones sncronas, como su nombre lo inda estn sincronizados por un reloj externo, mientras que las transmisiones asincrnicas se sincronizan mediante seales especiales a lo largo del medio de transmisin.

La necesidad de la sincronizacin Siempre que un dispositivo electrnico transmite seales digitales (y algunas veces analgica) a otro dispositivo electrnico, debe haber un cierto ritmo establecido entre los dos dispositivos (transmisor y receptor), es decir, el dispositivo receptor debe de ser capaz de identificar cuando comienza y termina la trama transmitida. Existen muchos ejemplos de esto. Sin embargo, enfocndonos a los datos que se transmiten en una red de computadoras, cada PC conectada a la red transmite informacin, que al entrar en la red se une a las tramas enviadas por las otras PC. Por lo que cada unidad que recibe la informacin de la red, debe contar con mecanismos que le permitan identificar cuando inicia y terminan estos bloques de informacin. As la seal debe ser sincronizada de manera que el receptor pueda distinguir los bits y los bytes como el transmisor los enva. Transmisin sncrona En la transmisin sncrona, se transmite un bloque de bits como una cadena estacionaria, el cual puede contener muchos bits. Para prevenir la desincronizacin entre el emisor y el receptor, sus relojes se deben sincronizar de alguna manera. Una posibilidad es proporcionar la seal de reloj a travs de una lnea independiente, por lo que uno de los extremos (transmisor o receptor) enviar un pulso de corta duracin, mientras que el otro extremo utilizar esta seal a modo de reloj (ver figura 1). Esta tcnica funciona bien cuando la distancia entre transmisor y receptor es corta, ejemplo de esto es sistemas que emplean el conector DB25, sin embargo, a distancias grandes, los pulsos de reloj son vulnerables al igual que las propias seales de datos (pueden ser afectados por el ruido, entre otras alteraciones), por lo que pueden aparecer errores de sincronizacin. Otra alternativa, consiste en incluir la sincrona en la seal de datos (ver figura 2), como los protocolos HDLC, X.25 y SDLC. Esto se puede llevar a cabo mediante codificacin Manchester o Manchester diferencial.

Edito y compilo Susana R y Dr, Martn Mtz.

Figura 1, bloque de datos sncrono con los bit SYN, TXT y CRC

Figura 2, bit de sincrona en medio de los datos.

En la actualidad un puerto que emplea la transferencia de datos en forma sncrona, es el puerto SPI (Serial Peripheral Interface) es un bus sncrono enlace de datos en forma serial, nombrado por Motorola, que opera en modo full duplex. Los dispositivos se comunican en modo maestro/esclavo en donde el maestro inicia la trama de datos. Para comenzar una comunicacin, el maestro configura el reloj, utilizando una frecuencia menor o igual a la frecuencia mxima que soporta el dispositivo esclavo. Tales frecuencias son comnmente en el intervalo de 1-70 MHz. Cuando el maestro inicia una transferencia de datos, el maestro escribe un bit a la lnea MOSI (Master Output Slave Input) y lee la lnea MISO (Master Input Slave Output), al mismo tiempo en cada ciclo la seal SCLK. Los datos se transfieren a travs de un simple cambio de registro. Esto significa que todos los resultados de transferencia de datos en un intercambio de bits entre el maestro y el esclavo (cada dispositivo es a la vez un transmisor y un receptor). El diagrama de bloques de este proceso se puede observar en la siguiente figura.

Figura 3, Diagrama a bloque puerto SPI

Edito y compilo Susana R y Dr, Martn Mtz.

Transmisin asncrona Los mtodos asincrnicos de sealizacin utilizan slo una seal. El receptor utiliza las transiciones de la seal para buscar la velocidad de transmisin del transmisor ("velocidad de transmisin automtica") y el tiempo, y pone su reloj local con el tiempo adecuado, por lo general mediante un ciclo de amarre de fase (PLL) para sincronizar con la velocidad de transmisin. Un pulso del reloj local indica cuando otro bit est listo.

En la transferencia asncrona, la estrategia empleada consiste en enviar los datos carcter a carcter, que normalmente tienen una longitud de 5 a 8 bits. La temporizacin o sincronizacin se debe mantener durante el tiempo de duracin del carcter, ya que el receptor tiene la oportunidad de resincronizarse al inicio de cada carcter nuevo. La interfaz para transmitir en modo asncrono se denomina ATM (Asynchronous Transfer Mode) se desarrollo en los aos 60 cuando un norteamericano de origen oriental perteneciente a los laboratorios Bell describi y patent un modo de transferencia no sncrono. Sin embargo el ATM no se hizo popular hasta 1988 cuando el CCITT decidi que sera la tecnologa de conmutacin de las futuras redes ISDN en banda ancha. Para ello, el equipo del ATM tuvo primero que persuadir a algunos representantes de las redes de comunicaciones que hubieran preferido una simple ampliacin de las capacidades de la ISDN en banda angosta. Con esta tecnologa, a fin de aprovechar al mximo la capacidad de los sistemas de transmisin, sean estos de cable o radioelctricos, la informacin no es transmitida y conmutada a travs de canales asignados en permanencia, sino en forma de paquetes cortos (celdas ATM) de longitud constante y que pueden ser enrutadas individualmente mediante el uso de los denominados canales virtuales (ver figura 4).

Figura 4, Diagrama simplificado del proceso ATM

Edito y compilo Susana R y Dr, Martn Mtz.

En la transmisin asncrona, slo hay un hilo/seal que lleva la transmisin. El transmisor enva un flujo de datos y peridicamente se inserta un elemento de cierta seal en la corriente que puede ser "visto" y se distingue por el receptor como una seal de sincronizacin. Esa seal de sincronizacin puede ser un solo pulso (un "bit de inicio" en principio asncrono / parada de la comunicacin), o puede ser una palabra de sincrona SYNCWORD o autosincronizacin de cdigo tales como HDLC o codificacin 8B/10B.

Desarrollo 1.- Con la prctica anterior, implemente el siguiente circuito

ADC

Registro de transferencia de paralelo a serie

Salida Serie

Salida de datos en paralelo

Circuito de Sincrona

Productos 1.- Conversin paralelo a serie 2.- Diseo del circuito de sincrona 3.- Determine la velocidad de transferencia

Modo de Evaluacin.
Aspectos a Evaluar Puntuacin.
Velocidad de transferencia Diseo del circuito de sincrona Implementacin del circuito Reporte

Edito y compilo Susana R y Dr, Martn Mtz.

También podría gustarte