Está en la página 1de 11

COMPUERTAS LGICAS Las computadoras digitales utilizan el sistema de nmeros binarios, que tiene dos dgitos 0 y 1.

Un dgito binario se denomina un bit. La informacin est representada en las computadoras digitales en grupos de bits. Utilizando diversas tcnicas de codificacin los grupos de bits pueden hacerse que representen no solamente nmeros binarios sino tambin otros smbolos discretos cualesquiera, tales como dgitos decimales o letras de alfabeto. Utilizando arreglos binarios y diversas tcnicas de codificacin, los dgitos binarios o grupos de bits pueden utilizarse para desarrollar conjuntos completos de instrucciones para realizar diversos tipos de clculos. La informacin binaria se representa en un sistema digital por cantidades fsicas denominadas seales, Las seales elctricas tales como voltajes existen a travs del sistema digital en cualquiera de dos valores reconocibles y representan una variable binaria igual a 1 o 0. Por ejemplo, un sistema digital particular puede emplear una seal de 3 volts para representar el binario "1" y 0.5 volts para el binario "0". La siguiente ilustracin muestra un ejemplo de una seal binaria.

Como se muestra en la figura, cada valor binario tiene una desviacin aceptable del valor nominal. La regin intermedia entre las dos regiones permitidas se cruza solamente durante la transicin de estado. Los terminales de entrada de un circuito digital aceptan seales binarias dentro de las tolerancias permitidas y los circuitos responden en los terminales de salida con seales binarias que caen dentro de las tolerancias permitidas . La lgica binaria tiene que ver con variables binarias y con operaciones que toman un sentido lgico. La manipulacin de informacin binaria se hace por circuitos lgicos que se denominan Compuertas. Las compuertas son bloques del hardware que producen seales en binario 1 0 cuando se satisfacen los requisitos de entrada lgica. Las diversas compuertas lgicas se encuentran comnmente en sistemas de computadoras digitales. Cada compuerta tiene un smbolo grfico diferente y su operacin puede describirse por medio de una funcin algebraica. Las relaciones entrada - salida de las variables binarias para cada compuerta pueden representarse en forma tabular en una tabla de verdad.

A continuacin se detallan los nombres, smbolos, grficos, funciones algebraicas, y tablas de verdad de las compuertas ms usadas. Compuerta AND: (ver funcionamiento) Cada compuerta tiene dos variables de entrada designadas por A y B y una salida binaria designada por x. La compuerta AND produce la multiplicacin lgica AND: esto es: la salida es 1 si la entrada A y la entrada B estn ambas en el binario 1: de otra manera, la salida es 0. Estas condiciones tambin son especificadas en la tabla de verdad para la compuerta AND. La tabla muestra que la salida x es 1 solamente cuando ambas entradas A y B estn en 1. El smbolo de operacin algebraico de la funcin AND es el mismo que el smbolo de la multiplicacin de la aritmtica ordinaria (*).

image002

Las compuertas AND pueden tener ms de dos entradas y por definicin, la salida es 1 si todas las entradas son 1. Compuerta OR: (ver funcionamiento) La compuerta OR produce la funcin sumadora, esto es, la salida es 1 si la entrada A o la entrada B o ambas entradas son 1; de otra manera, la salida es 0. El smbolo algebraico de la funcin OR (+), es igual a la operacin de aritmtica de suma. Las compuertas OR pueden tener ms de dos entradas y por definicin la salida es 1 si cualquier entrada es 1.

Compuerta NOT: (ver funcionamiento) El circuito NOT es un inversor que invierte el nivel lgico de una seal binaria. Produce el NOT, o funcin complementaria. El smbolo algebraico utilizado para el complemento es una barra sobra el smbolo de la variable binaria. Si la variable binaria posee un valor 0, la compuerta NOT cambia su estado al valor 1 y viceversa. El crculo pequeo en la salida de un smbolo grfico de un inversor designa un inversor lgico. Es decir cambia los valores binarios 1 a 0 y viceversa.

Compuerta Separador (yes): Un smbolo tringulo por s mismo designa un circuito separador, el cual no produce ninguna funcin lgica particular puesto que el valor binario de la salida es el mismo de la entrada. Este circuito se utiliza simplemente para amplificacin de la seal. Por ejemplo, un separador que utiliza 5 volt para el binario 1, producir una salida de 5 volt cuando la entrada es 5 volt. Sin embargo, la corriente producida a la salida es muy superior a la corriente suministrada a la entrada de la misma. De sta manera, un separador puede excitar muchas otras compuertas que requieren una cantidad mayor de corriente que de otra manera no se encontrara en la pequea cantidad de corriente aplicada a la entrada del separador.

Compuerta NAND: (ver funcionamiento) Es el complemento de la funcin AND, como se indica por el smbolo grfico, que consiste en una compuerta AND seguida por un pequeo crculo (quiere decir que invierte la seal). La designacin NAND se deriva de la abreviacin NOT - AND. Una designacin ms adecuada habra sido AND invertido puesto que es la funcin AND la que se ha invertido. Las compuertas NAND pueden tener ms de dos entradas, y la salida es siempre el complemento de la funcin AND. Compuerta NOR: (ver funcionamiento) La compuerta NOR es el complemento de la compuerta OR y utiliza el smbolo de la compuerta OR seguido de un crculo pequeo (quiere decir que invierte la seal). Las compuertas NOR pueden tener ms de dos entradas, y la salida es siempre el complemento de la funcin OR.

Compuerta OR exclusivo (XOR): La compuerta OR exclusiva tiene un smbolo grfico similar a la compuerta OR excepto por una lnea adicional curva en el lado de la entrada. La salida de esta compuerta es 1 si cada entrada es 1 pero excluye la combinacin cuando las dos entradas son 1. La funcin OR exclusivo tiene su propio smbolo grfico o puede expresarse en trminos de operaciones complementarias AND, OR . Compuerta NOR exclusivo (XOR): El NOR exclusivo como se indica por el crculo pequeo en el smbolo grfico. La salida de sta compuerta es 1 solamente si ambas entradas son tienen el mismo valor binario. Nosotros nos referiremos a la funcin NOR exclusivo como la funcin de equivalencia. Puesto que las funciones OR exclusivo y funciones de equivalencia no son siempre el complemento la una de la otra. Un nombre ms adecuado para la operacin OR exclusivo sera la de una funcin impar; esto es, la salida es 1 si un nmero impar de entrada es 1. As en una funcin OR (impar) exclusiva de tres entradas, la salida es 1 si solamente la entrada es 1 o si todas las entradas son 1. La funcin de equivalencia es una funcin par; esto es, su salida es 1 si un nmero par de entradas es 0. Para un funcin de equivalencia de tres entradas, la salida es 1 si ninauna de las entradas son 0 ( todas las entradas son 1 ) o si dos de las entradas son 0 ( una entrada es 1 Una investigacin cuidadosa revelar que el OR exclusivo y las funciones de equivalencia son el complemento la una de la otra cuando las compuertas tienen un nmero par de entradas, pero las dos funciones son iguales cuando el nmero de entradas es impar. Estas dos compuertas estn comnmente disponibles con dos entradas y solamente en forma rara se encuentran con tres o ms entradas.

Retornemos el teorema De Morgan: El teorema De Morgan es muy importante al tratar compuertas NOR y NAND. Expresa que una compuerta NOR que realiza la funcin (x + y)' es equivalente a la expresin funcin xy' . Similarmente, una funcin NAND puede ser expresada bien sea por (xy)' o por x' + y' por esta razn, las compuertas NOR y NAND tienen dos smbolos grficos distintos como se muestra en la figura:

En vez de representar una cornpuerta NOR por el smbolo grfico OR seguido por un crculo, nosotros podemos representarla por un smbolo grfico AND precedido por crculos en todas las entradas. El inversor AND para la compuerta NOR proviene M teorema De Morgan y de la convencin de que los crculos pequeos denotan complementacin. Similarmente la compuerta NAND tambin posee dos smbolos grficos.

Para ver cmo se utiliza la manipulacin del lgebra Booleana para simplificar circuitos digitales considere el diagrama lgico de la siguiente figura. La salida de la primera compuerta NAND es, por el teorema De Morgan, (AB)' = A' + B' . La salida del circuito es la operacin NAND de este trmino y B' . X = [( A' + B ) * B' ] '

Utilizando el teorema De Morgan dos veces, obtenemos: X = (A' + B)' + B = AB' + B Note que el teorema De Morgan ha sido aplicado tres veces ( para demostrar su utilizacin ) pero podra ser aplicado solamente una vez de la siguiente manera: X = [ ( AB' )*B']' = AB' + B La expresin para x puede simplificarse por aplicacin de las relaciones mencionadas anteriormente X = AB'+ B = B + AB' = ( B + A) ( B + B') = (B+A)* 1 =B+A =A+B El resultado final produce una funcin OR y puede ser implementado con una sola compuerta OR como se muestra en la figura parte (b). Uno Puede demostrar que dos circuitos producen relaciones binarias idnticas Entrada - Salida simplemente obteniendo la tabla de verdad para cada uno de ellos.

Configuracin interna de las compuertas lgicas ms comunes: NAND 7400 OR 7432

NOR 7402

XOR 7486

INVERSOR

AND 7408

Compuerta AND: (ver funcionamiento)

Compuerta OR: (ver funcionamiento)

Compuerta NOT: (ver funcionamiento)

Compuerta NAND: (ver funcionamiento)

Compuerta NOR: (ver funcionamiento)

http://evidenciasdelsena.over-blog.net/40-index.html