Está en la página 1de 4

Escuela de Ingeniera Elctrica

Ejercicios 2da prueba asignatura: Sistemas Digitales Prof. Hctor Vargas O.

GUA DE EJERCICIOS: Funciones Combinacionales 1. Cul es la lgica de decodificacin para cada uno de los siguientes cdigos, si se requiere una salida activa a nivel ALTO (1)? a. b. c. d. 1101 1000 11011 11100 e. f. g. h. 101010 111110 000101 1110110

2. Se aplican las formas de onda mostradas en la figura a las entradas de un comparador de magnitud. Determinar la seal de salida ( A = B ).

3. Implementar la funcin lgica especificada en la tabla siguiente utilizando un multiplexor/selector de datos de 8 entradas 74HC151. Comparar este mtodo con la implementacin discreta con puertas lgicas. Entradas A2 A1 A0 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 Salida Y 0 1 0 1 0 1 1 0

74HC151 4. Utilizar el mismo multiplexor 74HC151 para implementar la siguiente expresin lgica Y = A2 A1 A0 + A2 A1 A0 + A2 A1 A0

Escuela de Ingeniera Elctrica


Ejercicios 2da prueba asignatura: Sistemas Digitales Prof. Hctor Vargas O.

5. Si se aplican las formas de onda de entrada a la lgica de decodificacin de la figura, dibujar las formas de onda de salida en funcin de dichas entradas.

6. Un decodificador/excitador de 7-segmentos controla el display de la figura. Si se aplican las formas de onda de entrada que se muestran, determinar la secuencia de dgitos que aparece en el display.

Latches, Flip-flops y Temporizadores 1. Determinar las salidas Q y Q de un latch S-R con entrada de habilitacin para las entradas de la figura mostrada. Dibujarlas en funcin de la entrada de habilitacin. Suponer que, inicialmente, Q est a nivel BAJO.

2. Para un flip-flop J-K disparado por flanco positivo cuyas entradas son las que se muestran en la figura siguiente, determinar la salida Q en funcin del reloj. Suponer que, inicialmente, Q est a nivel BAJO.

Escuela de Ingeniera Elctrica


Ejercicios 2da prueba asignatura: Sistemas Digitales Prof. Hctor Vargas O.

3. En un latch D con entrada de habilitacin, se observan en sus entradas las formas de onda de la figura siguiente. Dibujar el diagrama de tiempos, mostrando la forma de onda de salida que esperaramos observar en Q si el latch se encuentra inicialmente en estado RESET.

4. Determinar la salida Q en funcin del reloj si las seales que se encuentran en la figura se aplican a las entradas de un flip-flop J-K. Suponer que Q se encuentra inicialmente a nivel BAJO.

5. Determinar la anchura del impulso de un monoestable 74121, si la resistencia externa es de 3.3 k y el condensador externo vale 2000 pF.

6. Determinar los valores de las resistencias externas de un temporizador 555 utilizado como multivibrador aestable con frecuencia de salida 20 kHz, si el condensador C vale 0.002 F y el ciclo de trabajo es de 75% aproximadamente.
Anlisis de Circuitos Secuencial

1. Para el circuito mostrado a continuacin, obtener: a. Una tabla de estados y, b. Un diagrama de estados para el circuito secuencial

2. Para el circuito mostrado a continuacin, obtener: a. Tabla de estados/salidas b. La representacin FSM del circuito c. Cul es la funcin del circuito secuencial?

Escuela de Ingeniera Elctrica


Ejercicios 2da prueba asignatura: Sistemas Digitales Prof. Hctor Vargas O.

3. Para el circuito mostrado a continuacin, obtener: a. Las ecuaciones de excitacin b. Ecuaciones de estado siguiente c. Tabla de estados/salidas d. Diagrama de estados para el circuito