Está en la página 1de 3

UNIVERSIDAD DE CUENCA

Escuela De Electrnica y Telecomunicaciones Laboratorio De Electrnica Digital Nombre: Jairo Armijos Fecha: 2012-05-10 Informe Prctica # 7 Tema: APLICACIN CIRCUITOS LGICOS MSI MARCADOR ELECTRNICO

1. Objetivo General Disear e implementar soluciones electrnicas digitales, de acuerdo a requerimientos o condiciones de funcionamiento 2. Objetivos Especficos Emplear circuitos lgicos MSI, para el diseo de sistemas electrnicos digitales Emplear correctamente las hojas caractersticas de los circuitos integrados empleados. Adquirir destreza en el diseo e implementacin de sistemas digitales. 3. Materiales 2 dipscwicth 4 displays de anodo comn 4 decodificadores 7447 2 multiplexores 74157 cudruples de dos ingresos 1 comparador 7485 1 schmitt trigger NAND 74132 1 condensador de 470uF Resistencias: 8/1K 4/330 - 1/470

4. Desarrollo de la Practica Disear e implementar un marcador electrnico de acuerdo a los siguientes requerimientos: El marcador cuenta con una seccin para ingresar dos nmeros binarios, codificados en BCD, de un dgito cada uno. Se cuenta con una seccin de visualizacin resultante cuyo funcionamiento es el siguiente: En el display de la izquierda siempre se visualiza el nmero mayor ingresado, lgicamente en el display de la derecha se visualiza el nmero menor. Si los nmeros ingresados son iguales, en la seccin de visualizacin se presentan los dgitos y los display deben encenderse y apagarse (intermitencia).

a) Diagrama de bloques para el sistema digital


Ingreso de Datos Codificados (Numeros A y B) Vizualizacion de Datos Ingresados (Decodificaci on) Salida de Datos (Vizualiza cion)

Comparacio n de Datos (A y B)

Enrutamiento de datos

Decodoficacio n de Datos

b) Diseo del sistema digital (circuito)


VCC
5V

VCC R3
330
CA CA

12

24

R9
330

VCC

5V

VCC

R J1
0

1k

R2
A B C D E F G A B C D E F G

1k

A B C D ~LT ~RBI ~BI/RBO

OA OB OC OD OE OF OG

5 6 7 8 9 10 11

13 14 15 18 19 16 17

J2
OA OB OC OD OE OF OG A B C D ~LT ~RBI ~BI/RBO

74LS47N

74LS47N

B0 A0 B1 A1

31 32 33 34 37 35 36

OA OB OC OD OE OF OG

~LT ~RBI ~BI/RBO

OALTB OAEQB OAGTB

A B C D

ALTB AEQB AGTB

B2 A2 B3 A3

7485N

A B C D ~LT ~RBI ~BI/RBO

OA OB OC OD OE OF OG

0 27 28 29 30 12
2 5 11 14

26 53 25 40 41

0 21 22 23 20
15 1 13 10 6 3 14 11 5 2

74LS47N 49

43 44 45 46 47 48

34
1 15

A B C D E F G

3 6 10 13

~A/B ~G

~G ~A/B

U5

R12

1A 2A 3A 4A

4A 3A 2A 1A

1B 2B 3B 4B

4B 3B 2B 1B

470 51

U8A C1
0 74132N

74157N
1Y 2Y 3Y 4Y
CA

74157N

U6

39 42

A B C D E F G

38

R10

470uF

4 7 9 12

12 9 7 4

4Y 3Y 2Y 1Y

CA

330

50 52

R11

330

c) Descripcin de funcionamiento del circuito solucin implementado Primero se Decodifica los datos ingresados (numero A y B) para su visualizacin en dos displays de nodo comn, mediante el empleo de dos decodificadores BCD a siete segmentos (7447). Posterior a esto procede a comparar el cdigo binario de los dos nmeros ingresados mediante el uso del comparador 7485, el cual posee tres salidas A>B,A<B, A=B, el cual devuelve un uno lgico a la salida que corresponda segn sea el caso. Una vez comparados, los nmeros son enrutados de tal manera que en la salida; el display de la izquierda siempre se visualizara el nmero mayor ingresado, lgicamente en el display de la

derecha se visualizara el nmero menor. Esto lo realizan dos multiplexores 74157 (cudruple de dos ingresos), en donde la entrada de seleccin para el primero ser A>B, mientras que para el segundo A<B. Las entradas de los multiplexores (cdigos binarios ingresados) estn conectados de tal manera que cumpla los requerimientos antes mencionados. Las salidas de los dos multiplexores estn conectadas nuevamente a un decodificador 7447, el cual permitir que se visualicen los nmeros en los displays de salida (mayor a la izquierda y menor a la derecha) Cuando los nmeros son iguales, la salida A=B del comparador proporcionara un uno lgico al Schmitt trigger 74132, de tal manera que este producir una seal aestable a su salida; la cual estar conectada al nodo comn de los dos diplays de salida. Producindose as el encendido y apagado alternante del numero en los dos displays de salida. Mientras A sea distinto de B, el Schmitt trigger proporcionara a su salida un uno lgico, de tal manera que para los otros casos el encendido de los displays (nodo comn) no se vera afectado. 5. Conclusiones y Recomendaciones

También podría gustarte