Está en la página 1de 9

Biestable o Flip Flop: Es un multivibrador capaz de permanecer en uno de dos estados posibles durante un tiempo indefinido en ausencia de perturbaciones.

Esta caracterstica es ampliamente utilizada en electrnica digital para memorizar informacin. El paso de un estado a otro se realiza variando sus entradas.

Asncronos: slo tienen entradas de control. El ms empleado es el biestable RS. Sncronos: adems de las entradas de control posee una entrada de sincronismo o de reloj. Si las entradas de control dependen de la de sincronismo se denominan sncronas y en caso contrario asncronas. Por lo general, las entradas de control asncronas prevalecen sobre las sncronas.

Aplicacin. Un biestable puede usarse para almacenar un bit. La informacin contenida en muchos biestables puede representar el estado de un secuenciador, el valor de uncontador, un carcter ASCII en la memoria de un ordenador, o cualquier otra clase de informacin. Un uso corriente es el diseo de mquinas de estado finitas electrnicas. Los biestables almacenan el estado previo de la mquina que se usa para calcular el siguiente. Biestable o Flip Flop JK: Un flip-flop JK es un refinamiento del flip-flop SR en el sentido que la condicin indeterminada del tipo SR se define en el tipo JK. Las entradas J y K se comportan como las entradas S y R para iniciar y reinicia el flip-flop, respectivamente. Cuando las entradas J y K son ambas iguales a 1, una transicin de reloj alterna las salidas del flip-flop a su estado complementario. Este dispositivo de almacenamiento es temporal que se encuentra dos estados (alto y bajo), cuyas entradas principales, J y K, a las que debe el nombre, permiten al ser activadas:

J: El grabado (set en ingls), puesta a 1 nivel alto de la salida. K: El borrado (reset en ingls), puesta a 0 nivel bajo de la salida.

Su unidad bsica se dibuja a continuacin que, como acta por "niveles" de amplitud (0-1) recibe el nombre de Flip-Flop JK activado por nivel (FF-JK-AN). Cuando no se especifica este detalle es del tipo Flip-Flop JK maestro-esclavo (FF-JK-ME). Su ecuacin y tabla de funcionamiento son Q = J q* + K* q

Se da detalle de su confeccin lgica a partir del FF-RS-AN.

y si simplificamos por ejemplo usando Veich-Karnaugh

R=Kq S = J q* Resulta el circuito

Flip-Flop T El flip-flop T se obtiene del tipo JK cuando las entradas J y K se conectan para proporcionar una entrada nica designada por T. El flip-flop T, por lo tanto, tiene slo dos condiciones. Cuando T = 0 ( J = K = 0) una transicin de reloj no cambia el estado del flipflop. Cuando T = 1 (J = K = 1) una transicin de reloj complementa el estado del flip-flop. Su unidad bsica se dibuja a continuacin que, como acta por "niveles" de amplitud (0-1) recibe el nombre de Flip-Flop T activado por nivel (FF-T-AN). Cuando no se especifica este detalle es del tipo Flip-Flop T maestro-esclavo (FF-T-ME). Su ecuacin y tabla de funcionamiento son Q=Tq

A partir del FF-RS-AN puede disearse este FF-T-AN siguiendo los pasos mostrados anteriormente, pero no tiene sentido ya que al ser activado por nivel no tiene utilidad.

Flip-Flop D El flip-flop D (datos) es una ligera modificacin del flip-flop SR. Un flip-flop SR se convierte a un flip-flop D insertando un inversor entre S y R y asignando el smbolo D a la entrada nica. La entrada D se muestra durante la ocurrencia de uan transicin de reloj de 0 a 1. Si D = 1, la salida del flip-flop va al estado 1, pero si D = 0, la salida del flip-flop va a el estado 0. Su unidad bsica se dibuja a continuacin que, como acta por "niveles" de amplitud (0-1) recibe el nombre de Flip-Flop D activado por nivel (FF-D-AN). Cuando no se especifica este detalle es del tipo Flip-Flop D maestro-esclavo (FF-D-ME) comnmente denominado tambin Cerrojo Latch. Su ecuacin y tabla de funcionamiento son Q=D

A partir del FF-RS-AN puede disearse este FF-D-AN siguiendo los pasos mostrados anteriormente, pero no tiene sentido ya que al ser activado por nivel no tiene utilidad.

Flip-Flop RS Tiene tres entradas, S (de inicio), R (reinicio o borrado) y C (para reloj). Tiene una salida Q, y a veces tambin una salida complementada, la que se indica con un circulo en la otra terminal de salida. Hay un pequeo tringulo en frente de la letra C, para designar una entrada dinmica. El smbolo indicador dinmico denota el echo de que el flip-flop responde a una transicin positiva ( de 0 a 1) de la seal de reloj. Su unidad bsica (con compuertas NAND o NOR) se dibuja a continuacin que, como acta por "niveles" de amplitud (0-1) recibe el nombre de Flip-Flop RS activado por nivel (FF-RS-AN). Cuando no se especifica este detalle es del tipo Flip-Flop RS maestroesclavo (FF-RS-ME). Sus ecuaciones y tabla de funcionamiento son Q = S + q R* RS=0

TABLA DE EXCITACIN - Deberemos asignar los valores correspondientes a cada bit del estado interno por la salida Q del biestable, teniendo en cuenta cundo este biestable pasa de Qt a Qt+1 - Dependiendo del valor que toma el biestable en Qt y Qt+1 elegiremos el valor correspondiente de la tabla de biestables. - Despus haremos la simplificacin J=K=T (para utilizar biestables T) -TABLA DE BIESTABLES Qt 0 0 1 1 Qt+1 0 1 0 1 J 0 1 X X K X X 1 0

Contadores digitales. En casi todos los tipos de equipo digital se encuentran flip-flops programados o conectados como contadores, usndose no solamente como contadores sino como equipo para dar la secuencia de operacin, divisin de frecuencias, as como para manipulacin matemtica.

En el sentido ms elemental, los contadores son sistemas de memoria que recuerdan cuntos pulsos de reloj han sido aplicados en la entrada. La secuencia en que esta informacin se almacena depende de las condiciones de la aplicacin y del criterio del diseador de equipo lgico. Muchos de los contadores ms comunes se encuentran disponibles en paquetes de circuitos integrados Un contador es un registro que pasa por una secuencia predeterminada de estados al aplicrsele pulsos de reloj. Bsicamente, son circuitos capaces de contar los impulsos que llegan por una lnea. El valor de la cuenta se expresa mediante un cdigo, que en la mayora de los casos es binario natural, y a veces, BCD. Los impulsos de entrada que son capaces de detectar son los flancos de la seal de entrada. TIPOS DE CONTADORES Atendiendo a la forma de propagarse la seal de reloj internamente o Contador asncrono (contadores con propagacin) o Contador sncrono con acarreo serie o Contador sncrono con acarreo paralelo Atendiendo al sentido de conteo o Contador hacia arriba (ascendentes) o Contador hacia abajo (descenentes) o Contador en ambos sentidos, no simultneos Atendiendo al cdigo que cuentan o Binario (natural) o BCD o En anillo o En Gray o Jonson Atendiendo a la posibilidad de preseleccin o Contador con carga en paralelo o Contador con puesta a cero inicial solamente CONTADORES ASNCRONOS Si el contador es asncrono slo se utilizan biestables sin ninguna puerta lgica adicional. Implementacin: o La entrada de reloj al contador slo se conecta al primero de ellos (el de menor peso). o La salida de estado de cada biestable (Q) la complementaria (/Q) se conecta con el reloj inmediato posterior. o Las entradas de datos de los biestables (J-K T) se conectan a un 1 fijo

CONTADORES SNCRONOS La seal externa de reloj est conectada a todos los biestables, por lo tanto, los activa a todos de manera simultnea. Implementacin: o La entrada de reloj al contador se conecta a las entradas de reloj de todos los biestables. o La entrada de datos (J-K T) del biestable de menor peso se conecta a un 1 fijo. o Se precisan puertas adicionales para implementar la lgica que indique cuando deben cambiar su estado los biestables.

CONTADOR ASNCRONO ASC/DESC Es necesario incorporar una entrada externa ASC/DESC para elegir el sentido de la cuenta: ascendente o descendente.

CONTADORES HACIA ARRIBA/HACIA ABAJO Muchos sistemas digitales requieren un diseo de contador que pueda funcionar tanto hacia arriba como hacia abajo. La figura muestra una combinacin de contador sncrono arriba/abajo. Este contador puede estar en ambos modos, pues la seal de control hacia abajo es el complemento de la seal de control hacia arriba. Por tanto, rotulamos la lnea de control arriba/abajo como Arriba/abajo. En el modo hacia arriba, las salidas Q de los flip-flops controlan las terminales J y K de los flip-flops superiores en la cadena. En el modo hacia abajo, las salidas de los flip-flops desempean este papel.

Repblica Bolivariana de Venezuela Ministerio del Poder Popular para la Educacin Superior Universidad Nacional Experimental Rmulo Gallegos rea de Ingeniera de Sistemas

AUTORES: Jos Pino CI: 19.473.453 Lee Padilla C.I 22.950.148 Sarahi Bonilla C.I 22.339.239 Raulimar Garcia 18.971.877 Seccin: 2

San Juan de los Morros- Edo, Gurico junio de 2012

También podría gustarte