Está en la página 1de 50
‘Nombre: TEORIA 1) Clasificacién de los compistadores segiin su estructura, DNE 2) Calcnle los rangos de representacién de una palabra de 20 bits representada en coma flotante, 13 tits de mts, faccionaria, con la coma ala izquicrda del bit mas siguiicave, eu signe, ‘magnitud, 1 bit de signo, y 6 bts de exponente en exceso a 32. 3) Describa la técnica de control residual en Unidades de Contvol . Lote Ingenieria de Telecomunicacién. @e- Ee ‘Nombre: DNE 1. {Cusatos tipos de simblaciones permite realizar la herramienta ISE6.i de Xilinx? GPor qué es necesaria esta diversidad? Explicar las diferencias entre ellas. (0,8 puntos) ns 9 2. A partir de los siguientes cédigos en VHDL, explicar para qué sirven y qué circuitos se obtienca. (0,8 punts) j2 ) ») process ‘begin . recone fontradel enable <= ol; gin 7 “ Yor 4 tn 2 to 8 Loop . <= "40000000"; ae 2° exada sy; “FOOIOTIOM : \ ana'doopt an ‘ > "10000"; end process: *aoooona*; vate for $00 ns ; anaes enable ce 4; ne wate for Ons j nse: Mons) . < “44000060 "; s-ts090900+: » <= "14 090004"; ‘psanono0a wate for 400 as, Anas: j 2 <= "10000040"; 100000208 3 . » “4ocoaeed*; —Thapaanes 3 vases fend process? ierfa de Telecomunicacion. , “Arquitectura de Computadores Nomb: DN: 3. {Qué entendemos por “lista sensible” de un proceso? Indicar si existe alguna consideracién general a Ja hora de definir 1a lista sensible dependicndo de si el proceso describe légica combinational 0 secuencial. Completar el cédigo de los siguientes ejemplos rellenando los valores edecuados de cada lista sensible. (0,8 puntos) a) b) process (vst ell) process (erable , a) begin ‘begin TEE (eate"1") then. Te (enable = 11°) ehen AG ca en (otnerse>0") ye others=>°0"): ejeif (clkrevent and clke'1*) then else it Gnits'1") then case a se ea. co lothera=>*0" ‘when "00000001" elsif, aae1") then hen ~ooc00030" ‘ben "00000200" hen “00001000 = ‘men, ~00020000" ‘nen "00100000" ¥ y x y when "01000000" m> y <= “120; Mben others => yc "211": ‘cod case: end sf fend process:

También podría gustarte