P. 1
sistemas digitales compuertas

sistemas digitales compuertas

|Views: 1.637|Likes:
Publicado porFernanda Miranda

More info:

Published by: Fernanda Miranda on Dec 24, 2011
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as PDF, TXT or read online from Scribd
See more
See less

06/21/2013

pdf

text

original

Universidad de Magallanes Departamento Ingeniería Eléctrica

Sistemas Digitales Laboratorio N°1 “Compuertas Digitales Básicas”

Integrantes: Nicole Ojeda Barría Fernanda Miranda Alvarez Ayudante Laboratorio: Niky Andrade

así como la comprobación de sus respectivas tablas de verdad haciendo conexiones con leds para analizar sus comportamientos dependiendo de la compuerta lógica que se estaba usando.Introducción Esta primera experiencia de laboratorio tiene como objetivo la familiarización del uso y el funcionamiento de las compuertas lógicas básicas de los sistemas digitales. 2 .

Conocimientos Previos A La Experiencia  Características y Especificaciones de Circuitos Integrados: Circuito Integrado 7408 Este circuito integrado contiene la compuerta AND.8 -0. de funcionamiento al aire libre 0 La compuerta lógica AND produce la multiplicación lógica.25 0. con 4 compuertas y 2 entradas por compuerta. la cual tiene la siguiente tabla de verdad y la siguiente álgebra de Boole: A 0 0 1 1 Tabla de Verdad Entradas Salida B Y 0 0 1 0 0 0 1 1 También se puede mencionar que este circuito integrado tiene una cápsula DIP de 14 pines.8 16 70 Unidad de medida V V V mA mA °C Tensión de alimentación Tensión de entrada nivel alto Tensión de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. las cuales se pueden apreciar en la siguiente imagen: 3 . la cual tiene las siguientes características: MIN 4.75 2 NOM 5 MAX 5.

8 -800 16 70 Unidad de medida V V V A mA °C Tensión de alimentación Tensión de entrada nivel alto Tensión de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp.Figura 1 “Esquema compuerta 7408” Circuito Integrado 7432 Este circuito TTL 7432 está encapsulado en un DIP de 14 pines que contiene cuatro compuertas OR de 2 entradas cada compuerta.75 2 NOM 5 MAX 5. Sus características son las siguientes: MIN 4. de funcionamiento al aire libre 0 La tabla de verdad de la compuerta OR junto con la algebra de Boole es la siguiente: A 0 0 1 1 Tabla de Verdad Entradas Salida B Y 0 0 1 1 0 1 1 1 La siguiente figura muestra un esquema del TTL 7432. 4 .25 0.

8 -0.25 0.75 2 NOM 5 MAX 5. Las características son: MIN 4.Figura 2 “Esquema compuerta 7432” Circuito Integrado 7404 El TTL 7404 es un circuito lógico que contiene la compuerta lógica NOT. que está hecha por una cápsula DIP de 14 pines. de funcionamiento al aire libre 0 La tabla de verdad y su algebra de Boole es la siguiente: ̅ Tabla de Verdad Entrada Salida A S 0 1 1 0 La siguiente imagen muestra el esquema del circuito integrado: 5 .4 16 70 Unidad de medida V V V mA mA °C Tensión de alimentación Tensión de entrada nivel alto Tensión de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. que contiene 6 compuertas con una entrada y una salida por compuerta.

de funcionamiento al aire libre 0 La tabla de verdad y la algebra de Boole es la siguiente: ̅ ̅ A 0 0 1 1 Tabla de Verdad Entradas Salida B Y 0 0 1 1 0 1 1 0 La siguiente imagen es el esquema del TTL 7486: 6 . de una cápsula DIP 14 pines.75 2 NOM 5 MAX 5.Figura 3 “Esquema compuerta 7404” Circuito Integrado 7486 El TTL 7486 contiene la compuerta lógica XOR.8 -800 16 70 Unidad de medida V V V A mA °C Tensión de alimentación Tensión de entrada nivel alto Tensión de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp.25 0. que contiene 4 compuertas con dos entradas cada una y una salida por compuerta. Sus características son: MIN 4.

de funcionamiento al aire libre 0 La tabla de verdad y su algebra de Boole son: ̅̅̅̅̅̅̅ Tabla de Verdad Entradas Salida B Y 0 1 1 1 0 1 1 0 A 0 0 1 1 7 .25 0.Figura 4 “Esquema compuerta 7486” Circuito Integrado 7400 El TTL 7400 contiene la compuerta lógica NAND con 4 compuertas de dos entradas cada una y una cápsula de DIP 14 pines. Las características son las siguientes: MIN 4.75 2 NOM 5 MAX 5.8 -0.4 16 70 Unidad de medida V V V mA mA °C Tensión de alimentación Tensión de entrada nivel alto Tensión de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp.

8 250 48 70 Unidad de medida V V V A mA °C Tensión de alimentación Tensión de entrada nivel alto Tensión de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp.75 2 NOM 5 MAX 5. Sus características son: MIN 4.25 0. de funcionamiento al aire libre 0 La tabla de verdad y el álgebra de Boole son las siguientes: ̅ Tabla de Verdad A S 0 1 1 0 Y el esquema de conexión del circuito integrado es: 8 .El esquema del circuito integrado es el siguiente: Figura 5 “Esquema compuerta 7400” Circuito Integrado 7406 El TTL 7406 contiene la compuerta lógica NOT con 6 compuertas de una entrada por compuerta. hecho de una cápsula DIP 14 pines.

25 0. los resultados muestran las características de baja impedancia de salida LS estándar. de funcionamiento al aire libre Su tabla de verdad es: 0 A 0 0 1 Tabla de Verdad Entradas Salida B Y 0 1 1 1 X (Z) X: representa cualquier valor. Cuando se activa. cuya función de cada uno es la amortiguación no inversor. es irrelevante si es un 0 ó un 1. 9 . es decir. Las salidas tienen las características de 3 – state. Sus características son: MIN 4.8 -2.6 24 70 Unidad de medida V V V mA mA °C Tensión de alimentación Tensión de entrada nivel alto Tensión de entrada nivel bajo Corriente de salida nivel alto Corriente de salida nivel bajo Temp. Cuando está desactivado.Figura 6 “Esquema compuerta 7406” Circuito Integrado 74125 Este circuito tiene 4 compuertas independientes.75 2 NOM 5 MAX 5. los transistores de salida están apagados y presentan un estado de alta impedancia.

(Z): representa la alta impedancia. La siguiente figura muestra el esquema del circuito integrado: Figura 7 “Esquema compuerta 74125” 10 .

Desconectar la salida del NOT al led que se desconectó antes. conectar la salida a otro led. Suministrar la alimentación. Alimentar el módulo con la tensión de +5 Vcc. Comparación entre funciones. Comparar los resultados obtenidos con la tabla de verdad. 11 . NOR EXCLUSIVO. Repetir las operaciones con las puertas siguientes: NOT. Verificación de las funciones elementales:       Conectar las entradas de una puerta AND a dos interruptores. Realizar las cuatro combinaciones posibles con los interruptores y observar el estado del led. OR. Conectar su salida a un led. Realizar las cuatro combinaciones posibles con los interruptores y observar el estado de los leds. 2. conectar la salida a un led. Conectar la salida del NOT al led que desconectó antes.Procedimiento Experiencia 1 1.         Conectar las entradas de una puerta AND a dos interruptores. Conectar las entradas de una puerta NAND a los mismos interruptores. OR EXCLUSIVO. Nota: La función NOR EXCLUSIVO no está presente en el módulo por lo que se tendrá que construir mediante una puerta OR EXCLUSIVO seguida por un NOT. Repetir todas las operaciones también para las puertas OR y NOR. NOR. Realizar de nuevo las cuatro combinaciones con los interruptores y observar de nuevo el estado de los leds. NANDA.

además A y B representa los interruptores e Y la respuesta de las diferentes combinaciones que se pueden realizar con A y B que son cuatro combinaciones. las cuales se observan en el led como se ha mencionado anteriormente. la cual simboliza los resultados obtenidos al conectar las entradas de una compuerta a un led. donde 1 representa a un led encendido y 0 representa a un led apagado. por lo tanto cumple que será siempre 0 a menos que todas sus entradas sean 1.Desarrollo Experiencia 1. Verificación de la Compuerta AND. Símbolo Tabla de Verdad AND A 0 0 1 1 B 0 1 0 1 Y 0 0 0 1 Se puede notar que los resultados obtenidos en la tabla de verdad práctica coinciden con la tabla de verdad vista en teoría.-Verificacion de las funciones elementales Para poder verificar la compuertas. Verificación de la Compuerta OR Símbolo 12 . se debe realizar la tabla de verdad.

Compuerta NAND Símbolo Tabla de Verdad NAND A 0 0 1 1 B 0 1 0 1 Y 1 1 1 0 Se puede apreciar que los obtenidos en la tabla de verdad práctica coinciden con la tabla de verdad vista en teoría.Tabla de Verdad OR A 0 0 1 1 B 0 1 0 1 Y 0 1 1 1 Se puede notar que los resultados obtenidos en la tabla de verdad práctica coinciden con la tabla de verdad vista en teoría. por lo tanto cumple que será siempre 1 a menos que todas sus entradas sean 0. Compuerta NOR Símbolo 13 . por lo tanto cumple que será siempre 1 a menos que todas sus entradas sean 1.

es decir. cumple que será siempre 0 a menos que todas sus entradas sean 0. cumple que la salida siempre será la entrada negada.Tabla de Verdad NOR A 0 0 1 1 B 0 1 0 1 Y 1 0 0 0 Se puede notar que los resultados obtenidos en la tabla de verdad que se obtuvo en laboratorio es igual a la tabla de verdad que se obtuvo en la teoría. es decir. Compuerta XOR Símbolo 14 . Compuerta NOT Símbolo Tabla de Verdad NOT A Y 0 1 1 0 Se aprecia claramente que los resultados prácticos y teóricos de la tabla de verdad son iguales.

la cual estaba conectada a las salida. por lo tanto cumple que será siempre 0 cuando sus entradas sean distintas.Tabla de Verdad XOR A 0 0 1 1 B 0 1 0 1 Y 0 1 1 0 Claramente se nota que la tabla de verdad obtenida en el laboratorio es igual a la teórica. 15 . Compuerta XNOR Como esta compuerta no está disponible en el laboratorio. Símbolo Tabla de Verdad XNOR A 0 0 1 1 B 0 1 0 1 Y 1 0 0 1 Se puede notar que los resultados obtenidos en la tabla de verdad práctica coinciden con la tabla de verdad vista en teoría. por lo tanto cumple que será siempre 1 cuando sus dos entradas sean distintas. se realizó con una compuerta XOR seguida por un NOT.

A 0 0 1 1 B Y (AND) Y (NAND) 0 0 1 1 0 1 0 0 1 1 1 0 Se puede apreciar que sus salidas son opuestas para estas compuertas. Conectar el OR y el NOR A B Y (AND) Y (NAND) 0 0 0 1 0 1 1 0 1 0 1 0 1 1 1 0 Se puede observar claramente que las salidas entregan un valor opuesto con respecto a la otra salida.2. y cada salida conectada a un led. A 0 0 1 1 B Y (AND) Y (NAND con NOT) 0 0 0 1 0 0 0 0 0 1 1 1 Al conectar el NAND seguido de un NOT.  Conexión de un OR con un NOR en las mismas entradas con sus salidas conectadas a un LED.  Conexión de un OR con un NOR seguido de un NOT a las mismas entradas. las salidas de las compuertas son iguales. pero sus salidas en disitntos LEDS. 16 .  Conexión del AND y el NAND seguido de un NOT en las mismas entradas.-Comparación entre funciones  Conexión del AND y del NAND a la vez en las mismas entradas. pero las salidas en distintos leds.

17 .A 0 0 1 1 B Y (AND) Y (NAND) 0 0 0 1 1 1 0 1 1 1 1 1 Se puede ver claramente que las salidas son iguales para ambas conexiones.

ya que entrega los valores opuestos en la tabla de verdad.Conclusiones Al finalizar esta experiencia de laboratorio. se puede comprobar que en todas las compuertas lógicas la teoría coincide perfectamente con la práctica hecha en el laboratorio. se pudo comprobar que la compuerta NAND sólo es un inversor de la compuerta AND. 18 . pero al conectarlo a un NOT. Y finalmente. Lo mismo ocurre con las compuertas OR y NOR. Además. entrega los mismos valores. se cumplió uno de los principales objetivos que era la familiarización del uso de compuertas lógicas en la práctica. También se pudo aprender que existen circuitos lógicos que contienen más de una compuerta lógica en su interior que favorece las conexiones y en todos los ámbitos.

You're Reading a Free Preview

Descarga
scribd
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->