Está en la página 1de 12

AMPLIFICADOR DIFERENCIAL Objetivo Observar las formas de onda de un amplificador Diferencial resultantes de una entrada con una sola

a terminal y observar su fase con respecto a la forma de onda de estrada. Observar las formas de onda de salida de un Amplificador diferencial resultantes de dos seales de entrada de fases opuestas, modo diferencial y observar su fase con respecto a la entrada. Observar de salida de un AD resultantes de dos seales de entrada de la misma fase.

INTRODUCCION. Al amplificador diferencial es un circuito verstil que sirve como etapa de entrada para la mayora de los amplificadores operacionales y tambin encuentra su aplicacin en circuitos integrados tan diversos como el comparador y la puerta lgica acoplada por emisor. Una etapa de entrada como sta le da al amplificador operacional su gran resistencia de entrada y sus capacidades de amplificacin diferencial adems de su utilidad como etapa de entrada del amplificador operacional, el amplificador diferencial resuelve un problema de diseo, ya que resulta difcil disear un amplificador de un solo transistor con gran ganancia y polarizacin estable, insensible a los diferentes parmetros. Los mismos mecanismos que actan para establecer la polarizacin de un transistor contra variaciones en los parmetros de los dispositivos, tambin acta para reducir la capacidad de amplificacin de la configuracin del circuito. La topologa del amplificador diferencial de dos transistores produce un circuito que tiene a la vez una polarizacin estable y gran capacidad de amplificacin. El amplificador diferencial est bien adecuado para uso en circuitos integrados. En un entorno de circuito integrado, todos los dispositivos se elaboran o fabrican en forma simultnea en una misma porcin de semiconductor. Estos dispositivos pareados son crticos para poner en prctica con xito los circuitos de amplificacin diferencial. MARCO TERICO. La importancia del amplificador diferencial estriba en el hecho de que las salidas son proporcionales a la diferencia entre las dos seales de entrada, as el circuito se puede utilizar par amplificar la diferencia entre las dos entradas. Una polarizacin estable en un amplificador de un solo transistor requiere que se inserte un resistor de retroalimentacin o un elemento de alta impedancia entre el nodo comn del dispositivo activo y el canal de alimentacin o tierra, como se ilustra en la figura a. Estos esquemas de polarizacin, sin embargo, tambin actan para reducir la ganancia del inversor, porque el mismo mecanismo de retroalimentacin que estabiliza la corriente de polarizacin tambin limita la respuesta en pequea seal del amplificador. El compromiso entre una polarizacin estable y una ganancia grande de voltaje del inversor se puede aliviar poniendo en paralelo el nodo comn con tierra mediante un a capacitor de desvo. Como el capacitor acta como un dispositivo abierto a seales de cd, este capacitor de desvo no altera la polarizacin del amplificador, pero pone en paralelo las seales a tierra en frecuencias mas altas, en escencia este capacitor acta como una batera momentnea, cuyo voltaje solo, puede ser modificado lentamente a lo largo del tiempo. Sin embargo, no es una muy buena solucin ya que es un elemento discreto grande o un dispositivo que ocupa una gran cantidad de superficie valiosa, por lo tanto no es muy utilizado.

Figura a Un mejor mtodo de derivacin involucra la adicin de un segundo dispositivo activo a la configuracin de inversor. Como se muestra en la figura b. el segundo dispositivo comparte el nodo comn del dispositivo inversor, y est polarizado en paralelo, mediante una fuente de corriente compartida de cd. El segundo dispositivo activo proporcionar una trayectoria de derivacin de baja impedancia a tierra, requerida para una gran ganancia del inversor. La configuracin de la figura b permite que se consiga la derivacin, sin utilizar un capacitor de derivacin discreto.

Figura b

La figura b forma la base de la configuracin del amplificador diferencial. El dispositivo 1, junto con su elemento en serie o carga de cambio de nivel lleva acabo la funcin inversora, en tanto que el dispositivo 2 ejecuta la funcin de derivacin. Note que un elemento de cambio de nivel en serie tambin pudiera conectarse al dispositivo 2, creando por tanto un circuito simtrico. La funcin de derivacin en pequea seal no queda afectada por la persistencia de esta segunda carga de cambio de nivel. La adicin de una segunda carga de cambio de nivel permite que la configuracin de la figura b se alimenta por dos seales de entrada, una conectada al dispositivo 1 y la otra al dispositivo 2. Esta caracterstica es la mas significativa del amplificador diferencial. Un amplificador diferencial se puede fabricar a partir de cualquier par de dispositivos de tres terminales, que exhiban un comportamiento de corriente controlada o de voltaje controlado, incluyendo BJT, MOSFET, JFET, MESFET, BICMOS. E incluso fototransistores. SEALES DE CONFIGURACIN DE MODO COMN Y DE MODO DIFERNCIAL. En forma general, se puede aplicar de manera simultnea seales de entrada a ambos dispositivos de la figura c. Como el amplificador diferencial se utiliza ms comnmente para amplificar la diferencia entre las dos seales de entrada. La respuesta del amplificador depende en una forma muy especial de la relacin entre las dos seales de entrada. Especficamente un amplificador diferencial correctamente diseado amplificar la diferencia entre sus seales de entrada en un factor grande de ganancia y el componente promedio de sus seales de entrada por un factor de ganancia mucho ms pequeo.

Figura c La diferencia entre las seales de entrada v1 y v2, llamado el modo diferencial de la entrada, se define como: Vidm= v1-v2 De manera similar el valor promedio o modo comn, de las seales de Vicm= v1+v2 /2

Estas definiciones permiten que se exprese las seales de entrada reales v1 y v2 como combinaciones lineales de sus modos diferencial y comn, esto es, V1= vicm+ vicm/2 = v1+v2/2 + v1-v2/2 v1 V2= vicm- vicm/2 = v1+v2/2 - v1-v2/2 v2 Las definiciones de modo diferencial y de modo comn se pueden aplicar a cualesquier de dos seales del amplificador. Si el voltaje v02 se designa como segunda salida de la figura c entonces las componentes de modo diferencial y de modo comn de las seales de salida se convierten en: v0dm = v01-v02 donde v0cm = v01-v02/2 v02 = v0cm-v0dm/2 Si el comportamiento en pequea seal del amplificador es lineal, su respuesta a dos entradas simultneas puede ser encontrada mediante superposicin. Entrada de una sola terminal. El AD trabaja normalmente con entrada de doble terminal como en la figura d sin embargo se le puede utilizar con una entrada de un solo terminal como en figura e. v01 = v0cm+v0dm/2

Figura d Consideremos una onda senoidal v1 con la polaridad indicada en la figura w aplicada a la entrada 1. La seal amplificada vsalida 1 que aparece en el colector de Q1 con respecto a masa estar desfasada 180 con la entrada. Adems, a causa de que el resistor de emisor RE no est desacoplado, se desarrollar una onda senoidal a los extremos de RE que est en fase con la entrada v1. Como la base de Q2 est retornada a masa, no habr voltaje de seal entre la base de Q2 y masa. Por otra parte, la amplitud de v 2 ser igual a la v1. La onda senoidal de v2 entre base y emisor de Q2 es efectivamente una seal de entrada para Q2, que es amplificada por Q2 y aparece como onda senoidal tendiente a positiva vsalida 2 entre el colector de Q2 y masa.

Como las amplitudes de v1 y v2 son iguales, las formas de onda de salida son de la misma amplitud, pero desfasadas 180.Si se toma entre el colector de Q2 y el de Q1, como el de la figura 74, una sola salida del AD de la figura 2, la forma de onda de salida de vsalida est en fase con la entrada de v1 por consiguiente esta entrada se llama no invertida.

Figura e Si el resistor de base Q1 est retornado a masa y la seal de entrada es aplicada a la base de Q2, como en la figura 33 y se toma una sola forma de onda de salida entre el colector de Q 2 y el de Q1 la forma de onda de vsalida, est desfasada 180 con la entrada. La entrada en Q2 se le llama entrada invertida. Entrada de modo diferencial (funcionamiento en modo no comn) Ahora se considera un AD con entrada de modo diferencial como en la figura f. Los transistores Q1 y Q2 conectados como amplificador diferencial, reciben ondas senoidales de entrada desde los extremos opuestos del secundario del transformador con toma central T. Las seales de entrada son de la misma amplitud pero estn desfasadas 180, lo cual es condicin para el funcionamiento en modo diferencial. Si consideramos a Q1 como si Q2 no estuviera en el circuito. Con una seal tendiente a positiva en la base de Q1, una forma de onda tendiente a negativa amplificada se desarrolla en el colector 1, mientras que en RE se desarrolla una onda senoidal tendiente a positiva, debido a la accin del seguidor emisor de Q1.

Figura f

Ahora consideraremos al revs que Q2 est en el circuito y que Q1 no lo est. Una seal tendiente a negativa en Q2 producir una seal positiva amplificada en el colector 2. Por consiguiente cuando consideramos el efecto Q1 y Q2 actuando conjuntamente, es evidente que las tensiones de seal entre los extremos del resistor de emisot se cancelan mutuamente y no se desarrolla seal en el resistor de emisor. En consecuencia no fluye corriente de seal en el emisor, el cual acta como si estuviese desaclopado para ca. Es posible tomar dos salidas del AD; desde el colector de Q1 y desde el colector de Q2, con respecto a la masa. Estas tensiones de seal son de la misma amplitud, pero desfasadas 180. Entrada de modo comn. (funcionamiento de modo comn) En la figura g muestra el AD conectado para entrada de modo comn. Observe que el secundario del transformador T suministra la misma amplitud y los mismos voltajes de seal con la misma fase v 1 y v2 a las bases de Q1 y Q2 lo que hace cambiar la accin del circuito. Las seales en fase en las bases de Q 1 y Q2 producen tensiones de seal en fase que aparecen entre los extremos de RE y que se suman. Por otra parte, la fase de la seal combinada entre los extremos de RE es la misma en la base de las seales de Q1 y Q2. Es evidente que RE provee realimentacin degenerativa o negativa para cada amplificador. Puesto que RE es comn a Q2 y Q1 su efecto degenerativo es el doble aproximadamente de lo que sera se cada transistor actuase solo. Por tanto, la seal efectiva que cada amplificador ve es despreciable y la salida en cada colector tambin es despreciable. Idealmente, la salida seria cero. En la prctica esto no ocurre.

Figura g El circuito de la figura g se utilizar en esta prctica para demostrar el funcionamiento de modo comn. Sin embargo, se sobreentiende que el circuito de AD bsico de la figura d puede funcionar en ambos modos diferencial y comn. Lo que asegura el funcionamiento sea en modo comn, es la aplicacin de seales desfasadas de igual amplitud a las bases de Q1 y Q2. El funcionamiento en modo comn tiene lugar cuando aparecen en las bases de Q1 y Q2 seales de la misma amplitud y en fase. Ambos tipos de seales pueden aparecer al mismo tiempo en las bases de Q1 y Q2 y el AD rechazar la seal de modo comn mientras amplificar la seal de modo diferencial. El funcionamiento de un AD con entrada diferencial es muy til para amplificar seales deseadas y rechazar seales no deseadas. Observe que las seales de modo comn pueden ser resultado de induccin en las entradas del AD o de cambios magnticos parsitos o bien de ondulacin o zumbido en la fuente de alimentacin.

Relacin de rechazo en modo comn CMRR. Un amplificador diferencial debe tener alta ganancia para las seales de entrada de modo diferencial muy alta ganancia para las seales de modo comn. Especifiquemos la ganancia del amplificador para seales de modo diferencial por ADM y seales de modo comn por ACM. La relacin ADM / ACM se denomina CMRR. Es decir; CMRR=ADM / ACM El valor de CMRR es pues, un ndice de la efectividad de un AD; cuanto mayor es la relacin, mejor es el AD. Efecto de un resisitor de emisor no desacoplado RE sobre el funcionamiento de un AD. Hemos visto que par seales de modo comn el resistor de emisor no desaclopado RE provee realimentacin degenerativa o negativa. Por tanto, cuanto mayor es la resistencia de R E, mas alta es la tensin negativa de realimentacin del modo comn y ms eficiente es el AD para el rechazo de seales de modo comn. En el modo diferencial RE acta como si estuviese totalmente desacopaldo y no reduce la ganancia del amplificador para seales de modo diferencial. Parece que, es deseable un resistor de valor grande R E para el AD, a causa de que produce ganancia de modo comn (ACM) sin que afecte la ganancia de modo diferencial (ADM). Es decir, cuanto ms alto es el valor de RE mas alto es el valor del CMRR. En la prctica existe un limite del valor RE a causa de que este valor determina el de la corriente de emisor I E. La formula aproximada de IE VEE / RE . Por otra parte el emisor suministra corrientes iguales a ambos colectores en el AD. Aumentando RE se reducen ambas corrientes de emisor y colector. Es posible reemplazar RE con un transistor de corriente constante Q3, como en la figura h. La resistencia colector-emisor de Q3 es alta sin que el lmite excesivamente la corriente de colector de Q3 y por consiguiente sin limitar la corriente de emisor IE que suministra las corrientes de colector Q2 y Q1. El resisitor de emisor RE de la figura 245 puede ser relativamente pequeo. La polarizacin de c.c. para Q3 est determinada por el divisor de voltaje R3 y R4. La adicin de Q3 en el circuito asegura una resistencia de emisor efectiva RE sin restringir las corrientes de colector Q1 y Q2.

Figura h

IMPLEMENTACIN. Entrada de una sola terminal. El circuito empleado para el Amplificador Diferencial de una sola etapa se muestra en la figura 1. En el que se realizaron ajustes en la fuente de voltaje VE para tener una polarizacin de cd. En el voltaje e colector debera de haber 5V por cada transistor, pero esto es imposible ya que los transistores no son exactamente iguales. Para lograr esto se necesitaran transistores con idnticas caractersticas.

Figura 1 El ajuste que se realiza se observa en la tabla A. VC1 5.76V Vc2 4.24V VE VEE -624mV -8.20V Tabla A Vb1 0V Vb2 0V

Este fue el mejor de nuestros ajustes porque entre Vc1 y Vc2 existe una diferencia de 1.52V an variando la fuente de voltaje VEE, esto se muestra en la figura 6 a. Por lo que respecta a las dems graficas tenemos: En la figura 6 b tiene la relacin que existe entre Vsal1 y Vsal1 En la figura 6 c tiene la relacin que existe entre Vsal1 y Vsal2 En la figura 6 d tiene la relacin que existe entre Vsal1 y VE En la figura 6 e tiene la relacin que existe entre Vsal1 y Vsal2, Vsal2 y VE El circuito de la figura 2 es una variante del circuito 1, donde los resultados se muestran en la tabla B.

Figura 2 V1 50mV Vsal1 2.8V Tabla B Las grficas siguientes nos muestran: En la figura 6 f tiene la relacin que existe entre Vsal1 y Vsal1 En la figura 6 g tiene la relacin que existe entre Vsal1 y Vsal2 En la figura 6 h tiene la relacin que existe entre Vsal1 y VE En la figura 6 i tiene la relacin que existe entre Vsal1 y Vsal2, Vsal2 y VE Vsal2 3.12V VE 35mV

Vp-p

Modo diferencial.
Este circuito se muestra en la figura 3, en la que lso resultados se muestran en la figura C

Figura 3

Vp-p

V1 50mV

Vc1 5.76V

V2 50mV Tabla C

Vc2 5.68V

Vsald 11.04V

VE 24mV

La descripcin de las grficas es la siguiente: En la figura 6 j tiene la relacin que existe entre V1 y Vc1 En la figura 6 k tiene la relacin que existe entre V1 y Vsal2 En la figura 6 l tiene la relacin que existe entre V1 y Vc2 En la figura 6 m tiene la relacin que existe entre V1 y Vsald En la figura 6 n tiene la relacin que existe entre V1 y VE

Ganancia de Q1 = Vc1 / V1 = 5.76V / 50mV = 115 Ganancia de Q2 = Vc2 / V2 = 5.68V / 50mV = 113.6

Modo comn.
El circuito implementado en modo comn se muestra en la figura 4. Cuyos resultados aparecen en la tabla D

Figura 4
La descripcin de nuestras grficas. En la figura 6 En la figura 6 o En la figura 6 p En la figura 6 q En la figura 6 r tiene la relacin que existe entre V1 y Vc1 tiene la relacin que existe entre V1 y Vsal2 tiene la relacin que existe entre V1 y Vc2 tiene la relacin que existe entre V1 y Vsald tiene la relacin que existe entre V1 y VE

Vp-p

V1 50mV

Vc1 44mV

V2 50mV Tabla D

Vc2 38mV

Vsald 0

VE 54mV

Ganancia de Q1 = Vc1 / V1 = 44mVV / 50mV 1 Ganancia de Q2 = Vc2 / V2 = 30mV / 50mV 1

CONCLUSIONES. Desde luego los amplificadores diferenciales no solo amplifican la seal sino que reducen las componentes de modo comn no deseadas en la entrada que afectan a la seal. Teniendo que un amplificador diferencial se forma a partir de dos dispositivos de tres terminales polarizados por una fuente comn de corriente de cd. Pudimos observar las diversas ventajas de los amplificadores diferenciales entre las que destacan los lmites de entrada de modo comn, las ganancias diferencial y de modo comn y las salidas simples y dobles. Los efectos de carga en las entradas son poco ms complejos que en caso de amplificadores de una sola entrada, ya que la salida de un AD se puede tomar de forma diferencial o en una sola terminal. Debido a la resistencia de polarizacin la ganancia de voltaje y la resistencia de salida caen, por debajo de los valores propios del transistor. Las configuraciones con carga activa emplean fuentes de corriente para polarizar y espejos de seal para llevar a la ganancia intrnseca de los transistores y la clave ser la posibilidad de disear fuentes de corriente de muy alta resistencia de salida y un efectivo rechazo del modo comn. Por tanto, en resumen, podemos advertir la gran utilidad de un AD as como el cuidado que se debe tener al tratar de disear un AD ya que involucra considerar la configuracin de polarizacin, su resistencia de entrada, resistencia de salida, sus ganancias diferencial y comn as como su relacin derechazo en modo comn y su rango de excursin. MATERIAL Y EQUIPO UTILIZADO: 1 Generador de Funciones 1 Osciloscopio marca Tektronic. 1 Fuente de voltaje. 1 Tablilla de conexiones (protoboard). 4 Transistores modelo: Resistencias de watt de diferentes valores.

BIBLIOGRAFIA DE APOYO: Electrnica: Teora de Circuitos. Robert L. Boylestad Louis Nashelsky 6 Edicin. Editorial Prentice Hall. Circuitos Electrnicos Anlisis, Simulacin y Diseo. Norbert R. Malik 1 Edicin Editorial Prentice Hall. Anlisis y Diseo de Circuitos Integrados Analgicos Paul R. Gray Robert G. Meyer 3 Edicin Editorial Prentice Hall.

También podría gustarte