ESCUELA DE INGENIERIA ELECTRICA Y ELECTRONICA

MANUAL DE PRACTICAS DE ELECTRONICA DIGITAL.

CARRERA:
TEC. EN MANTENIMIENTO DE COMPUTADORAS.

ALUMNO:

___________________________
1

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. 1

USO DE MANUALES NTE Y ECG.
1. OBJETIVO.
Al terminar el laboratorio el alumno será capaz de utilizar el manual de reemplazo ECG y ubicar las características principales de cualquier dispositivo electrónico.

2. EQUIPOS Y MATERIALES
1 – Un manual ECG y NTE

3. INTRODUCCIÓN
El manual ECG es uno de los instrumentos más útiles del mundo de la electrónica, de aquí la importancia para aquellas personas que se desenvuelven en este campo tan amplio. La NTE y ECG son casas fabricantes de dispositivos electrónicos sustituidos, o de reemplazo; es decir, que se dedican a fabricar elementos que son copia fiel de los dispositivos originales de fabrica, que muchas veces no se encuentran en el mercado. Debido a esto dichas empresas publican cada año los manuales de reemplazo NTE y ECG respectivamente; que contienen la lista completa de dispositivos que fabrican, y un directorio en el cual podemos encontrar el número de un dispositivo original y cual seria el sustituto NTE y ECG ; los números del dispositivo equivalente son los mismos tanto para NTE como para ECG. Dependiendo que edición y de que año es el libro, así este instrumento tendrá la información más actualizada y aquellas características tan esenciales para el diseño, reparación o reemplazo de los dispositivos electrónicos, que muy a menudo es difícil encontrar en otro libro. El ECG muestra las áreas de operación de los dispositivos y el nivel de desarrollo de estos. Ellos no deben de ser considerados como una limitante en el diseño de nuevos equipos sino más bien como, una herramienta para el buen reemplazo, comprensión y obtención de características comunes y especiales con el fin de mejor llenar los requerimientos específicos de cada aplicación.

USO Y ESTRUCTURACION DEL MANUAL
2

- Para localizar un reemplazo o equivalente de un dispositivo, en el manual ECG hay que consultar la sección de referencia, la cual comienza generalmente en la sección No. 2 del manual, y esta arreglado de la siguiente manera:  Las partes que comienzan con un número se listan antes que aquellos que comienzan con una letra.  Las partes que comienzan con un número se listan en orden de números que anteceden a un guión o letra. Por ejemplo: - 000000FR2 - .25N6.8 - 4-2020-03173 - 4202003173  Las partes con un guión después de una serie de números se listan delante de las partes con una letra después de la misma serie de números, por ejemplo: - 48-155001 - 48S155001  Las partes que comienzan con una letra se listan en orden alfabético cuando antecede a un guión o un número. Por ejemplo: - MPS – A20 - MPSA20  Los números de las partes a reemplazar que frecuentemente se leen mal son: Cero por la letra “O” y viceversa Uno por la letra “l” o “L” y viceversa  La letra griega “µ ” (miu) puede ser encontrada bajo la letra M o la U. Mirar en ambas.  Verificar el reemplazo. La aplicación puede diferir de lo normal. Entonces será necesario consultar la hoja de especificaciones del fabricante.  Si en el cruce de referencia del dispositivo no se encontrará o no se mostrara un sustituto se deberá marcar primero el número de parte considerando la posibilidad de no encontrar el sufijo. Ejemplo: El 2SC281E no se encuentra en la sección de referencia El 2SC281 si encuentra el sustituto 123A Referirse al índice de productos al comienzo de la sección uno y localizar la información de 123A. Compare los parámetros e información física de lo que se busca 3

FIG. PROCEDIMIENTO Buscar el listado de los siguientes dispositivos y obtener los parámetros siguientes: No. DE PAG. DESCRIPCION ORIGINAL ECG 7400 (TTL) 7402 7404N 7405 7408 7414 7432 7433 (IC) 7442PC 7447 7474 7475PC 7476! 7486PC 7490 74LS147 74138 74150PC 74151 74C244 74C373 Dibuje los siguientes integrados y escriba sus dimensiones: 7400 7402 7404N 7408 7432 7486PC 74139 74C244 74C373 4 . No.- Todas las dimensiones de las figuras están dadas en pulgadas y los equivalentes en milímetros están en paréntesis. EQUIVALENTE No.

CONTESTE 1. ¿Por qué es de suma importancia saber usar el manual ECG? 2. ¿Cuáles son las conclusiones para esta práctica? .

es uno de los muchos dispositivos de la familia de circuitos lógicos de lógica transistor – transistor (TTL). que es voltaje de alimentación).2 para un IC 7408. El IC 7408 forma parte de una familia de dispositivos lógicos. estos contienen internamente transistores. Los dispositivos TTL son actualmente los mas populares. Las conexiones de alimentación al IC son GND (patilla 7. se denomina de cuatro compuertas AND de 2 entradas.1. Observa que al lado de la muesca del IC de la figura 1. 2 RECONOCIMIENTO Y CARACTERISTICAS DE LOS IC’S MANEJO DE MANUALES OBJETIVO Al terminar el laboratorio el alumno será capaz de identificar las características mas importantes de los circuitos integrados (IC’S) con el auxilio de los manuales y sin cometer errores. Observa que este IC contiene 4 compuertas AND de 2 entradas. Circuito Integrado DIP Diagrama de patillas de 14 patillas para un IC 7408 La figura 1. Las patillas se numeran en sentido contrario a las agujas del reloj de la patilla 1 a la 14 cuando se mira el IC desde la parte superior. por lo tanto.1 .2 muestra las patillas del IC numeradas de la 1 a la 14 en sentido contrario a la agujas del reloj a partir de la muesca. . Los fabricantes de Ics Proporcionan diagramas de patillas similares al de la figura 1. Un tipo popular de ICS se ilustra en la figura 1. que es tierra) y VCC (patilla 14.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. diodos y resistores en miniatura.3 se pueden apreciar ICs DIP de 16 y 24 patillas y su correspondiente numeración. INTRODUCCIÓN TEORICA En la actualidad la Electrónica Digital esta basada en diminutos circuitos (IC’S). Este tipo de circuito lo denominan los fabricantes de Ics “Dual in Line Package” (DIP) – Empaquetamiento de Doble Línea – Este IC particular se denomina circuito integrado DIP de 14 patillas. Todas las demás patillas son las entradas y salidas de las cuatro compuertas AND. En la figura 1.

3 ENCAPSULADOS DE IC. La figura 1. 5 TERMINAL 1 TERMINAL 1 (b) (a) MUESCA (c) TERMINAL TERMINAL 7 FIGURA 1. Algunos DIP tienen muescas a ambos extremos en estos encapsulados. la ubicación de la patilla número 1 esta señalada por un pequeño punto.4 (b) muestra un encapsulado plano de cerámica. En la figura 1.4 (c) corresponde a uno de los nuevos tipos de encapsulados. Este encapsulado sellado herméticamente esta hecho de una base no conductora. A lo largo de los años se han realizado mejoras en los circuitos TTL.4 (a) es el ya conocido DIP (encapsulado de doble línea). que han desembocado en subfamilias de IC TTL. La figura 1. lo que lo hace totalmente inmune a los efectos de la humedad.FIGURA 1. Este es para montaje de superficie muy similar a uno de tipo DIP con la excepción de que sus terminales están dobladas en ángulo recto para que puedan soldarse directamente sobre las pistas conductoras de la tarjeta de circuito impreso. TIPO DE SUBFAMILIA DESIGNACION CARACTERÍSTICAS Estándar 74 Serie estándar. Nótese la forma en que está localizada la patilla 1 con respecto a la orilla biselada del encapsulado. Estos encapsulados se emplean con frecuencia en aplicaciones de tipo militar donde el equipo funciona bajo condiciones ambientales extremas.4 se pueden apreciar los encapsulados más comunes actualmente. bajo costo . FAMILIAS DE LA SERIE TTL La famosa serie 7400 de circuitos lógicos TTL fue introducida por Texas Instruments en 1964.4 El encapsulado de la figura 1.

y por la familia de circuitos integrados CMOS. con los cuales se pueden fabricar equipos mucho mas compactos. seguirá los siguientes pasos: . Con cada uno de los circuitos integrados que se le han proporcionado. cuya numeración empieza con 4000 ó 14000 y que son IC mucho mas rápidos. cuya decodificación es: SN 74 HC 00 N CODIGO DEL FABRICANTE SN Texas Instrument MC Motorola DM National IM Intersil N Signetics MM Monolothic Memories P Intel SERIE 74 (Tipo Comercial) TIPO DE SUBFAMILIA H (alta potencia) LS (baja potencia) HC (CMOS alta velocidad) Ninguna letra (estándar) TIPO DE FUNCION ENCAPSULADO J DIP Cerámico W Cerámico N DIP de plástico T Metálico MATERIAL Y EQUIPO 1 IC 7400 1 IC 7402 1 IC 7404 1 IC 7408 1 IC 7432 1 Tarjeta Breadboard Manuales de Referencia: TTL. bajo consumo de potencia En la actualidad las subfamilias TTL están siendo sustituidas por la subfamilia CMOS 74HC. que requiere de menos consumo de potencia para trabajar.Alta Potencia Baja potencia Schottky Schottky de Baja Potencia CMOS 74H 74L 74S 74LS 74HC Provee salida de alta potencia. sobre el IC viene un número de serie que es estándar. CMOS de alta velocidad. Las marcas en los IC varían con el fabricante. disipa mas potencia Baja potencia de disipación Alta velocidad de conmutación alto consuma de potencia Alta velocidad de conmutación bajo consumo de potencia Actualmente unos de los mas populares. ECG y hojas sueltas de especificaciones PROCEDIMIENTO.

TA. Identificar la serie 4. 5. 6. Con toda la información obtenida llenara las siguientes tablas: TABLA 1. Si tiene duda consulte a su instructor y que él le haga una demostración. Identificar claramente cual es la patilla número 1. 7. 8.2 Número de Patillas Serie Subfamilia Función Tipo de encapsulado . c) Retardos de propagación: tPLH . ICCL. Determine tipo de encapsulado. Identificar a que subfamilia pertenece el IC y especifique sus principales características. Determinar de cuantas patillas es el IC y su respectiva numeración 3. si tiene duda consúltele a su instructor 2. d) Corrientes: ICCH . Identifique tipo de función que realiza el IC y describa brevemente su utilidad. Con ayuda de los manuales o hojas de especificaciones encuentre las características siguientes: a) Rangos de voltaje de alimentación y temperatura: VCC. VOH. VIH.1. VIL. Conecte el IC sobre la breadboard para irse familiarizando de cual es la forma correcta de hacerlo. tPHL. Procure que las patillas estén rectas y al presionar para introducirlo hacerlo en forma segura y homogénea. b) Niveles de voltaje de entrada y salida: VOL.

TA (0C) VOL (V) Máx. tPHL (ms) Típ. cual es el rango de voltaje de alimentación que tiene? c) Investigue por lo menos 3 recomendaciones que se deben seguir para el manejo de Ics CMOS. Conteste las siguientes preguntas: a) ¿Cuál es el máximo voltaje de alimentación que pueden soportar los IC TTL de la subfamilia estándar? b) ¿Para la subfamilia 74HC. y explique por que: d) ¿Cuáles subfamilias se están volviendo absoletas? . (ms) Típ. VOH (V) Mín. ICCL (mA) Típ. VIL (V) VIH (V) tPLH Máx. 9. Mín.TABLA 1. ICCH (mA) Típ.3 VCC (V) Nom.

incluye las memorias y los microprocesadores más grandes y tienen mas de 1000 compuertas equivalentes. Los primeros CI digitales producidos eran compuertas simples e inversores que contenían de uno a seis dispositivos por paquete. Cada número binario tiene un voltaje asociado. incluye dispositivos simples como compuertas y biestables y contienen entre una y diez compuertas equivalentes. y contienen de 10 a 100 compuertas equivalentes.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. por tanto se denominan compuertas lógicas binarias. d) La escala de integración Muy Grande (VLSI). . siendo para la familia TTL: Bit 0 = 0 voltios (tierra o GND) Bit 1 = 5 voltios (alimentación o Vcc) Para los IC de tecnología CMOS los voltaje serán: Bit 0 = 0 voltios (tierra o Vss) Bit 1 = 18 Voltios máximo (alimentación o VDD). memorias pequeñas. Al finalizar el laboratorio el alumno identificará las diferentes compuertas lógicas diferenciándolas por su símbolo. INTRODUCCIÓN. c) La escala de integración Grande (LSI). La variedad de compuertas ha crecido en forma drástica. 3 COMPUERTAS LOGICAS OBJETIVO. TRABAJO PREVIO. 3 GUIA No. incluye memorias grandes y microprocesadores que constan de 100 a 1000 compuertas equivalentes. La compuerta lógica es el bloque de construcción básico de los sistemas digitales. decodificadores. consiste en dispositivos más complejos como contadores. Los diferentes niveles de complejidad y tamaño en los circuitos integrados son como sigue: a) La escala de integración pequeña (SSI). codificadores. registros de desplazamiento. estas operan con números binario (0 ó 1). b) La escala de integración media (MSI). tabla de verdad y función sin cometer errores. Contestar los puntos 15 y 17 en su guía de forma teórica y presentarlos a su laboratorio.

. de lo contrario podemos obtener datos erróneos a la salida. SÍMBOLO Y TABLA DE VERDAD O R A + B = Y A 0 0 1 1 B 0 1 0 1 Y 0 1 1 1 AN D A 0 0 1 1 B 0 1 0 1 Y 0 0 0 1 A .B = Y A 0 0 1 1 B 0 1 0 1 Y 1 1 1 0 XO R A + B = Y A 0 0 1 1 B 0 1 0 1 Y 0 1 1 0 XN O R A B = Y A 0 0 1 1 B 0 1 0 1 Y 1 0 0 1 En los IC TTL una entrada dejada sin conectar se considera que tiene un nivel lógico 1. En los IC CMOS todas las entradas deben conectarse en un nivel lógico.COMPUERTAS BASICAS.B = Y IN V E R S O R A 0 1 Y 1 0 BUFFER A = Y A 0 1 Y 0 1 A = Y NO R A + B = Y A 0 0 1 1 B 0 1 0 1 Y 1 0 0 0 N AN D A .

Observe que F1 es una función AND de dos variables y F2 es una función AND de tres variables. 5. Pida revisión a su instructor. GND= tierra. Encienda la fuente y obtenga la tabla de verdad. 3. Mida con el tester 5Vdc de su fuente y pida revisión a su instructor. A B C F1 F2 4. Plantee la expresión booleana para cada función: F1 = F2 = . Escriba sus resultados en la tabla 1.MATERIAL Y EQUIPO 1 Tarjeta breadboard 1 Punta Lógica 1 Fuente de 5Vdc y 12 Vdc 2 Conectores banana-caimán 1 Tester 1 IC 7400 Nand de dos entradas 1 IC 7402 Nor de dos entradas 1 IC 7404 Inversores 1 IC 7408 And de dos entradas 1 IC 74LS32 Or de dos entradas 1 IC 7486 Exor de dos entradas 2 Diodos leds 2 Resistencias de 270Ω o superior Alambre PROCEDIMIENTO.1. tanto para F1 como para F2. Arme el siguiente circuito utilizando los alambres para conectar las variables a las entradas de las compuertas. Y luego apáguela 2. 1. Con los alambres se aplicarán los niveles lógicos “1” y “0” a las entradas del circuito. Los leds se encenderán para indicar un “1” a la salida y se apagaran para indicar “0”. Vcc= 5 Voltios: Patilla 7. Conecte el IC TTL 7408 en la breadboard. asegurándose de conectar la polarización del IC: Patilla 14 .

A B F1 A B C F2 TABLA 1. Escriba sus respuestas en la tabla 1. 7. Obtenga la tabla de verdad para F1 una función OR de dos entradas y para F2 una función OR de tres entradas.1 6.2 9.2 . Cambie el 7408 por un IC 7432 y arme el siguiente circuito. Plantee la expresión booleana para cada función: F1 = A B F1 A F2 = B C F2 TABLA 1. Pida revisión a su instructor y encienda la fuente. A B C F1 F2 8. Apague la fuente.

Escriba sus respuestas en la tabla 1. 11. Cambie el IC 7432 por el 7400 y arme el siguiente circuito. Siguiendo el mismo procedimiento obtenga la tabla de verdad para F1 y para F2. 14. A B C F1 F2 12.3 13. Apague la fuente. Pida revisión a su instructor y encienda la fuente. Obtener la función “Y” a la salida del circuito en forma teórica: . A continuación se armara un circuito más complejo utilizando la mayoría de compuertas básicas estudiadas. A B C Y D 15. Apague la fuente.10.3. F1 = A B F1 A F2 = B C F2 TABLA 1.

Y= 16. 2.B. Investigue como se construye una compuerta NAND de 3 entradas. CUESTONARIO. Apague la base y desarme todo el circuito. Diseñe el circuito que cumplirá con dicha función y complete la tabla de verdad. ¿Se cumplieron todas las tablas de verdad de todas las compuertas estudiadas?. Explique como es que se obtiene una AND de 3 entradas. Dada las siguiente función lógico Y = ABC + AC + B. Explique que función se obtiene al conectar un número impar de inversores en serie. explique. 3. 4. Si no es así. 17. Investigue principales diferencias entre los IC TTL y los IC CMOS. Complete la tabla 1. 8. . ¿Cuántas compuertas se necesitan para implementar la función lógica F= A. Explique que función se obtiene al conectar un número par de inversores en serie. A B C D Y 18.C. 7. 6.D? 5. Pida revisión a su instructor del circuito armado y encienda la base.4 con todas las combinaciones posibles para el circuito de cuatro variables. 1. Suponga que se dispone solo de compuertas AND de 2 entradas .

Al concluir la parte B. el alumno habrá aprendido a medir las tensiones y corrientes de entrada y salida de una compuerta. pero su nomenclatura y terminología empleada está prácticamente estandarizada. INTRODUCCIÓN TEORICA En la actualidad existen varios fabricantes de IC digitales. Corrientes y voltajes en los dos estados . el alumno será capaz de encontrar defectos en circuitos digitales básicos. siendo los términos más útiles: ALTO IO H I IH + 5V IO L BAJO I IL V O H V V IH O L V IL FIGURA 1.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. 4 NIVELES LÓGICOS EJERCICIOS PARA EXAMEN PRACTICO OBJETIVOS Al terminar la parte A.

Una entrada 1. VIL (máx.8V y 2. una entrada en ALTA debe variar de 2. IIH: Corriente de entrada en Nivel alto: Corriente que fluye en una entrada cuando se aplica un voltaje de nivel alto específico a dicha entrada. VOH (mín) Voltaje de salida de Nivel Alto: Nivel de voltaje en la salida de un circuito lógico en el estado 1 lógico. La porción no sombreada de la figura 2 entre 0.6V sería una entrada ALTA. Por lo general se especifica el valor mínimo de VOH. IIL: Corriente de Entrada de Nivel Bajo: Corriente que fluye en una entrada cuando se aplica un voltaje de nivel bajo específico a dicha entrada.0V.5V daría resultados impredecibles y se considera una entrada prohibida. Cualquier voltaje que esté sobre este nivel no será aceptado como un BAJO por el circuito lógico. mientras que una entrada de 2. ¿Cómo se define un 0 lógico (BAJO) o un 1 lógico (ALTO)? La figura 2 muestra un inversor (como el 7404) de la familia TTL de IC.): Voltaje de entrada de nivel alto: Nivel de voltaje que se requiere para un 1 lógico en una entrada. IOL: Corriente de salida de nivel bajo: Corriente que fluye a partir de una salida en el estado 0 lógico en condiciones de carga especificas.8V. El fabricante especifica que. Tensión de Entrada Tensión de Salida . para que opere adecuadamente.): Voltaje de entrada de nivel bajo: Nivel de voltaje que se necesita para un cero lógico en una entrada.0V en la parte de la entrada es la región prohibida.VIH (min.5V sería una entrada BAJA. El valor máximo de VOL se especifica generalmente. Cualquier voltaje debajo de este nivel no será aceptado como un ALTO por el circuito.0V a 5. IOH: Corriente de salida de nivel alto: Corriente que fluye desde una salida en el estado 1 lógico en condiciones de carga especificas.) Voltaje de salida de Nivel Bajo: Nivel de voltaje en la salida de un circuito lógico en el estado 0 lógico. una entrada en BAJO debe variar desde tierra (GND) a 0. de igual forma. Una tensión de entrada de 0. VOL (máx.

8 V TTL B A JO G N D G N D TTL B A JO 0 . Por comparación.0 V TTL ALTO 2 . el margen entre esas figuras es asegurar que no se introduzca ruido no deseado en el sistema digital.0 V C M O S B A JO G N D G N D CM OS BAJO 0 .1V pero también puede ser de 0. La porción no sombreada en la parte de la tensión de salida de la figura 2 es la región prohibida. mientras que la salida ALTA es mayor de 2.9 5 V + 10V CM O S ALTO 7 .0 V CM OS ALTO C M O S 3 . Una salida BAJA normalmente es de 0.0V. A mayor corriente de carga.4V.0 5 V . las tensiones de entrada y salida para un inversor CMOS típico se dan en la figura 3.+ 5V + 5V TTL A LTO 2 . Una salida ALTA normalmente es de 3. menor tensión ALTA de salida. + 10V 9 .5V pero también puede ser de 2. La salida ALTA depende del valor de la resistencia de carga en la salida. La entrada ALTA se define mayor de 2. Observar las diferencias en la definición de los niveles ALTO de entrada y salida en la figura 2. La razón de esta diferencia es proporcionar Inmunidad al Ruido ( la insensibilidad del circuito digital a señales eléctricas no deseadas).8V y la salida BAJA es como máximo 0.4V. De nuevo.4V. Las salidas esperadas se muestran en la parte derecha del inversor TTL mostrado en la figura 2.4 V TTL 0 .4V. Los rangos de tensión que definen los niveles ALTO y BAJO son diferentes para cada familia lógica. La entrada BAJA es menor que 0. Niveles de tensión TTL de entrada y salida.4 V FIGURA 2.

1 2 R V L 3. MATERIAL Y EQUIPO. Por tanto.Tensión de Entrada Tensión de Salida FIGURA 3. En este ejemplo el fabricante especifica que la salida ALTA estará próxima a la tensión de alimentación (unos +9. GND y +10V en este ejemplo. Encienda la fuente de alimentación. La figura 3 también contempla que un IC CMOS considere como BAJA cualquier tensión de GND a +3V. Niveles de tensión CMOS de entrada y salida. Gire el potenciómetro PS-1 en el sentido antihorario hasta el tope. Este potenciómetro se encuentra en la parte superior izquierda de la base PU-2000. Una salida BAJA estará a 0. hemos ajustado a PS-1/2 en cero voltios. 1 1 1 1 1 1 BASE PU – 2000 Tarjeta de Circuito Impreso EB-131 Voltímetro Digital Miliamperimetro Microamperimetro Juego de Cables 1. Los fabricantes también especifican que un IC CMOS considera como ALTA cualquier tensión de entrada de +7V a +10V. Estas características. junto con el bajo consumo de potencia. 2. Ahora será inicializado el entrenador siguiendo el siguiente procedimiento: . y está conectado interiormente para proporcionar una tensión variable llamada PS-1/2. aproximándose a ambos extremos de la fuente de alimentación. Los IC CMOS tienen una amplia oscilación en las tensiones de salida. PROCEDIMIENTO PARTE A. son las ventajas de los CMOS sobre los TTL. Conecte la tarjeta EB-131 en la base PU-2000 Busque el circuito de medición con el cual se trabajara: + 5V A PS .05V del potencial de tierra (GND). 4. 5. Los IC CMOS también tienen una buena inmunidad al ruido.95V).

Introduzca las tres primeras cifras del código de la tarjeta. Teclee nuevamente asterisco Teclee nuevamente asterisco. PS . (en pantalla E09) 7. Segunda parte del código de la tarjeta. Se selecciona el modo de experimentos. Introduzca las tres últimas cifras del código de la tarjeta. En nuestro caso teclee asterisco para pasar. Puentee los terminales para el amperímetro y conecte el voltímetro entre tierra y la salida del inversor (# 14). aparece intermitentemente Número de Identificación. 115 * 195 * * * * * 1 * 115 PC2 195 EB-131 ID1 ID2 ID3 Fn Fn1 E00 6. se determina que la entrada del inversor esta con un nivel lógico cero. Teclee 9 para colocar el índice de experimentos en 9. VIL = 0V. Confirmación y número de la unidad. 9. Selección de Modo de trabajo. puede ser cualquiera.PAS O 1 2 3 4 5 6 7 8 9 10 11 TECLE E APARECERA EN LA PANTALLA PCI OBSERVACIONES Primera parte del código de la tarjeta. Como se tiene a PS-1/2 = 0V. como se indica en la figura 5.1 2 R V L FIGURA 5. le indica al microprocesador interno en que parte del experimento se encuentra. Índice de experimentos en su valor inicial. 8. Mida la salida del inversor y anote el valor: .

1 2 R V L FIGURA 6. como se muestra en la figura 6. Ahora conecte RL a tierra. 11. Mida la salida del inversor y anote el valor: VOH = V m A PS .VOH = V 10.V R L IO IO H = O H H = m A . Como RL = 1K. calcule y anote el valor de IOH con: 0V .

I IL IO H R V O H V IL = 0 V L FIGURA 7.12. 15. como se muestra en + 5V IO L R L PS . Conecte al voltímetro entre tierra y la salida del inversor. Quite el miliamperímetro y luego puentee los terminales. Como RL = 1K. Mida la salida del inversor y anote el valor: VOL = V 17. Observe el sentido de las corrientes.1 = +5V 2 V V O L la figura 8. 14. Quite el puente entre los terminales del amperímetro y conecte a ellos el miliamperímetro. Mida y anote la corriente de entrada en nivel bajo: IIL = mA 13. calcule la corriente de salida con: . Gire al potenciómetro PS-1 en el sentido horario para obtener: VIH = 5V Este nivel de tensión de +5V determina que el estado lógico a la entrada del inversor sea 1. 16. Usted ha medido y calculado los cuatro importantes parámetros mostrados en la figura 7. FIGURA 8. y con un puente conecte el resistor en carga RL a +5V.

indicados en la figura 9. Quite el microamperimetro y puentee los terminales para amperímetro. para lo cual deberá de revisar todos los circuitos de esta tarjeta hasta encontrar cual es el que tiene la falla en ese momento. Observe el sentido de las corrientes. al completar las cuatro. + 5V I IH IO L R L V IH = +5V V V O L FIGURA 9. Los ejercicios consisten en encontrar cuatro fallas consecutivas en la tarjeta EB-131. Quite el puente de los terminales para amperímetro y conecte el microamperímetro. PARTE B.V R L O L Calcule dicho valor y anote el resultado: IOL = mA 18. avísele a su instructor que ya concluyo esta parte. Las fallas son colocadas al azar por el microprocesador interno del entrenador. el entrenador le muestra la nota que gano. EJERCICIOS PARA EXAMEN PRACTICO. 19. Al finalizar debe avisarle a su instructor.IO L = 5V . Mida y anote la corriente de entrada con nivel alto: IIH = µ A Usted a medido o calculado los otro cuatro parámetros importantes. cualquier duda consúltela con su instructor. Toda la información que usted necesita para realizar el ejercicio se le proporcionara en el laboratorio. . 20. No apague el entrenador.

tales entradas se deben conectar a un 1 lógico o tensión ALTA. Los lugares en los cuales predomina el ruido eléctrico. Es necesario estar consientes de factores como el número de entradas por dispositivos. o tensión BAJA. el consumo de energía. La tabla de función se utiliza para determinar el nivel lógico apropiado al cual conectar a un 0 lógico. así como reducir la potencia asociada y los requerimientos de espacio.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. La inmunidad al ruido. De esta forma. el número de paquetes necesarios para implantar un sistema lógico completo. Las terminales de entrada sin utilizar nunca se deben dejar desconectadas. Se deben conectar a un nivel lógico bajo o alto adecuado. Para las AND y NAND. el número de dispositivos contenidos en cada paquete de IC. el consumo de energía y la velocidad son consideraciones importantes en el diseño de un circuito lógico. dado el enunciado de un problema o una tabla de verdad. La ubicación o entorno en el cual deben funcionar los circuitos lógicos se tiene que considerar con sumo cuidado. la velocidad. es posible ahorrarse la compra de IC adicionales. el tiempo de retardo y la carga de las salidas lógicas. la inmunidad al ruido. o pueden conectarse en grupos. INTRODUCCIÓN Al abordar un problema de diseño electrónico digital práctico se debe tomar en cuenta un gran número de limitaciones y restricciones. 5 CIRCUITOS LÓGICOS COMBINATORIOS SIMPLIFICACIÓN Y DISEÑO OBJETIVO: Al finalizar el laboratorio el alumno podrá diseñar circuitos lógicos utilizando solamente las compuertas básicas. Otras consideraciones que se deben tomar en cuenta en cuando se necesita colocar las restantes tres entradas al valor apropiado y utilizar las otras cinco para producir la función deseada. como fábricas con motores y .

Energice y compruebe la tabla de verdad del paso 1 anote sus resultados en la columna correspondiente a Fs. Diseñe un circuito lógico que produzca una salida ALTA siempre que el número binario sea mayor que 0111 y menor que 1110” a) Tabla de verdad y diseño. donde A es igual a MSB y D es igual al LSB. Diseñe el circuito de Fs y ármelo sobre la breadboard 4. b) F = ___________________________________ c) Fs = __________________________________ . Pida revisión a su instructor 5. filtros de potencia y alambrado lógico blindado. Comparando los datos de las columnas F y Fs de la tabla que conclusión puede obtener: Para los siguientes problemas. “Se tiene un número binario de 4 bits representado por ABCD. 7.herramientas eléctricas grandes o cerca de transmisoras de radio. Simplifique F y anote la nueva expresión lógica: F(simplificada) = FS = __________________________ 3. Si esto no es práctico entonces puede ser necesario utilizar blindajes cerrados. realice un diseño completo tomando en cuenta el procedimiento estudiado en clase: 8. De la siguiente tabla de verdad obtenga la expresión lógica F. puedan requerir una familia lógica que tenga alta inmunidad al ruido. PROCEDIMIENTO 1. A B C F FS 0 0 0 1 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 F = _________________________________________ 2. Esto significa que la familia lógica no sea sensible de ruido que se conducen en el sistema electrónico. televisión o radar. 6. Apague y desarme el circuito.

La salida de los sensores A y B se comporta de la siguiente manera: A o B = 0 (bajo) cuando el nivel es satisfactorio A o B = 1 (alto) Cuando el nivel es demasiado alto Y la salida de los sensores C y D C o D = 0 (bajo) Cuando la temperatura es satisfactoria C o D = 1 (alto) Cuando la temperatura es demasiado alta 10. Diseñe un circuito que detecte cuando A o B están indicando un nivel demasiado alto y al mismo tiempo C o D están indicando una temperatura demasiado alta a) Dibuje la tabla de verdad y diseño del circuito b) F= _________________________________________________ c) Fs=__________________________________ d) Arme el circuito Fs y pida revisión a su instructor. e) Encienda la fuente y pruebe el circuito comprobando la tabla de verdad que usted construyo en el literal (a). e) Encienda la fuente y compruebe Fs. f) Apague la base y desarme el circuito .d) Al tener la función simplificada Fs. “Un control industrial tiene cuatro sensores: a) A y B que son sensores de nivel liquido para detectar si el nivel de los tanques excede a un nivel predeterminado. arme el circuito sobre la breadboard y pida revisión a su instructor. f) Apague la base y desarme el circuito 9. b) C y D que son sensores de temperatura que detectan cuando la temperatura de los tanques desciende de un limite fijado.

y simplificación de los problemas 1 y 3 al laboratorio. 6 SIMPLIFICACION Y DISEÑO UTILIZANDO MAPAS DE KARNAUGH. Breadboard 2. 1 IC 7404 . Llevar realizado el análisis. TRABAJO PREVIO.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. Al finalizar la practica el alumno podrá aplicar los mapas de karnaugh en el diseño y simplificación de funciones lógicas utilizando correctamente el método. OBJETIVO. MATERIAL Y EQUIPO 1. tabla de verdad.

es un medio para demostrar la relación entre las entradas lógicas y la salida que se busca. La expresión de salida F se puede simplificar adecuadamente combinando los cuadrados en el mapa K que contengan 1. para simplificar circuitos lógicos. Las variables que son iguales en todos cuadrados del agrupamiento deben aparecer en la expresión final. b) Agrupamiento de un cuádruple de unos elimina las dos variables que aparecen en forma complementada y no complementada. 9. Este método gráfico está basado en los teoremas boléanos. 4. 7. 6. y es uno de los diversos métodos utilizados. esa variable es eliminada de la expresión. para los diseñados lógicos. Una condición “no importa” puede ocurrir por muchas razones. Algunos circuitos lógicos pueden diseñarse de manera que haya ciertas condiciones de salida para las que no se especifiquen niveles de salida. 1 IC 7408 1 IC 7432 1 Resistencia de 270Ω o superior 1 Diodo Led 1 Fuente fija de 5V 2 Conectores banana-Caimán Alambres INTRODUCCIÓN El álgebra booleana es la base para cualquier simplificación de circuitos lógicos. El mapa K proporciona la misma información en un formato diferente. ocho: a) Agrupamiento de un par de unos adyacentes con un mapa K elimina la variable que cambia en forma complementado o no complementada. Los agrupamientos de unos serón de dos (par). En otras palabras. Una de las formas más fáciles de simplificar circuitos lógicos consiste en utilizar el método de Diagramas de Karnaugh. La X representa la condición “no importa” . generalmente porque estas condiciones de entrada nunca ocurrirán. la más común es que . 5. al igual que una tabla de verdad. habrá ciertas combinaciones de entrada donde “NO IMPORTE” si la salida es BAJA o ALTA. El proceso para combinar estos unos se denomina agrupamiento. Para cada casilla en la tabla de verdad le corresponde una casilla en el mapa.3. El mapa de Karnaugh. Cuando una variable aparece en forma complementada y no complementada dentro de un agrupamiento. 8. c) Agrupamiento de un octeto de unos elimina las tres variables que aparecen en forma complementada y no complementada. y para construir el mapa K debemos colocar unos en aquellos cuadrados correspondientes a los unos en la tabla de verdad. cuatro.

Un diseñador de circuitos tiene la libertad de hacer la salida para cualquier condición “no importa” igual a 0 ó 1. PROCEDIMIENTO Para los siguientes diseños se debe aplicar el método de mapas de Karnaugh y realizar los siguientes pasos: a) Obtener la tabla de verdad. El mapeo K por lo general requiere menos etapas. b) Escribir la expresión bolean no simplificada en forma de minterminos c) Basándose en la tabla de verdad trazar el mapa de karnaugh d) Agrupar los unos siguiendo el método estudiado e) Escribir la expresión booleana simplificada f) Diseñar el circuito lógico g) Armar el circuito lógico sobre la breadboard h) Pedir revisión a su instructor i) Encienda la fuente y compruebe la tabla de verdad j) Apague la fuente. especialmente para expresiones que contienen muchos términos. y siempre produce una expresión mínima. El proceso del mapa K tiene ventajas sobre el método algebraico. Diseñe un circuito que indique cuando la antena está en el primer cuadrante.en algunas situaciones ciertas combinaciones de entrada nunca pueden presentarse y por tanto no es necesario no especificar la salida en estas condiciones. utilizando el código que se muestra en la tabla.Un codificador proporciona una señal de 4 bits que indica la posición del eje de una antena en pasos de 30° . El mapeo K es un proceso más ordenado con etapas bien definidas en comparación con el proceso de ensayo y enfoque que se utiliza en la simplificación algebraica. a fin de producir la expresión de salida más simple. POSICION 0° . 1.30° 30° – 60° 60° – 90° 90° –120° 120° – 150° 150° –180° 180° – 210° 210° –240° 240° – 270° 270° – 300° 300° – 330° 330° – 360° A 0 0 0 0 0 0 1 1 1 1 1 1 B 0 0 1 1 1 1 1 1 1 1 0 0 C 1 1 1 1 0 0 0 0 1 1 1 1 D 1 0 0 1 1 0 0 1 1 0 0 1 .

(con A el bit más significativo) que representa los números decimales del 0 al 15.C.D representan un número que sea 0 o una potencia de 2. La combinación de valores correspondientes a los equivalentes binarios de los números decimales del 10 al 15 (ambos inclusive) nunca aparecerán en las líneas de entrada.D. = “1” lógico = “0” lógico El funcionamiento normal: El funcionamiento ANORMAL: ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No.2.B.C. Sea N un número binario de 4 bits A.B. Se desea diseñar un circuito que avise a una estación central cuando un semáforo esta dañado. Diseñar un circuito lógico cuya salida Z sea 1 si las entradas A. 3. 7 .

1.A) DISEÑO DE CIRCUITOS UTILIZANDO COMPUERTAS NAND Y NOR. SOLO 1. 1. 1. OR y NOR. 1. OR y NOR. . MATERIAL Y EQUIPO. Debido a su bajo costo y disponibilidad. 2. las compuertas NAND son muy utilizadas para sustituir a las compuertas AND. 5. Buscar su equivalente NAND para cada compuerta AND. Dibujar un circuito lógico AND-OR 2. TRABAJO PREVIO. 1. Al concluir el laboratorio el alumno construirá circuitos inhibidores utilizando puertas básicas. OR y NOT 3. y simplificación de los problemas de la parte A de la guía al laboratorio. Dibujar el circuito NAND 4. 1. Breadboard 7400 7404 7432 7408 7402 Resistencia de 270Ω Diodo led Modulo Generador de Señales Degem Osciloscopio Puntas de osciloscopio Fuente de 5Vdc Conectores banana-caimán INTRODUCCIÓN UNIVERSALIDAD DE LAS COMPUERTAS NAND Y NOR. 1. 1. hay que dar los siguientes pasos: 1. 1. Al finalizar el alumno diseñara circuitos lógicos combinatorios utilizando solo puertas universales NAND y NOR. Comprobar los niveles lógicos en las líneas que provienen de las entradas y van a las salidas. OBJETIVOS. 2. Llevar realizado el análisis. 1. tabla de verdad. Todos los sistemas digitales pueden ser construidos con las compuertas fundamentales AND. Para convertir un circuito de lógica AND-OR a lógica NAND. B) CIRCUITOS INHIBIDORES. 2.

OR y NOT 3. La compuerta NOR se convierta en compuerta universal para sustituir el patrón lógico OR-AND. Los pasos para pasar a lógica NOR son los siguientes: 1. El procedimiento para pasar de una expresión booleana en forma de maxiterminos a un circuito lógico NOR es similar al utilizado en la lógica NAND. A la inversa las compuertas NAND y OR producen una salida ALTA constante en la condición inhibida.D en donde A es el bit más significativo. Cada una de las compuertas lógicas básicas se puede utilizar para controlar el paso de una señal lógica de entrada hacia la salida. Diseñe un circuito lógico cuya salida F será 1 cuando los 4 bits de entrada representen un número primo. Un número primo es aquel que es divisible sólo por sí mismo y por 1. Buscar su equivalente NOR para cada compuerta AND. Las compuertas AND y OR producen una salida BAJA constante cuando están en la condición inhibida. Dibujar un circuito lógico OR-AND 2. El nivel lógico en esta determinara si se permite que la señal de entrada llegue a la salida o si se inhibe esto. El diseñador lógico habitualmente. La utilización de la lógica NOR puede o no simplificar un circuito. CIRCUITOS INHIBIDORES. 1. Habrá muchas situaciones en el diseño de circuitos digitales en donde el paso de una señal lógica sea activada o inhibida. Parte A. En una entrada de la compuerta se aplica la señal lógica y la otra entrada de la compuerta nos servirá de entrada de control. puede seleccionar la lógica que produzca el circuito más sencillo. Comprobar los niveles lógicos en las líneas que provienen de las entradas y van a las salidas.C. Básicamente un método general se reduce a sustituir cada compuerta de un circuito lógico. por compuertas NAND o NOR. dependiendo de cual compuerta universal estemos utilizando. la compuerta NAND no es la más adecuada.B. La compuerta NAND es la compuerta universal utilizada para sustituir el patrón lógico AND-OR. La compuerta NOR se utiliza tanto como la compuerta NAND. Dibujar el circuito NOR 4. Cuando una expresión booleana en maxiterminos forma un patrón OR-AND. . La mayoría de los fabricantes de IC producen gran variedad de todo tipo de compuertas. según las condiciones presentes en una o más entradas de control. PROCEDIMIENTO.La utilización de la lógica NAND no siempre simplifica un circuito. Suponga que los números entre 0 y 15 están representados en binario en la forma de 4 bits A.

4. Explique su respuesta. Pruebe que el circuito diseñado trabaja como se espera. Apague la base y desarme el circuito. que representa los números decimales del 0 al 7. Encienda la fuente y pruebe que el circuito cumple con la tabla de verdad y llame a su instructor para que lo verifique. 6. 8. El circuito lógico diseñado conviértalo a un circuito equivalente utilizando solo compuertas NOR. Cuando tenga el circuito diseñado llame a su instructor para que este se lo revise 3. Para cada condición dibuje la señal con toda su información de periodo. El circuito lógico diseñado conviértalo a un circuito equivalente utilizando solo compuertas NAND.2. frecuencia y amplitud. en caso contrario. PARTE B 1. Arme el circuito sobre la breadboard. en tanto que la entrada de control C sea ALTA. Arme el circuito equivalente NAND sobre la breadboard y pida revisión a su instructor. Cuando tenga el circuito diseñado llame a su instructor para que este se lo revise 9. 4. Defina los siguientes términos: a) Mapa de Karnaugh b) Circuito de Inhibición c) Universalidad de las compuertas NAND y NOR. 3. la salida es BAJA. 12. conectando a la salida del circuito la punta del osciloscopio para ver la señal. con las entradas de control ponga el circuito en su condición de activo y Inhibido u observe que sucede en la pantalla del osciloscopio. Apague la base y desarme el circuito. 2. 10. 2. ¿Qué compuertas lógicas pasan la señal de entrada invertida cuando se activan?. 11. Muéstrele el diseño a su instructor. 5. Diseñe un circuito lógico que permita a una señal de entrada A pasar hacia la salida solamente cuando la entrada de control B sea BAJA. 7. la cual obtendremos del generador de señales. 1. Arme el circuito equivalente NOR sobre la breadboard y pida revisión a su instructor. Conecte la señal A al circuito y pida revisión a su instructor. . Diseñe un circuito lógico cuya salida sea 1 si las entradas representan un número par. Encienda la fuente y pruebe que el circuito cumple con la tabla de verdad y llame a su instructor para que lo verifique. 5. Sea N un número binario de 3 bits. CUESTIONARIO. Para la señal A se utilizará una onda cuadrada de 1Khz y que no exceda los 5Vp-p.

MATERIAL Y EQUIPO. 1. Resistencias de 220Ω ó aproximado. Osciloscopio IC 7404 IC 7438 IC 7406 IC 7409 IC 74LS125 IC 4093 ó 74132 Diodos Leds Diodo Resistencias de 4. 4.7KΩ ó aproximado. 8 COMPUERTAS ESPECIALES OBJETIVO Al finalizar el laboratorio el alumno indicara el uso y aplicación de algunas compuertas especiales. 1. ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. a) F = A ( B + C ) b) F = (A+B) (A+B+C) (A+C) c) F = (A+B) (C + D) ( A + C) 4. Diseñe un circuito lógico que controle el paso de una señal A de acuerdo con los siguientes requisitos: a) La salida X será igual a A cuando las entradas de control B y C sean las mismas. 1. Fuente de 5Vdc. . Llevar RP y RLED calculada al laboratorio. 2.3. Para cada una de las siguientes funciones dibujar un circuito que las genere usando solo compuertas NAND y usando solo compuertas NOR. 1. 1. TRABAJO PREVIO. 1. 1. b) X se quedará en ALTO cuando B y C sean diferentes. 1. 3. 2.

llame a su instructor y que lo verifique. 1 Auxiliese de las hojas de especificaciones de cada compuerta y tome en cuenta los siguientes datos: N = 2. VLED = 1.7 VDC. pida revisión. ILED = 20mA. COMPUERTAS DE DISPARO TIPO SCHMITT . Complete la tabla de verdad en forma teórica para ambos puntos.PROCEDIMIENTO. n = 3. +5VDC +5VDC R 74LS09 A B P R LE D LED 7438 C D X Y 7406 Obtenga la expresión booleana en el punto X y a la salida de la segunda compuerta 7433. Explique que clase de operación se esta realizando en el punto X. A) COMPUERTAS DE COLECTOR ABIERTO. y cual es su ventaja: Arme el circuito sobre la breadboard y utilice la salida de 5Vdc fijos de la fuente. Calcule RP y RLED de la fig. Explique con sus palabras como funciona el circuito: Pruebe el circuito y compruebe que la tabla de verdad del punto 3 se cumple.

Energice el circuito y con la ayuda de un osciloscopio encuentre la forma de onda en los puntos A.7KΩ : C) COMPUERTAS DE TRES ESTADOS: En esta parte se simulara un circuito que se utilizara para transmitir dos palabras de tres bits cada una. de manera de no dañarlo. Dibuje las cuatro formas de onda con sus valores pico.7 K 10 VAC C 4 .7 K 4093 B + 10 VDC D Los 10 VAC se obtendrán del modulo analizador de circuitos UNIT TM-1 de la DEGEM. Pida revisión a su instructor. periodo y frecuencia. en esta parte utilizaremos un voltaje de 10Vdx que se obtendrá de una fuente variable de DC. Como el CMOS puede trabajar con voltajes mayores a 5V. Para que parte de la onda senoidal la salida de la NAND será ALTA. Explique para que se utiliza el diodo en este circuito: Calcule el valor de VP y de VCD para este circuito. utilizando un único bus de transmisión.Implemente el siguiente circuito: D IO D O A 4 . Implemente el siguiente circuito: . explique: Cual es la función de las dos resistencias de 4. C y D. B. Tome las precauciones necesarias a la hora de manipular al IC CMOS 4093B.

B3): Pueden las dos palabras habilitarse al mismo tiempo: Cual es la función de los inversores 7406 Explique detalladamente como funciona este circuito: Pida revisión a su instructor. Llame al instructor y que este verifique el funcionamiento del circuito. Energice el circuito y pruébelo escribiendo distintas palabras en A y B. A2. A3).74LS125 A1 +5VDC A2 220 O HM A3 74LS125 B1 7406 B2 B3 7404 E Explique para que nivel lógico de E se habilita la palabra A (A1. y habilitándolas una a la vez. . y para cual se habilita la palabra B (B1. dependiendo de la posición del interruptor de E. B2.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. 9

INTERFACES

OBJETIVO

Al finalizar el laboratorio el alumno indicara el uso y aplicación de las diferentes interfaces que se utilizan en el diseño digital.

MATERIAL Y EQUIPO
1 - IC 4001 1 - IC 7407

1 - IC 7408 2 - Resistencias de 1.5KΩ o aproximado 1 - Resistencia de 150Ω o aproximado 1 - Fuente de 5V 4 - Conectores banana-caimán 1 - Breadboard Alambres

PROCEDIMIENTO
INTERFAZ IC TTL A IC CMOS
1. Estudie el circuito de la figura 1 y colóquele a cada integrado el número de pin que se utilizara, para ello auxíliese de su manual de datos técnicos. 2. Arme el circuito de la figura 1. sobre la breadboard 3. Energice el circuito y obtenga su tabla de verdad, tomando para ello como entradas: A y B y como la salida el diodo led y anótelo en la tabla 1. 4. Con un voltímetro revise los niveles de voltaje que hay para cada nivel lógico en los diferentes puntos del circuito, y complete la tabla 1. 5. Compruebe el buen funcionamiento del circuito, y luego apague
+5VD C +10VDC

1 .5 K

Figura 1.
4001 1 .5 K R LED

A B

7408

7407

LED

+5VD C

la fuente y desarme el circuito A B

LED

TABLA 1 A B Salida 7408 (V) Salida 7407 (V) Salida 4001 (V)

TABLA 2

6. 7. 8.

INTERFAZ IC CMOS A IC TTL.

Estudie el circuito de la figura 2 y colóquele el número de pin que se conectara. Arme el circuito y pida revisión a su instructor. Repita los pasos del 3 al 5 de la parte anterior y anote sus mediciones en la tabla 3 Y 4.
+5V D C 1 .5 K R LED

Figura 2.
LED

A B

4001

7408

7407

A

B

LED

TABLA 3. A B Salida 4001 (V) Salida 7408 (V) TABLA 4. Salida 7407 (V)

A) B) C) D)

CUESTIONARIO.

Explique cual es la utilidad del 7407. ¿Para que se necesita el 4001 en el primer circuito? ¿La tabla de verdad de la figura 1 que se obtuvo fue la esperada? ¿Qué función desempeña el 7407 en el segundo circuito? E) ¿Es correcta la interfase que hay entre el IC TTL y el diodo led de la figura 2?. Explique. F) ¿Se cumplió la tabla de verdad tal como se esperaba en la segunda parte?. Explique

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No.G) ¿Cuál es la diferencia entre interfaz e interconexión? H) ¿En que serie CMOS se pueden conectar las entradas directamente en las salidas de dispositivos TTL? I) Muestre la interfaz entre la compuerta NAND CMOS y una OR TTL de la subfamilia LS. 10 .

MULTIVIBRADORES OBJETIVO. C. B. MATERIAL Y EQUIPO. Investigar previamente el paso 15 de la tercera parte. El valor de voltaje de salida en el estado bajo es aproximadamente de 0. Las aplicaciones como osciladores. F. requieren de un circuito capaz de producir intervalos de tiempo medido. Al finalizar el laboratorio el alumno indicara el uso y aplicación de los diferentes multivibradores que se utilizan en el diseño digital. El tiempo de salida en alto o bajo. D. A. I. K. . N. alarmas contra robo y monitores de voltaje. L. J. G. fácil de usar en gran variedad de aplicaciones de bajo costo. El valor del voltaje alto de salida es ligeramente menor que Vcc. El circuito integrado temporizador más popular es el 555. TRABAJO PREVIO INDIVIDUAL. introducido primero por Sigmetics Corporation. 2 IC LM 555 1 Breadboard 1 Transistor ECG 159 2 Capacitores de 10 µ f 1 Capacitor de 100 µ f Modulo DEGEM TM-1 1 IC 7400 1 IC 74121 1 Diodo 2 Resistencias de 150Ω 2 Conectores banana-caimán 2 Diodos led Alambres INTRODUCCIÓN. En la operación de oscilación libre del 555 el voltaje de salida cambia de un estado alto a uno bajo y reinicia el ciclo. El 555 también puede ser operado con voltajes de alimentación de +5V a +18V. H. M. El temporizador 555 tiene dos modos de operación. E. generadores de pulso.1V. ya sea como multivibrador astable (oscilación libre) o como un multivibrador monoestable (un disparo). lo determina el circuito resistencia-capacitor conectado en forma externa al temporizador. por tanto es compatible con los circuitos TTL. El 555 es confiable. multivibradores de un disparo. 1 Fuente de 5 VDC.

Si el ciclo de trabajo es diferente de 0. ó 50%. al periodo total T se denomina: CICLO DE TRABAJO D.50. El tiempo en que la salida permanece en alto se determina con una resistencia y un capacitor conectados al temporizador. IC LM 555 COMO MULTIVIBRADOR ASTABLE 1. PROCEDIMIENTO PARTE I. el voltaje de slaida es bajo hasta que se aplica un pulso de disparo negativo. Una onda cuadrada es un tren de pulsos cuyo ciclo de trabajo es de 0. se conecta un diodo en paralelo con RB. CICLO DE TRABAJO La razón de tiempo cuando la salida esta baja. ¿Qué sucede con el diodo led?. el tren de pulsos se llama: onda rectangular. 4. En forma de ecuación: El ciclo de trabajo indica la fracción de un período de tiempo en que un pulso se encuentra en estado bajo. Explique: . Para obtener un ciclo de trabajo de 50% o mayor. Arme el siguiente circuito utilizando el valor de la resistencia calculado. tbaja. entonces la salida cambia a voltaje alto.50.6Hz. Utilizando un IC 555 diseñe un multivibrador astable que oscile a una frecuencia de f = 1. + 5V R A 7 8 4 3 555 R B 6 + 150 O H M 2 1 C 3. Pida revisión a su instructor. Al final del intervalo. la salida regresa al estado bajo. Energice el circuito. F= TBAJO = R= T= TALTO= D= 2.Cuando el temporizador opera como multivibrador de un disparo. Utilice para ellos un capacitor de 10µ F y considere RA = RB.

conectaremos un diodo en paralelo con RB. Apague la fuente y no desarme este circuito. Apague la fuente. Energice el circuito y observe su funcionamiento. Para tener una señal simétrica (cuadrada). IC MONOESTABLE LM 555 COMO MULTIVIBRADOR 9. con un ciclo de trabajo de D = 0. T= R= . siendo su ciclo de trabajo menor a 50%. Con la conexión del diodo la frecuencia de oscilación cambia. Pida revisión al instructor. se utilizará mas adelante. Diseñe un multivibrador monoestable cuya salida permanezca en nivel alta por un tiempo aproximado de T= 5. Arme el + 5V R A 7 8 4 3 555 R B 6 + 150 O H M 2 1 C siguiente circuito: 6.5.50. PARTE II.17 seg. Anote sus observaciones: 8. realice todos los cálculos nuevamente: TALTO = D= F= TBAJO= T= 7. La señal de salida del 555 no es simétrica (es rectangular). Utilice para ello un capacitor de 10µ F.

¿Qué sucede con el LED 2?. Utilizando los circuitos de las dos partes anteriores. Que su instructor le revise el circuito. forzando la salida del 555 a un voltaje alto. Ahora pase el interruptor al estado bajo (0) y observe que sucede con el LED 2.10. ¿Qué pasa con el LED 2?. conéctelos como se muestra en la figura A. Utilice el pulsador DEGEM que esta marcado con un flanco de bajada. 1 conectado como astable. Apague la fuente y no desarme el circuito: PARTE III. Explique: . Accione el pulsador de disparo ¿qué sucede con el LED?. De su manual obtenga el diagrama de pines del transistor ECG 159. 15. el pulsador debe de estar en la posición de alto (1). este se encuentra en saturación y evita que el capacitor del monoestable se cargue hasta 2/3 de Vcc y que el 555 completre su ciclo de temporizado. Energice el circuito. 12. Explique como esta funcionando el circuito: 18. Repita el paso anterior las veces que sea necesario. Pida revisión al instructor. mantenga el interruptor en estado alto (1). Arme el siguiente circuito utilizando el valor de la + 5V R A 7 8 4 3 555 150 O H M 6 + 2 1 C PU LSA D O R resistencia calculado: 11. Cuando en la base del transistor hay 0V. Pase nuevamente el pulsador al estado alto (1). Explique: 13. Explique detalladamente como esta funcionando el circuito: 17. 16. Energice el circuito. APLICACIÓN En esta parte se utilizara el IC 555 como un detector de pulso perdido. La nand 2 se utilizará para inhibir la señal del 555 No. 14.

1 P U LS AD O R Gráficamente la secuencia de trabajo será: S A L ID A N AN D 2 S A L ID A 5 5 5 N o. L E D 2 .+ 5V 8 8 + 5V R A 7 4 N AN D 1 N AN D 2 R A 3 7 4 3 555 R B 6 + 555 150 O H M 150 O H M 6 + 2 1 LED 1 C 2 1 C PU LSAD O R 19. . E N C E N D ID O LE D 2. S A L ID A 555 N o. Apague la fuente y desarme el circuito. AP AG AD O 20. 2 5 SEG .

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. la o las salidas son función del valor presente y del valor pasado de las entradas. En este tipo de circuitos el valor de o las salidas depende del valor de las entradas en ese instante. . En los sistemas secuenciales en cambio. MATERIAL Y EQUIPO. 11 FLIP FLOPS (BIESTABLES) OBJETIVO: Al finalizar el laboratorio el alumno será capaz de entender y explicar el funcionamiento de los diferentes tipos de flip flops. a) b) c) d) e) f) g) h) i) j) 1 IC 7400 1 IC 7404 1 IC 7408 1 IC 7473 2 Diodos Leds 1 Resistencia de 150Ω o superior 1 Fuente de 5VDC 1 Breadboard 2 Conectores banana-caimán Alambres INTRODUCCIÓN Hasta ahora hemos analizado circuitos combinatorios.

y dos entradas. no es necesario dibujar las compuertas . Las salidas del circuito secuencial son una función de las entradas y del "estado" presente de los elementos de memoria. Cada flip-flop posee dos salidas. Flip-Flops Un flip-flop puede construirse a partir de dos compuertas NAND o dos compuertas NOR. Q y Q'. Estos flip-flops se muestran en la figura 1. Un flip flop posee dos salidas. La información binaria en las entradas externas y el estado presente de los elementos de memoria determinarán el valor de la o las salidas. En resumen. . Las entradas también determinarán las condiciones para el cambio del "estado" de los elementos de memoria. Esta información binaria almacenada en los elementos de memoria en cualquier instante definen el "estado" del circuito secuencial. Los elementos de memoria en un circuito secuencial se denominan flip-flops. La representación que se utilizará será la indicada en la figura 2. que lo harán pasar por un numero finito de estados. salidas y estados internos. El próximo estado de los elementos de memoria también es función de las entradas y del estado presente. una para el valor normal y otro para el valor complementado(negado) almacenado en él. FIGURA 1. FLIP-FLOP CON COMPUERTAS NOR Y NAND Para representar de forma compacta el flip flop. Consiste de un circuito combinacional y elementos de memoria que son capaces de almacenar información binaria. (También se le conoce como set y reset o flip-flop SR ). el comportamiento de un circuito secuencial se determina por la secuencia en el tiempo de entradas.En la figura a continuación se muestra un diagrama de bloque de un circuito secuencial. Este tipo de flip-flop se denomina flip-flop SC o latch SC. set y clear.

Utilice un IC 7400 y arme el circuito mostrado a continuación: . En los sistemas síncronos los tiempos exactos en que alguna salida puede cambiar de estado se determinan por medio de una señal denominada reloj o clock. FLIP-FLOP SINCRONO PROCEDIMIENTO. las salidas de los circuitos lógicos pueden cambiar de estado en cualquier momento en que una o mas de las entradas cambie. SEÑAL DE RELOJ Para hacer un flip-flop síncrono se añade una entrada adicional como se muestra en la figura 4. FIGURA 4. FIGURA 3.FIGURA 2. En los sistemas asíncronos. FLIP-FLOP R-S ASINCRONO 1. puede ser usando 2 compuertas NAND. REPRESENTACIÓN DE FORMA COMPACTA DE UN FLIP FLOP Los sistemas digitales pueden operar en forma asíncrona o síncrona. Esta señal de reloj consiste en una serie de pulsos rectangulares o cuadrados como se muestra en la figura 3. Un flip-flop tipo R-S.

No desarme el circuito FLIP-FLOP TIPO J-K Un flip flop JK es un refinamiento del flip flop SC. Las compuertas 3 y 4. Obsérvese que el flip-flop J-K. S 1 C LK 3 Q n R 2 4 Q n 150 O H M 7. No desarme el circuito FLIP-FLOP R-S SÍNCRONO 6. Arme el siguiente circuito . Energice el circuito Compruebe la tabla de verdad. 11. 9. Arme el siguiente circuito utilizando compuertas NAND. forman el flip-flop R-S. en el que se elimina el estado indeterminado. son referidas como compuertas de dirección. El pulso de reloj se aplica a cada una de las entradas de dichas compuertas. Las compuertas 1 y 2. salida no era permitida en el FF S-R y en el FF JK es Qn. 3. 5. 4. es: para la combinación de entradas 1 y 1. 10.S 1 Q n R 2 Q n 150 O H M 2. Compruebe la tabla de verdad. Pida revisión a su instructor. Energice el circuito 8. La única diferencia entre el FF S-R y el FF J-K. ha sido implementado a partir de un F-F tipo S-R y 2 compuertas AND.

J S 1 C LK 3 Q n C LK R K 2 4 Q n 150 O H M 12. FLIP FLOP TIPO D El flip-flop tipo D. se puede implementar también partiendo de un FF tipo J-K y un inversor. utilizando el IC 7473. 16. si T=1 el estado futuro será igual al complemento del estado presente. 13. 14. Si T=0 se mantendrá el estado. Energice el circuito Compruebe la tabla de verdad. T Arme el siguiente circuito. 17. D Arme el siguiente circuito utilizando el IC 7473 J Q n C C LK Q n 150 O H M K . FLIP-FLOP TIPO T Un flip flop tipo T se obtiene uniendo las dos entradas de un flip flop tipo JK. Este FF se utiliza como retardador de un bit o pulso de reloj. J Q n C C LK Q n 150 O H M K 15. Energice el circuito Compruebe la tabla de verdad.

MATERIAL Y EQUIPO . ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. Como podría ser realizado un FF tipo T. 12 CONTADORES OBJETIVO Al finalizar la practica el alumno podrá diseñar contadores asíncrono y síncronos en forma descendentes y ascendentes. Investigar como funciona un FF “Maestro-Esclavo” y como se puede implementar con FF tipo JK y RS. usando compuertas AND y un flip-flop RS sincrono. Investigue para que sirven los controles CLEAR y PRESET en un flip-flop 4. Como se podría implementar un FF tipo JK. 3. Energice el circuito CUESTIONARIO 1. con compuertas NAND. Dibujar el diagrama 2.18.

1. Breadboard 2. Conectores banana-caimán. Son circuitos digitales que tienen gran aplicación en la computación y en otros sistemas digitales. El último ff tardara una cantidad de tiempo equivalente al número de ff utilizado en responder a cada evento a contar. como otros sistemas secuenciales. Resistencia de 100 a 270 ohms 1. Frecuentemente es necesario registrar o contar la cantidad de veces que ha ocurrido un evento determinado ya sea una operación en un computo dado. determinar el tiempo especifico. CONTADOR SINCRONOS. Por otro lado en comparación con los de rizo los síncrono son más rápidos y por lo tanto invulnerables al ruido. IC 74192 ó 74193 1. para contadores síncronos no existe tal procedimiento] esto produce una elevación de costos. INTRODUCCIÓN TEORICA. unidades producidas en el día. pero. Los contadores electrónicos que haremos referencia. La principal desventaja es que tienden a ser mas complejos que los contadores asíncronos no solo en el diseño (para los contadores asíncronos existe un procedimiento simple en su construcción y diseño. Se pueden distinguir por el hecho que todas las señales clk son activas al mismo tiempo y por el mismo pulso. Todos los ff cambian simultáneamente esto permite evitar los problemas de propagación o efecto de rizo. IC 7408 6. CONTADOR ASÍNCRONO Se caracteriza porque los eventos a contar son aplicados al primer flip-flop mientras que los demás son activos por el ff anterior. Fuente de 5Vdc 2. tienen una entrada por la cual reciben una secuencia de pulso donde cada pulso representa uno de los eventos que deseamos contar. o número de personas que concurren a un determinado lugar. En un contador síncrono la salida cambia inmediatamente se presenta el pulso del clk. Los contadores se dividen. Leds 1. IC 7400 1. IC 7476 ó 7473 1. en sincronos y asíncronos. PROCEDIMIENTO CONTADORES ASÍNCRONOS . etc. Alambres NOTA: La frecuencia deberá ser menor que 1 Hz o en su defecto la indica su profesor.

pero conecte las entradas a las salidas Q negada de cada FF. CONTADOR DE MODULO 6. Anote sus observaciones. CONTADORES SÍNCRONOS 8. Construya el siguiente circuito: 2. 4. Genere pulsos a la entrada CLK con generador de señales y anote sus observaciones. 5. Conecte la entrada de CLK a un interruptor. Produzca pulsos a la entrada CLK con un generador de señales y anote sus observaciones. Arme el siguiente circuito. Haga que los LEDS inicien apagados. 3. con el cual simularemos los pulsos que representan los eventos que deseamos contar.1. Arme el siguiente circuito: . 7. Deje los diodos led conectados a las salidas Q de cada FF.

Esto provocará que el dato 0111 aparezca en la salida. Coloque momentáneamente a SW 3 en nivel bajo para que las salidas queden en cero lógico. y a SW 4 en bajo. Coloque SW 1.2 y 3 en alto. ahora genere un tren de pulsos en la entrada de cuenta ascendente. CONTADOR UNIVERSAL 10. Encienda la fuente de voltaje. 13.9. Genere los pulsos a la entrada CLK con el generador de señales y anote sus observaciones. Arme el siguiente circuito: 11. coloque las entradas de datos en 0111 y pase SW 4 por un segundo en nivel bajo. 12. En los LED aparecera un valor cualquiera. para esto haga conmutar a SW1 de tal forma que .

Deje el interruptor SW 1 en nivel alto. 14. Active el interruptor SW3 para colocar el dato 0000 en las salidas. Que hagan el conteo descendente. Note que al pasar de 0 a 9 la salida de BORROW es activa. Desconecte la entrada de cuenta ascendente del interruptor SW1.pueda ver en la salida los valores en BCD. Conecte el generador de señales en la entrada para cuenta ascendente y anote sus observaciones. Para el conteo en 3. 15. Después conecte la entrada de cuenta ascendente a nivel alto y a la entrada descendente los pulsos del generador y anote sus conclusiones. Observe que al pasar de 9 a 0 la cuenta genera un pulso en la salida de CARRY. 16. Pare el conteo en 7. Haciendo conmutar a SW2 produzca pulsos. .

en la salida correspondiente tendremos como respuesta. activos bajos. Al finalizar el laboratorio el alumno indicara el uso y aplicación de un codificador. MATERIAL Y EQUIPO. observar el uso practico del decodificador 7447. donde A es el LSB y D el MSB. elaborar manualmente circuitos con decodificador dada la función operacional del elemento. . 13 CODIFICADORES. DECODIFICADORES OBJETIVO. si por alguna razón se introduce un número que no pertenece al código BCD (del 0000 al 1001). De ahí la necesidad de utilizar inversores para que el LED respectivo pueda encenderse. Entre sus características tenemos: sus entradas son activas en alto y sus salidas en bajo. Significa que cuando una entrada se le aplica un nivel bajo. salidas de A hasta D. Tanto las entradas como las salidas se activan en bajo.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. El circuito integrado 7442 es un decodificar de BCD a sistema decimal. a) b) c) d) e) f) g) h) 1 – 7447 2 – 7404 1 – 7442 1 – 74147 1 – Resistencia de 150Ω o superior 1 – Resistencia de 110Ω o superior 10 – Diodos leds 1 – Display de 7 segmentos INTRODUCCIÓN TEORICA El circuito integrado 74147 es un codificador de decimal a BCD. las salidas no se activan. El decodificador a 7 segmentos es el IC 7447. Sus características son: sus entradas son activas en alto pero sus salidas son activas en bajo. activa la salida correspondiente al número BCD que introducimos. Sus características son las siguientes: Entradas del 1 al 9. Es decir. en lugar de activos.

PROCEDIMIENTO: 1. 1 1 0 1 1 1 1 1 1 1 1 2 1 1 0 1 1 1 1 1 1 1 3 1 1 1 0 1 1 1 1 1 1 4 1 1 1 1 0 1 1 1 1 1 5 1 1 1 1 1 0 1 1 1 1 6 1 1 1 1 1 1 0 1 1 1 7 1 1 1 1 1 1 1 0 1 1 8 1 1 1 1 1 1 1 1 0 1 9 1 1 1 1 1 1 1 1 1 0 D C B A . Arme el siguiente circuito y complete la tabla de datos.

Arme el siguiente circuito y complete la tabla de datos. D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 OU T .2.

3. Arme el siguiente circuito y complete la tabla de datos. IN Key Pres D ed 0 1 2 3 4 5 6 7 8 9 0 SALIDA CODE BCD C B A a b c d e f g Digit al Displ ay .

Sign up to vote on this title
UsefulNot useful