Está en la página 1de 61

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRONICA

MANUAL DE PRACTICAS DE ELECTRONICA DIGITAL.

CARRERA:
TEC. EN MANTENIMIENTO DE COMPUTADORAS.

ALUMNO:

___________________________
1

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 1

USO DE MANUALES NTE Y ECG.


1. OBJETIVO.
Al terminar el laboratorio el alumno ser capaz de utilizar el manual de reemplazo ECG y ubicar las caractersticas principales de cualquier dispositivo electrnico.

2. EQUIPOS Y MATERIALES
1 Un manual ECG y NTE

3. INTRODUCCIN
El manual ECG es uno de los instrumentos ms tiles del mundo de la electrnica, de aqu la importancia para aquellas personas que se desenvuelven en este campo tan amplio. La NTE y ECG son casas fabricantes de dispositivos electrnicos sustituidos, o de reemplazo; es decir, que se dedican a fabricar elementos que son copia fiel de los dispositivos originales de fabrica, que muchas veces no se encuentran en el mercado. Debido a esto dichas empresas publican cada ao los manuales de reemplazo NTE y ECG respectivamente; que contienen la lista completa de dispositivos que fabrican, y un directorio en el cual podemos encontrar el nmero de un dispositivo original y cual seria el sustituto NTE y ECG ; los nmeros del dispositivo equivalente son los mismos tanto para NTE como para ECG. Dependiendo que edicin y de que ao es el libro, as este instrumento tendr la informacin ms actualizada y aquellas caractersticas tan esenciales para el diseo, reparacin o reemplazo de los dispositivos electrnicos, que muy a menudo es difcil encontrar en otro libro. El ECG muestra las reas de operacin de los dispositivos y el nivel de desarrollo de estos. Ellos no deben de ser considerados como una limitante en el diseo de nuevos equipos sino ms bien como, una herramienta para el buen reemplazo, comprensin y obtencin de caractersticas comunes y especiales con el fin de mejor llenar los requerimientos especficos de cada aplicacin.

USO Y ESTRUCTURACION DEL MANUAL


2

- Para localizar un reemplazo o equivalente de un dispositivo, en el manual ECG hay que consultar la seccin de referencia, la cual comienza generalmente en la seccin No. 2 del manual, y esta arreglado de la siguiente manera: Las partes que comienzan con un nmero se listan antes que aquellos que comienzan con una letra. Las partes que comienzan con un nmero se listan en orden de nmeros que anteceden a un guin o letra. Por ejemplo: - 000000FR2 - .25N6.8 - 4-2020-03173 - 4202003173 Las partes con un guin despus de una serie de nmeros se listan delante de las partes con una letra despus de la misma serie de nmeros, por ejemplo: - 48-155001 - 48S155001 Las partes que comienzan con una letra se listan en orden alfabtico cuando antecede a un guin o un nmero. Por ejemplo: - MPS A20 - MPSA20 Los nmeros de las partes a reemplazar que frecuentemente se leen mal son: Cero por la letra O y viceversa Uno por la letra l o L y viceversa La letra griega (miu) puede ser encontrada bajo la letra M o la U. Mirar en ambas. Verificar el reemplazo. La aplicacin puede diferir de lo normal. Entonces ser necesario consultar la hoja de especificaciones del fabricante. Si en el cruce de referencia del dispositivo no se encontrar o no se mostrara un sustituto se deber marcar primero el nmero de parte considerando la posibilidad de no encontrar el sufijo. Ejemplo: El 2SC281E no se encuentra en la seccin de referencia El 2SC281 si encuentra el sustituto 123A Referirse al ndice de productos al comienzo de la seccin uno y localizar la informacin de 123A. Compare los parmetros e informacin fsica de lo que se busca 3

Todas las dimensiones de las figuras estn dadas en pulgadas y los equivalentes en milmetros estn en parntesis.

PROCEDIMIENTO Buscar el listado de los siguientes dispositivos y obtener los parmetros siguientes: No. EQUIVALENTE No. DE PAG. FIG. No. DESCRIPCION ORIGINAL ECG 7400 (TTL) 7402 7404N 7405 7408 7414 7432 7433 (IC) 7442PC 7447 7474 7475PC 7476! 7486PC 7490 74LS147 74138 74150PC 74151 74C244 74C373 Dibuje los siguientes integrados y escriba sus dimensiones: 7400 7402 7404N 7408 7432 7486PC 74139 74C244 74C373

CONTESTE 1. Por qu es de suma importancia saber usar el manual ECG? 2. Cules son las conclusiones para esta prctica?

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 2

RECONOCIMIENTO Y CARACTERISTICAS DE LOS ICS MANEJO DE MANUALES


OBJETIVO Al terminar el laboratorio el alumno ser capaz de identificar las caractersticas mas importantes de los circuitos integrados (ICS) con el auxilio de los manuales y sin cometer errores. INTRODUCCIN TEORICA En la actualidad la Electrnica Digital esta basada en diminutos circuitos (ICS), estos contienen internamente transistores, diodos y resistores en miniatura. Un tipo popular de ICS se ilustra en la figura 1.1. Este tipo de circuito lo denominan los fabricantes de Ics Dual in Line Package (DIP) Empaquetamiento de Doble Lnea Este IC particular se denomina circuito integrado DIP de 14 patillas. Observa que al lado de la muesca del IC de la figura 1.1 . Las patillas se numeran en sentido contrario a las agujas del reloj de la patilla 1 a la 14 cuando se mira el IC desde la parte superior. Los fabricantes de Ics Proporcionan diagramas de patillas similares al de la figura 1.2 para un IC 7408. Observa que este IC contiene 4 compuertas AND de 2 entradas; por lo tanto, se denomina de cuatro compuertas AND de 2 entradas.

Circuito Integrado DIP Diagrama de patillas de 14 patillas para un IC 7408 La figura 1.2 muestra las patillas del IC numeradas de la 1 a la 14 en sentido contrario a la agujas del reloj a partir de la muesca. Las conexiones de alimentacin al IC son GND (patilla 7, que es tierra) y VCC (patilla 14, que es voltaje de alimentacin). Todas las dems patillas son las entradas y salidas de las cuatro compuertas AND. El IC 7408 forma parte de una familia de dispositivos lgicos, es uno de los muchos dispositivos de la familia de circuitos lgicos de lgica transistor transistor (TTL). Los dispositivos TTL son actualmente los mas populares. En la figura 1.3 se pueden apreciar ICs DIP de 16 y 24 patillas y su correspondiente numeracin.

FIGURA 1.3

ENCAPSULADOS DE IC. En la figura 1.4 se pueden apreciar los encapsulados ms comunes actualmente. 5
TERMINAL 1 TERMINAL 1

(b) (a)
MUESCA

(c)

TERMINAL

TERMINAL 7

FIGURA 1.4 El encapsulado de la figura 1.4 (a) es el ya conocido DIP (encapsulado de doble lnea). Algunos DIP tienen muescas a ambos extremos en estos encapsulados, la ubicacin de la patilla nmero 1 esta sealada por un pequeo punto. La figura 1.4 (b) muestra un encapsulado plano de cermica. Este encapsulado sellado hermticamente esta hecho de una base no conductora, lo que lo hace totalmente inmune a los efectos de la humedad. Estos encapsulados se emplean con frecuencia en aplicaciones de tipo militar donde el equipo funciona bajo condiciones ambientales extremas. La figura 1.4 (c) corresponde a uno de los nuevos tipos de encapsulados. Este es para montaje de superficie muy similar a uno de tipo DIP con la excepcin de que sus terminales estn dobladas en ngulo recto para que puedan soldarse directamente sobre las pistas conductoras de la tarjeta de circuito impreso. Ntese la forma en que est localizada la patilla 1 con respecto a la orilla biselada del encapsulado. FAMILIAS DE LA SERIE TTL La famosa serie 7400 de circuitos lgicos TTL fue introducida por Texas Instruments en 1964. A lo largo de los aos se han realizado mejoras en los circuitos TTL, que han desembocado en subfamilias de IC TTL.

TIPO DE SUBFAMILIA DESIGNACION CARACTERSTICAS Estndar 74 Serie estndar, bajo costo

Alta Potencia Baja potencia Schottky Schottky de Baja Potencia CMOS

74H 74L 74S 74LS 74HC

Provee salida de alta potencia, disipa mas potencia Baja potencia de disipacin Alta velocidad de conmutacin alto consuma de potencia Alta velocidad de conmutacin bajo consumo de potencia Actualmente unos de los mas populares. CMOS de alta velocidad, bajo consumo de potencia

En la actualidad las subfamilias TTL estn siendo sustituidas por la subfamilia CMOS 74HC, que requiere de menos consumo de potencia para trabajar, y por la familia de circuitos integrados CMOS, cuya numeracin empieza con 4000 14000 y que son IC mucho mas rpidos, con los cuales se pueden fabricar equipos mucho mas compactos. Las marcas en los IC varan con el fabricante, sobre el IC viene un nmero de serie que es estndar, cuya decodificacin es:

SN

74

HC

00

CODIGO DEL FABRICANTE SN Texas Instrument MC Motorola DM National IM Intersil N Signetics MM Monolothic Memories P Intel

SERIE 74 (Tipo Comercial)

TIPO DE SUBFAMILIA H (alta potencia) LS (baja potencia) HC (CMOS alta velocidad) Ninguna letra (estndar)

TIPO DE FUNCION

ENCAPSULADO J DIP Cermico W Cermico N DIP de plstico T Metlico

MATERIAL Y EQUIPO 1 IC 7400 1 IC 7402 1 IC 7404 1 IC 7408 1 IC 7432 1 Tarjeta Breadboard Manuales de Referencia: TTL, ECG y hojas sueltas de especificaciones PROCEDIMIENTO. Con cada uno de los circuitos integrados que se le han proporcionado, seguir los siguientes pasos:

1. Identificar claramente cual es la patilla nmero 1, si tiene duda consltele a su instructor 2. Determinar de cuantas patillas es el IC y su respectiva numeracin 3. Identificar la serie 4. Identificar a que subfamilia pertenece el IC y especifique sus principales caractersticas. 5. Identifique tipo de funcin que realiza el IC y describa brevemente su utilidad. 6. Determine tipo de encapsulado. 7. Conecte el IC sobre la breadboard para irse familiarizando de cual es la forma correcta de hacerlo. Procure que las patillas estn rectas y al presionar para introducirlo hacerlo en forma segura y homognea. Si tiene duda consulte a su instructor y que l le haga una demostracin. 8. Con ayuda de los manuales o hojas de especificaciones encuentre las caractersticas siguientes: a) Rangos de voltaje de alimentacin y temperatura: VCC, TA. b) Niveles de voltaje de entrada y salida: VOL, VOH, VIL, VIH. c) Retardos de propagacin: tPLH , tPHL. d) Corrientes: ICCH , ICCL. Con toda la informacin obtenida llenara las siguientes tablas: TABLA 1.2 Nmero de Patillas Serie Subfamilia Funcin Tipo de encapsulado

TABLA 1.3 VCC (V) Nom. TA (0C) VOL (V) Mx. VOH (V) Mn. VIL (V) VIH (V) tPLH Mx. Mn. (ms) Tp. tPHL (ms) Tp. ICCH (mA) Tp. ICCL (mA) Tp.

9. Conteste las siguientes preguntas: a) Cul es el mximo voltaje de alimentacin que pueden soportar los IC TTL de la subfamilia estndar? b) Para la subfamilia 74HC, cual es el rango de voltaje de alimentacin que tiene? c) Investigue por lo menos 3 recomendaciones que se deben seguir para el manejo de Ics CMOS, y explique por que: d) Cules subfamilias se estn volviendo absoletas?

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 3

GUIA No. 3 COMPUERTAS LOGICAS

OBJETIVO.
Al finalizar el laboratorio el alumno identificar las diferentes compuertas lgicas diferencindolas por su smbolo, tabla de verdad y funcin sin cometer errores.

TRABAJO PREVIO.
Contestar los puntos 15 y 17 en su gua de forma terica y presentarlos a su laboratorio.

INTRODUCCIN.
La compuerta lgica es el bloque de construccin bsico de los sistemas digitales, estas operan con nmeros binario (0 1), por tanto se denominan compuertas lgicas binarias. Cada nmero binario tiene un voltaje asociado, siendo para la familia TTL: Bit 0 = 0 voltios (tierra o GND) Bit 1 = 5 voltios (alimentacin o Vcc) Para los IC de tecnologa CMOS los voltaje sern: Bit 0 = 0 voltios (tierra o Vss) Bit 1 = 18 Voltios mximo (alimentacin o VDD). Los primeros CI digitales producidos eran compuertas simples e inversores que contenan de uno a seis dispositivos por paquete. La variedad de compuertas ha crecido en forma drstica. Los diferentes niveles de complejidad y tamao en los circuitos integrados son como sigue: a) La escala de integracin pequea (SSI), incluye dispositivos simples como compuertas y biestables y contienen entre una y diez compuertas equivalentes. b) La escala de integracin media (MSI), consiste en dispositivos ms complejos como contadores, registros de desplazamiento, codificadores, decodificadores, memorias pequeas, y contienen de 10 a 100 compuertas equivalentes. c) La escala de integracin Grande (LSI), incluye memorias grandes y microprocesadores que constan de 100 a 1000 compuertas equivalentes. d) La escala de integracin Muy Grande (VLSI), incluye las memorias y los microprocesadores ms grandes y tienen mas de 1000 compuertas equivalentes.

COMPUERTAS BASICAS, SMBOLO Y TABLA DE VERDAD

O R

A + B = Y

A 0 0 1 1

B 0 1 0 1

Y 0 1 1 1

AN D

A 0 0 1 1

B 0 1 0 1

Y 0 0 0 1

A .B = Y

IN V E R S O R

A 0 1

Y 1 0

BUFFER A = Y

A 0 1

Y 0 1

A = Y

NO R

A + B = Y

A 0 0 1 1

B 0 1 0 1

Y 1 0 0 0

N AN D

A .B = Y

A 0 0 1 1

B 0 1 0 1

Y 1 1 1 0

XO R

A + B = Y

A 0 0 1 1

B 0 1 0 1

Y 0 1 1 0

XN O R

B = Y

A 0 0 1 1

B 0 1 0 1

Y 1 0 0 1

En los IC TTL una entrada dejada sin conectar se considera que tiene un nivel lgico 1. En los IC CMOS todas las entradas deben conectarse en un nivel lgico, de lo contrario podemos obtener datos errneos a la salida.

MATERIAL Y EQUIPO
1 Tarjeta breadboard 1 Punta Lgica 1 Fuente de 5Vdc y 12 Vdc 2 Conectores banana-caimn 1 Tester 1 IC 7400 Nand de dos entradas 1 IC 7402 Nor de dos entradas 1 IC 7404 Inversores 1 IC 7408 And de dos entradas 1 IC 74LS32 Or de dos entradas 1 IC 7486 Exor de dos entradas 2 Diodos leds 2 Resistencias de 270 o superior Alambre

PROCEDIMIENTO.
1. Mida con el tester 5Vdc de su fuente y pida revisin a su instructor. Y luego apguela 2. Conecte el IC TTL 7408 en la breadboard, asegurndose de conectar la polarizacin del IC: Patilla 14 , Vcc= 5 Voltios: Patilla 7. GND= tierra. 3. Arme el siguiente circuito utilizando los alambres para conectar las variables a las entradas de las compuertas. Con los alambres se aplicarn los niveles lgicos 1 y 0 a las entradas del circuito. Pida revisin a su instructor.

A B C

F1

F2

4. Encienda la fuente y obtenga la tabla de verdad, tanto para F1 como para F2. Observe que F1 es una funcin AND de dos variables y F2 es una funcin AND de tres variables. Escriba sus resultados en la tabla 1.1. Los leds se encendern para indicar un 1 a la salida y se apagaran para indicar 0. 5. Plantee la expresin booleana para cada funcin: F1 = F2 =

F1

F2

TABLA 1.1 6. Apague la fuente. 7. Cambie el 7408 por un IC 7432 y arme el siguiente circuito. Pida revisin a su instructor y encienda la fuente.

A B C

F1

F2

8. Obtenga la tabla de verdad para F1 una funcin OR de dos entradas y para F2 una funcin OR de tres entradas. Escriba sus respuestas en la tabla 1.2 9. Plantee la expresin booleana para cada funcin: F1 = A B F1 A F2 = B C F2

TABLA 1.2

10. Apague la fuente. 11. Cambie el IC 7432 por el 7400 y arme el siguiente circuito. Pida revisin a su instructor y encienda la fuente.

A B C

F1

F2

12. Siguiendo el mismo procedimiento obtenga la tabla de verdad para F1 y para F2. Escriba sus respuestas en la tabla 1.3. F1 = A B F1 A F2 = B C F2

TABLA 1.3 13. Apague la fuente. 14. A continuacin se armara un circuito ms complejo utilizando la mayora de compuertas bsicas estudiadas.

A B C

Y D
15. Obtener la funcin Y a la salida del circuito en forma terica:

Y= 16. Pida revisin a su instructor del circuito armado y encienda la base. 17. Complete la tabla 1.4 con todas las combinaciones posibles para el circuito de cuatro variables. A B C D Y

18.

Apague la base y desarme todo el circuito.

CUESTONARIO.
1. 3. Explique como es que se obtiene una AND de 3 entradas. 2. Se cumplieron todas las tablas de verdad de todas las compuertas estudiadas?. Si no es as, explique. Investigue como se construye una compuerta NAND de 3 entradas. 4. Suponga que se dispone solo de compuertas AND de 2 entradas . Cuntas compuertas se necesitan para implementar la funcin lgica F= A.B.C.D? 5. Investigue principales diferencias entre los IC TTL y los IC CMOS. 6. Dada las siguiente funcin lgico Y = ABC + AC + B. Disee el circuito que cumplir con dicha funcin y complete la tabla de verdad. 7. Explique que funcin se obtiene al conectar un nmero par de inversores en serie. 8. Explique que funcin se obtiene al conectar un nmero impar de inversores en serie.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 4

NIVELES LGICOS

EJERCICIOS PARA EXAMEN PRACTICO

OBJETIVOS
Al terminar la parte A, el alumno habr aprendido a medir las tensiones y corrientes de entrada y salida de una compuerta. Al concluir la parte B, el alumno ser capaz de encontrar defectos en circuitos digitales bsicos.

INTRODUCCIN TEORICA
En la actualidad existen varios fabricantes de IC digitales, pero su nomenclatura y terminologa empleada est prcticamente estandarizada, siendo los trminos ms tiles: ALTO
IO H I IH + 5V IO L

BAJO
I IL

O H

V
IH

O L

IL

FIGURA 1. Corrientes y voltajes en los dos estados

VIH (min.): Voltaje de entrada de nivel alto: Nivel de voltaje que se

requiere para un 1 lgico en una entrada. Cualquier voltaje debajo de este nivel no ser aceptado como un ALTO por el circuito. VIL (mx.): Voltaje de entrada de nivel bajo: Nivel de voltaje que se necesita para un cero lgico en una entrada. Cualquier voltaje que est sobre este nivel no ser aceptado como un BAJO por el circuito lgico. VOH (mn) Voltaje de salida de Nivel Alto: Nivel de voltaje en la salida de un circuito lgico en el estado 1 lgico. Por lo general se especifica el valor mnimo de VOH. VOL (mx.) Voltaje de salida de Nivel Bajo: Nivel de voltaje en la salida de un circuito lgico en el estado 0 lgico. El valor mximo de VOL se especifica generalmente. IIH: Corriente de entrada en Nivel alto: Corriente que fluye en una entrada cuando se aplica un voltaje de nivel alto especfico a dicha entrada. IIL: Corriente de Entrada de Nivel Bajo: Corriente que fluye en una entrada cuando se aplica un voltaje de nivel bajo especfico a dicha entrada. IOH: Corriente de salida de nivel alto: Corriente que fluye desde una salida en el estado 1 lgico en condiciones de carga especificas. IOL: Corriente de salida de nivel bajo: Corriente que fluye a partir de una salida en el estado 0 lgico en condiciones de carga especificas. Cmo se define un 0 lgico (BAJO) o un 1 lgico (ALTO)? La figura 2 muestra un inversor (como el 7404) de la familia TTL de IC. El fabricante especifica que, para que opere adecuadamente, una entrada en BAJO debe variar desde tierra (GND) a 0.8V. de igual forma, una entrada en ALTA debe variar de 2.0V a 5.0V. La porcin no sombreada de la figura 2 entre 0.8V y 2.0V en la parte de la entrada es la regin prohibida. Una tensin de entrada de 0.5V sera una entrada BAJA, mientras que una entrada de 2.6V sera una entrada ALTA. Una entrada 1.5V dara resultados impredecibles y se considera una entrada prohibida. Tensin de Entrada Tensin de Salida

+ 5V

+ 5V

TTL A LTO
2 .0 V

TTL ALTO
2 .4 V

TTL
0 .8 V

TTL B A JO
G N D G N D

TTL B A JO

0 .4 V

FIGURA 2. Niveles de tensin TTL de entrada y salida. Las salidas esperadas se muestran en la parte derecha del inversor TTL mostrado en la figura 2. Una salida BAJA normalmente es de 0.1V pero tambin puede ser de 0.4V. Una salida ALTA normalmente es de 3.5V pero tambin puede ser de 2.4V. La salida ALTA depende del valor de la resistencia de carga en la salida. A mayor corriente de carga, menor tensin ALTA de salida. La porcin no sombreada en la parte de la tensin de salida de la figura 2 es la regin prohibida. Observar las diferencias en la definicin de los niveles ALTO de entrada y salida en la figura 2. La entrada ALTA se define mayor de 2.0V, mientras que la salida ALTA es mayor de 2.4V. La razn de esta diferencia es proporcionar Inmunidad al Ruido ( la insensibilidad del circuito digital a seales elctricas no deseadas). La entrada BAJA es menor que 0.8V y la salida BAJA es como mximo 0.4V. De nuevo, el margen entre esas figuras es asegurar que no se introduzca ruido no deseado en el sistema digital. Los rangos de tensin que definen los niveles ALTO y BAJO son diferentes para cada familia lgica. Por comparacin, las tensiones de entrada y salida para un inversor CMOS tpico se dan en la figura 3.

+ 10V
9 .9 5 V

+ 10V

CM O S ALTO
7 .0 V

CM OS ALTO

C M O S
3 .0 V

C M O S B A JO
G N D G N D

CM OS BAJO

0 .0 5 V

Tensin de Entrada

Tensin de Salida

FIGURA 3. Niveles de tensin CMOS de entrada y salida. En este ejemplo el fabricante especifica que la salida ALTA estar prxima a la tensin de alimentacin (unos +9.95V). Una salida BAJA estar a 0.05V del potencial de tierra (GND). Los fabricantes tambin especifican que un IC CMOS considera como ALTA cualquier tensin de entrada de +7V a +10V. La figura 3 tambin contempla que un IC CMOS considere como BAJA cualquier tensin de GND a +3V. Los IC CMOS tienen una amplia oscilacin en las tensiones de salida, aproximndose a ambos extremos de la fuente de alimentacin, GND y +10V en este ejemplo. Los IC CMOS tambin tienen una buena inmunidad al ruido. Estas caractersticas, junto con el bajo consumo de potencia, son las ventajas de los CMOS sobre los TTL.

MATERIAL Y EQUIPO.
1 1 1 1 1 1 BASE PU 2000 Tarjeta de Circuito Impreso EB-131 Voltmetro Digital Miliamperimetro Microamperimetro Juego de Cables

1. 2.

PROCEDIMIENTO PARTE A.

Conecte la tarjeta EB-131 en la base PU-2000 Busque el circuito de medicin con el cual se trabajara:
+ 5V

A
PS - 1 2 R

3. Gire el potencimetro PS-1 en el sentido antihorario hasta el tope. Este potencimetro se encuentra en la parte superior izquierda de la base PU-2000, y est conectado interiormente para proporcionar una tensin variable llamada PS-1/2. Por tanto, hemos ajustado a PS-1/2 en cero voltios. 4. Encienda la fuente de alimentacin. 5. Ahora ser inicializado el entrenador siguiendo el siguiente procedimiento:

PAS O 1 2 3 4 5 6 7 8 9 10 11

TECLE E

APARECERA EN LA PANTALLA PCI

OBSERVACIONES Primera parte del cdigo de la tarjeta. Introduzca las tres primeras cifras del cdigo de la tarjeta. Segunda parte del cdigo de la tarjeta. Introduzca las tres ltimas cifras del cdigo de la tarjeta. Confirmacin y nmero de la unidad, aparece intermitentemente Nmero de Identificacin, puede ser cualquiera. En nuestro caso teclee asterisco para pasar. Teclee nuevamente asterisco Teclee nuevamente asterisco. Seleccin de Modo de trabajo. Se selecciona el modo de experimentos. ndice de experimentos en su valor inicial, le indica al microprocesador interno en que parte del experimento se encuentra.

115 * 195 * * * * * 1 *

115 PC2 195 EB-131 ID1 ID2 ID3 Fn Fn1 E00

6.

Teclee 9 para colocar el ndice de experimentos en 9. (en pantalla E09) 7. Puentee los terminales para el ampermetro y conecte el voltmetro entre tierra y la salida del inversor (# 14), como se indica en la figura 5.

PS - 1 2

FIGURA 5. 8. Como se tiene a PS-1/2 = 0V, se determina que la entrada del inversor esta con un nivel lgico cero. VIL = 0V. 9. Mida la salida del inversor y anote el valor:

VOH =

10. Ahora conecte RL a tierra, como se muestra en la figura 6. Mida la salida del inversor y anote el valor: VOH = V

m A
PS - 1 2 R

FIGURA 6. 11. Como RL = 1K, calcule y anote el valor de IOH con: 0V - V R


L

IO IO

O H

m A

12. Quite el puente entre los terminales del ampermetro y conecte a ellos el miliampermetro. Mida y anote la corriente de entrada en nivel bajo: IIL = mA

13. Usted ha medido y calculado los cuatro importantes parmetros mostrados en la figura 7. Observe el sentido de las corrientes.
I IL IO H
R V
O H

V IL = 0 V

FIGURA 7. 14. Quite el miliampermetro y luego puentee los terminales. Conecte al voltmetro entre tierra y la salida del inversor, y con un puente conecte el resistor en carga RL a +5V, como se muestra en
+ 5V IO
L

PS - 1 = +5V 2

O L

la figura 8. FIGURA 8.

15. Gire al potencimetro PS-1 en el sentido horario para obtener: VIH = 5V Este nivel de tensin de +5V determina que el estado lgico a la entrada del inversor sea 1. 16. Mida la salida del inversor y anote el valor: VOL = V

17. Como RL = 1K, calcule la corriente de salida con:

IO L =

5V - V R
L

O L

Calcule dicho valor y anote el resultado: IOL = mA

18. Quite el puente de los terminales para ampermetro y conecte el microampermetro. Mida y anote la corriente de entrada con nivel alto: IIH = A

Usted a medido o calculado los otro cuatro parmetros importantes, indicados en la figura 9. Observe el sentido de las corrientes.
+ 5V I IH IO
L

IH

= +5V

O L

FIGURA 9. 19. Quite el microamperimetro y puentee los terminales para ampermetro. 20. No apague el entrenador, avsele a su instructor que ya concluyo esta parte.

PARTE B. EJERCICIOS PARA EXAMEN PRACTICO.

Los ejercicios consisten en encontrar cuatro fallas consecutivas en la tarjeta EB-131, para lo cual deber de revisar todos los circuitos de esta tarjeta hasta encontrar cual es el que tiene la falla en ese momento. Las fallas son colocadas al azar por el microprocesador interno del entrenador, al completar las cuatro, el entrenador le muestra la nota que gano. Al finalizar debe avisarle a su instructor, cualquier duda consltela con su instructor. Toda la informacin que usted necesita para realizar el ejercicio se le proporcionara en el laboratorio.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 5

CIRCUITOS LGICOS COMBINATORIOS SIMPLIFICACIN Y DISEO OBJETIVO:


Al finalizar el laboratorio el alumno podr disear circuitos lgicos utilizando solamente las compuertas bsicas, dado el enunciado de un problema o una tabla de verdad.

INTRODUCCIN

Al abordar un problema de diseo electrnico digital prctico se debe tomar en cuenta un gran nmero de limitaciones y restricciones. Es necesario estar consientes de factores como el nmero de entradas por dispositivos, el nmero de dispositivos contenidos en cada paquete de IC, el nmero de paquetes necesarios para implantar un sistema lgico completo, la inmunidad al ruido, el consumo de energa, la velocidad, el tiempo de retardo y la carga de las salidas lgicas. Otras consideraciones que se deben tomar en cuenta en cuando se necesita colocar las restantes tres entradas al valor apropiado y utilizar las otras cinco para producir la funcin deseada. De esta forma, es posible ahorrarse la compra de IC adicionales, as como reducir la potencia asociada y los requerimientos de espacio. Las terminales de entrada sin utilizar nunca se deben dejar desconectadas. Se deben conectar a un nivel lgico bajo o alto adecuado, o pueden conectarse en grupos. La tabla de funcin se utiliza para determinar el nivel lgico apropiado al cual conectar a un 0 lgico, o tensin BAJA. Para las AND y NAND, tales entradas se deben conectar a un 1 lgico o tensin ALTA. La inmunidad al ruido, el consumo de energa y la velocidad son consideraciones importantes en el diseo de un circuito lgico. La ubicacin o entorno en el cual deben funcionar los circuitos lgicos se tiene que considerar con sumo cuidado. Los lugares en los cuales predomina el ruido elctrico, como fbricas con motores y

herramientas elctricas grandes o cerca de transmisoras de radio, televisin o radar, puedan requerir una familia lgica que tenga alta inmunidad al ruido. Esto significa que la familia lgica no sea sensible de ruido que se conducen en el sistema electrnico. Si esto no es prctico entonces puede ser necesario utilizar blindajes cerrados, filtros de potencia y alambrado lgico blindado.

PROCEDIMIENTO

1. De la siguiente tabla de verdad obtenga la expresin lgica F. A B C F FS 0 0 0 1 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 F = _________________________________________ 2. Simplifique F y anote la nueva expresin lgica: F(simplificada) = FS = __________________________ 3. Disee el circuito de Fs y rmelo sobre la breadboard 4. Pida revisin a su instructor 5. Energice y compruebe la tabla de verdad del paso 1 anote sus resultados en la columna correspondiente a Fs. 6. Apague y desarme el circuito. 7. Comparando los datos de las columnas F y Fs de la tabla que conclusin puede obtener:

Para los siguientes problemas, realice un diseo completo tomando en cuenta el procedimiento estudiado en clase: 8. Se tiene un nmero binario de 4 bits representado por ABCD, donde A es igual a MSB y D es igual al LSB. Disee un circuito lgico que produzca una salida ALTA siempre que el nmero binario sea mayor que 0111 y menor que 1110 a) Tabla de verdad y diseo. b) F = ___________________________________ c) Fs = __________________________________

d) Al tener la funcin simplificada Fs, arme el circuito sobre la breadboard y pida revisin a su instructor. e) Encienda la fuente y pruebe el circuito comprobando la tabla de verdad que usted construyo en el literal (a). f) Apague la base y desarme el circuito 9. Un control industrial tiene cuatro sensores: a) A y B que son sensores de nivel liquido para detectar si el nivel de los tanques excede a un nivel predeterminado. b) C y D que son sensores de temperatura que detectan cuando la temperatura de los tanques desciende de un limite fijado. La salida de los sensores A y B se comporta de la siguiente manera: A o B = 0 (bajo) cuando el nivel es satisfactorio A o B = 1 (alto) Cuando el nivel es demasiado alto Y la salida de los sensores C y D C o D = 0 (bajo) Cuando la temperatura es satisfactoria C o D = 1 (alto) Cuando la temperatura es demasiado alta 10. Disee un circuito que detecte cuando A o B estn indicando un nivel demasiado alto y al mismo tiempo C o D estn indicando una temperatura demasiado alta a) Dibuje la tabla de verdad y diseo del circuito b) F= _________________________________________________ c) Fs=__________________________________ d) Arme el circuito Fs y pida revisin a su instructor. e) Encienda la fuente y compruebe Fs. f) Apague la base y desarme el circuito

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 6

SIMPLIFICACION Y DISEO UTILIZANDO MAPAS DE KARNAUGH. OBJETIVO.

Al finalizar la practica el alumno podr aplicar los mapas de karnaugh en el diseo y simplificacin de funciones lgicas utilizando correctamente el mtodo.

TRABAJO PREVIO.

Llevar realizado el anlisis, tabla de verdad, y simplificacin de los problemas 1 y 3 al laboratorio.

MATERIAL Y EQUIPO
1. Breadboard 2. 1 IC 7404

3. 4. 5. 6. 7. 8. 9.

1 IC 7408 1 IC 7432 1 Resistencia de 270 o superior 1 Diodo Led 1 Fuente fija de 5V 2 Conectores banana-Caimn Alambres

INTRODUCCIN

El lgebra booleana es la base para cualquier simplificacin de circuitos lgicos. Una de las formas ms fciles de simplificar circuitos lgicos consiste en utilizar el mtodo de Diagramas de Karnaugh. Este mtodo grfico est basado en los teoremas bolanos, y es uno de los diversos mtodos utilizados, para los diseados lgicos, para simplificar circuitos lgicos. El mapa de Karnaugh, al igual que una tabla de verdad, es un medio para demostrar la relacin entre las entradas lgicas y la salida que se busca. El mapa K proporciona la misma informacin en un formato diferente. Para cada casilla en la tabla de verdad le corresponde una casilla en el mapa, y para construir el mapa K debemos colocar unos en aquellos cuadrados correspondientes a los unos en la tabla de verdad. La expresin de salida F se puede simplificar adecuadamente combinando los cuadrados en el mapa K que contengan 1. El proceso para combinar estos unos se denomina agrupamiento. Los agrupamientos de unos sern de dos (par), cuatro, ocho: a) Agrupamiento de un par de unos adyacentes con un mapa K elimina la variable que cambia en forma complementado o no complementada. b) Agrupamiento de un cudruple de unos elimina las dos variables que aparecen en forma complementada y no complementada. c) Agrupamiento de un octeto de unos elimina las tres variables que aparecen en forma complementada y no complementada. Cuando una variable aparece en forma complementada y no complementada dentro de un agrupamiento, esa variable es eliminada de la expresin. Las variables que son iguales en todos cuadrados del agrupamiento deben aparecer en la expresin final. Algunos circuitos lgicos pueden disearse de manera que haya ciertas condiciones de salida para las que no se especifiquen niveles de salida, generalmente porque estas condiciones de entrada nunca ocurrirn. En otras palabras, habr ciertas combinaciones de entrada donde NO IMPORTE si la salida es BAJA o ALTA. La X representa la condicin no importa . Una condicin no importa puede ocurrir por muchas razones; la ms comn es que

en algunas situaciones ciertas combinaciones de entrada nunca pueden presentarse y por tanto no es necesario no especificar la salida en estas condiciones. Un diseador de circuitos tiene la libertad de hacer la salida para cualquier condicin no importa igual a 0 1, a fin de producir la expresin de salida ms simple. El proceso del mapa K tiene ventajas sobre el mtodo algebraico. El mapeo K es un proceso ms ordenado con etapas bien definidas en comparacin con el proceso de ensayo y enfoque que se utiliza en la simplificacin algebraica. El mapeo K por lo general requiere menos etapas, especialmente para expresiones que contienen muchos trminos, y siempre produce una expresin mnima.

PROCEDIMIENTO
Para los siguientes diseos se debe aplicar el mtodo de mapas de Karnaugh y realizar los siguientes pasos: a) Obtener la tabla de verdad. b) Escribir la expresin bolean no simplificada en forma de minterminos c) Basndose en la tabla de verdad trazar el mapa de karnaugh d) Agrupar los unos siguiendo el mtodo estudiado e) Escribir la expresin booleana simplificada f) Disear el circuito lgico g) Armar el circuito lgico sobre la breadboard h) Pedir revisin a su instructor i) Encienda la fuente y compruebe la tabla de verdad j) Apague la fuente. 1.Un codificador proporciona una seal de 4 bits que indica la posicin del eje de una antena en pasos de 30 , utilizando el cdigo que se muestra en la tabla. Disee un circuito que indique cuando la antena est en el primer cuadrante. POSICION 0 - 30 30 60 60 90 90 120 120 150 150 180 180 210 210 240 240 270 270 300 300 330 330 360 A 0 0 0 0 0 0 1 1 1 1 1 1 B 0 0 1 1 1 1 1 1 1 1 0 0 C 1 1 1 1 0 0 0 0 1 1 1 1 D 1 0 0 1 1 0 0 1 1 0 0 1

2. Sea N un nmero binario de 4 bits A,B,C,D, (con A el bit ms significativo) que representa los nmeros decimales del 0 al 15. Disear un circuito lgico cuya salida Z sea 1 si las entradas A,B,C,D representan un nmero que sea 0 o una potencia de 2. La combinacin de valores correspondientes a los equivalentes binarios de los nmeros decimales del 10 al 15 (ambos inclusive) nunca aparecern en las lneas de entrada.

3. Se desea disear un circuito que avise a una estacin central cuando un semforo esta daado.

= 1 lgico = 0 lgico

El funcionamiento normal:

El funcionamiento ANORMAL:

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 7

A) DISEO DE CIRCUITOS UTILIZANDO COMPUERTAS NAND Y NOR. B) CIRCUITOS INHIBIDORES. OBJETIVOS.

SOLO

1. Al finalizar el alumno diseara circuitos lgicos combinatorios utilizando solo puertas universales NAND y NOR. 2. Al concluir el laboratorio el alumno construir circuitos inhibidores utilizando puertas bsicas.

TRABAJO PREVIO.

Llevar realizado el anlisis, tabla de verdad, y simplificacin de los problemas de la parte A de la gua al laboratorio.

MATERIAL Y EQUIPO.
1. 5. 1. 1. 1. 1. 1. 1. 1. 1. 2. 1. 2.

Breadboard 7400 7404 7432 7408 7402 Resistencia de 270 Diodo led Modulo Generador de Seales Degem Osciloscopio Puntas de osciloscopio Fuente de 5Vdc Conectores banana-caimn

INTRODUCCIN UNIVERSALIDAD DE LAS COMPUERTAS NAND Y NOR.


Todos los sistemas digitales pueden ser construidos con las compuertas fundamentales AND, OR y NOR. Debido a su bajo costo y disponibilidad, las compuertas NAND son muy utilizadas para sustituir a las compuertas AND, OR y NOR. Para convertir un circuito de lgica AND-OR a lgica NAND, hay que dar los siguientes pasos: 1. Dibujar un circuito lgico AND-OR 2. Buscar su equivalente NAND para cada compuerta AND, OR y NOT 3. Dibujar el circuito NAND 4. Comprobar los niveles lgicos en las lneas que provienen de las entradas y van a las salidas.

La utilizacin de la lgica NAND no siempre simplifica un circuito. La mayora de los fabricantes de IC producen gran variedad de todo tipo de compuertas. El diseador lgico habitualmente, puede seleccionar la lgica que produzca el circuito ms sencillo. La compuerta NAND es la compuerta universal utilizada para sustituir el patrn lgico AND-OR. Cuando una expresin booleana en maxiterminos forma un patrn OR-AND, la compuerta NAND no es la ms adecuada. La compuerta NOR se convierta en compuerta universal para sustituir el patrn lgico OR-AND. La compuerta NOR se utiliza tanto como la compuerta NAND. El procedimiento para pasar de una expresin booleana en forma de maxiterminos a un circuito lgico NOR es similar al utilizado en la lgica NAND. Los pasos para pasar a lgica NOR son los siguientes: 1. Dibujar un circuito lgico OR-AND 2. Buscar su equivalente NOR para cada compuerta AND, OR y NOT 3. Dibujar el circuito NOR 4. Comprobar los niveles lgicos en las lneas que provienen de las entradas y van a las salidas. La utilizacin de la lgica NOR puede o no simplificar un circuito. Bsicamente un mtodo general se reduce a sustituir cada compuerta de un circuito lgico, por compuertas NAND o NOR, dependiendo de cual compuerta universal estemos utilizando.

CIRCUITOS INHIBIDORES.

Cada una de las compuertas lgicas bsicas se puede utilizar para controlar el paso de una seal lgica de entrada hacia la salida. En una entrada de la compuerta se aplica la seal lgica y la otra entrada de la compuerta nos servir de entrada de control. El nivel lgico en esta determinara si se permite que la seal de entrada llegue a la salida o si se inhibe esto. Las compuertas AND y OR producen una salida BAJA constante cuando estn en la condicin inhibida. A la inversa las compuertas NAND y OR producen una salida ALTA constante en la condicin inhibida. Habr muchas situaciones en el diseo de circuitos digitales en donde el paso de una seal lgica sea activada o inhibida, segn las condiciones presentes en una o ms entradas de control.

PROCEDIMIENTO. Parte A.

1. Un nmero primo es aquel que es divisible slo por s mismo y por 1. Suponga que los nmeros entre 0 y 15 estn representados en binario en la forma de 4 bits A,B,C,D en donde A es el bit ms significativo. Disee un circuito lgico cuya salida F ser 1 cuando los 4 bits de entrada representen un nmero primo.

2. Cuando tenga el circuito diseado llame a su instructor para que este se lo revise 3. El circuito lgico diseado convirtalo a un circuito equivalente utilizando solo compuertas NAND. 4. Arme el circuito equivalente NAND sobre la breadboard y pida revisin a su instructor. 5. Encienda la fuente y pruebe que el circuito cumple con la tabla de verdad y llame a su instructor para que lo verifique. 6. Apague la base y desarme el circuito. 7. Sea N un nmero binario de 3 bits, que representa los nmeros decimales del 0 al 7. Disee un circuito lgico cuya salida sea 1 si las entradas representan un nmero par. 8. Cuando tenga el circuito diseado llame a su instructor para que este se lo revise 9. El circuito lgico diseado convirtalo a un circuito equivalente utilizando solo compuertas NOR. 10. Arme el circuito equivalente NOR sobre la breadboard y pida revisin a su instructor. 11. Encienda la fuente y pruebe que el circuito cumple con la tabla de verdad y llame a su instructor para que lo verifique. 12. Apague la base y desarme el circuito.

PARTE B

1. Disee un circuito lgico que permita a una seal de entrada A pasar hacia la salida solamente cuando la entrada de control B sea BAJA, en tanto que la entrada de control C sea ALTA, en caso contrario, la salida es BAJA. 2. Mustrele el diseo a su instructor. 3. Arme el circuito sobre la breadboard. 4. Para la seal A se utilizar una onda cuadrada de 1Khz y que no exceda los 5Vp-p, la cual obtendremos del generador de seales. Conecte la seal A al circuito y pida revisin a su instructor. 5. Pruebe que el circuito diseado trabaja como se espera, conectando a la salida del circuito la punta del osciloscopio para ver la seal; con las entradas de control ponga el circuito en su condicin de activo y Inhibido u observe que sucede en la pantalla del osciloscopio. Para cada condicin dibuje la seal con toda su informacin de periodo, frecuencia y amplitud.

CUESTIONARIO.

1. Defina los siguientes trminos: a) Mapa de Karnaugh b) Circuito de Inhibicin c) Universalidad de las compuertas NAND y NOR. 2. Qu compuertas lgicas pasan la seal de entrada invertida cuando se activan?. Explique su respuesta.

3. Para cada una de las siguientes funciones dibujar un circuito que las genere usando solo compuertas NAND y usando solo compuertas NOR. a) F = A ( B + C ) b) F = (A+B) (A+B+C) (A+C) c) F = (A+B) (C + D) ( A + C) 4. Disee un circuito lgico que controle el paso de una seal A de acuerdo con los siguientes requisitos: a) La salida X ser igual a A cuando las entradas de control B y C sean las mismas. b) X se quedar en ALTO cuando B y C sean diferentes.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 8

COMPUERTAS ESPECIALES

OBJETIVO

Al finalizar el laboratorio el alumno indicara el uso y aplicacin de algunas compuertas especiales.

TRABAJO PREVIO.

Llevar RP y RLED calculada al laboratorio.

MATERIAL Y EQUIPO.
1. 1. 1. 1. 1. 1. 2. 1. 4. 1. 2. 3.

Fuente de 5Vdc. Osciloscopio IC 7404 IC 7438 IC 7406 IC 7409 IC 74LS125 IC 4093 74132 Diodos Leds Diodo Resistencias de 4.7K aproximado. Resistencias de 220 aproximado.

PROCEDIMIENTO. A) COMPUERTAS DE COLECTOR ABIERTO.

Calcule RP y RLED de la fig. 1 Auxiliese de las hojas de especificaciones de cada compuerta y tome en cuenta los siguientes datos: N = 2, n = 3, VLED = 1.7 VDC, ILED = 20mA.
+5VDC +5VDC

R 74LS09 A B

LE D

LED

7438 C D X Y

7406

Obtenga la expresin booleana en el punto X y a la salida de la segunda compuerta 7433. Complete la tabla de verdad en forma terica para ambos puntos. Explique que clase de operacin se esta realizando en el punto X, y cual es su ventaja:

Arme el circuito sobre la breadboard y utilice la salida de 5Vdc fijos de la fuente, pida revisin. Explique con sus palabras como funciona el circuito:

Pruebe el circuito y compruebe que la tabla de verdad del punto 3 se cumple, llame a su instructor y que lo verifique.

COMPUERTAS DE DISPARO TIPO SCHMITT

Implemente el siguiente circuito:

D IO D O A 4 .7 K 10 VAC C 4 .7 K 4093 B + 10 VDC D

Los 10 VAC se obtendrn del modulo analizador de circuitos UNIT TM-1 de la DEGEM. Tome las precauciones necesarias a la hora de manipular al IC CMOS 4093B, de manera de no daarlo. Como el CMOS puede trabajar con voltajes mayores a 5V, en esta parte utilizaremos un voltaje de 10Vdx que se obtendr de una fuente variable de DC. Explique para que se utiliza el diodo en este circuito:

Calcule el valor de VP y de VCD para este circuito. Pida revisin a su instructor. Energice el circuito y con la ayuda de un osciloscopio encuentre la forma de onda en los puntos A, B, C y D. Dibuje las cuatro formas de onda con sus valores pico, periodo y frecuencia. Para que parte de la onda senoidal la salida de la NAND ser ALTA, explique:

Cual es la funcin de las dos resistencias de 4.7K :

C) COMPUERTAS DE TRES ESTADOS:

En esta parte se simulara un circuito que se utilizara para transmitir dos palabras de tres bits cada una, utilizando un nico bus de transmisin. Implemente el siguiente circuito:

74LS125 A1 +5VDC

A2 220 O HM

A3

74LS125 B1

7406

B2

B3 7404 E

Explique para que nivel lgico de E se habilita la palabra A (A1, A2, A3), y para cual se habilita la palabra B (B1, B2, B3): Pueden las dos palabras habilitarse al mismo tiempo:

Cual es la funcin de los inversores 7406

Explique detalladamente como funciona este circuito:

Pida revisin a su instructor. Energice el circuito y prubelo escribiendo distintas palabras en A y B, y habilitndolas una a la vez, dependiendo de la posicin del interruptor de E. Llame al instructor y que este verifique el funcionamiento del circuito.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 9

INTERFACES

OBJETIVO

Al finalizar el laboratorio el alumno indicara el uso y aplicacin de las diferentes interfaces que se utilizan en el diseo digital.

MATERIAL Y EQUIPO
1 - IC 4001 1 - IC 7407

1 - IC 7408 2 - Resistencias de 1.5K o aproximado 1 - Resistencia de 150 o aproximado 1 - Fuente de 5V 4 - Conectores banana-caimn 1 - Breadboard Alambres

PROCEDIMIENTO
INTERFAZ IC TTL A IC CMOS
1. Estudie el circuito de la figura 1 y colquele a cada integrado el nmero de pin que se utilizara, para ello auxliese de su manual de datos tcnicos. 2. Arme el circuito de la figura 1. sobre la breadboard 3. Energice el circuito y obtenga su tabla de verdad, tomando para ello como entradas: A y B y como la salida el diodo led y antelo en la tabla 1. 4. Con un voltmetro revise los niveles de voltaje que hay para cada nivel lgico en los diferentes puntos del circuito, y complete la tabla 1. 5. Compruebe el buen funcionamiento del circuito, y luego apague
+5VD C +10VDC

1 .5 K

Figura 1.
4001 1 .5 K R LED

A B

7408

7407

LED

+5VD C

la fuente y desarme el circuito A B

LED

TABLA 1 A B Salida 7408 (V) Salida 7407 (V) Salida 4001 (V)

TABLA 2

6. 7. 8.

INTERFAZ IC CMOS A IC TTL.

Estudie el circuito de la figura 2 y colquele el nmero de pin que se conectara. Arme el circuito y pida revisin a su instructor. Repita los pasos del 3 al 5 de la parte anterior y anote sus mediciones en la tabla 3 Y 4.
+5V D C 1 .5 K R LED

Figura 2.
LED

A B

4001

7408

7407

LED

TABLA 3. A B Salida 4001 (V) Salida 7408 (V) TABLA 4. Salida 7407 (V)

A) B) C) D)

CUESTIONARIO.

Explique cual es la utilidad del 7407. Para que se necesita el 4001 en el primer circuito? La tabla de verdad de la figura 1 que se obtuvo fue la esperada? Qu funcin desempea el 7407 en el segundo circuito? E) Es correcta la interfase que hay entre el IC TTL y el diodo led de la figura 2?. Explique. F) Se cumpli la tabla de verdad tal como se esperaba en la segunda parte?. Explique

G) Cul es la diferencia entre interfaz e interconexin? H) En que serie CMOS se pueden conectar las entradas directamente en las salidas de dispositivos TTL? I) Muestre la interfaz entre la compuerta NAND CMOS y una OR TTL de la subfamilia LS.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 10

MULTIVIBRADORES

OBJETIVO.

Al finalizar el laboratorio el alumno indicara el uso y aplicacin de los diferentes multivibradores que se utilizan en el diseo digital.

TRABAJO PREVIO INDIVIDUAL.

Investigar previamente el paso 15 de la tercera parte.

MATERIAL Y EQUIPO.
A. B. C. D. E. F. G. H. I. J. K. L. M. N. 1 Fuente de 5 VDC. 2 IC LM 555 1 Breadboard 1 Transistor ECG 159 2 Capacitores de 10 f 1 Capacitor de 100 f Modulo DEGEM TM-1 1 IC 7400 1 IC 74121 1 Diodo 2 Resistencias de 150 2 Conectores banana-caimn 2 Diodos led Alambres

INTRODUCCIN.

Las aplicaciones como osciladores, generadores de pulso, multivibradores de un disparo, alarmas contra robo y monitores de voltaje, requieren de un circuito capaz de producir intervalos de tiempo medido. El circuito integrado temporizador ms popular es el 555, introducido primero por Sigmetics Corporation. El 555 es confiable, fcil de usar en gran variedad de aplicaciones de bajo costo. El 555 tambin puede ser operado con voltajes de alimentacin de +5V a +18V, por tanto es compatible con los circuitos TTL. El temporizador 555 tiene dos modos de operacin, ya sea como multivibrador astable (oscilacin libre) o como un multivibrador monoestable (un disparo). En la operacin de oscilacin libre del 555 el voltaje de salida cambia de un estado alto a uno bajo y reinicia el ciclo. El tiempo de salida en alto o bajo, lo determina el circuito resistencia-capacitor conectado en forma externa al temporizador. El valor del voltaje alto de salida es ligeramente menor que Vcc. El valor de voltaje de salida en el estado bajo es aproximadamente de 0.1V.

Cuando el temporizador opera como multivibrador de un disparo, el voltaje de slaida es bajo hasta que se aplica un pulso de disparo negativo; entonces la salida cambia a voltaje alto. El tiempo en que la salida permanece en alto se determina con una resistencia y un capacitor conectados al temporizador. Al final del intervalo, la salida regresa al estado bajo. CICLO DE TRABAJO La razn de tiempo cuando la salida esta baja, tbaja, al periodo total T se denomina: CICLO DE TRABAJO D. En forma de ecuacin: El ciclo de trabajo indica la fraccin de un perodo de tiempo en que un pulso se encuentra en estado bajo. Una onda cuadrada es un tren de pulsos cuyo ciclo de trabajo es de 0.50, 50%. Si el ciclo de trabajo es diferente de 0.50, el tren de pulsos se llama: onda rectangular. Para obtener un ciclo de trabajo de 50% o mayor, se conecta un diodo en paralelo con RB.

PROCEDIMIENTO
PARTE I. IC LM 555 COMO MULTIVIBRADOR ASTABLE
1. Utilizando un IC 555 disee un multivibrador astable que oscile a una frecuencia de f = 1.6Hz. Utilice para ellos un capacitor de 10 F y considere RA = RB. F= TBAJO = R= T= TALTO= D=

2. Arme el siguiente circuito utilizando el valor de la resistencia calculado.


+ 5V

R A 7

555
R B 6
+

150 O H M

3. Pida revisin a su instructor. 4. Energice el circuito. Qu sucede con el diodo led?. Explique:

5. Apague la fuente. La seal de salida del 555 no es simtrica (es rectangular), siendo su ciclo de trabajo menor a 50%. Para tener una seal simtrica (cuadrada), con un ciclo de trabajo de D = 0.50, conectaremos un diodo en paralelo con RB. Arme el
+ 5V

R A 7

4 3

555
R B 6
+

150 O H M

siguiente circuito: 6. Con la conexin del diodo la frecuencia de oscilacin cambia, realice todos los clculos nuevamente: TALTO = D= F= TBAJO= T=

7. Pida revisin al instructor. Energice el circuito y observe su funcionamiento. Anote sus observaciones:

8. Apague la fuente y no desarme este circuito, se utilizar mas adelante.

PARTE II. IC MONOESTABLE

LM

555

COMO

MULTIVIBRADOR

9. Disee un multivibrador monoestable cuya salida permanezca en nivel alta por un tiempo aproximado de T= 5.17 seg. Utilice para ello un capacitor de 10 F. T= R=

10.

Arme el siguiente circuito utilizando el valor de la


+ 5V

R A 7

4 3

555
150 O H M 6
+

PU LSA D O R

resistencia calculado: 11. Utilice el pulsador DEGEM que esta marcado con un flanco de bajada. Que su instructor le revise el circuito. 12. Energice el circuito. Accione el pulsador de disparo qu sucede con el LED?. Explique: 13. Repita el paso anterior las veces que sea necesario. Apague la fuente y no desarme el circuito:

PARTE III. APLICACIN

En esta parte se utilizara el IC 555 como un detector de pulso perdido. 14. Utilizando los circuitos de las dos partes anteriores, conctelos como se muestra en la figura A. 15. De su manual obtenga el diagrama de pines del transistor ECG 159. La nand 2 se utilizar para inhibir la seal del 555 No. 1 conectado como astable, el pulsador debe de estar en la posicin de alto (1). Cuando en la base del transistor hay 0V, este se encuentra en saturacin y evita que el capacitor del monoestable se cargue hasta 2/3 de Vcc y que el 555 completre su ciclo de temporizado, forzando la salida del 555 a un voltaje alto. 16. Pida revisin al instructor. Energice el circuito, mantenga el interruptor en estado alto (1). Qu sucede con el LED 2?. Explique detalladamente como esta funcionando el circuito:

17. Ahora pase el interruptor al estado bajo (0) y observe que sucede con el LED 2. Explique como esta funcionando el circuito:

18. Pase nuevamente el pulsador al estado alto (1). Qu pasa con el LED 2?. Explique:

+ 5V 8 8

+ 5V

R A 7

4 N AN D 1 N AN D 2

R A 3 7

4 3

555
R B 6
+

555
150 O H M 150 O H M 6
+

1 LED 1 C

PU LSAD O R

19.
S A L ID A 555 N o. 1 P U LS AD O R

Grficamente la secuencia de trabajo ser:

S A L ID A N AN D 2 S A L ID A 5 5 5 N o. 2 5 SEG . L E D 2 . E N C E N D ID O LE D 2. AP AG AD O

20.

Apague la fuente y desarme el circuito.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 11

FLIP FLOPS (BIESTABLES) OBJETIVO:

Al finalizar el laboratorio el alumno ser capaz de entender y explicar el funcionamiento de los diferentes tipos de flip flops.

MATERIAL Y EQUIPO.
a) b) c) d) e) f) g) h) i) j)

1 IC 7400 1 IC 7404 1 IC 7408 1 IC 7473 2 Diodos Leds 1 Resistencia de 150 o superior 1 Fuente de 5VDC 1 Breadboard 2 Conectores banana-caimn Alambres

INTRODUCCIN

Hasta ahora hemos analizado circuitos combinatorios. En este tipo de circuitos el valor de o las salidas depende del valor de las entradas en ese instante. En los sistemas secuenciales en cambio, la o las salidas son funcin del valor presente y del valor pasado de las entradas.

En la figura a continuacin se muestra un diagrama de bloque de un circuito secuencial. Consiste de un circuito combinacional y elementos de memoria que son capaces de almacenar informacin binaria.

Esta informacin binaria almacenada en los elementos de memoria en cualquier instante definen el "estado" del circuito secuencial. La informacin binaria en las entradas externas y el estado presente de los elementos de memoria determinarn el valor de la o las salidas. Las entradas tambin determinarn las condiciones para el cambio del "estado" de los elementos de memoria. Las salidas del circuito secuencial son una funcin de las entradas y del "estado" presente de los elementos de memoria. El prximo estado de los elementos de memoria tambin es funcin de las entradas y del estado presente. En resumen, el comportamiento de un circuito secuencial se determina por la secuencia en el tiempo de entradas, salidas y estados internos, que lo harn pasar por un numero finito de estados. Los elementos de memoria en un circuito secuencial se denominan flip-flops. Un flip flop posee dos salidas, una para el valor normal y otro para el valor complementado(negado) almacenado en l.

Flip-Flops

Un flip-flop puede construirse a partir de dos compuertas NAND o dos compuertas NOR. Estos flip-flops se muestran en la figura 1. Cada flip-flop posee dos salidas, Q y Q', y dos entradas, set y clear. Este tipo de flip-flop se denomina flip-flop SC o latch SC. (Tambin se le conoce como set y reset o flip-flop SR ).

FIGURA 1. FLIP-FLOP CON COMPUERTAS NOR Y NAND Para representar de forma compacta el flip flop, no es necesario dibujar las compuertas . La representacin que se utilizar ser la indicada en la figura 2.

FIGURA 2. REPRESENTACIN DE FORMA COMPACTA DE UN FLIP FLOP Los sistemas digitales pueden operar en forma asncrona o sncrona. En los sistemas asncronos, las salidas de los circuitos lgicos pueden cambiar de estado en cualquier momento en que una o mas de las entradas cambie. En los sistemas sncronos los tiempos exactos en que alguna salida puede cambiar de estado se determinan por medio de una seal denominada reloj o clock. Esta seal de reloj consiste en una serie de pulsos rectangulares o cuadrados como se muestra en la figura 3.

FIGURA 3. SEAL DE RELOJ Para hacer un flip-flop sncrono se aade una entrada adicional como se muestra en la figura 4.

FIGURA 4. FLIP-FLOP SINCRONO

PROCEDIMIENTO. FLIP-FLOP R-S ASINCRONO

1. Un flip-flop tipo R-S, puede ser usando 2 compuertas NAND. Utilice un IC 7400 y arme el circuito mostrado a continuacin:

Q n

2 Q n

150 O H M

2. 3. 4. 5.

Pida revisin a su instructor. Energice el circuito Compruebe la tabla de verdad. No desarme el circuito

FLIP-FLOP R-S SNCRONO

6. Arme el siguiente circuito utilizando compuertas NAND. Las compuertas 1 y 2, son referidas como compuertas de direccin. El pulso de reloj se aplica a cada una de las entradas de dichas compuertas. Las compuertas 3 y 4. forman el flip-flop R-S.

S 1 C LK 3

Q n

4 Q n

150 O H M

7. Energice el circuito 8. Compruebe la tabla de verdad. 9. No desarme el circuito

FLIP-FLOP TIPO J-K

Un flip flop JK es un refinamiento del flip flop SC, en el que se elimina el estado indeterminado. 10. Obsrvese que el flip-flop J-K, ha sido implementado a partir de un F-F tipo S-R y 2 compuertas AND. La nica diferencia entre el FF S-R y el FF J-K, es: para la combinacin de entradas 1 y 1, salida no era permitida en el FF S-R y en el FF JK es Qn. 11. Arme el siguiente circuito

S 1 C LK 3

Q n

C LK

R K

4 Q n

150 O H M

12. 13.

Energice el circuito Compruebe la tabla de verdad.

FLIP-FLOP TIPO T

Un flip flop tipo T se obtiene uniendo las dos entradas de un flip flop tipo JK. Si T=0 se mantendr el estado, si T=1 el estado futuro ser igual al complemento del estado presente. 14.
T

Arme el siguiente circuito, utilizando el IC 7473.


J

Q n

C LK Q n

150 O H M

15. 16.

Energice el circuito Compruebe la tabla de verdad.

FLIP FLOP TIPO D

El flip-flop tipo D, se puede implementar tambin partiendo de un FF tipo J-K y un inversor. Este FF se utiliza como retardador de un bit o pulso de reloj. 17.
D

Arme el siguiente circuito utilizando el IC 7473

Q n

C LK Q n

150 O H M

18.

Energice el circuito

CUESTIONARIO
1. Como se podra implementar un FF tipo JK, con compuertas NAND. Dibujar el diagrama 2. Como podra ser realizado un FF tipo T, usando compuertas AND y un flip-flop RS sincrono. 3. Investigue para que sirven los controles CLEAR y PRESET en un flip-flop 4. Investigar como funciona un FF Maestro-Esclavo y como se puede implementar con FF tipo JK y RS.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 12

CONTADORES

OBJETIVO

Al finalizar la practica el alumno podr disear contadores asncrono y sncronos en forma descendentes y ascendentes.

MATERIAL Y EQUIPO

1. Breadboard 2. IC 7476 7473 1. IC 74192 74193 1. IC 7400 1. IC 7408 6. Leds 1. Resistencia de 100 a 270 ohms 1. Fuente de 5Vdc 2. Conectores banana-caimn. Alambres

NOTA: La frecuencia deber ser menor que 1 Hz o en su defecto la


indica su profesor.

INTRODUCCIN TEORICA.

Son circuitos digitales que tienen gran aplicacin en la computacin y en otros sistemas digitales. Frecuentemente es necesario registrar o contar la cantidad de veces que ha ocurrido un evento determinado ya sea una operacin en un computo dado, unidades producidas en el da, o nmero de personas que concurren a un determinado lugar, determinar el tiempo especifico, etc. Los contadores electrnicos que haremos referencia, tienen una entrada por la cual reciben una secuencia de pulso donde cada pulso representa uno de los eventos que deseamos contar. Los contadores se dividen, como otros sistemas secuenciales, en sincronos y asncronos.

CONTADOR ASNCRONO

Se caracteriza porque los eventos a contar son aplicados al primer flip-flop mientras que los dems son activos por el ff anterior. El ltimo ff tardara una cantidad de tiempo equivalente al nmero de ff utilizado en responder a cada evento a contar.

CONTADOR SINCRONOS.

En un contador sncrono la salida cambia inmediatamente se presenta el pulso del clk. Todos los ff cambian simultneamente esto permite evitar los problemas de propagacin o efecto de rizo. Se pueden distinguir por el hecho que todas las seales clk son activas al mismo tiempo y por el mismo pulso. La principal desventaja es que tienden a ser mas complejos que los contadores asncronos no solo en el diseo (para los contadores asncronos existe un procedimiento simple en su construccin y diseo, pero, para contadores sncronos no existe tal procedimiento] esto produce una elevacin de costos. Por otro lado en comparacin con los de rizo los sncrono son ms rpidos y por lo tanto invulnerables al ruido.

PROCEDIMIENTO CONTADORES ASNCRONOS

1. Construya el siguiente circuito:

2. Conecte la entrada de CLK a un interruptor, con el cual simularemos los pulsos que representan los eventos que deseamos contar. Haga que los LEDS inicien apagados. 3. Produzca pulsos a la entrada CLK con un generador de seales y anote sus observaciones. 4. Deje los diodos led conectados a las salidas Q de cada FF, pero conecte las entradas a las salidas Q negada de cada FF. 5. Anote sus observaciones.

CONTADOR DE MODULO
6. Arme el siguiente circuito.

7. Genere pulsos a la entrada CLK con generador de seales y anote sus observaciones.

CONTADORES SNCRONOS
8. Arme el siguiente circuito:

9. Genere los pulsos a la entrada CLK con el generador de seales y anote sus observaciones.

CONTADOR UNIVERSAL
10. Arme el siguiente circuito:

11. Coloque SW 1,2 y 3 en alto, y a SW 4 en bajo. Encienda la fuente de voltaje. En los LED aparecera un valor cualquiera. Coloque momentneamente a SW 3 en nivel bajo para que las salidas queden en cero lgico. 12. coloque las entradas de datos en 0111 y pase SW 4 por un segundo en nivel bajo. Esto provocar que el dato 0111 aparezca en la salida. 13. ahora genere un tren de pulsos en la entrada de cuenta ascendente, para esto haga conmutar a SW1 de tal forma que

pueda ver en la salida los valores en BCD. Observe que al pasar de 9 a 0 la cuenta genera un pulso en la salida de CARRY. Para el conteo en 3. 14. Deje el interruptor SW 1 en nivel alto. Haciendo conmutar a SW2 produzca pulsos. Que hagan el conteo descendente. Note que al pasar de 0 a 9 la salida de BORROW es activa. Pare el conteo en 7. 15. Active el interruptor SW3 para colocar el dato 0000 en las salidas. Desconecte la entrada de cuenta ascendente del interruptor SW1. 16. Conecte el generador de seales en la entrada para cuenta ascendente y anote sus observaciones. Despus conecte la entrada de cuenta ascendente a nivel alto y a la entrada descendente los pulsos del generador y anote sus conclusiones.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRNICA MATERIA: LABORATORIO DE ELECTRNICA DIGITAL PRACTICA No. 13

CODIFICADORES, DECODIFICADORES

OBJETIVO.

Al finalizar el laboratorio el alumno indicara el uso y aplicacin de un codificador, elaborar manualmente circuitos con decodificador dada la funcin operacional del elemento, observar el uso practico del decodificador 7447.

MATERIAL Y EQUIPO.
a) b) c) d) e) f) g) h) 1 7447 2 7404 1 7442 1 74147 1 Resistencia de 150 o superior 1 Resistencia de 110 o superior 10 Diodos leds 1 Display de 7 segmentos

INTRODUCCIN TEORICA
El circuito integrado 74147 es un codificador de decimal a BCD. Sus caractersticas son las siguientes: Entradas del 1 al 9, salidas de A hasta D, donde A es el LSB y D el MSB. Tanto las entradas como las salidas se activan en bajo. Significa que cuando una entrada se le aplica un nivel bajo, en la salida correspondiente tendremos como respuesta, en lugar de activos, activos bajos. De ah la necesidad de utilizar inversores para que el LED respectivo pueda encenderse. El circuito integrado 7442 es un decodificar de BCD a sistema decimal. Es decir, activa la salida correspondiente al nmero BCD que introducimos. Entre sus caractersticas tenemos: sus entradas son activas en alto y sus salidas en bajo, si por alguna razn se introduce un nmero que no pertenece al cdigo BCD (del 0000 al 1001), las salidas no se activan. El decodificador a 7 segmentos es el IC 7447. Sus caractersticas son: sus entradas son activas en alto pero sus salidas son activas en bajo.

PROCEDIMIENTO:

1. Arme el siguiente circuito y complete la tabla de datos.

1 1 0 1 1 1 1 1 1 1 1

2 1 1 0 1 1 1 1 1 1 1

3 1 1 1 0 1 1 1 1 1 1

4 1 1 1 1 0 1 1 1 1 1

5 1 1 1 1 1 0 1 1 1 1

6 1 1 1 1 1 1 0 1 1 1

7 1 1 1 1 1 1 1 0 1 1

8 1 1 1 1 1 1 1 1 0 1

9 1 1 1 1 1 1 1 1 1 0

2. Arme el siguiente circuito y complete la tabla de datos.

D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

OU T

3. Arme el siguiente circuito y complete la tabla de datos.

IN

Key Pres D ed 0 1 2 3 4 5 6 7 8 9 0

SALIDA CODE BCD C B A a b c d e f g

Digit al Displ ay

También podría gustarte