ESCUELA DE INGENIERIA ELECTRICA Y ELECTRONICA

MANUAL DE PRACTICAS DE ELECTRONICA DIGITAL.

CARRERA:
TEC. EN MANTENIMIENTO DE COMPUTADORAS.

ALUMNO:

___________________________
1

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. 1

USO DE MANUALES NTE Y ECG.
1. OBJETIVO.
Al terminar el laboratorio el alumno será capaz de utilizar el manual de reemplazo ECG y ubicar las características principales de cualquier dispositivo electrónico.

2. EQUIPOS Y MATERIALES
1 – Un manual ECG y NTE

3. INTRODUCCIÓN
El manual ECG es uno de los instrumentos más útiles del mundo de la electrónica, de aquí la importancia para aquellas personas que se desenvuelven en este campo tan amplio. La NTE y ECG son casas fabricantes de dispositivos electrónicos sustituidos, o de reemplazo; es decir, que se dedican a fabricar elementos que son copia fiel de los dispositivos originales de fabrica, que muchas veces no se encuentran en el mercado. Debido a esto dichas empresas publican cada año los manuales de reemplazo NTE y ECG respectivamente; que contienen la lista completa de dispositivos que fabrican, y un directorio en el cual podemos encontrar el número de un dispositivo original y cual seria el sustituto NTE y ECG ; los números del dispositivo equivalente son los mismos tanto para NTE como para ECG. Dependiendo que edición y de que año es el libro, así este instrumento tendrá la información más actualizada y aquellas características tan esenciales para el diseño, reparación o reemplazo de los dispositivos electrónicos, que muy a menudo es difícil encontrar en otro libro. El ECG muestra las áreas de operación de los dispositivos y el nivel de desarrollo de estos. Ellos no deben de ser considerados como una limitante en el diseño de nuevos equipos sino más bien como, una herramienta para el buen reemplazo, comprensión y obtención de características comunes y especiales con el fin de mejor llenar los requerimientos específicos de cada aplicación.

USO Y ESTRUCTURACION DEL MANUAL
2

- Para localizar un reemplazo o equivalente de un dispositivo, en el manual ECG hay que consultar la sección de referencia, la cual comienza generalmente en la sección No. 2 del manual, y esta arreglado de la siguiente manera:  Las partes que comienzan con un número se listan antes que aquellos que comienzan con una letra.  Las partes que comienzan con un número se listan en orden de números que anteceden a un guión o letra. Por ejemplo: - 000000FR2 - .25N6.8 - 4-2020-03173 - 4202003173  Las partes con un guión después de una serie de números se listan delante de las partes con una letra después de la misma serie de números, por ejemplo: - 48-155001 - 48S155001  Las partes que comienzan con una letra se listan en orden alfabético cuando antecede a un guión o un número. Por ejemplo: - MPS – A20 - MPSA20  Los números de las partes a reemplazar que frecuentemente se leen mal son: Cero por la letra “O” y viceversa Uno por la letra “l” o “L” y viceversa  La letra griega “µ ” (miu) puede ser encontrada bajo la letra M o la U. Mirar en ambas.  Verificar el reemplazo. La aplicación puede diferir de lo normal. Entonces será necesario consultar la hoja de especificaciones del fabricante.  Si en el cruce de referencia del dispositivo no se encontrará o no se mostrara un sustituto se deberá marcar primero el número de parte considerando la posibilidad de no encontrar el sufijo. Ejemplo: El 2SC281E no se encuentra en la sección de referencia El 2SC281 si encuentra el sustituto 123A Referirse al índice de productos al comienzo de la sección uno y localizar la información de 123A. Compare los parámetros e información física de lo que se busca 3

DESCRIPCION ORIGINAL ECG 7400 (TTL) 7402 7404N 7405 7408 7414 7432 7433 (IC) 7442PC 7447 7474 7475PC 7476! 7486PC 7490 74LS147 74138 74150PC 74151 74C244 74C373 Dibuje los siguientes integrados y escriba sus dimensiones: 7400 7402 7404N 7408 7432 7486PC 74139 74C244 74C373 4 . FIG. No.- Todas las dimensiones de las figuras están dadas en pulgadas y los equivalentes en milímetros están en paréntesis. PROCEDIMIENTO Buscar el listado de los siguientes dispositivos y obtener los parámetros siguientes: No. EQUIVALENTE No. DE PAG.

CONTESTE 1. ¿Cuáles son las conclusiones para esta práctica? . ¿Por qué es de suma importancia saber usar el manual ECG? 2.

2 para un IC 7408. El IC 7408 forma parte de una familia de dispositivos lógicos. Circuito Integrado DIP Diagrama de patillas de 14 patillas para un IC 7408 La figura 1.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No.1 .1. Observa que al lado de la muesca del IC de la figura 1. diodos y resistores en miniatura. INTRODUCCIÓN TEORICA En la actualidad la Electrónica Digital esta basada en diminutos circuitos (IC’S). Este tipo de circuito lo denominan los fabricantes de Ics “Dual in Line Package” (DIP) – Empaquetamiento de Doble Línea – Este IC particular se denomina circuito integrado DIP de 14 patillas. . Un tipo popular de ICS se ilustra en la figura 1. se denomina de cuatro compuertas AND de 2 entradas. Los fabricantes de Ics Proporcionan diagramas de patillas similares al de la figura 1. Las patillas se numeran en sentido contrario a las agujas del reloj de la patilla 1 a la 14 cuando se mira el IC desde la parte superior. Las conexiones de alimentación al IC son GND (patilla 7. es uno de los muchos dispositivos de la familia de circuitos lógicos de lógica transistor – transistor (TTL). Los dispositivos TTL son actualmente los mas populares. que es voltaje de alimentación). por lo tanto. estos contienen internamente transistores. 2 RECONOCIMIENTO Y CARACTERISTICAS DE LOS IC’S MANEJO DE MANUALES OBJETIVO Al terminar el laboratorio el alumno será capaz de identificar las características mas importantes de los circuitos integrados (IC’S) con el auxilio de los manuales y sin cometer errores. que es tierra) y VCC (patilla 14.3 se pueden apreciar ICs DIP de 16 y 24 patillas y su correspondiente numeración. Todas las demás patillas son las entradas y salidas de las cuatro compuertas AND.2 muestra las patillas del IC numeradas de la 1 a la 14 en sentido contrario a la agujas del reloj a partir de la muesca. En la figura 1. Observa que este IC contiene 4 compuertas AND de 2 entradas.

4 (c) corresponde a uno de los nuevos tipos de encapsulados. A lo largo de los años se han realizado mejoras en los circuitos TTL. Este encapsulado sellado herméticamente esta hecho de una base no conductora. Estos encapsulados se emplean con frecuencia en aplicaciones de tipo militar donde el equipo funciona bajo condiciones ambientales extremas.4 (b) muestra un encapsulado plano de cerámica. la ubicación de la patilla número 1 esta señalada por un pequeño punto. TIPO DE SUBFAMILIA DESIGNACION CARACTERÍSTICAS Estándar 74 Serie estándar. que han desembocado en subfamilias de IC TTL. lo que lo hace totalmente inmune a los efectos de la humedad. FAMILIAS DE LA SERIE TTL La famosa serie 7400 de circuitos lógicos TTL fue introducida por Texas Instruments en 1964. bajo costo . 5 TERMINAL 1 TERMINAL 1 (b) (a) MUESCA (c) TERMINAL TERMINAL 7 FIGURA 1. Nótese la forma en que está localizada la patilla 1 con respecto a la orilla biselada del encapsulado. Algunos DIP tienen muescas a ambos extremos en estos encapsulados.FIGURA 1. La figura 1. Este es para montaje de superficie muy similar a uno de tipo DIP con la excepción de que sus terminales están dobladas en ángulo recto para que puedan soldarse directamente sobre las pistas conductoras de la tarjeta de circuito impreso.4 se pueden apreciar los encapsulados más comunes actualmente. La figura 1.4 El encapsulado de la figura 1.4 (a) es el ya conocido DIP (encapsulado de doble línea).3 ENCAPSULADOS DE IC. En la figura 1.

bajo consumo de potencia En la actualidad las subfamilias TTL están siendo sustituidas por la subfamilia CMOS 74HC. que requiere de menos consumo de potencia para trabajar. y por la familia de circuitos integrados CMOS. cuya numeración empieza con 4000 ó 14000 y que son IC mucho mas rápidos.Alta Potencia Baja potencia Schottky Schottky de Baja Potencia CMOS 74H 74L 74S 74LS 74HC Provee salida de alta potencia. ECG y hojas sueltas de especificaciones PROCEDIMIENTO. CMOS de alta velocidad. cuya decodificación es: SN 74 HC 00 N CODIGO DEL FABRICANTE SN Texas Instrument MC Motorola DM National IM Intersil N Signetics MM Monolothic Memories P Intel SERIE 74 (Tipo Comercial) TIPO DE SUBFAMILIA H (alta potencia) LS (baja potencia) HC (CMOS alta velocidad) Ninguna letra (estándar) TIPO DE FUNCION ENCAPSULADO J DIP Cerámico W Cerámico N DIP de plástico T Metálico MATERIAL Y EQUIPO 1 IC 7400 1 IC 7402 1 IC 7404 1 IC 7408 1 IC 7432 1 Tarjeta Breadboard Manuales de Referencia: TTL. Las marcas en los IC varían con el fabricante. sobre el IC viene un número de serie que es estándar. disipa mas potencia Baja potencia de disipación Alta velocidad de conmutación alto consuma de potencia Alta velocidad de conmutación bajo consumo de potencia Actualmente unos de los mas populares. seguirá los siguientes pasos: . Con cada uno de los circuitos integrados que se le han proporcionado. con los cuales se pueden fabricar equipos mucho mas compactos.

5. 8. d) Corrientes: ICCH . tPHL. Identificar la serie 4. ICCL. Identificar a que subfamilia pertenece el IC y especifique sus principales características. TA. VIL.1. Con toda la información obtenida llenara las siguientes tablas: TABLA 1. 6. VOH. si tiene duda consúltele a su instructor 2. Si tiene duda consulte a su instructor y que él le haga una demostración.2 Número de Patillas Serie Subfamilia Función Tipo de encapsulado . Procure que las patillas estén rectas y al presionar para introducirlo hacerlo en forma segura y homogénea. Conecte el IC sobre la breadboard para irse familiarizando de cual es la forma correcta de hacerlo. Identificar claramente cual es la patilla número 1. c) Retardos de propagación: tPLH . Determine tipo de encapsulado. Determinar de cuantas patillas es el IC y su respectiva numeración 3. Con ayuda de los manuales o hojas de especificaciones encuentre las características siguientes: a) Rangos de voltaje de alimentación y temperatura: VCC. VIH. Identifique tipo de función que realiza el IC y describa brevemente su utilidad. b) Niveles de voltaje de entrada y salida: VOL. 7.

y explique por que: d) ¿Cuáles subfamilias se están volviendo absoletas? . ICCL (mA) Típ. (ms) Típ. Mín. Conteste las siguientes preguntas: a) ¿Cuál es el máximo voltaje de alimentación que pueden soportar los IC TTL de la subfamilia estándar? b) ¿Para la subfamilia 74HC.TABLA 1.3 VCC (V) Nom. TA (0C) VOL (V) Máx. tPHL (ms) Típ. VOH (V) Mín. 9. cual es el rango de voltaje de alimentación que tiene? c) Investigue por lo menos 3 recomendaciones que se deben seguir para el manejo de Ics CMOS. ICCH (mA) Típ. VIL (V) VIH (V) tPLH Máx.

La compuerta lógica es el bloque de construcción básico de los sistemas digitales. codificadores. 3 COMPUERTAS LOGICAS OBJETIVO. registros de desplazamiento. consiste en dispositivos más complejos como contadores. Cada número binario tiene un voltaje asociado. Al finalizar el laboratorio el alumno identificará las diferentes compuertas lógicas diferenciándolas por su símbolo. . Los diferentes niveles de complejidad y tamaño en los circuitos integrados son como sigue: a) La escala de integración pequeña (SSI). 3 GUIA No. La variedad de compuertas ha crecido en forma drástica. Los primeros CI digitales producidos eran compuertas simples e inversores que contenían de uno a seis dispositivos por paquete. por tanto se denominan compuertas lógicas binarias. incluye dispositivos simples como compuertas y biestables y contienen entre una y diez compuertas equivalentes. memorias pequeñas. d) La escala de integración Muy Grande (VLSI). y contienen de 10 a 100 compuertas equivalentes. TRABAJO PREVIO. c) La escala de integración Grande (LSI).ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. estas operan con números binario (0 ó 1). incluye las memorias y los microprocesadores más grandes y tienen mas de 1000 compuertas equivalentes. decodificadores. siendo para la familia TTL: Bit 0 = 0 voltios (tierra o GND) Bit 1 = 5 voltios (alimentación o Vcc) Para los IC de tecnología CMOS los voltaje serán: Bit 0 = 0 voltios (tierra o Vss) Bit 1 = 18 Voltios máximo (alimentación o VDD). Contestar los puntos 15 y 17 en su guía de forma teórica y presentarlos a su laboratorio. b) La escala de integración media (MSI). INTRODUCCIÓN. incluye memorias grandes y microprocesadores que constan de 100 a 1000 compuertas equivalentes. tabla de verdad y función sin cometer errores.

SÍMBOLO Y TABLA DE VERDAD O R A + B = Y A 0 0 1 1 B 0 1 0 1 Y 0 1 1 1 AN D A 0 0 1 1 B 0 1 0 1 Y 0 0 0 1 A . de lo contrario podemos obtener datos erróneos a la salida.B = Y A 0 0 1 1 B 0 1 0 1 Y 1 1 1 0 XO R A + B = Y A 0 0 1 1 B 0 1 0 1 Y 0 1 1 0 XN O R A B = Y A 0 0 1 1 B 0 1 0 1 Y 1 0 0 1 En los IC TTL una entrada dejada sin conectar se considera que tiene un nivel lógico 1.B = Y IN V E R S O R A 0 1 Y 1 0 BUFFER A = Y A 0 1 Y 0 1 A = Y NO R A + B = Y A 0 0 1 1 B 0 1 0 1 Y 1 0 0 0 N AN D A . .COMPUERTAS BASICAS. En los IC CMOS todas las entradas deben conectarse en un nivel lógico.

3. tanto para F1 como para F2. Arme el siguiente circuito utilizando los alambres para conectar las variables a las entradas de las compuertas. Pida revisión a su instructor. Observe que F1 es una función AND de dos variables y F2 es una función AND de tres variables. Con los alambres se aplicarán los niveles lógicos “1” y “0” a las entradas del circuito. Mida con el tester 5Vdc de su fuente y pida revisión a su instructor. Vcc= 5 Voltios: Patilla 7. Escriba sus resultados en la tabla 1. GND= tierra. 5. Conecte el IC TTL 7408 en la breadboard. asegurándose de conectar la polarización del IC: Patilla 14 . Encienda la fuente y obtenga la tabla de verdad.1.MATERIAL Y EQUIPO 1 Tarjeta breadboard 1 Punta Lógica 1 Fuente de 5Vdc y 12 Vdc 2 Conectores banana-caimán 1 Tester 1 IC 7400 Nand de dos entradas 1 IC 7402 Nor de dos entradas 1 IC 7404 Inversores 1 IC 7408 And de dos entradas 1 IC 74LS32 Or de dos entradas 1 IC 7486 Exor de dos entradas 2 Diodos leds 2 Resistencias de 270Ω o superior Alambre PROCEDIMIENTO. A B C F1 F2 4. Los leds se encenderán para indicar un “1” a la salida y se apagaran para indicar “0”. Y luego apáguela 2. Plantee la expresión booleana para cada función: F1 = F2 = . 1.

Plantee la expresión booleana para cada función: F1 = A B F1 A F2 = B C F2 TABLA 1. Apague la fuente. Cambie el 7408 por un IC 7432 y arme el siguiente circuito. Pida revisión a su instructor y encienda la fuente. Escriba sus respuestas en la tabla 1.A B F1 A B C F2 TABLA 1.1 6. 7.2 9. A B C F1 F2 8. Obtenga la tabla de verdad para F1 una función OR de dos entradas y para F2 una función OR de tres entradas.2 .

10.3 13.3. F1 = A B F1 A F2 = B C F2 TABLA 1. Pida revisión a su instructor y encienda la fuente. Obtener la función “Y” a la salida del circuito en forma teórica: . Apague la fuente. Escriba sus respuestas en la tabla 1. Cambie el IC 7432 por el 7400 y arme el siguiente circuito. 11. A B C F1 F2 12. 14. Apague la fuente. A continuación se armara un circuito más complejo utilizando la mayoría de compuertas básicas estudiadas. A B C Y D 15. Siguiendo el mismo procedimiento obtenga la tabla de verdad para F1 y para F2.

Investigue principales diferencias entre los IC TTL y los IC CMOS.Y= 16. ¿Cuántas compuertas se necesitan para implementar la función lógica F= A. A B C D Y 18. Explique como es que se obtiene una AND de 3 entradas. . Explique que función se obtiene al conectar un número par de inversores en serie. 6. 8. Investigue como se construye una compuerta NAND de 3 entradas.D? 5.B. Apague la base y desarme todo el circuito. Pida revisión a su instructor del circuito armado y encienda la base.4 con todas las combinaciones posibles para el circuito de cuatro variables.C. CUESTONARIO. Complete la tabla 1. Suponga que se dispone solo de compuertas AND de 2 entradas . 7. 3. Explique que función se obtiene al conectar un número impar de inversores en serie. Diseñe el circuito que cumplirá con dicha función y complete la tabla de verdad. 2. 4. 17. Si no es así. 1. ¿Se cumplieron todas las tablas de verdad de todas las compuertas estudiadas?. Dada las siguiente función lógico Y = ABC + AC + B. explique.

Al concluir la parte B. 4 NIVELES LÓGICOS EJERCICIOS PARA EXAMEN PRACTICO OBJETIVOS Al terminar la parte A. Corrientes y voltajes en los dos estados . el alumno será capaz de encontrar defectos en circuitos digitales básicos. pero su nomenclatura y terminología empleada está prácticamente estandarizada.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. el alumno habrá aprendido a medir las tensiones y corrientes de entrada y salida de una compuerta. INTRODUCCIÓN TEORICA En la actualidad existen varios fabricantes de IC digitales. siendo los términos más útiles: ALTO IO H I IH + 5V IO L BAJO I IL V O H V V IH O L V IL FIGURA 1.

): Voltaje de entrada de nivel alto: Nivel de voltaje que se requiere para un 1 lógico en una entrada. IOH: Corriente de salida de nivel alto: Corriente que fluye desde una salida en el estado 1 lógico en condiciones de carga especificas. VOH (mín) Voltaje de salida de Nivel Alto: Nivel de voltaje en la salida de un circuito lógico en el estado 1 lógico. una entrada en BAJO debe variar desde tierra (GND) a 0.8V y 2. Una entrada 1. VIL (máx. La porción no sombreada de la figura 2 entre 0. Tensión de Entrada Tensión de Salida . El valor máximo de VOL se especifica generalmente. El fabricante especifica que. una entrada en ALTA debe variar de 2. Cualquier voltaje debajo de este nivel no será aceptado como un ALTO por el circuito. ¿Cómo se define un 0 lógico (BAJO) o un 1 lógico (ALTO)? La figura 2 muestra un inversor (como el 7404) de la familia TTL de IC.8V. IIH: Corriente de entrada en Nivel alto: Corriente que fluye en una entrada cuando se aplica un voltaje de nivel alto específico a dicha entrada. mientras que una entrada de 2. Cualquier voltaje que esté sobre este nivel no será aceptado como un BAJO por el circuito lógico.5V sería una entrada BAJA.VIH (min. Por lo general se especifica el valor mínimo de VOH.0V. Una tensión de entrada de 0.6V sería una entrada ALTA. IIL: Corriente de Entrada de Nivel Bajo: Corriente que fluye en una entrada cuando se aplica un voltaje de nivel bajo específico a dicha entrada.0V a 5.) Voltaje de salida de Nivel Bajo: Nivel de voltaje en la salida de un circuito lógico en el estado 0 lógico. de igual forma. VOL (máx.): Voltaje de entrada de nivel bajo: Nivel de voltaje que se necesita para un cero lógico en una entrada.5V daría resultados impredecibles y se considera una entrada prohibida. para que opere adecuadamente. IOL: Corriente de salida de nivel bajo: Corriente que fluye a partir de una salida en el estado 0 lógico en condiciones de carga especificas.0V en la parte de la entrada es la región prohibida.

menor tensión ALTA de salida. A mayor corriente de carga. La salida ALTA depende del valor de la resistencia de carga en la salida.4 V TTL 0 .0V. el margen entre esas figuras es asegurar que no se introduzca ruido no deseado en el sistema digital.4V.8 V TTL B A JO G N D G N D TTL B A JO 0 . Niveles de tensión TTL de entrada y salida. mientras que la salida ALTA es mayor de 2. La entrada ALTA se define mayor de 2.0 V CM OS ALTO C M O S 3 .1V pero también puede ser de 0.9 5 V + 10V CM O S ALTO 7 .0 5 V . Una salida ALTA normalmente es de 3.4V. Por comparación. las tensiones de entrada y salida para un inversor CMOS típico se dan en la figura 3.4V. Observar las diferencias en la definición de los niveles ALTO de entrada y salida en la figura 2. + 10V 9 .0 V TTL ALTO 2 .5V pero también puede ser de 2.8V y la salida BAJA es como máximo 0.4V.+ 5V + 5V TTL A LTO 2 .0 V C M O S B A JO G N D G N D CM OS BAJO 0 . La razón de esta diferencia es proporcionar Inmunidad al Ruido ( la insensibilidad del circuito digital a señales eléctricas no deseadas). La porción no sombreada en la parte de la tensión de salida de la figura 2 es la región prohibida.4 V FIGURA 2. La entrada BAJA es menor que 0. Las salidas esperadas se muestran en la parte derecha del inversor TTL mostrado en la figura 2. De nuevo. Los rangos de tensión que definen los niveles ALTO y BAJO son diferentes para cada familia lógica. Una salida BAJA normalmente es de 0.

son las ventajas de los CMOS sobre los TTL. Conecte la tarjeta EB-131 en la base PU-2000 Busque el circuito de medición con el cual se trabajara: + 5V A PS . hemos ajustado a PS-1/2 en cero voltios. Ahora será inicializado el entrenador siguiendo el siguiente procedimiento: . Estas características. 5. Niveles de tensión CMOS de entrada y salida. Por tanto. Los IC CMOS también tienen una buena inmunidad al ruido. 4.Tensión de Entrada Tensión de Salida FIGURA 3. 1 1 1 1 1 1 BASE PU – 2000 Tarjeta de Circuito Impreso EB-131 Voltímetro Digital Miliamperimetro Microamperimetro Juego de Cables 1. Los IC CMOS tienen una amplia oscilación en las tensiones de salida. Los fabricantes también especifican que un IC CMOS considera como ALTA cualquier tensión de entrada de +7V a +10V. Gire el potenciómetro PS-1 en el sentido antihorario hasta el tope. En este ejemplo el fabricante especifica que la salida ALTA estará próxima a la tensión de alimentación (unos +9. La figura 3 también contempla que un IC CMOS considere como BAJA cualquier tensión de GND a +3V. 2. Encienda la fuente de alimentación. Este potenciómetro se encuentra en la parte superior izquierda de la base PU-2000. y está conectado interiormente para proporcionar una tensión variable llamada PS-1/2.05V del potencial de tierra (GND). PROCEDIMIENTO PARTE A.1 2 R V L 3. MATERIAL Y EQUIPO. aproximándose a ambos extremos de la fuente de alimentación. GND y +10V en este ejemplo.95V). Una salida BAJA estará a 0. junto con el bajo consumo de potencia.

VIL = 0V. se determina que la entrada del inversor esta con un nivel lógico cero. Índice de experimentos en su valor inicial. PS . aparece intermitentemente Número de Identificación. En nuestro caso teclee asterisco para pasar. le indica al microprocesador interno en que parte del experimento se encuentra. (en pantalla E09) 7. 115 * 195 * * * * * 1 * 115 PC2 195 EB-131 ID1 ID2 ID3 Fn Fn1 E00 6.PAS O 1 2 3 4 5 6 7 8 9 10 11 TECLE E APARECERA EN LA PANTALLA PCI OBSERVACIONES Primera parte del código de la tarjeta. puede ser cualquiera. Introduzca las tres primeras cifras del código de la tarjeta. Segunda parte del código de la tarjeta. Puentee los terminales para el amperímetro y conecte el voltímetro entre tierra y la salida del inversor (# 14). Introduzca las tres últimas cifras del código de la tarjeta. Se selecciona el modo de experimentos. Como se tiene a PS-1/2 = 0V. 9. Selección de Modo de trabajo. Teclee nuevamente asterisco Teclee nuevamente asterisco. Teclee 9 para colocar el índice de experimentos en 9. como se indica en la figura 5. Mida la salida del inversor y anote el valor: . Confirmación y número de la unidad. 8.1 2 R V L FIGURA 5.

como se muestra en la figura 6. Como RL = 1K.VOH = V 10. Mida la salida del inversor y anote el valor: VOH = V m A PS . 11. Ahora conecte RL a tierra.V R L IO IO H = O H H = m A .1 2 R V L FIGURA 6. calcule y anote el valor de IOH con: 0V .

como se muestra en + 5V IO L R L PS . FIGURA 8. Como RL = 1K. Conecte al voltímetro entre tierra y la salida del inversor. 14. Gire al potenciómetro PS-1 en el sentido horario para obtener: VIH = 5V Este nivel de tensión de +5V determina que el estado lógico a la entrada del inversor sea 1.1 = +5V 2 V V O L la figura 8. calcule la corriente de salida con: . 15. Mida la salida del inversor y anote el valor: VOL = V 17. y con un puente conecte el resistor en carga RL a +5V. Observe el sentido de las corrientes. Mida y anote la corriente de entrada en nivel bajo: IIL = mA 13. Quite el puente entre los terminales del amperímetro y conecte a ellos el miliamperímetro. 16.12. Quite el miliamperímetro y luego puentee los terminales. Usted ha medido y calculado los cuatro importantes parámetros mostrados en la figura 7. I IL IO H R V O H V IL = 0 V L FIGURA 7.

Observe el sentido de las corrientes. . No apague el entrenador.V R L O L Calcule dicho valor y anote el resultado: IOL = mA 18. el entrenador le muestra la nota que gano. cualquier duda consúltela con su instructor. PARTE B. Toda la información que usted necesita para realizar el ejercicio se le proporcionara en el laboratorio. indicados en la figura 9.IO L = 5V . avísele a su instructor que ya concluyo esta parte. Quite el puente de los terminales para amperímetro y conecte el microamperímetro. 20. al completar las cuatro. Al finalizar debe avisarle a su instructor. EJERCICIOS PARA EXAMEN PRACTICO. Mida y anote la corriente de entrada con nivel alto: IIH = µ A Usted a medido o calculado los otro cuatro parámetros importantes. Los ejercicios consisten en encontrar cuatro fallas consecutivas en la tarjeta EB-131. + 5V I IH IO L R L V IH = +5V V V O L FIGURA 9. Las fallas son colocadas al azar por el microprocesador interno del entrenador. para lo cual deberá de revisar todos los circuitos de esta tarjeta hasta encontrar cual es el que tiene la falla en ese momento. 19. Quite el microamperimetro y puentee los terminales para amperímetro.

la velocidad.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. Las terminales de entrada sin utilizar nunca se deben dejar desconectadas. La tabla de función se utiliza para determinar el nivel lógico apropiado al cual conectar a un 0 lógico. 5 CIRCUITOS LÓGICOS COMBINATORIOS SIMPLIFICACIÓN Y DISEÑO OBJETIVO: Al finalizar el laboratorio el alumno podrá diseñar circuitos lógicos utilizando solamente las compuertas básicas. INTRODUCCIÓN Al abordar un problema de diseño electrónico digital práctico se debe tomar en cuenta un gran número de limitaciones y restricciones. el número de dispositivos contenidos en cada paquete de IC. De esta forma. el consumo de energía y la velocidad son consideraciones importantes en el diseño de un circuito lógico. o pueden conectarse en grupos. la inmunidad al ruido. es posible ahorrarse la compra de IC adicionales. Se deben conectar a un nivel lógico bajo o alto adecuado. Para las AND y NAND. La inmunidad al ruido. o tensión BAJA. tales entradas se deben conectar a un 1 lógico o tensión ALTA. así como reducir la potencia asociada y los requerimientos de espacio. Es necesario estar consientes de factores como el número de entradas por dispositivos. el número de paquetes necesarios para implantar un sistema lógico completo. Los lugares en los cuales predomina el ruido eléctrico. como fábricas con motores y . La ubicación o entorno en el cual deben funcionar los circuitos lógicos se tiene que considerar con sumo cuidado. el consumo de energía. dado el enunciado de un problema o una tabla de verdad. el tiempo de retardo y la carga de las salidas lógicas. Otras consideraciones que se deben tomar en cuenta en cuando se necesita colocar las restantes tres entradas al valor apropiado y utilizar las otras cinco para producir la función deseada.

filtros de potencia y alambrado lógico blindado. Comparando los datos de las columnas F y Fs de la tabla que conclusión puede obtener: Para los siguientes problemas.herramientas eléctricas grandes o cerca de transmisoras de radio. Diseñe el circuito de Fs y ármelo sobre la breadboard 4. donde A es igual a MSB y D es igual al LSB. Apague y desarme el circuito. Energice y compruebe la tabla de verdad del paso 1 anote sus resultados en la columna correspondiente a Fs. Esto significa que la familia lógica no sea sensible de ruido que se conducen en el sistema electrónico. Diseñe un circuito lógico que produzca una salida ALTA siempre que el número binario sea mayor que 0111 y menor que 1110” a) Tabla de verdad y diseño. b) F = ___________________________________ c) Fs = __________________________________ . A B C F FS 0 0 0 1 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 F = _________________________________________ 2. 6. PROCEDIMIENTO 1. realice un diseño completo tomando en cuenta el procedimiento estudiado en clase: 8. Simplifique F y anote la nueva expresión lógica: F(simplificada) = FS = __________________________ 3. “Se tiene un número binario de 4 bits representado por ABCD. Si esto no es práctico entonces puede ser necesario utilizar blindajes cerrados. Pida revisión a su instructor 5. 7. puedan requerir una familia lógica que tenga alta inmunidad al ruido. televisión o radar. De la siguiente tabla de verdad obtenga la expresión lógica F.

f) Apague la base y desarme el circuito 9. Diseñe un circuito que detecte cuando A o B están indicando un nivel demasiado alto y al mismo tiempo C o D están indicando una temperatura demasiado alta a) Dibuje la tabla de verdad y diseño del circuito b) F= _________________________________________________ c) Fs=__________________________________ d) Arme el circuito Fs y pida revisión a su instructor. La salida de los sensores A y B se comporta de la siguiente manera: A o B = 0 (bajo) cuando el nivel es satisfactorio A o B = 1 (alto) Cuando el nivel es demasiado alto Y la salida de los sensores C y D C o D = 0 (bajo) Cuando la temperatura es satisfactoria C o D = 1 (alto) Cuando la temperatura es demasiado alta 10. arme el circuito sobre la breadboard y pida revisión a su instructor. “Un control industrial tiene cuatro sensores: a) A y B que son sensores de nivel liquido para detectar si el nivel de los tanques excede a un nivel predeterminado. f) Apague la base y desarme el circuito .d) Al tener la función simplificada Fs. e) Encienda la fuente y compruebe Fs. b) C y D que son sensores de temperatura que detectan cuando la temperatura de los tanques desciende de un limite fijado. e) Encienda la fuente y pruebe el circuito comprobando la tabla de verdad que usted construyo en el literal (a).

Llevar realizado el análisis. Al finalizar la practica el alumno podrá aplicar los mapas de karnaugh en el diseño y simplificación de funciones lógicas utilizando correctamente el método. OBJETIVO. y simplificación de los problemas 1 y 3 al laboratorio. Breadboard 2.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. tabla de verdad. 6 SIMPLIFICACION Y DISEÑO UTILIZANDO MAPAS DE KARNAUGH. TRABAJO PREVIO. MATERIAL Y EQUIPO 1. 1 IC 7404 .

9. para simplificar circuitos lógicos. Los agrupamientos de unos serón de dos (par). 1 IC 7408 1 IC 7432 1 Resistencia de 270Ω o superior 1 Diodo Led 1 Fuente fija de 5V 2 Conectores banana-Caimán Alambres INTRODUCCIÓN El álgebra booleana es la base para cualquier simplificación de circuitos lógicos. Una condición “no importa” puede ocurrir por muchas razones. 5. generalmente porque estas condiciones de entrada nunca ocurrirán. Una de las formas más fáciles de simplificar circuitos lógicos consiste en utilizar el método de Diagramas de Karnaugh. ocho: a) Agrupamiento de un par de unos adyacentes con un mapa K elimina la variable que cambia en forma complementado o no complementada. para los diseñados lógicos. En otras palabras. al igual que una tabla de verdad. 8. cuatro. habrá ciertas combinaciones de entrada donde “NO IMPORTE” si la salida es BAJA o ALTA. Cuando una variable aparece en forma complementada y no complementada dentro de un agrupamiento. El mapa de Karnaugh. La expresión de salida F se puede simplificar adecuadamente combinando los cuadrados en el mapa K que contengan 1. 7. Las variables que son iguales en todos cuadrados del agrupamiento deben aparecer en la expresión final. Este método gráfico está basado en los teoremas boléanos. Para cada casilla en la tabla de verdad le corresponde una casilla en el mapa. y es uno de los diversos métodos utilizados. La X representa la condición “no importa” . b) Agrupamiento de un cuádruple de unos elimina las dos variables que aparecen en forma complementada y no complementada. y para construir el mapa K debemos colocar unos en aquellos cuadrados correspondientes a los unos en la tabla de verdad. es un medio para demostrar la relación entre las entradas lógicas y la salida que se busca.3. 4. Algunos circuitos lógicos pueden diseñarse de manera que haya ciertas condiciones de salida para las que no se especifiquen niveles de salida. El proceso para combinar estos unos se denomina agrupamiento. 6. esa variable es eliminada de la expresión. El mapa K proporciona la misma información en un formato diferente. la más común es que . c) Agrupamiento de un octeto de unos elimina las tres variables que aparecen en forma complementada y no complementada.

PROCEDIMIENTO Para los siguientes diseños se debe aplicar el método de mapas de Karnaugh y realizar los siguientes pasos: a) Obtener la tabla de verdad. Un diseñador de circuitos tiene la libertad de hacer la salida para cualquier condición “no importa” igual a 0 ó 1. a fin de producir la expresión de salida más simple. y siempre produce una expresión mínima. b) Escribir la expresión bolean no simplificada en forma de minterminos c) Basándose en la tabla de verdad trazar el mapa de karnaugh d) Agrupar los unos siguiendo el método estudiado e) Escribir la expresión booleana simplificada f) Diseñar el circuito lógico g) Armar el circuito lógico sobre la breadboard h) Pedir revisión a su instructor i) Encienda la fuente y compruebe la tabla de verdad j) Apague la fuente.Un codificador proporciona una señal de 4 bits que indica la posición del eje de una antena en pasos de 30° . El mapeo K por lo general requiere menos etapas.en algunas situaciones ciertas combinaciones de entrada nunca pueden presentarse y por tanto no es necesario no especificar la salida en estas condiciones. utilizando el código que se muestra en la tabla. 1. El mapeo K es un proceso más ordenado con etapas bien definidas en comparación con el proceso de ensayo y enfoque que se utiliza en la simplificación algebraica. Diseñe un circuito que indique cuando la antena está en el primer cuadrante. El proceso del mapa K tiene ventajas sobre el método algebraico. POSICION 0° .30° 30° – 60° 60° – 90° 90° –120° 120° – 150° 150° –180° 180° – 210° 210° –240° 240° – 270° 270° – 300° 300° – 330° 330° – 360° A 0 0 0 0 0 0 1 1 1 1 1 1 B 0 0 1 1 1 1 1 1 1 1 0 0 C 1 1 1 1 0 0 0 0 1 1 1 1 D 1 0 0 1 1 0 0 1 1 0 0 1 . especialmente para expresiones que contienen muchos términos.

C. 7 .B. = “1” lógico = “0” lógico El funcionamiento normal: El funcionamiento ANORMAL: ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. 3. (con A el bit más significativo) que representa los números decimales del 0 al 15.C. La combinación de valores correspondientes a los equivalentes binarios de los números decimales del 10 al 15 (ambos inclusive) nunca aparecerán en las líneas de entrada.2. Se desea diseñar un circuito que avise a una estación central cuando un semáforo esta dañado.D representan un número que sea 0 o una potencia de 2. Sea N un número binario de 4 bits A.B. Diseñar un circuito lógico cuya salida Z sea 1 si las entradas A.D.

Todos los sistemas digitales pueden ser construidos con las compuertas fundamentales AND. Buscar su equivalente NAND para cada compuerta AND. OR y NOT 3. 1. Breadboard 7400 7404 7432 7408 7402 Resistencia de 270Ω Diodo led Modulo Generador de Señales Degem Osciloscopio Puntas de osciloscopio Fuente de 5Vdc Conectores banana-caimán INTRODUCCIÓN UNIVERSALIDAD DE LAS COMPUERTAS NAND Y NOR. Al finalizar el alumno diseñara circuitos lógicos combinatorios utilizando solo puertas universales NAND y NOR. OR y NOR. 2. OBJETIVOS. 1. SOLO 1. 5. 2. Dibujar el circuito NAND 4. OR y NOR. Dibujar un circuito lógico AND-OR 2. 1. Para convertir un circuito de lógica AND-OR a lógica NAND. Debido a su bajo costo y disponibilidad. 1. 1. B) CIRCUITOS INHIBIDORES. 1. MATERIAL Y EQUIPO. . Al concluir el laboratorio el alumno construirá circuitos inhibidores utilizando puertas básicas. y simplificación de los problemas de la parte A de la guía al laboratorio. Llevar realizado el análisis. TRABAJO PREVIO. las compuertas NAND son muy utilizadas para sustituir a las compuertas AND. hay que dar los siguientes pasos: 1. 2. 1. 1.A) DISEÑO DE CIRCUITOS UTILIZANDO COMPUERTAS NAND Y NOR. tabla de verdad. Comprobar los niveles lógicos en las líneas que provienen de las entradas y van a las salidas. 1. 1.

OR y NOT 3. La compuerta NAND es la compuerta universal utilizada para sustituir el patrón lógico AND-OR. La mayoría de los fabricantes de IC producen gran variedad de todo tipo de compuertas. El procedimiento para pasar de una expresión booleana en forma de maxiterminos a un circuito lógico NOR es similar al utilizado en la lógica NAND. La compuerta NOR se utiliza tanto como la compuerta NAND. Un número primo es aquel que es divisible sólo por sí mismo y por 1.C. La utilización de la lógica NOR puede o no simplificar un circuito. La compuerta NOR se convierta en compuerta universal para sustituir el patrón lógico OR-AND. Dibujar el circuito NOR 4. CIRCUITOS INHIBIDORES. Cuando una expresión booleana en maxiterminos forma un patrón OR-AND. PROCEDIMIENTO. A la inversa las compuertas NAND y OR producen una salida ALTA constante en la condición inhibida.La utilización de la lógica NAND no siempre simplifica un circuito. Básicamente un método general se reduce a sustituir cada compuerta de un circuito lógico. 1. Buscar su equivalente NOR para cada compuerta AND. según las condiciones presentes en una o más entradas de control. .D en donde A es el bit más significativo. El diseñador lógico habitualmente. Las compuertas AND y OR producen una salida BAJA constante cuando están en la condición inhibida. la compuerta NAND no es la más adecuada. por compuertas NAND o NOR. Habrá muchas situaciones en el diseño de circuitos digitales en donde el paso de una señal lógica sea activada o inhibida. Comprobar los niveles lógicos en las líneas que provienen de las entradas y van a las salidas. Suponga que los números entre 0 y 15 están representados en binario en la forma de 4 bits A. puede seleccionar la lógica que produzca el circuito más sencillo. dependiendo de cual compuerta universal estemos utilizando. En una entrada de la compuerta se aplica la señal lógica y la otra entrada de la compuerta nos servirá de entrada de control. Cada una de las compuertas lógicas básicas se puede utilizar para controlar el paso de una señal lógica de entrada hacia la salida. Dibujar un circuito lógico OR-AND 2. El nivel lógico en esta determinara si se permite que la señal de entrada llegue a la salida o si se inhibe esto.B. Parte A. Diseñe un circuito lógico cuya salida F será 1 cuando los 4 bits de entrada representen un número primo. Los pasos para pasar a lógica NOR son los siguientes: 1.

Apague la base y desarme el circuito. CUESTIONARIO. Para cada condición dibuje la señal con toda su información de periodo. frecuencia y amplitud. la cual obtendremos del generador de señales. El circuito lógico diseñado conviértalo a un circuito equivalente utilizando solo compuertas NOR. Pruebe que el circuito diseñado trabaja como se espera. Explique su respuesta. Diseñe un circuito lógico cuya salida sea 1 si las entradas representan un número par. Encienda la fuente y pruebe que el circuito cumple con la tabla de verdad y llame a su instructor para que lo verifique. Encienda la fuente y pruebe que el circuito cumple con la tabla de verdad y llame a su instructor para que lo verifique. con las entradas de control ponga el circuito en su condición de activo y Inhibido u observe que sucede en la pantalla del osciloscopio. 1. 3. Arme el circuito equivalente NOR sobre la breadboard y pida revisión a su instructor. 5. ¿Qué compuertas lógicas pasan la señal de entrada invertida cuando se activan?. Para la señal A se utilizará una onda cuadrada de 1Khz y que no exceda los 5Vp-p. PARTE B 1. Diseñe un circuito lógico que permita a una señal de entrada A pasar hacia la salida solamente cuando la entrada de control B sea BAJA. la salida es BAJA. 10. 4. Apague la base y desarme el circuito. Defina los siguientes términos: a) Mapa de Karnaugh b) Circuito de Inhibición c) Universalidad de las compuertas NAND y NOR. 6. Cuando tenga el circuito diseñado llame a su instructor para que este se lo revise 9. Conecte la señal A al circuito y pida revisión a su instructor. El circuito lógico diseñado conviértalo a un circuito equivalente utilizando solo compuertas NAND. Sea N un número binario de 3 bits. Arme el circuito equivalente NAND sobre la breadboard y pida revisión a su instructor. en tanto que la entrada de control C sea ALTA. que representa los números decimales del 0 al 7. Arme el circuito sobre la breadboard. 8. Cuando tenga el circuito diseñado llame a su instructor para que este se lo revise 3. . Muéstrele el diseño a su instructor. 2.2. 11. 12. 4. 5. 2. conectando a la salida del circuito la punta del osciloscopio para ver la señal. en caso contrario. 7.

1. b) X se quedará en ALTO cuando B y C sean diferentes. MATERIAL Y EQUIPO. 3. 1. 1. 2. Osciloscopio IC 7404 IC 7438 IC 7406 IC 7409 IC 74LS125 IC 4093 ó 74132 Diodos Leds Diodo Resistencias de 4. 1. Diseñe un circuito lógico que controle el paso de una señal A de acuerdo con los siguientes requisitos: a) La salida X será igual a A cuando las entradas de control B y C sean las mismas. ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. Resistencias de 220Ω ó aproximado. 1. . 4. Fuente de 5Vdc. a) F = A ( B + C ) b) F = (A+B) (A+B+C) (A+C) c) F = (A+B) (C + D) ( A + C) 4. Llevar RP y RLED calculada al laboratorio. 2.7KΩ ó aproximado. 8 COMPUERTAS ESPECIALES OBJETIVO Al finalizar el laboratorio el alumno indicara el uso y aplicación de algunas compuertas especiales. 1. Para cada una de las siguientes funciones dibujar un circuito que las genere usando solo compuertas NAND y usando solo compuertas NOR.3. TRABAJO PREVIO. 1. 1.

llame a su instructor y que lo verifique. A) COMPUERTAS DE COLECTOR ABIERTO. VLED = 1. ILED = 20mA. +5VDC +5VDC R 74LS09 A B P R LE D LED 7438 C D X Y 7406 Obtenga la expresión booleana en el punto X y a la salida de la segunda compuerta 7433. Complete la tabla de verdad en forma teórica para ambos puntos. n = 3. Explique con sus palabras como funciona el circuito: Pruebe el circuito y compruebe que la tabla de verdad del punto 3 se cumple.PROCEDIMIENTO.7 VDC. COMPUERTAS DE DISPARO TIPO SCHMITT . pida revisión. Explique que clase de operación se esta realizando en el punto X. 1 Auxiliese de las hojas de especificaciones de cada compuerta y tome en cuenta los siguientes datos: N = 2. y cual es su ventaja: Arme el circuito sobre la breadboard y utilice la salida de 5Vdc fijos de la fuente. Calcule RP y RLED de la fig.

7 K 4093 B + 10 VDC D Los 10 VAC se obtendrán del modulo analizador de circuitos UNIT TM-1 de la DEGEM. Pida revisión a su instructor. Dibuje las cuatro formas de onda con sus valores pico. de manera de no dañarlo. Energice el circuito y con la ayuda de un osciloscopio encuentre la forma de onda en los puntos A. Implemente el siguiente circuito: .7KΩ : C) COMPUERTAS DE TRES ESTADOS: En esta parte se simulara un circuito que se utilizara para transmitir dos palabras de tres bits cada una.Implemente el siguiente circuito: D IO D O A 4 .7 K 10 VAC C 4 . en esta parte utilizaremos un voltaje de 10Vdx que se obtendrá de una fuente variable de DC. Como el CMOS puede trabajar con voltajes mayores a 5V. C y D. Tome las precauciones necesarias a la hora de manipular al IC CMOS 4093B. B. Para que parte de la onda senoidal la salida de la NAND será ALTA. periodo y frecuencia. explique: Cual es la función de las dos resistencias de 4. Explique para que se utiliza el diodo en este circuito: Calcule el valor de VP y de VCD para este circuito. utilizando un único bus de transmisión.

A2. Llame al instructor y que este verifique el funcionamiento del circuito. B2. Energice el circuito y pruébelo escribiendo distintas palabras en A y B. y habilitándolas una a la vez. A3). B3): Pueden las dos palabras habilitarse al mismo tiempo: Cual es la función de los inversores 7406 Explique detalladamente como funciona este circuito: Pida revisión a su instructor. .74LS125 A1 +5VDC A2 220 O HM A3 74LS125 B1 7406 B2 B3 7404 E Explique para que nivel lógico de E se habilita la palabra A (A1. dependiendo de la posición del interruptor de E. y para cual se habilita la palabra B (B1.

ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. 9

INTERFACES

OBJETIVO

Al finalizar el laboratorio el alumno indicara el uso y aplicación de las diferentes interfaces que se utilizan en el diseño digital.

MATERIAL Y EQUIPO
1 - IC 4001 1 - IC 7407

1 - IC 7408 2 - Resistencias de 1.5KΩ o aproximado 1 - Resistencia de 150Ω o aproximado 1 - Fuente de 5V 4 - Conectores banana-caimán 1 - Breadboard Alambres

PROCEDIMIENTO
INTERFAZ IC TTL A IC CMOS
1. Estudie el circuito de la figura 1 y colóquele a cada integrado el número de pin que se utilizara, para ello auxíliese de su manual de datos técnicos. 2. Arme el circuito de la figura 1. sobre la breadboard 3. Energice el circuito y obtenga su tabla de verdad, tomando para ello como entradas: A y B y como la salida el diodo led y anótelo en la tabla 1. 4. Con un voltímetro revise los niveles de voltaje que hay para cada nivel lógico en los diferentes puntos del circuito, y complete la tabla 1. 5. Compruebe el buen funcionamiento del circuito, y luego apague
+5VD C +10VDC

1 .5 K

Figura 1.
4001 1 .5 K R LED

A B

7408

7407

LED

+5VD C

la fuente y desarme el circuito A B

LED

TABLA 1 A B Salida 7408 (V) Salida 7407 (V) Salida 4001 (V)

TABLA 2

6. 7. 8.

INTERFAZ IC CMOS A IC TTL.

Estudie el circuito de la figura 2 y colóquele el número de pin que se conectara. Arme el circuito y pida revisión a su instructor. Repita los pasos del 3 al 5 de la parte anterior y anote sus mediciones en la tabla 3 Y 4.
+5V D C 1 .5 K R LED

Figura 2.
LED

A B

4001

7408

7407

A

B

LED

TABLA 3. A B Salida 4001 (V) Salida 7408 (V) TABLA 4. Salida 7407 (V)

A) B) C) D)

CUESTIONARIO.

Explique cual es la utilidad del 7407. ¿Para que se necesita el 4001 en el primer circuito? ¿La tabla de verdad de la figura 1 que se obtuvo fue la esperada? ¿Qué función desempeña el 7407 en el segundo circuito? E) ¿Es correcta la interfase que hay entre el IC TTL y el diodo led de la figura 2?. Explique. F) ¿Se cumplió la tabla de verdad tal como se esperaba en la segunda parte?. Explique

G) ¿Cuál es la diferencia entre interfaz e interconexión? H) ¿En que serie CMOS se pueden conectar las entradas directamente en las salidas de dispositivos TTL? I) Muestre la interfaz entre la compuerta NAND CMOS y una OR TTL de la subfamilia LS. ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. 10 .

K. L. El temporizador 555 tiene dos modos de operación. 1 Fuente de 5 VDC. C. generadores de pulso. alarmas contra robo y monitores de voltaje. J. En la operación de oscilación libre del 555 el voltaje de salida cambia de un estado alto a uno bajo y reinicia el ciclo. fácil de usar en gran variedad de aplicaciones de bajo costo. Las aplicaciones como osciladores. lo determina el circuito resistencia-capacitor conectado en forma externa al temporizador. El 555 también puede ser operado con voltajes de alimentación de +5V a +18V. Investigar previamente el paso 15 de la tercera parte. El tiempo de salida en alto o bajo. G. B. . por tanto es compatible con los circuitos TTL.MULTIVIBRADORES OBJETIVO. I. M. D. 2 IC LM 555 1 Breadboard 1 Transistor ECG 159 2 Capacitores de 10 µ f 1 Capacitor de 100 µ f Modulo DEGEM TM-1 1 IC 7400 1 IC 74121 1 Diodo 2 Resistencias de 150Ω 2 Conectores banana-caimán 2 Diodos led Alambres INTRODUCCIÓN. Al finalizar el laboratorio el alumno indicara el uso y aplicación de los diferentes multivibradores que se utilizan en el diseño digital.1V. H. multivibradores de un disparo. MATERIAL Y EQUIPO. ya sea como multivibrador astable (oscilación libre) o como un multivibrador monoestable (un disparo). El circuito integrado temporizador más popular es el 555. El valor del voltaje alto de salida es ligeramente menor que Vcc. N. El 555 es confiable. A. El valor de voltaje de salida en el estado bajo es aproximadamente de 0. F. TRABAJO PREVIO INDIVIDUAL. E. introducido primero por Sigmetics Corporation. requieren de un circuito capaz de producir intervalos de tiempo medido.

Al final del intervalo. 4. el voltaje de slaida es bajo hasta que se aplica un pulso de disparo negativo. ó 50%. Si el ciclo de trabajo es diferente de 0. entonces la salida cambia a voltaje alto. En forma de ecuación: El ciclo de trabajo indica la fracción de un período de tiempo en que un pulso se encuentra en estado bajo. tbaja. Una onda cuadrada es un tren de pulsos cuyo ciclo de trabajo es de 0. ¿Qué sucede con el diodo led?. CICLO DE TRABAJO La razón de tiempo cuando la salida esta baja. F= TBAJO = R= T= TALTO= D= 2.50.Cuando el temporizador opera como multivibrador de un disparo. Para obtener un ciclo de trabajo de 50% o mayor. IC LM 555 COMO MULTIVIBRADOR ASTABLE 1. Utilice para ellos un capacitor de 10µ F y considere RA = RB. se conecta un diodo en paralelo con RB. al periodo total T se denomina: CICLO DE TRABAJO D. El tiempo en que la salida permanece en alto se determina con una resistencia y un capacitor conectados al temporizador. PROCEDIMIENTO PARTE I. Arme el siguiente circuito utilizando el valor de la resistencia calculado. Energice el circuito.50. + 5V R A 7 8 4 3 555 R B 6 + 150 O H M 2 1 C 3. Explique: .6Hz. Pida revisión a su instructor. el tren de pulsos se llama: onda rectangular. la salida regresa al estado bajo. Utilizando un IC 555 diseñe un multivibrador astable que oscile a una frecuencia de f = 1.

Con la conexión del diodo la frecuencia de oscilación cambia. Diseñe un multivibrador monoestable cuya salida permanezca en nivel alta por un tiempo aproximado de T= 5. IC MONOESTABLE LM 555 COMO MULTIVIBRADOR 9. siendo su ciclo de trabajo menor a 50%. Utilice para ello un capacitor de 10µ F. Apague la fuente.5. realice todos los cálculos nuevamente: TALTO = D= F= TBAJO= T= 7. conectaremos un diodo en paralelo con RB. Energice el circuito y observe su funcionamiento.50. Arme el + 5V R A 7 8 4 3 555 R B 6 + 150 O H M 2 1 C siguiente circuito: 6. con un ciclo de trabajo de D = 0. Pida revisión al instructor. Apague la fuente y no desarme este circuito. PARTE II. Para tener una señal simétrica (cuadrada). se utilizará mas adelante. Anote sus observaciones: 8. T= R= . La señal de salida del 555 no es simétrica (es rectangular).17 seg.

mantenga el interruptor en estado alto (1). 16. 12. De su manual obtenga el diagrama de pines del transistor ECG 159. Explique detalladamente como esta funcionando el circuito: 17. ¿Qué pasa con el LED 2?. Cuando en la base del transistor hay 0V. Repita el paso anterior las veces que sea necesario.10. Arme el siguiente circuito utilizando el valor de la + 5V R A 7 8 4 3 555 150 O H M 6 + 2 1 C PU LSA D O R resistencia calculado: 11. este se encuentra en saturación y evita que el capacitor del monoestable se cargue hasta 2/3 de Vcc y que el 555 completre su ciclo de temporizado. forzando la salida del 555 a un voltaje alto. La nand 2 se utilizará para inhibir la señal del 555 No. Utilizando los circuitos de las dos partes anteriores. Energice el circuito. Explique: 13. Explique: . 1 conectado como astable. el pulsador debe de estar en la posición de alto (1). 14. Energice el circuito. Apague la fuente y no desarme el circuito: PARTE III. Accione el pulsador de disparo ¿qué sucede con el LED?. ¿Qué sucede con el LED 2?. Pida revisión al instructor. Que su instructor le revise el circuito. Pase nuevamente el pulsador al estado alto (1). Utilice el pulsador DEGEM que esta marcado con un flanco de bajada. Ahora pase el interruptor al estado bajo (0) y observe que sucede con el LED 2. conéctelos como se muestra en la figura A. APLICACIÓN En esta parte se utilizara el IC 555 como un detector de pulso perdido. 15. Explique como esta funcionando el circuito: 18.

L E D 2 . S A L ID A 555 N o.+ 5V 8 8 + 5V R A 7 4 N AN D 1 N AN D 2 R A 3 7 4 3 555 R B 6 + 555 150 O H M 150 O H M 6 + 2 1 LED 1 C 2 1 C PU LSAD O R 19. . AP AG AD O 20. 2 5 SEG . 1 P U LS AD O R Gráficamente la secuencia de trabajo será: S A L ID A N AN D 2 S A L ID A 5 5 5 N o. Apague la fuente y desarme el circuito. E N C E N D ID O LE D 2.

MATERIAL Y EQUIPO. la o las salidas son función del valor presente y del valor pasado de las entradas. . En este tipo de circuitos el valor de o las salidas depende del valor de las entradas en ese instante. a) b) c) d) e) f) g) h) i) j) 1 IC 7400 1 IC 7404 1 IC 7408 1 IC 7473 2 Diodos Leds 1 Resistencia de 150Ω o superior 1 Fuente de 5VDC 1 Breadboard 2 Conectores banana-caimán Alambres INTRODUCCIÓN Hasta ahora hemos analizado circuitos combinatorios.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. En los sistemas secuenciales en cambio. 11 FLIP FLOPS (BIESTABLES) OBJETIVO: Al finalizar el laboratorio el alumno será capaz de entender y explicar el funcionamiento de los diferentes tipos de flip flops.

FLIP-FLOP CON COMPUERTAS NOR Y NAND Para representar de forma compacta el flip flop. Consiste de un circuito combinacional y elementos de memoria que son capaces de almacenar información binaria. Estos flip-flops se muestran en la figura 1. el comportamiento de un circuito secuencial se determina por la secuencia en el tiempo de entradas. Las entradas también determinarán las condiciones para el cambio del "estado" de los elementos de memoria. Esta información binaria almacenada en los elementos de memoria en cualquier instante definen el "estado" del circuito secuencial. FIGURA 1. Cada flip-flop posee dos salidas. que lo harán pasar por un numero finito de estados. Los elementos de memoria en un circuito secuencial se denominan flip-flops. Un flip flop posee dos salidas.En la figura a continuación se muestra un diagrama de bloque de un circuito secuencial. Este tipo de flip-flop se denomina flip-flop SC o latch SC. (También se le conoce como set y reset o flip-flop SR ). una para el valor normal y otro para el valor complementado(negado) almacenado en él. La representación que se utilizará será la indicada en la figura 2. no es necesario dibujar las compuertas . salidas y estados internos. Flip-Flops Un flip-flop puede construirse a partir de dos compuertas NAND o dos compuertas NOR. . En resumen. Las salidas del circuito secuencial son una función de las entradas y del "estado" presente de los elementos de memoria. Q y Q'. y dos entradas. El próximo estado de los elementos de memoria también es función de las entradas y del estado presente. set y clear. La información binaria en las entradas externas y el estado presente de los elementos de memoria determinarán el valor de la o las salidas.

En los sistemas síncronos los tiempos exactos en que alguna salida puede cambiar de estado se determinan por medio de una señal denominada reloj o clock. FIGURA 3.FIGURA 2. Un flip-flop tipo R-S. FLIP-FLOP SINCRONO PROCEDIMIENTO. FIGURA 4. las salidas de los circuitos lógicos pueden cambiar de estado en cualquier momento en que una o mas de las entradas cambie. En los sistemas asíncronos. REPRESENTACIÓN DE FORMA COMPACTA DE UN FLIP FLOP Los sistemas digitales pueden operar en forma asíncrona o síncrona. Utilice un IC 7400 y arme el circuito mostrado a continuación: . puede ser usando 2 compuertas NAND. FLIP-FLOP R-S ASINCRONO 1. Esta señal de reloj consiste en una serie de pulsos rectangulares o cuadrados como se muestra en la figura 3. SEÑAL DE RELOJ Para hacer un flip-flop síncrono se añade una entrada adicional como se muestra en la figura 4.

Energice el circuito 8. S 1 C LK 3 Q n R 2 4 Q n 150 O H M 7. 5. 4. 3. Obsérvese que el flip-flop J-K. No desarme el circuito FLIP-FLOP R-S SÍNCRONO 6. es: para la combinación de entradas 1 y 1. La única diferencia entre el FF S-R y el FF J-K. Arme el siguiente circuito utilizando compuertas NAND. 11.S 1 Q n R 2 Q n 150 O H M 2. Las compuertas 1 y 2. salida no era permitida en el FF S-R y en el FF JK es Qn. Arme el siguiente circuito . El pulso de reloj se aplica a cada una de las entradas de dichas compuertas. Pida revisión a su instructor. Las compuertas 3 y 4. 10. en el que se elimina el estado indeterminado. ha sido implementado a partir de un F-F tipo S-R y 2 compuertas AND. 9. forman el flip-flop R-S. son referidas como compuertas de dirección. Energice el circuito Compruebe la tabla de verdad. Compruebe la tabla de verdad. No desarme el circuito FLIP-FLOP TIPO J-K Un flip flop JK es un refinamiento del flip flop SC.

T Arme el siguiente circuito. si T=1 el estado futuro será igual al complemento del estado presente. Este FF se utiliza como retardador de un bit o pulso de reloj. Si T=0 se mantendrá el estado.J S 1 C LK 3 Q n C LK R K 2 4 Q n 150 O H M 12. utilizando el IC 7473. 13. 17. FLIP-FLOP TIPO T Un flip flop tipo T se obtiene uniendo las dos entradas de un flip flop tipo JK. J Q n C C LK Q n 150 O H M K 15. 16. D Arme el siguiente circuito utilizando el IC 7473 J Q n C C LK Q n 150 O H M K . Energice el circuito Compruebe la tabla de verdad. Energice el circuito Compruebe la tabla de verdad. 14. se puede implementar también partiendo de un FF tipo J-K y un inversor. FLIP FLOP TIPO D El flip-flop tipo D.

usando compuertas AND y un flip-flop RS sincrono. Como podría ser realizado un FF tipo T. 12 CONTADORES OBJETIVO Al finalizar la practica el alumno podrá diseñar contadores asíncrono y síncronos en forma descendentes y ascendentes. MATERIAL Y EQUIPO . Energice el circuito CUESTIONARIO 1. Investigar como funciona un FF “Maestro-Esclavo” y como se puede implementar con FF tipo JK y RS. ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No. Investigue para que sirven los controles CLEAR y PRESET en un flip-flop 4. Dibujar el diagrama 2. Como se podría implementar un FF tipo JK. 3.18. con compuertas NAND.

como otros sistemas secuenciales. Leds 1. tienen una entrada por la cual reciben una secuencia de pulso donde cada pulso representa uno de los eventos que deseamos contar. El último ff tardara una cantidad de tiempo equivalente al número de ff utilizado en responder a cada evento a contar. Por otro lado en comparación con los de rizo los síncrono son más rápidos y por lo tanto invulnerables al ruido. Los contadores se dividen. Todos los ff cambian simultáneamente esto permite evitar los problemas de propagación o efecto de rizo. La principal desventaja es que tienden a ser mas complejos que los contadores asíncronos no solo en el diseño (para los contadores asíncronos existe un procedimiento simple en su construcción y diseño. PROCEDIMIENTO CONTADORES ASÍNCRONOS . Son circuitos digitales que tienen gran aplicación en la computación y en otros sistemas digitales. Se pueden distinguir por el hecho que todas las señales clk son activas al mismo tiempo y por el mismo pulso. IC 74192 ó 74193 1. unidades producidas en el día. IC 7400 1. Resistencia de 100 a 270 ohms 1. o número de personas que concurren a un determinado lugar. en sincronos y asíncronos. IC 7476 ó 7473 1. etc. En un contador síncrono la salida cambia inmediatamente se presenta el pulso del clk. INTRODUCCIÓN TEORICA. Conectores banana-caimán. CONTADOR ASÍNCRONO Se caracteriza porque los eventos a contar son aplicados al primer flip-flop mientras que los demás son activos por el ff anterior. Los contadores electrónicos que haremos referencia. Breadboard 2. Frecuentemente es necesario registrar o contar la cantidad de veces que ha ocurrido un evento determinado ya sea una operación en un computo dado. Fuente de 5Vdc 2. Alambres NOTA: La frecuencia deberá ser menor que 1 Hz o en su defecto la indica su profesor. IC 7408 6. CONTADOR SINCRONOS. pero. determinar el tiempo especifico.1. para contadores síncronos no existe tal procedimiento] esto produce una elevación de costos.

4. Construya el siguiente circuito: 2. con el cual simularemos los pulsos que representan los eventos que deseamos contar. Produzca pulsos a la entrada CLK con un generador de señales y anote sus observaciones. pero conecte las entradas a las salidas Q negada de cada FF. CONTADOR DE MODULO 6.1. Deje los diodos led conectados a las salidas Q de cada FF. Anote sus observaciones. 5. 3. Genere pulsos a la entrada CLK con generador de señales y anote sus observaciones. Arme el siguiente circuito. Arme el siguiente circuito: . 7. Conecte la entrada de CLK a un interruptor. Haga que los LEDS inicien apagados. CONTADORES SÍNCRONOS 8.

13. ahora genere un tren de pulsos en la entrada de cuenta ascendente. 12. CONTADOR UNIVERSAL 10. En los LED aparecera un valor cualquiera. Genere los pulsos a la entrada CLK con el generador de señales y anote sus observaciones. Coloque momentáneamente a SW 3 en nivel bajo para que las salidas queden en cero lógico. para esto haga conmutar a SW1 de tal forma que . y a SW 4 en bajo. Arme el siguiente circuito: 11.2 y 3 en alto. Encienda la fuente de voltaje. Coloque SW 1. Esto provocará que el dato 0111 aparezca en la salida.9. coloque las entradas de datos en 0111 y pase SW 4 por un segundo en nivel bajo.

Conecte el generador de señales en la entrada para cuenta ascendente y anote sus observaciones. Haciendo conmutar a SW2 produzca pulsos. Después conecte la entrada de cuenta ascendente a nivel alto y a la entrada descendente los pulsos del generador y anote sus conclusiones. Deje el interruptor SW 1 en nivel alto. Pare el conteo en 7. Desconecte la entrada de cuenta ascendente del interruptor SW1. Que hagan el conteo descendente. 16. . 14. Note que al pasar de 0 a 9 la salida de BORROW es activa. Observe que al pasar de 9 a 0 la cuenta genera un pulso en la salida de CARRY. 15.pueda ver en la salida los valores en BCD. Para el conteo en 3. Active el interruptor SW3 para colocar el dato 0000 en las salidas.

MATERIAL Y EQUIPO. El decodificador a 7 segmentos es el IC 7447. El circuito integrado 7442 es un decodificar de BCD a sistema decimal. De ahí la necesidad de utilizar inversores para que el LED respectivo pueda encenderse. en la salida correspondiente tendremos como respuesta. si por alguna razón se introduce un número que no pertenece al código BCD (del 0000 al 1001). a) b) c) d) e) f) g) h) 1 – 7447 2 – 7404 1 – 7442 1 – 74147 1 – Resistencia de 150Ω o superior 1 – Resistencia de 110Ω o superior 10 – Diodos leds 1 – Display de 7 segmentos INTRODUCCIÓN TEORICA El circuito integrado 74147 es un codificador de decimal a BCD. salidas de A hasta D. . Entre sus características tenemos: sus entradas son activas en alto y sus salidas en bajo. Significa que cuando una entrada se le aplica un nivel bajo. elaborar manualmente circuitos con decodificador dada la función operacional del elemento. activa la salida correspondiente al número BCD que introducimos. Es decir. Tanto las entradas como las salidas se activan en bajo. DECODIFICADORES OBJETIVO. en lugar de activos. activos bajos. Sus características son: sus entradas son activas en alto pero sus salidas son activas en bajo. 13 CODIFICADORES. las salidas no se activan. observar el uso practico del decodificador 7447. Sus características son las siguientes: Entradas del 1 al 9. Al finalizar el laboratorio el alumno indicara el uso y aplicación de un codificador. donde A es el LSB y D el MSB.ESCUELA DE INGENIERIA ELECTRICA Y ELECTRÓNICA MATERIA: LABORATORIO DE ELECTRÓNICA DIGITAL PRACTICA No.

PROCEDIMIENTO: 1. 1 1 0 1 1 1 1 1 1 1 1 2 1 1 0 1 1 1 1 1 1 1 3 1 1 1 0 1 1 1 1 1 1 4 1 1 1 1 0 1 1 1 1 1 5 1 1 1 1 1 0 1 1 1 1 6 1 1 1 1 1 1 0 1 1 1 7 1 1 1 1 1 1 1 0 1 1 8 1 1 1 1 1 1 1 1 0 1 9 1 1 1 1 1 1 1 1 1 0 D C B A . Arme el siguiente circuito y complete la tabla de datos.

2. Arme el siguiente circuito y complete la tabla de datos. D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 OU T .

IN Key Pres D ed 0 1 2 3 4 5 6 7 8 9 0 SALIDA CODE BCD C B A a b c d e f g Digit al Displ ay .3. Arme el siguiente circuito y complete la tabla de datos.

Sign up to vote on this title
UsefulNot useful