Está en la página 1de 7

PCBA Debug Guide

Informacion de Memorias.

Gua de Diagnstico

Pgina 1 de 7

REF-BB-0
13/06/08

PCBA Debug Guide

1. Historial de Revisiones
Revisin Descripcin

Autor/Revisado
por

Fecha

/ Israel Acosta

Jan 21, 2009

Documento Liberado

2. Tabla de Contenido
1.
2.
3.
4.
5.
6.
7.

Historial de Revisiones ........................................................................................... 2


Tabla de Contenido ................................................................................................. 2
Introduccin ............................................................................................................ 3
Alcance ................................................................................................................... 3
Audiencia ................................................................................................................ 3
Proceso.................................................................................................................... 3
Componentes Pasivos del circuito de memorias..................................................... 4
7.1 Componentes de Vmem ......................................................................................... 4
8. Tabla de referencia de pines entre Memorias y GPU ............................................. 5

Pgina 2 de 7

REF-BB-0
13/06/08

PCBA Debug Guide

3. Introduccin
Este documento contiene informacin de referencia sobre los componentes que
se encuentran en el circuito de cada memoria y los componentes que se
encuentran en el circuito de V_mem. As como una tabla que contiene los pines
de cada memoria y su conexin con el GPU.

4. Alcance
Aplica para todos los tcnicos e ingenieros de diagnostico que buscan consultar
o dar solucin a fallas relacionadas con Memorias FPEC 0x12 a 0x15 (Todos los
modelos de XBOX360)

5. Audiencia
Este documento esta dirigido a Ingenieros y Tcnicos que realizan diagnstico
de fallas de FPEC de la Mother board XBOX360

6. Proceso
Validar la falla de Memorias Front Panel 0x12 a 0x15 en la PCBA, verificar los
componentes pasivos relacionados con la memoria que este fallando tanto los
del circuito de la memoria como los de V_mem.
Despus de probar en ICT revisar los pines que marco el ICT en la lista de
relacin de Memoria-GPU sobre todo si el ICT marco dos memorias en espejo.

Pgina 3 de 7

REF-BB-0
13/06/08

PCBA Debug Guide

7. Componentes Pasivos del circuito de Memorias.


Listado de memorias Top
U3D1
R3D4
R3D5
R2R1
R2R2
C2E1
C3E2
C3E1
C3E3
U3E1
R3E5
R3E4
R2T4
R2T3
C3D1
C3D2
C3D4
C3D6
U4F1
R4F3
R4F4
R3F1
R4U4
C4F9
C4F11 C4F7
C3F1
U5F1
R5F3
R5F4
R4F5
R5U4
C4F10 C5F5
C4F8
C4F5
Listado de memorias Bottom
U3R1
R2R4
C3T2
U3T1
R2T5
C4F14
U4U1
R4U2
C4U8
U5U1
R5U2
C5U4

C2R9
C3E5

R3D1
C3E7

C2D3
C3E6

C3C5
C2E3

C2T2
C3D5

R3E1
C2D4

C2E2
C3R3

C2D2
C2D1

R4U5
C4F1

C4U9
C4F6

C4F12
C4F3

C3F3

R5U3
C4F4

C5U5
C5F2

C5F8
C5F3

C5F6
C5F4

C2E8

R2R3
C3T3

R3D3
C3T5

R3D2
C3T7

C3D3
C3T6

R3R1
C2T3

C2T1
C3T4

C3T1

R2T6
C4F15

R3E3
C4U12

R3E2
C2R7

C3E4
C3R1

R3T1
C3R2

C2T7
C3R4

C2R13
C3R7

R4U3
C4U11

R4F1
C4U6

R4F2
C3U1

C4F2
C4U1

R3U1
C4U5

C3U2
C4U2

R5U1
C4U7

R5F1
C4U4

R5F2
C4U3

C5F1
C5U1

R4U1
C5U2

C4U10
C5U3

C2T6
C3R6

C3E8
C2R10

C3F5
C2R8

C3U4

7.1 Componentes de V_mem


V_MEM
R3G6
0x08
All Mem

R3V8
Pass

R3V6
Pass

R4U6
Pass

R7F3
Empty

R7E8
Empty

R4T4
0x14
4141

R5E2
0x13
4244

R4T8
0x13
4343

R4T7
0x14
4143

R4R4
0x13
1414

R2R5
Pass

R2T5
Pass

R2T1
Pass

R2E4
Pass

R2E2
Pass

R4R6
0x12
2424

R3T2
0x12
2424

Pgina 4 de 7

REF-BB-0
13/06/08

PCBA Debug Guide

8. Tabla de referencia de pines entre Memorias y GPU.


Signal
MA_DQ0
MA_DQ1
MA_DQ2
MA_DQ3
MA_DQ4
MA_DQ5
MA_DQ6
MA_DQ7
MA_DQ8
MA_DQ9
MA_DQ10
MA_DQ11
MA_DQ12
MA_DQ13
MA_DQ14
MA_DQ15
MA_DQ16
MA_DQ17
MA_DQ18
MA_DQ19
MA_DQ20
MA_DQ21
MA_DQ22
MA_DQ23
MA_DQ24
MA_DQ25
MA_DQ26
MA_DQ27
MA_DQ28
MA_DQ29
MA_DQ30
MA_DQ31
MA_RDQS0
MA_RDQS1
MA_RDQS2
MA_RDQS3
MA_DM0
MA_DM1
MA_DM2
MA_DM3
MA_WDQS0
MA_WDQS1
MA_WDQS2

U4U1
B11
B10
C11
C10
E11
F10
F11
G10
B2
B3
C2
C3
E2
F3
F2
G3
M2
L3
N2
M3
R2
R3
T2
T3
M11
L10
N11
M10
R11
R10
T11
T10
D10
D3
P3
P10
E10
E3
N3
N10
D11
D2
P2

U4F1
B2
B3
C2
C3
E2
F3
F2
G3
B11
B10
C11
C10
E11
F10
F11
G10
M11
L10
N11
M10
R11
R10
T11
T10
M2
L3
N2
M3
R2
R3
T2
T3
D3
D10
P10
P3
E3
E10
N10
N3
D2
D11
P11

U4D1
AH12
AJ13
AK12
AH13
AK11
AH15
AH11
AK15
AH18
AJ18
AJ19
AH17
AH20
AK16
AK20
AH16
AM13
AP17
AL13
AN16
AN14
AM15
AN15
AP15
AL20
AN17
AM20
AN18
AN20
AL18
AN19
AP19
AJ14
AK17
AL15
AM18
AK14
AM17
AP16
AP18
AM12
AK19
AP14

Signal
MB_DQ0
MB_DQ1
MB_DQ2
MB_DQ3
MB_DQ4
MB_DQ5
MB_DQ6
MB_DQ7
MB_DQ8
MB_DQ9
MB_DQ10
MB_DQ11
MB_DQ12
MB_DQ13
MB_DQ14
MB_DQ15
MB_DQ16
MB_DQ17
MB_DQ18
MB_DQ19
MB_DQ20
MB_DQ21
MB_DQ22
MB_DQ23
MB_DQ24
MB_DQ25
MB_DQ26
MB_DQ27
MB_DQ28
MB_DQ29
MB_DQ30
MB_DQ31
MB_RDQS0
MB_RDQS1
MB_RDQS2
MB_RDQS3
MB_DM0
MB_DM1
MB_DM2
MB_DM3
MB_WDQS0
MB_WDQS1
MB_WDQS2

U5U1
B11
B10
C11
C10
E11
F10
F11
G10
B2
B3
C2
C3
E2
F3
F2
G3
M2
L3
N2
M3
R2
R3
T2
T3
M11
L10
N11
M10
R11
R10
T11
T10
D10
D3
P3
P10
E10
E3
N3
N10
D11
D2
P2

U5F1
B2
B3
C2
C3
E2
F3
F2
G3
B11
B10
C11
C10
E11
F10
F11
G10
M11
L10
N11
M10
R11
R10
T11
T10
M2
L3
N2
M3
R2
R3
T2
T3
D3
D10
P10
P3
E3
E10
N10
N3
D2
D11
P11

U4D1
AH22
AJ23
AK22
AH23
AK21
AH25
AH21
AK25
AK29
AK28
AN30
AN29
AN31
AK26
AN32
AH26
AN21
AP25
AP22
AN25
AN23
AL23
AP23
AM23
AP32
AM25
AP31
AL25
AP29
AP27
AP28
AN27
AJ24
AN28
AP24
AN26
AK24
AK27
AN24
AP26
AM22
AK30
AN22

Pgina 5 de 7

REF-BB-0
13/06/08

PCBA Debug Guide


MA_WDQS3 P11
MA_A0
K9
MA_A1
H11
MA_A2
K10
MA_A3
M9
MA_A4
K4
MA_A5
H2
MA_A6
K3
MA_A7
L4
MA_A8
K2
MA_A9
M4
MA_A10
K11
MA_A11
L9
MA_BA2
H3
MA_WE_N
H4
MA_CKE
H9
MA_RAS_N H10

Signal
MC_DQ0
MC_DQ1
MC_DQ2
MC_DQ3
MC_DQ4
MC_DQ5
MC_DQ6
MC_DQ7
MC_DQ8
MC_DQ9
MC_DQ10
MC_DQ11
MC_DQ12
MC_DQ13
MC_DQ14
MC_DQ15
MC_DQ16
MC_DQ17
MC_DQ18
MC_DQ19
MC_DQ20
MC_DQ21
MC_DQ22
MC_DQ23
MC_DQ24
MC_DQ25
MC_DQ26
MC_DQ27
MC_DQ28

U3R1
B11
B10
C11
C10
E11
F10
F11
G10
B2
B3
C2
C3
E2
F3
F2
G3
M2
L3
N2
M3
R2
R3
T2
T3
M11
L10
N11
M10
R11

P2
K4
H2
K3
M4
K9
H11
K10
L9
K11
M9
K2
L4
H10
H9
H4
H3

AP20
AP6
AN5
AN7
AN8
AN9
AP11
AN10
AP9
AN11
AP8
AP4
AP7
AP10
AJ9
AN6
AK7

MB_WDQS3
MB_A0
MB_A1
MB_A2
MB_A3
MB_A4
MB_A5
MB_A6
MB_A7
MB_A8
MB_A9
MB_A10
MB_A11
MB_BA2
MB_WE_N
MB_CKE
MB_RAS_N

U3D1
B2
B3
C2
C3
E2
F3
F2
G3
B11
B10
C11
C10
E11
F10
F11
G10
M11
L10
N11
M10
R11
R10
T11
T10
M2
L3
N2
M3
R2

U4D1
E2
F5
E5
F2
C2
H5
B2
H2
M3
L7
M5
L5
N7
J5
N6
J6
J2
N1
K2
N2
K3
L2
K4
L1
U1
N3
T2
N4
R4

Signal
MD_DQ0
MD_DQ1
MD_DQ2
MD_DQ3
MD_DQ4
MD_DQ5
MD_DQ6
MD_DQ7
MD_DQ8
MD_DQ9
MD_DQ10
MD_DQ11
MD_DQ12
MD_DQ13
MD_DQ14
MD_DQ15
MD_DQ16
MD_DQ17
MD_DQ18
MD_DQ19
MD_DQ20
MD_DQ21
MD_DQ22
MD_DQ23
MD_DQ24
MD_DQ25
MD_DQ26
MD_DQ27
MD_DQ28

P11
K9
H11
K10
M9
K4
H2
K3
L4
K2
M4
K11
L9
H3
H4
H9
H10

U3T1
B11
B10
C11
C10
E11
F10
F11
G10
B2
B3
C2
C3
E2
F3
F2
G3
M2
L3
N2
M3
R2
R3
T2
T3
M11
L10
N11
M10
R11

P2
K4
H2
K3
M4
K9
H11
K10
L9
K11
M9
K2
L4
H10
H9
H4
H3

AP30
AF29
AE33
AF28
AE30
AJ34
AM32
AK34
AJ33
AK33
AJ30
AE34
AE29
AH30
AF33
AG34
AF31

U3E1
B2
B3
C2
C3
E2
F3
F2
G3
B11
B10
C11
C10
E11
F10
F11
G10
M11
L10
N11
M10
R11
R10
T11
T10
M2
L3
N2
M3
R2

U4D1
T7
T5
R5
U3
P5
V6
P6
V7
AB3
AA7
AB5
AA5
AC6
W5
AC7
W6
V2
AA1
V1
Y4
V4
Y2
W1
W2
AE1
AA2
AE2
AB1
AD1

Pgina 6 de 7

REF-BB-0
13/06/08

PCBA Debug Guide


MC_DQ29
R10
MC_DQ30
T11
MC_DQ31
T10
MC_RDQS0 D10
MC_RDQS1 D3
MC_RDQS2 P3
MC_RDQS3 P10
MC_DM0
E10
MC_DM1
E3
MC_DM2
N3
MC_DM3
N10
MC_WDQS0 D11
MC_WDQS1 D2
MC_WDQS2 P2
MC_WDQS3 P11
MC_A0
K9
MC_A1
H11
MC_A2
K10
MC_A3
M9
MC_A4
K4
MC_A5
H2
MC_A6
K3
MC_A7
L4
MC_A8
K2
MC_A9
M4
MC_A10
K11
MC_A11
L9
MC_BA2
H3
MC_WE_N
H4
MC_CKE
H9
MC_RAS_N H10

R3
T2
T3
D3
D10
P10
P3
E3
E10
N10
N3
D2
D11
P11
P2
K4
H2
K3
M4
K9
H11
K10
L9
K11
M9
K2
L4
H10
H9
H4
H3

R2
R3
R1
G5
K5
M1
P2
G2
K7
M2
P1
D2
M7
K1
T1
B8
A9
B7
A6
B5
C1
A4
A5
D1
B6
B10
A7
B4
E7
A8
E9

MD_DQ29
MD_DQ30
MD_DQ31
MD_RDQS0
MD_RDQS1
MD_RDQS2
MD_RDQS3
MD_DM0
MD_DM1
MD_DM2
MD_DM3
MD_WDQS0
MD_WDQS1
MD_WDQS2
MD_WDQS3
MD_A0
MD_A1
MD_A2
MD_A3
MD_A4
MD_A5
MD_A6
MD_A7
MD_A8
MD_A9
MD_A10
MD_A11
MD_BA2
MD_WE_N
MD_CKE
MD_RAS_N

R10
T11
T10
D10
D3
P3
P10
E10
E3
N3
N10
D11
D2
P2
P11
K9
H11
K10
M9
K4
H2
K3
L4
K2
M4
K11
L9
H3
H4
H9
H10

R3
T2
T3
D3
D10
P10
P3
E3
E10
N10
N3
D2
D11
P11
P2
K4
H2
K3
M4
K9
H11
K10
L9
K11
M9
K2
L4
H10
H9
H4
H3

AC1
AC4
AC3
U5
Y5
Y1
AC2
U7
Y7
Y3
AB2
R7
AB7
V3
AD2
AK2
AM3
AJ2
AM1
AG2
AE7
AF7
AF2
AE5
AF5
AM2
AL2
AG5
AH1
AK1
AL1

Pgina 7 de 7

REF-BB-0
13/06/08