Está en la página 1de 10

Comenzado el: domingo, 12 de diciembre de 2010, 18:33 Completado el: domingo, 12 de diciembre de 2010, 19:26 Tiempo empleado: 53 minutos

23 segundos
Principio del formulario

Continuar
Final del formulario

1 Debido a que existen diferentes fabricantes de FPAAs, una nueva terminologa est siendo usada. El concepto de celda analgica bsica y programable en un FPAA corresponde a: Seleccione una respuesta. a. RAP b. CAB c. FPMA d. TRAC

2 Este tipo de preguntas consta de un enunciado, problema o contexto a partir del cual se plantean cuatro opciones numeradas de 1 a 4, el estudiante debe seleccionar la combinacin de dos ms opciones que responda adecuadamente a la pregunta y marcarla en la hoja de respuesta, de acuerdo con la siguiente informacin: Marque A, si 1 y 2 son correctas. Marque B, si 1 y 3 son correctas. Marque C, si 2 y 4 son correctas Marque D, si 3 y 4 son correctas Si bien los lenguajes ofrecan una herramienta de diseo independiente de los fabricantes de circuitos, estos lenguajes estaban muy atados a la implementacin del diseo en un PLD. A principios de los ochentas aparecen dos lenguajes de alto nivel pensados para especificar el comportamiento del hardware digital, estos son: 1. Verilog 2. ABEL 3. VHDL 4. CUPL Seleccione una respuesta.

a. 1 y 2 b. 1 y 3 c. 2 y 4 d. 3 y 4

3 El tipo de prueba de circuitos integrados que verifica el cumplimiento de las especificaciones de un conjunto de parmetros no discretos (mrgenes de ruido, retardos de propagacin o frecuencias mximas de reloj) bajo una variedad de condiciones de trabajo, tales como diferentes temperaturas y tensiones de alimentacin es: Seleccione una respuesta. a. Test funcional b. Test paramtrico c. Test diagnstico d. Test go/no go

4 En todos los circuitos IspPAC, estos elementos se combinan cuidadosamente para formar macroceldas: Seleccione una respuesta. a. PACIsp b. DSP c. PACblocks d. PACells

En cuanto a las herramientas de software utilizadas en microelectrnica podemos mencionar las CAD (Computer-Aided Design), las CAE (ComputerAided Engineering) y las EDA (Electronic Design Automation). De las anteriores herramientas aquella que engloba a las otras dos es: Seleccione una respuesta. a. EDA b. CAD c. CAE d. Ninguna de las anteriores

6 La diferencia entre los transistores BJT y los FET radica en: Seleccione una respuesta. a. Los transistores BJT son controlados por corriente mientras que los FET son controlados por voltaje. b. Los transistores BJT poseen ganancia, los FET no. c. Los transistores FET son transistores de unin bipolar mientras que los BJT son transistores de efecto de campo. d. No existe ninguna diferencia entre ellos.

Seleccione una respuesta. a. La tabla A es correcta b. La tabla B es correcta c. La tabla C es correcta d. La tabla D es correcta

8 El proceso del diagrama de la Y que se utiliza para traducir una representacin funcional en su equivalente estructural es: Seleccione una respuesta. a. Sntesis

b. Abstraccin c. Anlisis d. Optimizacin

9 Este tipo de preguntas consta de un enunciado, problema o contexto a partir del cual se plantean cuatro opciones numeradas de 1 a 4, el estudiante debe seleccionar la combinacin de dos ms opciones que responda adecuadamente a la pregunta y marcarla en la hoja de respuesta, de acuerdo con la siguiente informacin: Marque A, si 1 y 2 son correctas Marque B, si 1 y 3 son correctas Marque C, si 2 y 4 son correctas Marque D, si 3 y 4 son correctas Una unidad de diseo es una construccin VHDL que puede ser analizada independientemente. Existen cinco tipos diferentes de unidades de diseo y dos de ellas son: 1. La configuracin 2. Modelo de referencia 3. El cuerpo del paquete 4. Modelo de tiempo Seleccione una respuesta. a. 1 y 2 b. 1 y 3 c. 2 y 4 d. 3 y 4

10 La frmula matemtica que caracteriza a un amplificador operacional es: Seleccione una respuesta. a. Ic = ?Ib; donde Ic:corriente de colector, Ib:corriente de base; ?:ganancia.

b. V = IxR; donde V:voltaje; I:corriente; R:resistencia. c. P = VxI; donde P:potencia; V:voltaje; I:corriente. d. Vout = G(V+ - V-) donde Vout:voltaje de salida; G:ganancia; V+ y V-:entradas 11 El procedimiento opuesto a la abstraccin mediante el cual se obtiene una descripcin ms detallada y completa de un sistema a partir de su descripcin en un nivel superior es: Seleccione una respuesta. a. Refinamiento b. Abstraccin c. Sntesis d. Anlisis

12 A este nivel el diseo se representa por una serie de ecuaciones o circuitos compuestos por componentes electrnicos (principalmente transistores, resistencias, condensadores y bobinas). Seleccione una respuesta. a. Nivel de arquitectura b. Nivel fsico c. Nivel elctrico d. Nivel lgico/macromodelo

13 Las ventajas de esta alternativa de diseo de circuitos integrados son su rapidez en el diseo, la reduccin de costes de fabricacin, ya que parte del proceso es comn para cualquier diseo y por tanto se distribuyen los costes

entre muchos diseos diferentes, y tambin un menor tiempo de fabricacin. Por contra, el circuito resultante no est optimizado ni en rea ni en prestaciones, por lo que es una alternativa de bajo coste usada sobre todo para prototipos o en aplicaciones poco exigentes. Seleccione una respuesta. a. Standard Cell b. Gate Array c. Full Custom d. FPGA

14 Las siguientes tcnicas se aplican de forma muy dependiente de la aplicacin. Estas tcnicas introducen una estructura multiplexada, que permite conectar la memoria directamente con el exterior. Seleccione una respuesta. a. Test ad hoc b. Test scan-based c. Controlabilidad d. Observabilidad

15 Los azares dinmicos son: Seleccione una respuesta. a. Aquellos donde la seal de salida en la que se produce el azar no debera cambiar su estado. b. Aquellos donde la seal de salida en la que se produce el azar s debe cambiar de estado. c. Aquellos provocados por la implementacin lgica del circuito. d. Aquellos provocados por la funcin lgica en s misma.

16 Este tipo de preguntas consta de un enunciado, problema o contexto a partir del cual se plantean cuatro opciones numeradas de 1 a 4, el estudiante debe seleccionar la combinacin de dos ms opciones que responda adecuadamente a la pregunta y marcarla en la hoja de respuesta, de acuerdo con la siguiente informacin: Un CPLD (Dispositivo lgico programable avanzado) extiende el concepto de un PLD a un mayor nivel de integracin ya que: 1. Permite implementar sistemas con un mejor desempeo porque utilizan menor espacio. 2. Mejoran la confiabilidad en el circuito. 3. Aumentan costos. 4. Los bloques lgicos no se comunican entre s logrando una mayor independencia en el circuito. Seleccione una respuesta. a. 1 y 2 son correctas b. 1 y 3 son correctas c. 2 y 4 son correctas d. 3 y 4 son correctas

17 A partir del diagrama de la "Y", el procedimiento consistente en traducir un sistema desde un nivel inferior, ms detallado, a un nivel superior, menos detallado es conocido como: Seleccione una respuesta. a. Refinamiento b. Abstraccin c. Sntesis d. Anlisis

18

En cuanto a las nuevas incorporaciones a la arquitectura bsica de FPGAs, La incorporacin de bloques IO transceivers programables para manejar lneas de alta velocidad, est relacionada con la siguiente novedad: Seleccione una respuesta. a. Facilidades de test on-chip b. Conversores serie-paralelo de alta velocidad c. Entrada-salidas especficas d. Manejo de relojes

19 Este tipo de preguntas consta de un enunciado, problema o contexto a partir del cual se plantean cuatro opciones numeradas de 1 a 4, el estudiante debe seleccionar la combinacin de dos ms opciones que responda adecuadamente a la pregunta y marcarla en la hoja de respuesta, de acuerdo con la siguiente informacin: Un error muy comn al analizar circuitos lgicos es 1. Aleatoriedad. 2. Azar 3. Consiste en asumir que la seal de salida no cambiar al cambiar la(s) seal(es) de entrada. 4. C suponer que se pueden producir cambios simultneos de las diferentes seales del circuito. Esto corresponde a:ualquier desviacin del comportamiento esperado, potencial o real, de un circuito de conmutacin cuando sufre un cambio en sus entradas. Seleccione una respuesta. a. 1 y 2 son correctas b. 1 y 3 son correctas c. 2 y 4 son correctas d. 3 y 4 son correctas

20

Este tipo de preguntas consta de un enunciado, problema o contexto a partir del cual se plantean cuatro opciones numeradas de 1 a 4, el estudiante debe seleccionar la combinacin de dos ms opciones que responda adecuadamente a la pregunta y marcarla en la hoja de respuesta, de acuerdo con la siguiente informacin: Dos de los siguientes terminales pertenecen a los transistores FET: 1. Drenador 2. Fuente 3. Emisor 4. Colector Seleccione una respuesta. a. 1 y 2 son correctas b. 1 y 3 son correctas c. 2 y 4 son correctas d. 3 y 4 son correctas
Principio del formulario

Continuar
Final del formulario

Usted se ha autentificado como HEBERT GUSTAVO CONDE ARIAS (Salir) 299008