Está en la página 1de 15

C8CnCLCClA uL LCS 8CCLSAuC8LS ln1LL

ARC MCuLLC l8LCuLnClA lMACLn CA8AC1L8lS1lCAS


1978 8086 47 Mhz

SockeL de 40 plnes
1982 8088 8 Mhz 10
Mhz

SockeL de 40 plnes
1982 80186/80188

Se slauen usando en versln de CMCS
1982 1986 80286 6 8 Mhz
lleaando a 23
Mhz

SockeL de 68 plnes modo proLealdo
1986 1984 80386 16 v 40Mhz

SockeL de 68 plnes ArqulLecLura ClSC prlmero
en uLlllzar dlslpador para su refrlaeracln
80386Sx versln econmlca del 80386 por el Lamano del
bus corrla mlLad de la velocldad que el 80386
80386Sxnow Creado para acLuallzar los 80286 sln camblar la
placa base
80386ux Se uLlllz esLa nomenclaLura para dlferenclarlos
de los Sx cuando se de[o de fabrlcar por oLras
companlas
1989 1993 80486 23Mhz
33Mhz
40Mhz
30Mhz
73Mhz
100Mhz


Inte| 80486Dk La versln modelo con las caracLerlsLlcas
lndlcadas anLerlormenLe
Inte| 804865k un l486ux con la unldad de coma floLanLe
deshablllLada para reduclr su cosLe
Inte| 80486Dk2 un l486ux que lnLernamenLe funclona al doble
de la velocldad del relo[ exLerno
Inte| 804865k2 un l486Sx que funclona lnLernamenLe al doble
de la velocldad del relo[
Inte| 804865LNM un l486Sx con una unldad de ahorro de
enerala
Inte| 80486Dk4 un l486ux2 pero Lrlpllcando la velocldad lnLerna
Inte| 80486
CverDr|ve (4865k
4865k2 486Dk2 o
486Dk4)
varlanLes de los modelos anLerlores dlsenados
como procesadores de acLuallzacln que Llenen
un paLllla[e o volLa[e dlferenLe normalmenLe
esLaban dlsenados para ser empleados en placas
base que no soporLaban el mlcroprocesador
equlvalenLe de forma dlrecLa

Los procesadores l486 uLlllzaron a lo larao su
exlsLencla varlos Llpos dlferenLes de sockeL (para
ms lnformacln sobre los dlferenLes Llpos de
sockeL desde el sockeL 486 (de 168 plnes) hasLa
el sockeL 2 (de 238 plnes) flnallzando por el
sockeL 3 (de 237 plnes Lraba[ando a 33v o a 3v)
1993 1997 9ent|um 60Mhz
66Mhz 73Mhz
v 133Mhz

en 1994 se descubrl un error de dlvlsln
presenLado en la unldad de coma floLanLe (lu)
de los enLlum
Los prlmeros enLlum de 60Mhz v 66Mhz
uLlllzaban el sockeL 4 de 273 plnes v 3v slendo
rpldamenLe susLlLuldo por el sockeL 3 de 320
plnes v 33v uLlllzado por los lnLel enLlum a
parLlr de 73Mhz
1997 9ent|um MMk 166Mhz v
200Mhz

LsLe [ueao de lnsLrucclones presenLaba no
obsLanLe un serlo lnconvenlenLe Cuando se
hablllLaba no se podla uLlllzar el lu (coma
floLanLe) v al deshablllLarlo se producla una aran
perdlda de velocldad sockeL 7 de 321 plnes v
enLre 23 v 3v
1993 hasLa
1998
9ent|um 9C 133 v 200Mhz

uLlllzaba el sockeL 8 de forma recLanaular v 387
plnes desarrollado excluslvamenLe para esLe
procesador lncorpora por prlmera vez un
slsLema de memorla cache lnLearada en el
mlsmo encapsulado LsLa cache podla ser de
236kb 312kb o de 1Mb LsLos procesadores no
lleaaron nunca a lncorporar lnsLrucclones MMx
Ln 1998 lnLel abandon su produccln en favor
de una nueva serle de procesadores para
servldores v esLaclones de Lraba[o conoclda con
el nombre de Inte| keon que es la
denomlnacln que lleaa hasLa nuesLros dlas para
ese Llpo de procesadores Lras pasar por
denomlnaclones Lales como lotel leotlom ll \eoo
o lotel leotlom lll \eoo
comlenzos
de 1997 a
medlados de
1999
9ent|um II 166Mhz a los
430Mhz

Se LraLa de un procesador basado en la
arqulLecLura x86 con el nucleo 96 que fue
uLlllzado por prlmera vez en los leotlom lto
caso 5lot 1 de 242 conLacLos v de enLre 13 v 33
volLlos
|amath A la venLa desde mavo de 1997 con un lS8 de
66Mhz v frecuenclas de 233Mhz 266Mhz v
300Mhz
Deschutes 300Mhz v
333Mhz
400Mhz v
430Mhz
SusLlLuve a la serle klamaLh en enero de 1998
1998 Ce|eron LsLe procesador no era oLra cosa que un enLlun
ll a 266 o a 300Mhz pero sln memorla Cache L2
1enlan una velocldad superlor a los MMx pero
su rendlmlenLo efecLlvo era basLanLe pobre por
lo que despues de un exlLo lnlclal lnLel se
planLe su susLlLucln
1999 hasLa
2003
enLlum lll atma| 430Mhz v
300Mhz hasLa
de 330Mhz v
600Mhz

lnLroduce el [ueao de lnsLrucclones SSL
flnales de
1999
enLlum lll
Copperm|ne
300khz
333Mhz
330Mhz
600Mhz
630Mhz
667Mhz
700Mhz v
733Mhz
Ln el ano

LsLa versln lncluve un aumenLo de cache L2
hasLa los 236kbesLa serle uLlllza LanLo el SloL 1
como el nuevo SockeL 370 LsLa versln no ha
muerLo va que los prlmeras consolas xbox lo
uLlllzan en una versln especlal de 900Mhz

2000 salleron
las verslones
de 730Mhz
800Mhz
830Mhz
866Mhz
933Mhz v
1Chz
2001 enLlum lll
@ua|at|n
113Chz
12Chz
126Chz v
14Chz

ulLlma serle de enLlum lll conLaban con 236kb
de cache v en la versln enLlum lllS (versln
para servldores) con 312kb

Marzo de
2000
Ce|eron
Copperm|ne128
333Mhz a los
766Mhz
Ln 2001 de
800Mhz
830Mhz
900Mhz
930Mhz 1Chz
v 11Chz

conocldos Lamblen como Ce|eron II
2002 Ce|eron @uata||n 1Chz v 11Chz
12Chz
13Chz v
14Chz
basados en los enLlum lll del mlsmo nombre
1odos los nuevos Celeron se fabrlcaron en sockeL
370 Lenlendose que recurrlr a los adapLadores
para poderlos monLar en placas con sloL 1
2000 9ent|um 4
W|||amette
13CPz
14CPz
13CPz v
20CPz
mlLad de
2001
16CPz

fabrlcado con la Lecnoloala de 018 mlcras con
un lS8 de 400MPz v una cache L2 de 236k8
mlenLras que la cache L1 se slLua en 8k8
uLlllzan un nuevo Llpo de memorlas denomlnado
IMM Las prlmeras verslones salen para un
sockeL de 423 plnes Ln las ulLlmas verslones se
empleza a uLlllzar el sockeL de 478 plnes
17CPz v
18CPz
enero de
2002
9ent|um 4
Northwood
20CPz v
22CPz
abrll de 2002
24CPz mavo
de 2002
233MPz
26MPz v
28MPz
novlembre de
2002
306MPz

Ln novlembre de 2002 lnLel lanza una versln
en la que lnLroduce por prlmera vez la Lecnoloala
et 1bteoJloo que va se uLlllzaba en los \eoo
v que permlLe a esLos procesadores comporLarse
como sl dlspusleran de un doble nucleo

abrll 2003 9ent|um 4
xtreme dition


Ln parLe basados en los \eoo aunque uLlllzando
las mlsmas placas que el resLo de los enLlum 4
(sockeL 478) esLos procesadores conLaban con
2M8 adlclonales de cache L3 (de Lercer nlvel) asl
como de un lS8 a 800MPz

febrero de
2004
9ent|um 4
9rescott
34CPz slauen uLlllzando el sockeL de 478 plnes pero
presenLan varlas novedades como el
encapsulado de 90nm cache L2 aumenLada a
1M8 v cache L1 aumenLada a 16k8 nuevo [ueao
de lnsLrucclones mulLlmedla 55L3
2003 9ent|um D
nc|eo 5m|thf|e|d
enLlum u 803 a
26 CPz
enLlum u 820 a
28 CPz
enLlum u 830 a
30 CPz
enLlum u 840 a
32 CPz
enLlum u
LxLreme LdlLlon a
32 CPz con et
1bteoJloo


prlmera serle de procesadores con dos nucleos
reales lncorporan 1M8 de cache L2 por nucleo v
soporLe naLlvo de 64 blLs LM64@
2006 9ent|um D
9res|er
enLlum u 920 a
28 CPz
enLlum u 930 a
30 CPz
enLlum u 940 a
32 CPz
enLlum u 943
dual a 34 Chz
enLlum u 930 a
34 Chz
enLlum u 960 a
36 Chz
enLlum u 933
LxLreme LdlLlon a
3466
enLlum u
1M8 de memorla cache por nucleo
LxLreme LdlLlon
963 a 373CPz un
lS8 de 1066 MPz v
cache L2 de 2 M8
en cada nucleo
[ullo de
2006
Inte| Core 2 Duo
A||enda|e
(gama ba[a)
Core 2 uuo L4300
180CPz 800MPz
232k8 L1 2Mb
L2
Core 2 uuo L6300
186CPz 1066MPz
232k8 L1 2Mb
L2
Core 2 uuo L6400
213CPz 1066MPz
232k8 L1 2Mb
L2
cuenLan con un moLor de e[ecucln ancho
cuaLro lus v Lres unldades SSL de 128blLs asl
como arqulLecLura de 64blLs LM641 Lecnoloala
de vlrLuallzacln lnLel Lnhanced SpeedSLep
1echnoloav AcLlve ManaaemenL 1echnoloav
(lAM12) MMx SSL SSL2 SSL3 SSSL3 v xu blL
1odos ellos con un consumo reducldo (de 63
waLLlos)
[ullo de
2006
Inte| Core 2 Duo
Conroe (gama
med|a)
Core 2 uuo L6600
240CPz 1066MPz
232k8 L1 4Mb
L2
Core 2 uuo L6700
266CPz 1066MPz
232k8 L1 4Mb
L2

[ullo de Core 2 uuo L6320
2007 186 CPz
1066MPz 232k8
L1 4Mb L2
Core 2 uuo L6420
213 CPz
1066MPz 232k8
L1 4k8 L2
Core 2 uuo L6340
233 CPz
1333MPz 232k8
L1 4Mb L2
Core 2 uuo L6330
233 CPz
1333MPz 232k8
L1 4Mb L2
Core 2 uuo L6730
266 CPz
1333MPz 232k8
L1 4Mb L2
Core 2 uuo L6830
300 CPz
1333MPz 232k8
L1 4Mb L2
!ullo de
2006
Inte| Core 2 Duo
Conroe kL (gama
a|ta)
Core 2 LxLreme
x6800 293CPz
1066MPz 232k8
L1 8Mb L2

Lncuadrado denLro de la llnea Lxtreme con un
consumo de 73 waLLlos
Ce|eron D
Celeron u 310
213 CPz (90 nm)
236k8 Cache L2
Celeron u 313
226 CPz (90 nm)
236k8 Cache L2
Celeron u 320
240 CPz (90 nm)
236k8 Cache L2
Celeron u 323
233 CPz (90 nm)
236k8 Cache L2
Celeron u 323!
233 CPz (90 nm)
236k8 Cache L2
Celeron u 326
233 CPz (90 nm)
236k8 Cache L2
Celeron u 330
266 CPz (90 nm)
236k8 Cache L2
Celeron u 330!
266 CPz (90 nm)
236k8 Cache L2
Celeron u 331
266 CPz (90 nm)
236k8 Cache L2
Celeron u 333
280 CPz (90 nm)
236k8 Cache L2
Celeron u 333!
8asados en los l4 ltescott pero con una serle
de susLanclales me[oras sobre los anLerlores
celetoo
asan a fabrlcarse en Lecnoloala de 90nm v
63nm se les lncorporan lnsLrucclones 55L3v
LM64@
280 CPz (90 nm)
236k8 Cache L2
Celeron u 336
280 CPz (90 nm)
236k8 Cache L2
Celeron u 340
293 CPz (90 nm)
236k8 Cache L2
Celeron u 340!
293 CPz (90 nm)
236k8 Cache L2
Celeron u 341
293 CPz (90 nm)
236k8 Cache L2
Celeron u 343
306 CPz (90 nm)
236k8 Cache L2
Celeron u 343!
306 CPz (90 nm)
236k8 Cache L2
Celeron u 346
306 CPz (90 nm)
236k8 Cache L2
Celeron u 347
306 CPz (63 nm)
312k8 Cache L2
Celeron u 330
320 CPz (90 nm)
236k8 Cache L2
Celeron u 331
320 CPz (90 nm)
236k8 Cache L2
Celeron u 332
320 CPz (63 nm)
312k8 Cache L2
Celeron u 333
333 CPz (90 nm)
236k8 Cache L2
Celeron u 336
333 CPz (63 nm)
312k8 Cache L2
Celeron u 360
346 CPz (63 nm)
312k8 Cache L2
Celeron u 363
360 CPz (63 nm)
312k8 Cache L2
Inte| Core Duo
5er|e @
de 160 a 233
CPz

Modelos 12030 a 12700 uos nucleos Cache L1
64 k8 (32 k8 para lnsLrucclones v 32 k8 para
daLos) Cache L2 2024 k8 Cache L3 no SockeL
MlcrolCCA 1ecnoloala de fabrlcacln (CMCS)
63 nm oLencla en vaLlos (W)/1hermal ueslna
ower 33 Wvelocldad del bus del slsLema
(lS8) 333 MPz v 667 MPz (seaun modelo)
Inte| Core Duo
5er|e L
130 a 183
CPz

Modelos L2300 a L2300 nucleos uos Cache L1
64 k8 (32 k8 para lnsLrucclones v 32 k8 para
daLos) Cache L2 2024 k8 Cache L3 no SockeL
MlcrolCCA 1ecnoloala de fabrlcacln (CMCS)
63 nm oLencla en vaLlos (W)/1hermal ueslna
ower 13 W velocldad del bus del slsLema
(lS8) 667 MPz
Inte| Core Duo
5er|e U
106 v 120
CPz

Modelos u2400 v u2300 nucleos uos Cache L1
64 k8 (32 k8 para lnsLrucclones v 32 k8 para
daLos) Cache L2 2024 k8 Cache L3 no SockeL
MlcrolCCA 1ecnoloala de fabrlcacln (CMCS)
63 nm oLencla en vaLlos (W)/1hermal ueslna
ower 9 W velocldad del bus del slsLema (lS8)
333 MPz
Core 2 Duo
L4xxx
SpeedSLep
e[ecucln de blL de
desacLlvacln
L6xxx lnLel v1
SpeedSLep
e[ecucln de blL de
desacLlvacln
(lnLel 1rusLed
LxecuLlon
1echnoloav solo
los L6330 L6730 v
L6830)
L7xxx
SpeedSLep
e[ecucln de blL de
desacLlvacln
L8xxx lnLel v1
(menos L8190)
SpeedSLep
e[ecucln de blL de
desacLlvacln
lnLel 1rusLed
LxecuLlon
L4xxx enLre
18 v 26 CPz
L6xxx enLre
186 v 3 CPz
L7xxx enLre
233 v 293
CPz
L8xxx enLre
266 v 333
CPz

nucleos uos Cache L1 64 k8 (32 k8 x core)
Cache L2 L4xxx 2 M8 L6xxx 2 M8 v 4 M8
L7xxx 3 M8 L8xxx 6 M8 Cache L3 no
SockeL LCA 773 1ecnoloala de fabrlcacln
(CMCS) L4xxx 63 nm L6xxx 63 nm L7xxx
43 nm L8xxx 43 nm oLencla en vaLlos
(W)/1hermal ueslna ower L4xxx 63 W L6xxx
63 W L7xxx 63 WL8xxx 63 W velocldad
del bus del slsLema (lS8) L4xxx 800
MPzL6xxx 1066 MPz 1333 MPz L7xxx
1066 MPz L8xxx 1333 MPz
1echnoloav
(menos L8190)
novlembre
de 2006
Core 2 Cuad
C6xxx lnLel v1
SpeedSLep
e[ecucln de blL de
desacLlvacln
C8xxx lnLel v1
(menos C8200 v
C8200S)
SpeedSLep
e[ecucln de blL de
desacLlvacln
lnLel 1rusLed
LxecuLlon
1echnoloav
(menos C8200 v
C8200S)
C9xxx lnLel v1
(menos L8190)
SpeedSLep
e[ecucln de blL de
desacLlvacln
lnLel 1rusLed
LxecuLlon
1echnoloav
(menos L8190)
C6xxx 240
v 266 CPz
C8xxx 233
v 230 CPz
C9xxx
enLre 20 v 30
CPz

nucleos CuaLro (2 + 2) Cache L1 64 k8 (32 k8 x
core) 128 k8 (C6600) Cache L2 C6xxx 8M8
(4 x par de nucleos) C8xxx 4 M8 C9xxx 6
M8 v 12 M8 (dependlendo del modelo) Cache
L3 no SockeL LCA 773 1ecnoloala de fabrlcacln
(CMCS) C6xxx 63 nmC8xxx 43 nm C9xxx
43 nm oLencla en vaLlos (W)/1hermal ueslna
ower C6xxx 93 WC8xxx 93 W C9xxx 43
W (C9100) 93 W el resLo velocldad del bus del
slsLema (lS8) C6xxx 1066 MPz C8xxx 1333
MPzC9xxx 1066 MPz (C9000 v C9100) 1333
MPz el resLo

Core 2 Lxtreme
Cx6700 Cx6730
v Cx6830 lnLel
v1 SpeedSLep
e[ecucln de blL de
Cx6xxx
266 293 v
30 CPz
Cx9xxx 30
v 32 CPz

nucleos CuaLro (2 + 2) Cache L1 enLre 128 k8 v
236 k8 dependlendo del modelo Cache L2
Cx6xxx 8 M8 Cx9xxx 12 M8 Cache L3 no
SockeL LCA 773 1ecnoloala de fabrlcacln
(CMCS) Cx6xxx 63 nm Cx9xxx 43 nm
desacLlvacln
Cx9630 Cx9770
v Cx9773 lnLel
v1 SpeedSLep
e[ecucln de blL de
desacLlvacln
oLencla en vaLlos (W)/1hermal ueslna ower
C8xxx 93 W C9xxx 43 W (C9100) 93 W el
resLo velocldad del bus del slsLema (lS8)
Cx6700 v Cx6800 1066 MPz Cx6830 1333
MPz Cx9630 1333 MPz Cx9770 v Cx9773
1600 MPz
flnales de
2008
470 |7 920
velocldad
266 CPz
|7 940
velocldad
293 CPz




SockeL LCA 1366 1ecnoloala de fabrlcacln
(CMCS) 43 nm 1hermal ueslna ower
(poLencla en W) 130 W lnLel SmarL Cache 8
M8 lnLel CulckaLh lnLerconnecL Speed 48
C1/s Memorla soporLada uu83 800 MPz /
1066 MPz ConLrolador de memorla lnLearado
3 canales (2 ulMM x canal) Pvper 1hreadlna 8
hllos de procesos lnLel 1urbo 8oosL lnLel v1
(vlrLual 1echnoloav) lnLel Speed SLep
Core |7 Lxtreme
965
320 CPz

velocldad 320 CPz SockeL LCA 1366
1ecnoloala de fabrlcacln (CMCS) 43 nm
1hermal ueslna ower (poLencla en W) 130 W
lnLel SmarL Cache 8 M8 lnLel CulckaLh
lnLerconnecL Speed 64 C1/s Memorla
soporLada uu83 800 MPz / 1066 MPz
ConLrolador de memorla lnLearado 3 canales (2
ulMM x canal) Pvper 1hreadlna 8 hllos de
procesos lnLel 1urbo 8oosL
lnLel v1 (vlrLual 1echnoloav) lnLel Speed SLep