Está en la página 1de 2

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERIA ELECTRONICA


LABORATORIO DE CIRCUITOS DIGITALES II
LABORATORIO 7 : ANLISIS DE CIRCUITOS LGICOS SECUENCIALES
Profesor: Ing. Oscar Casimiro Pariasca
I. OBJETIVO:

Analizar y comprender el funcionamiento de los circuitos lgicos secuenciales; obteniendo las


ecuaciones de estados, funciones de entrada, tabla y diagramas de estado.
Establecer las diferencias funcionales entre una mquina de Mealy y una de Moore, a travs del
anlisis.

II. MATERIALES y EQUIPO :


- CI TTL: 7404, 7408, 7432, 7486, 74279, 7474
- Resistencias: 3 x 220 ohm , 4 x 3.9 Kohm ,
- Protoboard, 4 x leds , cables de conexin.
- 2 microinterruptores de 8 switch
- Fuente C.C. +5 voltios; VOM; Generador de Pulsos (TM-01).
III. CUESTIONARIO PREVIO:
1. Analice tericamente los circuitos de las figuras (1) , (2) y (3) .
2. Compruebe el resultado del punto anterior por medio del paquete Proteus u otro simulador (Electronics
Workbench, etc) .
3. Indique como implementar un circuito de reloj manual con compuertas NAND.
IV. PARTE EXPERIMENTAL:
1. Mquinas de Mealy
Analice en forma terica el siguiente circuito, el cual corresponde a un sumador serial.
Observe que la salida suma depende de las entradas A, B y el estado interno C.

Figura 1. Circuito sumador serial implementado como mquina de Mealy


Obtenga:
a) Las ecuaciones para D, Ct+1 y suma.

b) La tabla de estados

c) El diagrama de estados.

2. Implemente el circuito de la figura (1) y proceda a realizar en forma real el anlisis.


Para esto, ponga leds en cada en las salidas suma, cout y C (salida Q del Flip Flop D).
3. Observe el comportamiento de la salida suma Tiene alguna sincrona con la seal de reloj?
Cmo es su duracin con respecto a ella?.
________________________________________________________________________
________________________________________________________________________
4.- Sincronice la salida suma, tal como se indica en la figura (2).

Figura 2: Sincronizacin de la salida "SUMA"


Como se comporta ahora la salida suma con respecto al punto anterior Cuales son las
diferencias?, justifique su respuesta.
________________________________________________________________________
Ing. Oscar Casimiro Pariasca
Sem. 2011-0

5. Mquinas de Moore.
Analice en forma terica el circuito de la figura (3), el cual corresponde al mismo sumador serial pero ahora
implementado como una mquina de MOORE. Observe que ahora la salida suma depende nicamente del
estado interno del Flip Flop D.

Figura 3: Circuito sumador serial implementado como mquina de Mealy.


6. Repita los pasos 2, 3.
7. Dibuje los diagramas de tiempos que ilustren el funcionamiento de cada uno de los dos circuitos estudiados en
esta prctica, analcelos detalladamente y elabore sus conclusiones.
V. CUESTIONARIO FINAL:
1. Cundo es preferible utilizar mquinas de Mealy?
2. Cundo es preferible utilizar mquinas de Moore?
3.- Por qu se ha utilizado en el circuito de diseo un eliminador de rebotes como reloj manual?. Cmo
funciona ste?
4. Qu influencia tiene sobre el anlisis el flanco para la transicin de los Flip Flop?
5. Por qu no existe algn integrado comercial con Flip Flops tipo T?
6. El anlisis prevalece si en lugar de un Flip Flop D se emplea un latch?, explique.

Ing. Oscar Casimiro Pariasca


Sem. 2011-0

También podría gustarte