Está en la página 1de 4

UNIVERSIDAD NACIONAL DE INGENIERIA

Facultad de Ingeniera Mecnica


Comisin General del Proceso de Acreditacin de la FIM-UNI

SLABO
CURSO: ANLISIS Y DISEO DE CIRCUITOS DIGITALES
I.

INFORMACIN GENERAL
CDIGO
: MT127
CICLO
:5
CREDITOS
:5
HORAS POR SEMANA : 6 (Teora - Laboratorios)
PRERREQUISITOS : MB165 lgebra de Boole, ML140 Circuitos
Elctricos
CONDICIN
: Obligatorio
REA ACADMICA
: Ingeniera Aplicada
PROFESOR
: Ing. CIP Daniel L. Barrera Esparta
E-MAIL
: danielunim6@gmail.com

II.

SUMILLA DEL CURSO


El curso brindar a los alumnos una introduccin al diseo de
los sistemas digitales utilizando circuitos integrados y
compuertas programables (FPGAs). Al final del curso, los
alumnos sern capaces de desarrollar el razonamiento lgico
mediante el diseo y anlisis de circuitos combinacionales,
circuitos con funciones especiales, circuitos temporizados y
mquinas de estado. Adems, los alumnos podrn manejar las
herramientas de simulacin y podrn implementar los circuitos
digitales orientados a aplicaciones industriales y domsticas.

III.

COMPETENCIAS
El estudiante:
1. Interpreta y elabora problemas en base al razonamiento
lgico mediante el uso del diseo y anlisis de circuitos
combinacionales y secuenciales.
2. Resuelve problemas con cambios de estados aleatorios va
anlisis y diseo de mquinas de estado.
3. Maneja las herramientas de simulacin para circuitos
combinacionales y secuenciales.
4. Construye y programa en lenguaje VHDL los sistemas lgicos
digitales.

Av. Tpac Amaru N 210, Lima 25, Per


Telefax 482-3643 / Central UNI 481-1070 (513)

UNIVERSIDAD NACIONAL DE INGENIERIA


Facultad de Ingeniera Mecnica
Comisin General del Proceso de Acreditacin de la FIM-UNI

IV.

UNIDADES DE APRENDIZAJE
1. INTRODUCCIN GENERAL. 6 HORAS
2. Reconocimiento de las Bases Numricas y caractersticas de
los Circuitos Lgicos. Introduccin a los Conceptos de Lgica
Combinacional. Las Bases Numricas (base2, base8, base
Hexadecimal). 6 HORAS
3. Las Familias lgicas, caractersticas. Escalas de integracin,
reconocimiento de las compuertas en forma fsica. Teoremas
y Funciones del Algebra de Boole. Problemas de aplicacin.
Trminos mnimos y mximos. Problemas de aplicacin.
Simplificacin de funciones por el mtodo del lgebra de
Boole. Simplificaciones de funciones para 2 y 3 variables. 6
HORAS
4. El mapa de Karnaugh para 3 y 4 variables. Simplificaciones
de funciones por el mapa de Karnaugh.Principios de la Lgica
MSI. Los circuitos integrados dedicados. Diseo de
semisumadores y Semirestadores. Diseo de Sumadores y
Restadores, binarios y paralelos. Los multiplexores y
Demultiplexores. Diseo de circuitos comparadores.
6
HORAS
5. Los circuitos lgicos secuenciales. Conceptos de Flip Flop,
sus caractersticas en los circuitos integrados. Tipos de Flip
Flop, SR, JK, T, D. Tablas y ecuaciones caractersticas. 6
HORAS
6. Tablas De Estado y diagramas de estado. Reduccin de
tablas de estado. Consideraciones generales para el diseo
de circuitos de lgica secuencial sncrona. Mquinas de
estado. Desarrollo de Problema Integrador de Curso. 6
HORAS
7. Definiciones, caractersticas de funcionamiento. Anlisis y
sntesis de circuitos secuenciales sncronos. Contadores:
concepto. Anlisis y diseo. Diseo e implementacin de
contadores en IC`s. 6 HORAS
8. Registros: concepto. Registros de desplazamiento. Registro
universal. Dispositivos lgicos programables. Memorias
semiconductoras. Clasificacin, caractersticas. Memorias
Ram, ROM. Funcionamiento. Celdas bsicas. Sealizacin.
Temporizacin. 6 HORAS
Av. Tpac Amaru N 210, Lima 25, Per
Telefax 482-3643 / Central UNI 481-1070 (513)

UNIVERSIDAD NACIONAL DE INGENIERIA


Facultad de Ingeniera Mecnica
Comisin General del Proceso de Acreditacin de la FIM-UNI

9. Visin global de los FPGA y Software EDA, Arreglos AND/OR,


PLA, PAL, ROM, GAL, PLC, CPLD. Lenguaje VHDL. Entidad.
Modos. Tipos de Datos. Libreras. Declaracin de Entidades.
Arquitecturas. Descripcin Funcional/Estructural/Flujo de
Datos. 6 HORAS
10. Circuitos combinacionales nivel transferencia de registros
(RT-Level). Componentes RT-Level. Uso de procesos. Diseos
Combinacionales y Secuenciales en VHDL parte 1. 6 HORAS
11. Diseos Combinacionales y Secuenciales en VHDL parte 2.
6 HORAS
12. Mquina de Estados en VHDL Salidas tipo Mealy y Moore.
13. Mquina de estados con
Datapath.
Carta ASMD
Laboratorio 13:
14. Introduccin a microprocesadores embebidos
V.

LABORATORIOS Y ESPERIENCIAS PRCTICAS


Laboratorio 1: Reconocimiento de componentes electrnicos y
digitales.
Laboratorio 2: Implementacin de Lgica combinacional en
Protoboard y simulacin en Proteus.
Laboratorio 3: Laboratorio Calificado N1
(Examen +
Implementacin).
Laboratorio 4: Simulacin de Circuitos con lgica de
comparacin y display.
Laboratorio 5: Simulacin de Circuitos con lgica secuencial
Laboratorio 6: Laboratorio Calificado N2 (Examen +
Implementacin)
Laboratorio 7: Introduccin a la programacin en VHDL parte I.
Laboratorio 8: Introduccin a la programacin en VHDL parte II.
Laboratorio 9: Sumador/Comparador de 4 bits en VHDL.
Laboratorio 10: Generador de PWM en VHDL.
Laboratorio 11: Laboratorio Calificado N3 (Examen escrito de
VHDL)
Laboratorio 12: Programacin con bloques programados.
Laboratorio 13: Laboratorio Calificado N4 (Examen escrito de
VHDL)
Laboratorio 14: Laboratorio Calificado N5: Presentacin de
Proyecto Integrador

VI.

METODOLOGA
El curso se desarrolla en sesiones de teoras, prctica y
laboratorio de cmputo. En las sesiones de teora, el docente
Av. Tpac Amaru N 210, Lima 25, Per
Telefax 482-3643 / Central UNI 481-1070 (513)

UNIVERSIDAD NACIONAL DE INGENIERIA


Facultad de Ingeniera Mecnica
Comisin General del Proceso de Acreditacin de la FIM-UNI

presenta los conceptos, teoremas y aplicaciones. En las


sesiones de laboratorio se usa el software de simulacin para
cada etapa del curso (Proteus, Ise Design) para resolver
problemas y analizar su solucin. Al final del curso el alumno
debe presentar y exponer un trabajo o proyecto integrador. En
todas las sesiones se promueve la participacin activa del
alumno.
VII.

FRMULA DE EVALUACIN
Sistema de Evaluacin H. Calculo del Promedio Final: PF = (1
EP+2 EF+2 PL)/5 EP: Examen Parcial EF: Examen Final PL:
Promedio de las 4 mejores notas de Laboratorio.

VIII.

BIBLIOGRAFA
Sistemas Digitales Principios y Aplicaciones, 10ma Edicion Autor: Ronald J. Tocci / Neal S. Widmer, Editorial Pearson
Education
Diseo de circuitos lgicos 4ta Edicin Autor: Morris Mano,
Editorial Pearson Education
Sistemas Electrnicos Digitales 9na Edicin Autor: Enrique
Mandado / Yago Mandado, Editorial Marcombo 2007

Av. Tpac Amaru N 210, Lima 25, Per


Telefax 482-3643 / Central UNI 481-1070 (513)