Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Volt
, siendo n=numero de bits de conteo
n
2 1
2.
0.009765625 V =
5V
n
2 1
5
n
=2 1
0.009765625
512=2n
n=log 2 512
n=9
R :9 bits
3. Tiempo de adquisicin, el tiempo que el contacto debe
permanecer cerrado para que el condensador se cargue con el
valor de entrada
Tiempo de conversin, el tiempo que requiere el modulo para
realizar todas las comparaciones sucesivas y determinar el valor.
4. El bit ADCON0.GO/DONE Sirve para iniciar la conversin A/D, y
para determinar si esta ya termino.
5. La impedancia de salida recomendada en la fuente anloga debe
ser menor de 10 k, ya que valores superiores a este pueden
causar perdida de voltaje debido a divisores de tensin.
6. 500 kHz
7. Para limitar el rango de voltaje a la entrada del conversor anlogo
digital, y por lo tanto aumentar la resolucin de este.
8. Un evento importante que interrumpe el proceso que est
realizando el micro.
9. #INT_AD Conversin anloga digital terminada
bits
bits
bits
12.
13.
14.
Existen 4 modos en los cuales la informacin puede ser
enviada dependiendo de dos parmetros basados en la seal de
reloj, estos parmetros son:
- CPOL (Clock Polarity): Define el estado en el que se encuentra la
lnea SCLK cuando no se est llevando a cabo ningn intercambio
de informacin.
Modo
Modo
Modo
Modo
15.
0:
1:
2:
3:
CPOL=0,
CPOL=0,
CPOL=1,
CPOL=1,
CPHA=1.
CPHA=0.
CPHA=1.
CPHA=0.