Está en la página 1de 12

CIRCUITOS SECUENCIALES

Autor: Nicolas Diestra Snchez

Latch de Compuerta NAND

La Primera posibilidad, en donde Q = 0 y

= 1. Cuando Q
= 0, las entradas para la compuerta NAND-2 son 0 y 1, lo cual
produce = 1. El 1 de Q hace que la compuerta NAND-1 tenga
un 1 en ambas entradas para producir una salida de 0 en . En
efecto, lo que tenemos es el nivel BAJO en la salida de la
compuerta NAND-1 que produce un nivel ALTO en la salida de la
compuerta NAND-2, lo cual a su vez mantiene la salida de la
compuerta NAND-1en bajo.
Latch NAND tiene dos
posibles estados en los
que se puede mantener
cuando SET - RESET = 1.

Latch de Compuerta NAND

La segunda posibilidad, en donde Q = 1 y

= 0, El nivel
ALTO de la compuerta NAND-1 produce un nivel BAJO en la salida
de la compuerta NAND-2, el cual a su vez mantiene la salida de la
compuerta NAND-1 en ALTO. De esta forma, hay dos posibles
estados de salida cuando SET = RESET = 1; como veremos ms
adelante, la que se d en un momento dado, depender de lo que
haya ocurrido antes en la entrada.
Latch NAND tiene dos
posibles estados en los
que se puede mantener
cuando SET - RESET = 1.

Como establecer el Latch FF

Un pulso BAJO en la entrada SET siempre har que el latch termine en el


estado Q = 1, A esta operacin se le conoce como establecer el latch o FF.
Cuando Q = 0 antes de que se produzca el pulso. A medida que se aplica un
pulso a SET para que cambie a nivel BAJO en el tiempo t0, Q cambiar a ALTO y
este nivel ALTO obligar a
a cambiar a BAJO, de manera que la compuerta
NAND-1 ahora tiene dos entradas en BAJO.
Por lo tanto, cuando SET regrese al estado 1 en t1, la salida de la compuerta
NAND-1 permanecer en ALTO, lo cual a su vez mantendr la salida de la
compuerta NAND-2 en bajo.

Aplicacin de un pulso a la
entrada SET para que cambie
al estado O cuando (a) Q = 0
antes del pulso en SET;

Como establecer el Latch FF

Cuando Q = 1 y = 0 antes de la aplicacin del pulso


en SET. Como = 0 ya est manteniendo la salida de
la compuerta NAND-1 en ALTO, el pulso BAJO en SET
no cambiar nada, As, cuando SET regrese a ALTO, las
salidas del latch seguirn en el estado Q = 1, = 0.
Aplicacin de un pulso a la
entrada SET para que cambie
al estado O cuando (b) Q = 1
antes del pulso en SET
Observe que, en ambos
casos, Q termina en ALTO.

Como Restablecer el Latch FF

Un pulso BAJO en la entrada RESET siempre har que el latch


termine en el estado Q = 0, A esta operacin se le conoce como
borrar o restablecer el latch.
Cuando Q = 0 y = 1, antes de aplicar el pulso. Como Q = 0 ya
est manteniendo la salida de la compuerta NAND-2 en ALTO, el
pulso BAJO en RESET no tendr ningn efecto. Cuando RESET
regrese a ALTO, las salidas del latch seguirn en el estaado Q = 0
y =1
Aplicacin de un pulso a la
entrada RESET para que
cambe al estado BAJO
cuando (a) Q = 0 antes del
pulso en RESET.

Como Restablecer el Latch FF

Situacin en donde Q = 1 antes de la ocurrencia del pulso en


RESTABLECER. A medida que se aplica un pulso en dicha terminal,
para que cambie a BAJO en t0, cambiar a ALTO y este nivel
ALTO obligar a Q a cambiar a BAJO, de manera que la
compuerta NAND-2 ahora tiene dos entradas en BAJO. As, cuando
RESET regrese a ALTO en t1, la salida de la compuerta NAND-2
permanecer en ALTO, lo cual a su vez mantendr la salida de la
compuerta NAND-1 en BAJO.
Aplicacin de un pulso a la
entrada RESET para que
cambe al estado BAJO
cuando b) Q = 1 antes del
pulso en RESET. En cada caso,
Q termina en BAJO.

Resumen del Latch NAND

1. SET = RESET = 1. Esta condicin es el estado normal de reposo, y


no tiene efecto sobre el estado de la salida. Las salidas Q y
permanecern en el estado en el que se hayan encontrado antes de
esta condicin de entrada.
2. SET = 0, RESET = 1. Esta condicin siempre provocar que la
salida cambie al estado Q = 1, en donde permanecer an
despus de que SET regrese a ALTO. A esto se le conoce como
establecer el latch.
3. SET = 1, RESET = 0. Esta condicin siempre producir el estado
Q = 0, en donde permanecer la salida an despus de que RESET
regrese a ALTO. A esto se le conoce como borrar o restablecer el
latch.
4. SET = RESET = 0. Esta condicin trata de establecer y borrar el
latch al mismo tiempo, y produce Q = = 1. Si las entradas se
regresan a 1 en forma simultnea, el estado resultante ser
impredecible. Esta condicin de entrada no debe utilizarse.

Resumen del Latch NAND


(a) latch NAND
(b) tabla de funciones

Representaciones alternativa

Las burbujas en las


entradas, as como el
etiquetado de las
seales como SET y
RESET, indican el
estado activo en BAJO
de estas entradas.

Smbolo de bloque
simplificado.

Representaciones alternativa

Una representacin en
bloque simplificada, la
cual utilizaremos algunas
veces. Las etiquetas S y R
representan las entradas
SET y RESET, y las
burbujas indican la
naturaleza activa en
BAJO de estas entradas.
Cada vez que utilicemos
este smbolo de bloque,
representar a un latch
NAND.

Representacin equivalente
del latch NAND.

Terminologa

A la accin de restablecer
un FF o un latch tambin
se le conoce como borrar;
ambos trminos se utilizan
sin distincin en el campo
digital. De hecho, una
entrada RESET puede
llamarse tambin entrada
CLEAR, y un latch SETRESET puede llamarse
latch SET-CLEAR.