Está en la página 1de 7
UNIVERSIDAD AUTONOMA DE LA CIUDAD DE MEXICO UNIDAD SAN LORENZO TEZONCO ELECTRONICA DIGITALIL APUNTHS DE-CLASE Preguntas y ejercicios de la unidad 1: Familias logicas 1 Dos circuitos légicos tienen las caracteristicas que se muestran en la tabla 1. Compucrta A | Compuerta B Vee 6 5 Vinton) 16 18 ViLinas) oo on VOH(ind 22 25. VOLimax) ot 0 PHL (ns) 10 18. {PHL (ns) 8 4 PD GuW) a6 20, 8) {Qué cireuito tiene mejor inmunidad al ruido en estado BAJO? (La mejor inmunidad al ruido en estado ALTO? b) Qué cixeuito puede operar con frecuencias més altas? ©) Qué circuito disipa la mayor cantidad de potencia suministrada? Para cada declaracién indique qué término 0 parametro se describe, a) Corriente en una entrada cuando en ella se aplica un 1 légico. b) Corrionte obtenida de Vec cuando todas las salidas est.in en estado bajo. + © Tiempo requerido para que una salida cambie del estado 1 al estado 0. a) Medida comin empleada para comparar el desempeno global de diferentes familias légicas. ;.5 ©) Lamagnitud de una espiga de voltaje que puede tolerarse en una entrada en estado alto sin causar ninguna operacién indeterminada. 1) Numero de diferentes entradas que pueden conectarse de manera confiable a una salida. ® Configuracién de los transistores de salida en un cireuito TTL estandar Defina unidad de carga (=! os at Defina entradas flotantes En TTL caué es lo que causa las espigas de corriente? ;Qué efectos indeseables puede product? Qué puede hacerse par disminuir este efecto? {Cuando una salida de TTL excita a una entrada cle TTL, jde donde viene 1OL? | {Dénde va IOH? {Qué tipos de salida TTL pueden conectarse de manera sogura entre si? Estudie ol diagrama légico de Ia figura 1, donde la sada de la compuerta OR oxclusiva 7486 esta conectada a varias entradas 7420, Determine sien este e230 Se ‘excede ol factor do carga do Ia salida del 7486 y explique ss respuesta De las siguientes, geuales son ventajas de lalégica N-MOS cobre TTL? a) Mayor densidad do integracion b) Mayor velocidad de operacién ©) Mayor factor de carga a ln salida @) Mas apropiadas para LST ©) Menor PD Salidas complementarias Mayor inmunidad al ruido 1) Proceso de fabricacién més sencillo +i) Requerimiento de un menor voltaje de alimentacién. UNIVERSIDAD AUTONOMA DELA CIUDAD DE MEXICO ‘UNIDAD SAN LORENZO TEZONCO [ELECTRONICA DIGITAL IL APUNTES DE CLASE Figura 1 10, En la figura 2 se muestra un contador 74193 con su entrada reinicio maestro MR activada en alto mediante un interruptor de bot6n. La resistencia R se emplea para mantener a MR en el estado BAJO mientras el interruptor est abierto, {Cudl es el maximo valor que puede emplearse para R? Figura 2, 11. Determine Ia expresién légica para la salida X det cireuito de la figura 3. 2 pe Figura 3, UNIVERSIDAD AUTONOMA DE LA CIUDAD DE MEXICO {UNIDAD SAN LORENZO TEZONCO ELECTRONICA DIGITAL APUNTES DE CLASE, 12. La figura 4 muestra un buffer inversor 7406 de colector abierto que se emplea para ‘controlar el estado de ENCENDIDO/APAGADO de un LED con la finalidad de indicar el estado de salida Q de un FF. La especificacién nominal del LED es VE ‘Va If=20 mA, e Iffmax) = 30 mA. (a) ,Qué voltaje aparecera en la salida del 7406 cuando Q = 0? (b) Seleccione un valor adecuado para la resistencia que 46 como resultado una operacién apropiada del cireuito. yi rasa ce es > ol > mre Figura 4. 13, {Bn qué serie CMOS se puede conectar las entradas directamente en las salidas de dispositivos TTL? 14, ;Cudl es la funcién de un modificador de nivel? {Cudindo se utiliza? 15, {Por qué se requiere un buffer entre algunas salidas CMOS y entradas TTL? 16. Cierta compuorta l6gica tiene un VOH(min)= 2,2 V, y va ser conectada a una compuerta con VIH(min) = 2,5 V. ;Son compatibles estas compucrtaa en estado alto? {Porqué? 17, Cierta compuerta légica tiene un VOLAmax)= 0,46 V, y va ser conectada a una compuerta con VIL(max) = 0,75 V. Son compatibles estas compuertas en estado bajo? ;Porqué? 18. Una compuerta TTL tione los siguientes niveles de voltajet VIH min) = 2,25 V, VIL(max) = 0,65 V. Suponga que esta compuerta esta conectada a otra con valores de salida VOH =2,4V y VOL =0,4 V. ;Cuales son los margenes de ruido para el estado bajo y para el estado alto? {Cudl es la amplitud de los picos de ruido maximos que pueden ser tolerados en la s entradas en estado alto y en estado bajo? 19. Las especificaciones de voltaje para tres tipos de compuertas son dadas en la tabla 2 Seleccione la compuerta que usted usaria en ambientes industriales sumamente rnidosos, Compuerta [ VOHGnin) | VOL(max) [ ViGnin) | ViIiman) A 2A 0.4 2 0.8 B 3.5, 02. 25 0.6 c 42. 0.2, BZ 08 20. Cierta compuerta conectada a Vee= 5 V, consume 2 mA en estado bajo y 3.5 mA en estado alto. {Cusl es la disipacién de potencia en estado bajo? cy en estado alto? Suponga un ciclo de trabajo del 50%, ceudl es ol promedio de consumo de potencia? 21, Cada compuerta de la red de la figura 15-57 de la bibliografa 2, tiene un tPLH y {PHL de 4s. Si un pulso positive es aplicado ala entrada como se indica, ;Cudnto tiempo después aparecerd en la salida? 22, Para cierta compuerta, tPLH = 3 ns y tPHL = 2.ns. {Cual es el promedio del tiempo de propagacién? Dibuje ambos tiempos en un diagrama. UNIVERSIDAD AUTONOMA DE LA CIUDAD DE MEXICO INIDAD SAN LORENZO TEZONCO ELECTRONICA DIGITAL IL APUNTES DE CLASE 23. La tabla 3 presenta los parémetros de tres compuertas. Base su opinién en el producto consumo por tiempo de propagacién, para seleccionar el que mejor desempeiio presente. Compuerta [PLA Ga) | PHL Ge) [PD GW) A I 12 15 B 5 4 8 c 10 10 05 24, {Cudl de las compuertas de la tabla 3 elegiria usted si quisiera disear un cireuito con la mayor frecuencia de oporacién posible? 25. Una compuerta TTL estndar tiene un fan-out de 10. ¢Hay alguna compuerta, de las ‘mostradas en la figura 13-58 de la bibliografia 2, sobrecargada? 26. {Cual compuerta CMOS de las mostradas en Ia figura 13-59 de la bibliografia 2 puede trabajar a mayores frecuencias? 27, Resuelva los problemas de la soccin 13-3 de la bibliografia 2 28. Estudiar Ia interfaz necesaria para que una compuerta CMOS de la serie 74AC excite a una compuerta TTL estandar. Calcular el fan-out de esta conexion. 29. Realizar una interfaz TTL a CMOS con alimentacién de 5 V mediante una resistenci elevadora pull-up, 30. Realizar una interfaz para que una compuerta 74HC con Vdd =3 V excite a una compuerta TTL estandar. 31. Realizar una interfaz para que una compuerta CMOS de la serie T4HC con Vad = BV. excite a una compuerta 4000B con Vad = 10 V. 82, Realizar una interfaz para quo una compuerta 4000B con Vad ‘compuerta TTL estandar 5 Vexcite a una Bibliografia. 1. Tocci, Ronald. Sistemas Digitales. Ed, Prentice Hall. 6ta. ed. 1996, 2. Floyd, Thomas, Digital Fundamentals, Ed. Prentice Hall, UNIVERSIDAD AUTONOMA DE LA CIUDAD DE MEXICO UNIDAD SAN LORENZD TEZONCO, ELECTRONICA DIGITAL IL APUNTES DE CLASE Proguntas y ejercicios de la unidad 2: Memorias de semiconductor. 1 Cierta memoria tiene una capacidad de 16K X $2. ;Cudntas palabras almacena? {Cual 5 | ntimero de bits por palabra? Cuantas celdas de memoria contiene? {Cudntas direcciones diferentes requiere la memoria? {Cul es Ia capacidad de una memoria que tiene 16 direcciones de entrada, cuatro entradas de datos y cuatro salidas de datos? Cierta memoria almacena 8K palabras de 16 bits. {Cudntas lineas para entradas y idas de datos se tiene? {Cudntas lineas de direcciones? {Cudl es su capacidad en bytes? Defina cada uno de los siguientes términos: a, RAM b. RWM «ROM 4. Capacidad e. Volétil £ Direceién g. Lectura 1h. Escritura {Cuales son los tres canales que se encuentran en los sistemas de memoria de una computadora? 2Qué canal es utilizado por la CPU para seleccionar localidades en la memoria? Qué canal se utiliza para levar los datos desde la memoria hacia la CPU durante una operacidn de lectura? Durante una operacién de escritura, seul es la fuente de los datos que se encuentran sobre el canal de datos? ‘Véase la figura 1. Determine las salidas de datos de cada una de las siguientes condiciones de entrada: a. {Al ». [al=o111; 08 i Fam[ RAAT OO ce-enese [oI ce--oe-- [al vernon. || ceocsca- |p| soevoganeeuasay: ‘UNIVERSIDAD AUTONOMA DE LA CIUDAD DE MEXICO ‘UNIDAD SAN LORENZO TEZONCD ELECTRONICA DIGITAL Il APUNTES DE CLASE 10. {Qué se entiende por programar o grabar una ROM? 11. Defina el término tiempo de acceso en una ROM. 12. Defina el término tiempo de salida en una ROM. 13. Describa el proceso de lectura de una ROM 14, {Cuantas lineas de entrada para datos, salidas para datos, y entradas para direcciones ‘son necesarias para una ROM de 1024 x 4? 15. {Cul es la funcién de los decodificadores de un chip ROM? 16. Mucstre cémo combinar dos memorias RAM 6206 (figura 2) para producir un modulo de 82K x 16. Aw : WO, : 0, : vo, : 10, : we, ae 10; % v0, & 10. Figura 2. 17, Muestre cémo conectar dos de los CIs ROM cuyo simbolo aparece en la figura 3 para producir un médulo ROM de 2K x 8 ne Bom mrecas oe A tere ©, O Gs Oy 05D; O, Oy Seta ge anos Figura 3. UNIVERSIDAD AUTONOMA DE LA CIUDAD DE MEXICO "UNIDAD SAN LORENZO TEZONCO [ELECTRONICA DIGITAL IL APUNTES DE CLASE. 18, Deseriba céimo modifiear el cireuito de la figura 4 (arreglo de PROM de 8K x 8) para que éste tenga una capacidad total de 10K x 8, Use el mismo CI PROM. Figura 4. 19. Dibuje el diagrama completo de una memoria de 256K x 8 que utiliza CI RAM de las siguientes especificaciones: capacidad 64K x 4, linea comin de entrada y salida y dos entradas activas en BAJO para seleecidn de microcircuito.

También podría gustarte