Está en la página 1de 17

UNIVERSIDAD NACIONAL DE

HUANCAVELICA

FACULTAD DE EDUCACIN
ESCUELA ACADMICA PROFECIONAL DE EDUCACIN
SECUNDARIA
ESPECIALIDAD DE MATEMTICA COMPUTACIN E
INFORMTICA

ASIGNATURA
Sistemas Digitales
CATEDRTICO
Ing. ZORRILLA GUTARRA, Manuel Jess
LABORATORIO
Compuertas Lgicas

APELLIDOS Y NOMBRE
RODRIGUEZ HUAMANCAYO, Diderot
SOTO YALLI, Javier
URBINA ANCALLE, Heber
ZIGA MAYHUA, Jos ngel
FECHA
30 de mayo del 2013

CDIGO
2009233022
2009233026
2009233027
2009233028

CICL
O
IX
IX
IX
IX

NDICE
NDICE............................................................................................................ 2
1

TITULO..................................................................................................... 3

OBJETIVOS................................................................................................ 3

CONSIDERACIONES TERICAS.................................................................3
3.1

PUERTA AND:...................................................................................... 3

3.2

PUERTA OR:......................................................................................... 5

3.3

PUERTA NOT:....................................................................................... 7

3.4

PUERTA XOR:...................................................................................... 8

3.5

SWITCH:............................................................................................. 9

3.6

RESISTENCIAS:.................................................................................... 9

3.7

LED.................................................................................................. 10

DESCRIPCIN DEL LABORATOIO.............................................................10

PROCEDIMIENTO.................................................................................... 10
5.1

Primero:............................................................................................. 10

5.2

Segundo:............................................................................................ 11

CONCLUCIONES...................................................................................... 11

BILBIOGRAFA......................................................................................... 11

ANEXOS........................................................................................................ 13

INFORME DE LABORATORIO
1 TITULO
Utilizacin de las compuertas lgicas con circuitos integrados

2 OBJETIVOS
a) Objetivo General
Encender LEDs utilizando diferentes compuertas lgicas
b) Objetivo Especfico.
Identificar cada compuerta lgica y su lgebra booleana

3 CONSIDERACIONES TERICAS

FUNCIONES PUERTAS LGICAS:

3.1

PUERTA AND:

Es una puerta lgica digital que implementa la conjuncin lgica -se


comporta de acuerdo a la tabla de verdad mostrada a la derecha. sta
entregar una salida ALTA (1), dependiendo de los valores de las
entradas, siendo este caso, al recibir solo valores altos en la puerta AND.
Si alguna de estas entradas no son ALTAS, entonces se mostrar un valor
de salida BAJA. En otro sentido, la funcin de la compuerta AND
efectivamente encuentra el mnimo entre dos dgitos binarios, as como
la funcin OR encuentra al mximo.
La puerta AND es una de las puertas bsicas con la que se
construyen todas las funciones lgicas.
Tiene dos o ms entradas y una nica salida.
Realiza la operacin que se conoce
multiplicacin lgica.
Smbolo lgico estndar:

como

En una puerta AND de dos entradas:


La salida AB es un nivel ALTO si A y B estn a nivel ALTO.
La salida AB es un nivel BAJO si:
A es un nivel BAJO
B es un nivel BAJO o
si A y B estn a nivel BAJO

Entrada A

Entrada B

Salida X=AB

3.2

PUERTA OR:

Es una puerta lgica digital que implementa la disyuncin lgica -se


comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando
todas sus entradas estn en 0 (cero) o en BAJA, su salida est en 0 o en
BAJA, mientras que cuando una sola de sus entradas est en 1 o en
ALTA, su SALIDA va a estar en 1 o en ALTA.
Tiene dos o ms entradas y una nica salida.
Realiza la operacin que se conoce como suma lgica.
Smbolo lgico estndar:

En una puerta OR de dos entradas:

La salida es un nivel ALTO si cualquiera de las


entradas, A o B, o ambas, estn a nivel ALTO.
La salida es un nivel BAJO si ambas entradas, A y B,
estn a nivel BAJO.

Entrada A

Salida X=A+B

Diagrama de tiempos:

Entrada B

3.3

PUERTA NOT:

Es una puerta lgica digital que implementa la negacin lgica -se


comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando
su entrada est en 0 (cero) o en BAJA, su salida est en 1 o en ALTA,
mientras que cuando su entrada est en 1 o en ALTA, su SALIDA va a
estar en 0 o en BAJA.
Cambia el nivel lgico al nivel opuesto.
En trminos de bits cambia:
Un 1 por un 0.
Un 0 por un 1.
Smbolo lgico estndar:

Funcionamiento:
Cuando la entrada est a nivel BAJO, la salida est a nivel ALTO.
Cuando la entrada est a nivel ALTO, la salida est a nivel BAJO

Entrada A

Salida

3.4

PUERTA XOR:

Es una puerta lgica digital, en la cual, cuando todas sus entradas son
distintas entre s para dos entradas A y B, o cuando el nmero de 1 (unos)
da una cantidad impar para el caso de tres o ms entradas, su salida est
en 1.
La puerta XOR tiene slo dos entradas.
Smbolo lgico estndar:

La salida es un nivel ALTO si:

la entrada A est a nivel BAJO y la entrada B est a nivel


ALTO o
si la entrada A est a nivel ALTO y la entrada B est a nivel
BAJO.
La salida es un nivel BAJO si tanto A como B estn ambas a
nivel ALTO o BAJO.

Entrada A

Entrada B

Salida X

3.5

SWITCH:

Es un dispositivo analgico de interconexin de redes de


computadoras que opera en la capa 2 (nivel de enlace de
datos) del modelo OSI. Su funcin es interconectar dos o ms
partes de la red, de manera similar a los puentes, pasando
datos de un segmento a otro de acuerdo con la direccin MAC
de destino de las tramas en la red. Su empleo es muy comn
cuando existe el propsito de conectar mltiples redes entre s
para que funcionen como una sola y mejora el rendimiento y
seguridad de la red.

3.6

RESISTENCIAS:

Las resistencias estn diseadas para causar una cada de


tensin mediante la resistencia al flujo de electricidad en un
punto dado. Las resistencias se encuentran comnmente en
diversos circuitos elctricos o como componentes dentro de las
redes elctricas. Una resistencia puede ser caracterizada por
tres

parmetros:

la

resistencia

(medida

en

ohmios),

la

disipacin de calor (medida en vatios) y su tolerancia de


fabricacin.
9

3.7

LED

Un led o diodo emisor de luz es un dispositivo semiconductor (diodo)


que emite luz incoherente de espectro reducido cuando se polariza de
forma directa la unin PN del mismo y circula por l una corriente
elctrica. Este fenmeno es una forma de electroluminiscencia

4 DESCRIPCIN DEL LABORATOIO


El laboratorio consisti en encender diodos LED con 4 diferentes compuertas
lgicas.

5 PROCEDIMIENTO
5.1

Primero:
Se juntaron todos los materiales necesarios para realizar el proyecto tales como:

10

Cables de cobre

5.2

Diodo LEDs
Alicate de corte
Voltmetro
Compuertas: 7408, 7432, 7404 y 7486
Cable USB
Protoboard

Segundo:
Se comenz con la construccin del proyecto

Se hacen las conexiones en el protoboard (instalaciones del flujo de

energa).
Se coloca el switch con una alimentacin de 5v
Se colocan la compuerta lgica.
Se colocan las resistencias con conexiones atierra.
Se colocan los diodos LED en cada posicin de las compuertas lgicas
para luego probar segn a sus respectivas lgebras booleanas, con una
fuente de alimentacin en este caso el cable USB.

6 CONCLUCIONES

Los diodos LED se encienden de acuerdo a las instalaciones, o sea de


acuerdo a que compuerta se est usando en su instalacin.

7 BILBIOGRAFA
Leo Rodriguez, A. (2010). Microsoft Word - art06-4111IT-08-vfRodrigues _8p_-crm.doc - art06.pdf. Recuperado 21 de febrero de
2013, a partir de http://www.scielo.cl/pdf/infotec/v21n2/art06.pdf
Gonzles Gmez, J. (2002). CIRCUITOS Y SISTEMAS DIGITALES,
Departamento de Electrnica y Comunicaciones; Universidad
Pontifica de Salamanca en Madrid.
Licencia GFDL. http://www.gnu.org/copyleft/fdl.es.html

11

Web de la UPSAM. http://www.upsam.com/

12

ANEXOS

13

14

15

16

17

También podría gustarte