Documentos de Académico
Documentos de Profesional
Documentos de Cultura
E.s.i.m.e. Zacatenco
Ing. En comunicaciones y electrnica
Alumno(s):
Ortega Santiago Eduardo 2013300536
Posadas GUZMAN MAURICIO
joseph
Grupo: 6cv4
Profesor:
Introduccin
En esta prctica se realizara la saturacin de transistor npn mediante la
unin de un circuito lgico con uno de potencia.
Objetivo:
Comprobar la teora y clculos obtenidos para saturar un transistor
para la unin de un circuito digital a uno de potencia.
Material y Equipo
Voltmetro
Miliampermetro
Fuente de tensin variable
hmetro
Resistencias
120,2.2k,3.3k,150,5.6k,270
transistores
bc547a,2n2222a,bd136,bd
36
Lmpara
3 led
motor
Desarrollo
Experimento n 1
VCC =6V
L1
P=2 W
12V
V dd=5 V
VDD
R1
Q1
2N2222
120
I SOURCE=25 mA
I SINK =25 mA
I L=
PL 2 W
=
=333.33 mA
V L 6V
I B=
(V dd V BESat ) H FEmin ( 5 V 2 V ) 30
=
=144 120
2 Ic
2(250 mA )
V dd V BESat 5 V 2.6V
=
=20 mA
RB
120
Mediciones obtenidas:
I B=21 mA
Experimento n 2
1. mediante clculos ya obtenidos, se planea mandar a corte y
saturacin al transistor, mediante la activacin de 3 leds en serie, que
es activa por medio de circuito digital mediante un 1 lgico.
2. se medirn y corroboran los clculos obtenidos
VCC=12 V
V CC =12V
D3
LED-BIBY
D2
LED-BIBY
V dd=5 V
D1
LED-BIBY
Q2
R2
I SOURCE=25 mA
BC547
2.4K
R3
3,3K
R4
I SINK =25 mA
220
V F =3.60 V
I F =20 mA
R E=
R1=
V1
1.9V
R2 ) =
( 2.2 K )=950 910
(
V2
4.4 V
V
I
3 Leds
0.95
13.68 mA
2 Leds
0.86
14.56 mA
1 Led
0.705
14.30 mA
Conclusin:
Ortega Santiago Eduardo 2013300536
En esta prctica se comprob la unin de dos equipos de trabajo, como
es el caso de un circuito digital de baja potencia que controla el
comportamiento de un elemento de ms potencia, as como el caso de
controlar hasta n cargas considerando su consumo de corriente y sin que
esta se vea afectada en dado caso de quitar alguna de esta carga
conectada en serie.