Está en la página 1de 6

CRISTIAN QUISPE VENTURA

CDIGO: 12190027
CURSO: LABORATORIO DE CIRCUITOS
DIGITALES 2
TEMA: INFORME 5
PROFESOR: ALARCON

1. DESARROLLO DEL INFORME


Preguntas opcionales
Pregunta 1: De la figura disear el circuito:

Diseo:
DESARROLLO DE LA TABLA:
Q1
0
0
0
0
1
1
1
1

Q0
0
0
1
1
0
0
1
1

X
0
1
0
1
0
1
0
1

Q1
0
0
1
0
1
1
1
0

Q0
0
1
0
0
1
0
1
0

J1
0
0
1
0
X
X
X
X

Desarrollo de las ecuaciones del circuito:


Mediante Karnaugh:
Para J1: XQ0
Para k1: XQ0
Para J0: XQ1+XQ1
Para k0: Q1+X

K1
X
X
X
X
0
0
0
1

J0
0
1
X
X
1
0
X
X

K0
X
X
1
1
X
X
0
1

Pregunta 2
Disee un circuito secuencial sncrono FSM cuya salida sea 1
cuando su entrada se presente la secuencia 101.
Diagrama de estados:
0/0
1/0

1/0

1/0
0/0
1/1

0/0
0/0

TABLA DEL CIRCUITO:


Q1
0
0
0
0
1

Q0
0
0
1
1
0

X
0
1
0
1
0

Q1
0
0
1
0
1

Q2
0
1
0
1
1

Z
0
0
0
0
0

D1
0
0
1
0
1

D0
0
1
0
1
1

1
1
1

0
1
1

1
0
1

1
1
0

0
1
0

1
0
0

1
1
0

0
1
0

ECUACIONES DEL CIRCUITO:


SALIDA: Z= XQ0Q1
ENTRADAS:
D1=Q0Q1+XQ0
D0=XQ1+XQ1
IMPLEMENTACION CON FF- D:

Pregunta 3
Disear un circuito secuencial sncrono con una FSM tipo
Moore, tal que la salida S permita detectar secuencias de tres
o ms 1 consecutivos en la entrada X.
0
1

0
A/0

B/0

C/0

D/1

0
0
Diagrama de estados

TABLA DEL CIRCUITO


Q1
0
0
0
0
1
1
1
1

Q0
0
0
1
1
0
0
1
1

X
0
1
0
1
0
1
0
1

S
0
0
0
0
0
0
1
1

ECUACIONES DEL CIRCUITO:


ENTRADAS:
T1: XQ0Q1+XQ1
T0: XQ0+XQ0+XQ0Q1
SALIDA: Q0Q1

Q1
0
0
0
1
0
1
0
1

Q0
0
1
0
0
0
1
0
1

T1
0
0
0
1
1
0
1
0

T0
0
1
1
1
0
1
1
0

PREGUNTAS OBLIGATORIAS
Revisar y entender el ejemplo 8051 trafffic.sch
Buscar en internet informacin sobre la arquitectura del
microprocesador de Intel 8051

Describir y hacer un diagrama de flujo del funcionamiento


para este ejemplo

También podría gustarte