Documentos de Académico
Documentos de Profesional
Documentos de Cultura
DEL LITORAL
FACULTAD DE INGENIERA EN
ELECTRICIDAD Y COMPUTACIN
ELECTRNICA III
II TERMINO 2009
EJERCICIO 1
Datos:
D1, D2: 1N4007
U1, U2, U3: LM317
VNR (max)=33V
Iadj=50nA
Vk=1,2V
VNR (min)=30V
Vout Vfijo
Vdropout Vdif min
Vin Vout Vfijo
Vdif min Vdropout
Vk3 1,2V
0,5V
2V
1,5
Vo 1,2 1
0,05g1,5 16,28V
0,12
P2
Vo Vk3 1 IADJ 3 gP2 0
R2
Vo 16,28V
Io
814 mA
R3 0,02K
Anlisis de la etapa U2:
Vk2
1,2V
0,05mA
10,05mA
R4
0,12k
Adems
Vd1 Vcesat Q1 2V
VR1 V P1A Vk1 1,2V
IR1 gR1 10gP1A 1,2V
IR1 10 Ix
Ix
0,001
1115 mA
Si Ix 1115 mA VUA
VUA
Q1 sesatura yVx VNR Vcesat Q1 .
Ix 1115 mA .
Vo[V]
16,2
Io[mA]
814
En nuestro anlisis hemos asumido que los circuitos de proteccin de C.I. U1 no han
actuado, esto es:
Limitacin de corriente
Proteccin para funcionamiento en el rea de operacin segura de los
transistores internos.
Limitacin trmica.
En realidad a altos voltajes diferenciales Vd, la proteccin para operacin
en el rea segura disminuye la limitacin de corriente. Con el LM317, la
mxima corriente es posible siempre que Vd 15V y si Vd 15V nicamente
se dispone de la salida de 400[mA].
EJERCICIO 2
Datos:
C
Iadj 0, Pd max 20 W aTa 45C; jc 2,3
W
C
; Vk 1,2 V
W
Diodos: Vd 0,7V
Vl Vz
Vi Va
g R1 R2 R3
R1
Vl 6,9V
1,2V
g 0,12 R2 0,56
0,12k
Vl 0,1 10* R2
Si 0V Vl 25V
0V 0,1 10R2 min R2 min 10
25V 0,1 10R2 max R2 max 25k
Clculo de valor de
VNR p p
VNR DC
VNR p p
VNR DC
VNR p p
1
VNR min VNR p p
2
32,4V 28V
14,6
1
28V 4V
2
Ir1
Vl Va Vk 1,2
10 mACtte
R1
R1 0,12
VNRPP
VNRMAX VNRMIN
16.4 11.7
VNRDC 14.05V
2
2
VNRMAX VNRMIN VNRPP 16.4 11.7 VNRPP 4.7V
VNRDC
VNRDC
150 C 45 C
11.1 W
DA 17.56
C
C
JC DA 17.56 2.3 DA 15.26
W
W
EJERCICIO 3
Datos:
D1,D2,D3,D4: Vd 0,7V
T1: ideal
1. Realice los cambios que Ud. considere necesarios para que el esquema
planteado funcione como un regulador de voltaje fijo
2. Calcule con magnitudes las voltajes: Vy,Vz
Desarrollo:
Clculo de : Vl yVz
Si Vdif 2V Vk 5V
V V Vz
Vgs
Vsd Vsd sat Isd Isd sat 1
Vp
Iz
Vl Vz 1,6Vz Vz
1,18Vz
R4
0,51
Vz 6,05V; Iz 7,13mA
Luego Vl 1,6 gVz 1,6 6,05V 9,68V
Note que asumimos que Rd 0
Como V V
Vl Vz Vz
Si Iz 0 Vz
Iz 496,5
83,3
Iz 20mA 0 1
Vz 6,2V Vzk Rd
mA
Rd 0,012 k m 83,3
V
Vzk 5,96V
Iz 20
m 83,3;
Vz 6,2
Iz 83,3gVz 496,5 mA
Siempre que Vz Vzk 5,96V
R2
R2
Vz 1
R3
R3
6k
Vl 6,2V 1
9,92V
10k
Vl Vk Vsd Vsd Vl Vk
Vsd 9,68V 5V 4,68V
Adems: Isd IQ 6 mA
Vgs
Isd Isd sat 1 ;
Vp
EJERCICIO 4
Considere:
Vnr 18V;20V
Ic1: Vo 1,2V;37V adj ; Io max 1,5A; Vin max 40V; Vdif sat 2V
Ic2: Vo 1,2V; 37V adj ; Io max 1,5A; Vin max 40V; Vdif sat 2V
Desarrollo:
Asumo, diodos zener on, op-amps, U1: By U1: C en zona lineal.
Vx Vz1
R1 P1b
R1 P1
Ie
Vx Vz1
RE
Ic
V1 0
R3
verificando la
Ic Ie f grande a
R1 P1b
aVz1 Vz1 Vo1
R1 P1
RE
R3
Despejando
Vo1
R3
R3 R1 P1b
1
a 1 gVz1 Vo1 Vz1
RE
RE R1 P1
Vo1 Vz1
Vy Vz2
R3 R1 P1b R1 P1
R 3
P1a
Vo1 Vz1
RE
R1 P1
R1 P
1
RE
P2b
Vo1 Vy Vy Vo2
R5
Vo1 Vy Vy Vo2
P2
R4
R5
R4
Vo2 Vy
Vo2 Vz2
R5
R5
R5 R4 R5
Vy Vo1 Vo2 Vy
R4
R4
R4
R4
P2b R5 R4
R5 R 3
P1a
Vz1 g
P2
R4
R4 RE
R1 P
b)
10k
P1a
P1a
10k 5k 10k
Vo1 15V
10
P1b 10k 10k
k 10k
15 V
10k
10
10k
k 10k
Vo2 5V
Linealidad
Z1: IRz1
Vz1 Vnr
Rz1
Vnr Vz1
Z2: IRz2
Vnr Vz2
Rz2
Vnr Vz2
5 P1b
Q1: Vx 15g
5 P1b
15
Ie
RE
10
10
A2: V2 Vo2 Vk
P1a
P1b P1a
5k 10k
Caso 1:
P1a 10k P2a 10k Vo1 10V; Vo2 0 10V Vo2 10V
P1b 0
P2b 0
18
V Zonalineal
20
15V V
18
V V V Zonalineal
20
18
8
10 V Zonalineal
20
10
Ic1: Vdif
18
8
10 V Zonalineal
20
10
Ic2: Vdif
Caso 2:
P2b 10k
18
V V V Zonalineal
20
18
8
10 V Zonalineal
20
10
Ic1: Vdif
18
V Zonalineal
20
Ic2: Vdif
18
V Zonalineal
20
15V V
Caso 3:
P2b 0
V 0
20
Ic1: Vdif
18
V Zonalineal
20
18
V Zonalineal
20
Ic2: Vdif
Caso 4:
P2b 10k
Ic1: Vdif
EJERCICIO 5
3
Vx 10Vg
7,5V
3 1
10 Vx
10 7,5 2,5mA
1
*Si Vc t 0 0V
2
A1: Vc g10 Vc 6,67 0V 6,67V 6,67V
3
Como es (-) entonces
0,32mA
10
10k
Q2 CorteC secargalinealmente
Ib2
*Si Vc t t3 3,33V
*Si Vc t t1 3,33V
Q 0y vuelve a cargar.
a)
dVc
dt
I
Vc * t Vi
C
2
I
1
Vcc t1 Vcc
3
C
3
1
I
Vcc t1
3
C
C 1
t1 Vcc
I 3
IC
se sigue cargando
*Si Vc t t2 6,67V
b) Descarga
2
0
Vcc
3
t2 CR
. 5*ln
. 5gln 2
CR
0 1Vcc
3
Q H Qa saturacin y Vy 0
Ib2
Vx 0,7V 0V
0,68mA
10k
T t1 t2
Si Q2 esta en saturacin
esta en corte y Vx 0 C
se descarga exponencialmente en
Carga:
C 1
. 5gln 2
Vcc CR
I 3
1uF 1
10V 1k 1uF ln 2
2,5mA 3
T 2,023 ms
Vc(t)
Vo(t)
EJERCICIO 6
Vi 0
Asumo
D1
D2
On
Of
D3
D4
On
Of
U1: I1
V1
R1
I1 I2
I2
0 Vo1
R2
Vi Vo1
R2gVi
2
Vo1
Vi Vo1 Vi
R1 R2
R1
2
U2: I4 I6 0 Vo2 0V
Si U3 zona lineal I3
Vo1 Vx
R5
Vo1
y Vx Vo2
0 I3
R3
R5 R6
R3
1 1
Vi 0 dentrodel ciclo
R2 R3
Vi 0 Vo2
Vi
I7 Id3 I4 Id3 I7 I4
0 Vi
R7 R4
R7
Id2
Vo1 Vo1
R2 R3
I2 Id2 I3 Id2 I2 I3 0
Vi 0
Semiciclo (-)
Asumo
D1
D2
U2: I7 I4;
Vx Vo2
Vi
of
of
D4
Of
On
Vi
Vo2
R4
R5
4
2Vi
R5 R6
4 2
U1: I2 I3;
D3
0 Vo1 Vo1 Vx
R2
R3
4
Vx Vi
3
R3.Vo1
Vo1 Vx 2Vo1 Vx
R2
4
2
2Vo1 Vi ; Vo1 Vi mientrasU3 zonalineal
3
3
Vototal : U3 zonalineal Vo 2 Vo2 Vo1
Vi Vo 2 0 .Vi 2Vi ; 2Vi 15V Vi 7,5V U1 saturaenVi 15V
2
8
8
Vi Vo 2 2Vi Vi Vi ; Vi 15V Vi V
3
3
3
a) Vo vs Vi
b) Vo(t)
EJERCICIO 7
Para el siguiente circuito, grafique las funciones de transferencia
1. Vo1vsVi
2. Vo2vsVi
3. Vo3vsVi
Muestre todos los valores importantes. Considere op-amps ideales.
Desarrollo:
Para U2:
V V
R5
R4
5
Vo2
Vi
R4 R5
R4 R
5
5g5 Vo2 1 Vi 6
Vo2 0
25 0
Vi Vi 4.17V
6
Vo2 Vcc
25 15
Vi Vi 1,67V
6
Podemos saber cmo se satura el op-amp analizando en la ecuacin (1) los valores de
Vo2 cuando Vi es
Note los valores a los que se satura depende de la alimentacin de op-amp en los pines
4 y 7.
Grfico de hasta +
Para U1:
R2
R1
Vo1
5
R2 R1
R1 R
2
Vi
4Vi Vo1 5 5 ;
Grfico de hasta +
Grfico de + hasta
Para U3:
R
R9
9
Vo1 1 Vo2
R
R7
7
0,5k
0,5k
Vo1 1
Vo2
1k
1k
Vo3
Vo3
Grfico de hasta +
Grfico de + hasta
EJERCICIO 8
Usando el siguiente circuito, calcule los componentes requeridos para que funcione
como un filtro eliminador de banda (NOTCH) de segundo orden con
=5KHz, factor de
calidad Q=5 y magnitud de 20 dB en banda de paso. Para todos los clculos utilice
capacitancias de 0,1
a)
b)
c)
d)
Wc WlgWh;
fc flgfh
W Wh Wl;
ff h fl
fl. fh 5
25 fl fl 25
20dB
17dB
fl2 fl 25 0
1 12 4g25
fl
fl 4,5kHz
2
fh fl
fc
0 fh 1 fl
Ao
Ao 10 10
R3
fh 1 4,5 5,5kHz
2
2
; C 0,1uF R2
3,18k
2 R2C
2 2KHz 0,1uF
G Wc Ao
fc
4,5 5 5,5
1
2
R2
2R1
R2
R1 159,15
2R1
R1 R3
2
R1R2R3C
2 5
0,159k R3
0,159
20dB 20log Ao
986,96 5.56*101
R3 39,8
R5
R5
R6
R6 1k
R6
Ao
Por compensacin:
Vo
R8 R6PR5PR4
R8 833,3
EJERCICIO 9
Desarrollo :
Asumir z on
Vo1
R5
Pmin 0 W Vo1 0V
0 5,1 1,2 R1 P2 R3 ;
R1 1k P2 0
R3 3,25k
P2max Vo2 10V cuando P2 P2max Vo1 10V
10 5.1 1,2 1 P2max 3,25 ; Vo1 1,2P2
P2max
10 5,1
1 3,25 P2max 8,33k
1,2
50 Iemax 1 Ib1max
Ie1max 1,02A Isc
Rsc
0,7V 0,7V
0,686
Isc 1,02A
Idc1 1,5 A
C1 220uF
EJERCICIO 10
Idc2 1,5 A
C 2 Vnr min 12
V
12,6Vrms
1000uF C2 2200uF
por tabla .
Preguntas
Datos:
a) Grafique
b) Encuentre la frecuencia de la seal
Op-amps ideales
Diodos Vd=0,6 V
R1 R3 28 k
R2 10 k
C1 0,05uF
Desarrollo:
Consideremos los siguientes puntos:
El op-amp U1 tiene retro-alimentacin negativa por lo que opera en Zona lineal es decir
V V_ 0V
conduce
entonces
tiene
realimentacin
positiva
(histresis)
por
no conduce entonces
como un comparador.
Va t V U1 Vc1 t
Va t 0 Vc1 t
Va t Vc1 t Va 0 Vc1 0 0V
Vdiff U2 V U2 V U2 y V U2 Va 0V
Aparentemente el resultado obtenido no coincide con nuestro planteamiento inicial, sin
embargo en la prctica siempre existe un desbalance en la salida de U1 o ruido incluido
atreves de R2.
Si Va 0 en el orden de los [mV].
Vdiff U2 0 Vo Vcc
Observe que inicialmente se puede escoger la otra posibilidad:
conduce y requiere que Va 0 Vo Vcc
Entonces
Se debe destacar que si los componentes fuesen ideales y no hubiese induccin de ruido
tenemos:
Va t Vo t 0V (t)
Anlisis para 0 t t1
Si escogemos en este intervalo que Vo Vcc
I1
Vo V U1
R1
I1
Va t Vc1 t ; Vc1 t
Vo Vcc
R1 R1
I1 Vcc
C1 R1.C1
Vdiff U2 V U2 Va t
Puesto que D1 no conduce:
Va t 0 0 entonces Vd t 0 0 Vo Vcc
VdifU2 t
VdifU2 0
Va t gR3
R2 R3
Vo Vd1 R2
R2 R3
R2 R3
10k 28k
VdiffU2 0 3,79V
Adems:
Anlisis para t1 t t2
Va t Vc1 t ;
Va t
Vcct
R1.C1
I1t Vcct
entonces Vc1 t
C1 R1.C1
I1
Puesto que:
Vo Vcc
R1 R1
Va t1
Va t1
t1
Va t Vc1 t
Vc1 t
Vcct
.
5,14V
R1.C1
Donde t t2 t1 adems
VdifU2 t t1 0V
VdifU2 t t1
Si Vo Vcc
R3
28k
Note
que
VdifU2 t Va t decrece
Vcc Vd1 R2
15V 0,6V 10k
conduce.
5,14V
VdifU2 t t2 t1 0V
VdifU2 t t2 t1
Va t1 gR1C1
Vcc
5,14Vg28kg0,05uF
t1
0,479ms
15V
Anlisis para t t1
Va t1 5,14V
Vcc. t2 t1
R1.C1
t2 t1
15V
t2 t1 0,479 ms
Anlisis para t t2
Va t2 0
VdifU2 0 Vo Vcc
VdifU2 t2 0 Vo Vcc
VdifU2 t
Va t1 5,14V Vo Vcc
VdifU2 t2
Entonces:
VdifU2 t1 Va t1 5,14V
5,14V
Puesto que:
VdifU2 t2
Va t2 gR3
R2 R3
Vcc Vd1 R2
R2 R3
Vcc Vd1 R2
R2 R3
Va t2 0
3,79V
T t2 t1 0,479ms
Clculo de la frecuencia para la
seal Va
Vo
Va
T 0,059 ms
f
1
1,04kHz
T
EJERCICIO 11
Preguntas:
1.- Graficar Vo y V1 con magnitudes de
voltaje y tiempos.
2.- Encuentre la frecuencia de Vo .
Datos:
C1 0,1 uF
R1 5k ,
Vc1 0 0V
R2 10k , R3 10k
Desarrollo:
Condiciones iniciales:
Los op-amps U1 y U2
entonces:
Vcc Vo Vcc V U1 V U1 0V
Vcc V1 Vcc V U2 V U2 0V
Anlisis para t 0
Vo t V U1 Vc1 t
Vo 0 0 Vc1 t 0V
Asumamos que en t 0, D9 conduce
entonces:
V U1 V U1 0,6V
V1 2V U1 1,2V
Va 0 Vc1 0 0V
Entonces:
Vo Vcc o Vo Vcc
Si al inicio Vo Vcc
Entonces
no conduce ya que
Va 0 0V
Entonces:
Vd2 V U2 V U2
V U2 Va 0V
Si Vd2 0V entonces Vo 0V
De la misma forma
Anlisis para t t1
Id9
Vcc V U1 Vd3 V U1 Vo
R2
R1
Id9
10k
5k
Vo
Id9 1,26 mA
5
Id7
Id7
Vcc Vd7 V U2
R2
Vo t1 6,3V
En este intervalo Vo t disminuye
15V 0,6V 0V
10k
.
Ic1.t 1,44 10 At
Vc1
6
C
0,1 10 F
3
Vc1 14400.t Vo t
Vo
14400.
t
Id9 1,26 1,26
5
5
En el lmite :
t1
1,26 5
14400
t t1 Id9 0
Anlisis para t t1
Vo t1 6,3V Entonces
Tenemos que:
V U1 0,6V V1 1,2V
0,437 ms
Anlisis para t1 t t2
10k
5k
Vo
Id10 1,26 mA
5
Id8
0,6V 15V
1,44 mA Ic1
10k
Ic1.t
Vc1
6,3V
C
Vc1
1,44 10
0,1 10
Id10 1,26
En el lmite : t t1 o t t2
Id10 t1 0 t1 ms
t2 t1 t ms ms
t2 1,31
Vo
T 4t1
At
.
6,3 V
T 4 0,437 1,75ms
f
Vo
V1
Donde: t t t1
1
0,57 kHz
T
EJERCICIO 12
Para:
V U1 V U1
Retroalimentacin positiva:
V U2 Vo2
Rf
Ri
Rf
Vo1 Vcc
Ri
K1
Rf
Vo1 Vcc
Ri
K1
Rf
Vo2 0 Vcc
R1
R1
Ic. t
Vc
Vo1 Vc
C
Vcc. t
Vo1
RC
.
Ic
V U2 Vo1
Ri
Rf Ri
V U2 Vcc
Ri
Rf Ri
Donde: Vo1
Vcc. t
RC
.
Vo2
Ic
Vo2 0 Vcc
R1
R1
Vc
Vcc. t
RC
.
Vo1
Vcc . t
RC
.
Ri
Rf Ri
Vo1
Vc
Vdif
EJERCICIO 13
Para el siguiente circuito:
Diodos:
Vda 0,6V
Vdb 0,6V
Calcule la relacin del ciclo para Vo para las posiciones extremas del
potencimetro
Desarrollo:
La relacin del ciclo de Vo
Relacindeciclo:
es:
TiempoenestadobajodeVo
PeriododeVo
RA 1k
RA 11k
RB 11k
RB 1k
12V 0,6V 4V
t1 RA. C1.ln
12V 0,6V 8V
12V 0,6V 4V
t1 RA. C1.ln
12V 0,6V 8V
t1 1k 0,1uF 0,77
t1 77,77 us
t1 855,47us
0V 0,6V 8V
t2 t1 RB. C1.ln
0V 0,6V 4V
0V 0,6V 8V
t2 t1 RB. C1.ln
0V 0,6V 4V
t2 t1 1k 0,1uF 0,77
t2 t1 855,47 us
t2 t1 77,77us
Relacindeciclo:
855,47us
855,47us 77,77us
Relacindeciclo:0,916
RA=1k,RB=11k
Vo
Relacindeciclo:
77,77us
855,47us 77,77us
Relacindeciclo:0,083
Vc
RA=11k, RB=1k
Vo
Vc
EJERCICIO 14
Para el siguiente circuito:
Datos:
Q1: 60
Vc t 0 0V
Desarrollo:
V U1
V U2
8,57V
4,28V
Ic 85,7uA
tf ti
Vi
Cg Vcf Vci
Ic
T tf ti
0,1uFg 8,57V 0V
85,7uA
10 ms
Vo
Vc
EJERCICIO 15
Para el siguiente circuito:
Desarrollo:
Etapa I
Por el teorema de Thevenin
P1
50Vi
2
Vx
R1 R2 1000k 100k
Vi
Vx 0,045Vi
P1
P1
Rx R1P P
2
2
P1
2 0,55V
Vx
P1 R2
P1
P1
Ry R2P P
2
2
Adems:
Vcc
Si Vi 27,78V D2 conducen
Ry
V2 Vx Vy Vd2 g
Vy
Rx Ry
43,73k
V2 0,023Vi 0,075V
Luego:
V1 V2 Vd2
V1 0,023Vi 0,625V
Etapa II
El op-amp no tiene realimentacin por lo que funciona en lazo abierto o sea en zona de
saturacin
Si V1 V2 entonces: V3 Vcc
Si V1 V2 entonces: V3 Vcc
Etapa III
0 t t1 V3 Vcc
Asumo que t 0 estado estable
Por definicin:
V4 t1 V3 t1 Vc1 t1
V4 Vcc Vd3
V+ (U1) ( V1)
V-(U1) (V2)
EJERCICIO 16
Para el siguiente circuito:
*Si Vi
Vcc
gsin wt grafique Vo
2
Desarrollo
En este circuito hallamos dos etapas para facilitar el anlisis
Etapa I
Para Vi 0
Asumamos operacin lineal de U1
Ii
Vi V U1
R
IR Ix yaqueId1 0A
Vx
Vx
Vx 0V
R
R2
Vi
0 Ii IR
R
Vx IRgR Vx Vi
realimentacin y R 2.
Id1 IR Ix
Vi Vi
R R2
3Vi
Id3
D1conduce
R
Vo1 Vx Vd
Vo1 Vi Vd 0 D2noconduce
Para Vi 0
Asumamos operacin lineal de U 1
Vi
Ii 0
R
Asumamos que D1 OFF D2 ON .
Ii IR Id2
IR Ix 0A
Id2 Ii puestoque IR 0A
Vi
0 dado que
R
Vi 0 D2Conduce
Id2
Vx 0V y Vo1 Vd D1noconduce
Anlisis de las asunciones realizadas
Vo1 Vi Vd 0.
Para que U1opere en zona lineal se
requiere que:
Etapa II
Asumamos operacin lineal de U2
Vcc Vo Vcc
Vd2 V U2 V U2 0V
V U2 V U2 0V
Por superposicin:
Vo
VigR VxgR
Vi 2Vx
R
R
2
Entonces:
Si Vi 0 Vx Vi
Si Vi 0 Vo Vi 2Vi Vi
Si Vi 0 Vx 0V
Si Vi 0 Vo Vi 0 Vo Vi
Vi
Vo
Vo vs Vi
EJERCICIO 17
Para el siguiente circuito:
Preguntas:
a) Grafique VovsVi .
b) Si Vi 0,2VccgSen nwt yn 1
grafique Vo .
Desarrollo:
Anlisis para Vi 0
D2 (conduce)
suministrados por
Vo1 Vo Vd
Asumimos que:
D1NoconduceVo Vi
Vo Vi nR I2 Vi
V U1 V U1 0V
Vi nR
R
I2 I1 D1noconduce
Anlisis para Vi 0
Asumimos que:
Vd2 V U2 V U2 0V
V U2 V U2 0V
Vd1 V U1 V U1 0V
Vi 0 Vi
I1
R
R
V U1 V U1 0 V
Vcc Vo2 Vcc
nR I2
V U2 V U2 0V
Luego: Vo Vi ,entonces:
D4
No
conduce,
Vo Vi yVi 0I3eId3
Vd2 V U2 V U2 0V
puesto
deben
I1
que
ser
Vi 0 Vi
R
R
n 1 Vi
I3 0 (Puesto que I1 0 ) y Vo 0
D2 est sin conducir .
D3 est sin conducir puesto que si I2 0, I3 0 no conduce I4 0 yD4 conduce
Luego Vo2 Vo Vd D3 no conduce
En conclusin:
Vo 0 I1 I3
Si Vi 0 Vo n 1 Vi
Vo n 1 Vi
Siempre que : Vi
Vcc Vd
n 1
Si Vi 0 Vo n 1 Vi
Siempre que : Vi
Vo
Vo vs Vi
Vcc Vd
n 1
EJERCICIO 18
Para las seales dadas, grafique Vo2 con sus respectivos valores de voltaje y tiempo.
Datos Vcc2=7,5V
V1 es una onda cardiaca.
Desarrollo:
Op-amp 1
Mtodo de Corriente
I1 I2 I3
2Vcc2 V2
Vx
36K 5k 10k
20
10
Vcc2 V2 Vx
36
5
0,5555Vcc2 2V2 Vx; Vcc2 7,5V
4,166 2V2 Vx
Vx 4,166 2V2
Si V2 0V entonces = 4,1666V
Si V2 5V es igual a 5 entonces = 14,1666V
V U4 3V Vx 7,5V 3V 14,1666 V
I5V
0,0019332 A
5K
5K
7,5V 3V 4,1667V 0,3334V
I0V
0
5K
5K
I
f 5V 0,32g
18,74Hz
33uf
f 0V 0Hz
0 VAM V
VAM V1
60 uV
g10k 0,6V
EJERCICIO 19
Observaciones
Como tenemos la resistencia de 180 entonces la seal Vo2 es senoidal y como
tenemos un valor de voltaje dependiendo de una seal triangular de entrada, la seal de
salida de Vo2 es modulada por la seal Vi .
Observamos tambin que el pin de FSK est conectado a la seal Vo1 (onda cuadrada),
entonces el valor de FSK va a estar entre 0V y 10V, cuando este en 0 V obtendremos la
frecuencia dependiendo de la corriente del pin Rt2.
V U3 3V Va
I2
R5
3V
I2
3mA
1k
I2
f 0,32g
Ct
3mA
f 0,32g
2,042kHz
0,47uF
IR1
Vo1 0V
R6 R1
IR2
15V
R2
IR3
0V Vop
R3
20k 50K
10k
10k
10k
Vop 15Vg
Vo1Vg
50k
20k
Vo1
3V Vop
2
Como Vo1 10V entonces Vop 2V
I
I
V U3 3V Vop
R4
0 3V 2V
1mA
5k
Opamp 2 (U2)
Vi
VAMg10k
2Vi
20k
V sinpk
60 uV
gRmult 6V
1mA
f 0,32g
0,47mF
f 680,85Hz
EJERCICIO 20
Considere que el circuito anterior se encuentra en estado estable, de tal forma que el
capacitor C1 no se est cargando ni descargado.
a) Calcule los valores DC de V1, V2, V3, V4, V5, V6, V7.
b) Calcule la frecuencia del oscilador
c) Calcule el valor RMS de V7.
El bloque convertidor de frecuencia entrega una salida con un voltaje DC directamente
proporcional a la frecuencia de entrada. Es decir si la entrada oscila a 5kHz, la salida
entrega 5V.
entonces
V U1 0V V U1 0V
V U1 V1 0V
V2 hallamos por el mtodo de las corrientes:
IR1 IR3 IR2
15V 0V V4 0V 0V V2
51k
12k
10k
V2
15Vg 10k
51k
V4 10k
12k
V2 2,9411 0,833V4
V3 V U3 3V 3V
Para hallar V4 y V5 el problema nos indica que el circuito esta en zona estable y que el
capacitor C1 no se est descargando ni descargando.
Entonces decimos que el C1 se encuentra cargado y as se mantiene en todo el anlisis,
sabemos que el capacitor una vez cargado con corriente DC se comporta como un
circuito abierto, as nuestro op-amp trabaja como un comparador
Si V 2V V4 VSat 15V
Si V 2V V4 VSat 15V
Entonces asumimos V4 VSat 15V
Reemplazamos en las formulas de V2 y obtendremos
V U4 3V V2
f 0,32
R4
0V 3V 9,5584V
7,5k
1,6744mA
V5 1
I
0,0016744A
0,32
535,82Hz
Ct
100nF
V
g0,535kHz 0,535V
kHz
Si usamos el valor de Sat nos saldra una frecuencia negativa, y sabemos que las
frecuencias negativas no existen.
Vmult
15Vg100k
7,5V
200k
V sinpk
Vrms
60uV
g50k 3V
3V
2
2,1213Vrms