Está en la página 1de 8

COMPUERTA NAND

La compuerta lgica nand se comporta como una compuerta and con una
negacin a su respectiva salida, es decir esta compuerta responde a la
inversin del producto lgico de sus entradas. De esta forma se obtiene
resultados negados de la compuerta lgica and.
A
0
0
1
1

B
SALIDA
0
1
1
1
0
1
1
0
Fig. 1 tabla de verdad compuerta lgica nand

Funcin booleana
Esta compuerta cumple la funcin booleana de operacin de negacin del
producto lgico de sus entradas.
Ecuacin caracterstica
S= X . Y
Smbolo

Fig. 2 compuerta lgica nand.


Graficas smbolos

Fig. 3 a) Contactos b) Normalizado c) No normalizado.

COMPUERTA NOR
A
0
0
1
1

B
SALIDA
0
1
1
0
0
0
1
0
Fig. 4 tabla de verdad compuerta lgica nor.

Funcin booleana
Realiza la funcin booleana
entradas.

de operacin de la suma negada de sus

Ecuacin caracterstica
S= X +Y
Smbolo

Fig. 5 Compuerta lgica nor.


Graficas smbolos

Fig. 6 a) Contactos b) Normalizado c) No normalizado.

COMPUERTA XOR
A
0
0
1
1

B
SALIDA
0
0
1
1
0
1
1
0
Fig. 7 tabla de verdad compuerta lgica xor.

Funcin booleana
Realiza la funcin booleana de la operacin de suma binaria. Se comporta
como una compuerta or exclusiva donde su salida es un nivel lgico alto
1 cuando sus entradas son opuestas. Y cuando sus entradas son iguales
es un nivel lgico 0.
Ecuacin caracterstica
S= XY + XY
Smbolo

Fig. 8 Compuerta lgica nor.


Graficas smbolos

Fig. 9 a) Contactos b) Normalizado c) No normalizado.

COMPUERTA XNOR
A
0
0
1
1

B
SALIDA
0
1
1
0
0
0
1
1
Fig. 10 tabla de verdad compuerta lgica xnor.

Funcin booleana
Cuando todas sus entrada son iguales entre s para dos entradas a y b, o
cuando el nmero de unos de una cantidad par el caso de tres o ms
entradas, su salida est en 1.
Ecuacin caracterstica
S= X +Y
Smbolo

Fig. 11 Compuerta lgica xnor.


Graficas smbolos

Fig. 12 a) Contactos b) Normalizado c) No normalizado.

TABLA DE VERDAD

Fig. 13 diagrama ladder.


I0.1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0

I0.2
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0

I0.3
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0

I0.4
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0

I0.5
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0

Q0.0
0
0
0
0
0
0
1
1
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0

Fig. 14 tabla verdad.


ESQUEMA DIGITAL

Fig. 15 circuito digital.

A
1
1
0
0

B
1
0
1
0
Fig. 16 tabla verdad.

CIRCUITO XOR MEDIANTE INTERRUPTORES

Z
1
0
0
1

Fig. 17 ambos interruptores cerrados y no se enciende el foco.

Fig. 18 interruptor 1 abierto e interruptor 2 cerrado enciende el foco.

Fig. 19 interruptor 1 cerrado e interruptor 2 abierto enciende el foco.

Fig. 20 interruptor 1 abierto e interruptor 2 abierto no enciende el foco.


REPRESENTAR LA SIGUIENTE FUNCION
F=( B . A+CB )A

Fig. 20 Representacin de la funcin anterior.

También podría gustarte