Está en la página 1de 1

Universidad pontificia de Salamanca en Madrid

Facultad / Escuela Universitaria de Informtica


Circuitos y Sistemas Digitales (Teora)
Problema 2 (Febrero 1.995, Maana).
Se pretende disear un transcodificador de un cdigo BCD 4321 al cdigo BCD Natural.
El cdigo BCD 4321 es el siguiente:
0
1
2
3
4
5
6
7
8
9

0000
0001
0010
0011
0101
1001
1010
1011
1101
1110

Representar la entrada como E3E2E1E0 y la salida como S3S2S1S0.


Obtener S2 con un multiplexor (no se especifica nada, por lo tanto, intentarlo con un
multiplexor de 4, 3, 2, 1 entradas de control)

Problema 3 (Febrero 1.995, Tarde).


Se dispone de una pastilla que contiene un registro de desplazamiento con capacidad
de dos bits (QB, QA). El esquema de bloques se muestra en la figura. Tambin se
dispone de una pastilla que contiene un multiplexor de cuatro entradas de datos. Con
estas pastillas y las puertas lgicas que considere necesarias, disear un circuito
convertidor de transmisin paralelo a serie de palabras de cuatro bits.

Problema 1 (Febrero 1.996, Tarde)


El esquema de la figura representa un transcodificador de binario (4 bits) a BCD,
con B3 y A4 los bits ms significativos:
A4
A3
A2
A1
A0

B3
B2
B1
B0

Implementar A3 con un multiplexor de dos entradas de control y la lgica que se


precise.

Problema 1 (Febrero 1.997, Maana)


Disear un circuito que genere un bit de paridad par en palabras de cuatro bits.
Esto es, se debe generar un bit de salida de forma que la suma de los unos de la
palabra de entrada ms el de salida sea un nmero par. Se dispone de dos
multiplexores de 4 canales de entrada con entrada de validacin y salidas activas a
nivel bajo y un circuito integrado 7400 que contiene 4 puertas NAND de 2 entradas.

También podría gustarte