Está en la página 1de 26

INGENIERA EN MECATRNICA

HOJA DE ASIGNATURA CON DESGLOSE DE UNIDADES TEMTICAS


1. Nombre de la
as!"a#$ra
Dspostvos dgtaes programabes
%. Com&e#e"'as Desarroar proyectos de automatzacn y
contro, a travs de dseo, a admnstracn y a
apcacn de nuevas tecnoogas para satsfacer
as necesdades de sector productvo.
(. C$a#rmes#re Cuarto
). Horas *r+'#'as 54
,. Horas Te-r'as 36
.. Horas To#ales 90
/. Horas To#ales &or
Sema"a C$a#rmes#re
6
0. Ob1e#2o de la
As!"a#$ra
E aumno adqurr os conocmentos de
dspostvos dgtaes programabes necesaros
para dsear, desarroar y conservar sstemas
automatzados y de contro en os procesos
productvos.
U"dades Tem+#'as
Horas
*r+'#'as Te-r'as To#ales
I. E"#or"o de &ro!rama'-" de los
ds&os#2os l-!'os &ro!ramables
3*LD4s5
8 6 14
II. Ss#emas d!#ales embebdos e" *LD4s 8 6 14
III. Co"#rol de &ro'esos 'o" *LD4s 8 4 12
I6. Le"!$a1e C &ara DS* 15 10 25
6. A&l'a'o"es de los DS* e" la
"d$s#ra
15 10 25
To#ales ,) (. 78
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
UNIDADES TEMTICAS
1. U"dad
Tem+#'a
I. Entorno de programacn de os dspostvos gcos
programabes (PLD's)
%. Horas *r+'#'as 8
(. Horas Te-r'as 6
). Horas To#ales 14
,. Ob1e#2o
E aumno construr en engua|e VHDL y graco,
ecuacones agebracas de booe para a mpementacn
de as msmas en dspostvos gcos programabes
(PLD's), medante una nterfaz de programacn y
smuacn de PLD's
Temas Saber Saber :a'er Ser
Interfaces y
dspostvos
de
programac
n para
dspostvos
gcos
programabe
s
Expcar a
arqutectura de as
nterfaces y
dspostvos de
programacn de
PLD's
Determnar os
prncpaes
eementos que
componen una
nterfaz de
programacn de
PLD's
Responsabdad
Capacdad de
autoaprendza|e
Razonamento
deductvo
Lengua|e
smbco
estndar.
Expcar os
prncpaes eementos
que conforman e
engua|e graco
(smbco)
Convertr una
ecuacn boeana en
su representacn
esquemtca por
compuertas.
Smuar una
ecuacn agebraca
de booe utzar e
software de PLD's.
Programar en
engua|e graco
una ecuacn
agebraca de booe
Responsabdad
Capacdad de
autoaprendza|e
Razonamento
deductvo
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
Temas Saber Saber :a'er Ser
Lengua|e
VHDL
Expcar e entorno y
a sntaxs de
programacn VHDL
Programar una
ecuacn boeana en
engua|e VHDL.
Comparar a
programacn en
VHDL contra e
engua|e graco,
encontrando
smtudes y
venta|as.
Depurar programas
en VHDL utzando
e smuador de
PLD's
Responsabdad
Capacdad de
autoaprendza|e
Toma de decsones
Razonamento
deductvo
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso de e2al$a'-"
Res$l#ado de
a&re"d;a1e
Se'$e"'a de
a&re"d;a1e
I"s#r$me"#os < #&os
de rea'#2os
Entregar un reporte
que descrba e entorno
de programacn de os
dspostvos dgta
programabes que
ncuya:
Mane|o de as
nterfaces y dspostvos
de programacn.
Procesos de smuacn
y programacn
Impementacn de as
ecuacones en engua|e
smbco y VHDL
Archvo eectrnco con
e dagrama y a
smuacn.
Resutado de a prueba
en e sstema de
desarroo o taba de
prototpos
1.-Comprender e mane|o
de as nterfaces y
dspostvos de
programacn para PLD.
2.- Identcar e entorno de
traba|o de software de
smuacn.
3.-Dferencar os
nstrumentos vrtuaes de
smuador.
4.- Comprender e proceso
de smuacones y
medcones de crcutos
dgtaes en e software.
5.- Comprender os
prncpos de programacn
para una ecuacn boeana
en VHDL .
Proyecto
Lsta de vercacn
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso e"se=a";a a&re"d;a1e
M>#odos < #>'"'as de e"se=a";a Medos < ma#erales dd+'#'os
Prctca demostratva
Practcas de aboratoro
Aprendza|e basado en proyectos
Pzarrn, Can, Equpo de cmputo,
crcutos ntegrados(PLD), programador
unversa, software de programacn y
smuacn (OUARTUS II, PROTEL,
XILINCS), sstemas de desarroo, taba
de prototpos.
Lgca Dgta con dseo VHDL
Stephen Brown- ZvonKo Vranesc Ed.
Mc Graw H Segunda Edcn
ISBN 970-10-5609-4
Vhd. Lengua|e Para Sntess Y Modeado
De Crcutos. 2 Edcn Actuazada.
Fernando Pardo Carpo (Edtora Ra-ma)
ISBN: 8478975950.
ISBN-13: 9788478975952
Es&a'o ?orma#2o
A$la Labora#oro @ Taller Em&resa
A
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
UNIDADES TEMTICAS
1. U"dad
Tem+#'a
II. Sstemas dgtaes embebdos en PLD's
%. Horas
*r+'#'as
8
(. Horas
Te-r'as
6
). Horas To#ales 14
,. Ob1e#2o
E aumno construr sstemas dgtaes en e PLD con
engua|e VHDL y/o graco, utzando a gca secuenca,
combnacona, memoras, y/o ALU, para souconar
probemas de dseo dgta.
Temas Saber Saber :a'er Ser
Lgca
combnacona
y secuenca
en VHDL
Denr y expcar os
mtodos de dseo
de sstemas dgtaes
con gca
combnacona y
secuenca
embebdos en un PLD
E|ecutar un mtodo
de dseo de gca
combnacona y
secuenca en e
PLD para e
desarroo de un
dseo.
Responsabdad
Traba|o en equpo
Capacdad de
autoaprendza|e
Razonamento
deductvo
Ordenado y mpeza
Mquna de
estados en
VHDL
Expcar e mtodo de
dseo en PLD's de
maqunas de estados
Smuar y programar
en un PLD e dseo
de una maquna de
estados a travs de
VHDL.
Responsabdad
Capacdad de
autoaprendza|e
Razonamento
deductvo
Ordenado y mpeza
Undad de
regstros,
memoras y
ALU en VHDL
Lstar y expcar as
dferentes memoras
y regstros que
soporta a
arqutectura PLD.
Lstar y expcar as
dferentes
operacones
artmtcas que
soporta a
arqutectura PLD
Smuar y programar
una ALU en un PLD,
utzando memoras
y regstros nternos
de PLD.
Responsabdad
Capacdad de
autoaprendza|e
Razonamento
deductvo
Ordenado y mpeza
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
Temas Saber Saber :a'er Ser
Boques
funconaes
en e PLD
Lstar y expcar os
boques funconaes
que soporta e PLD
en funcn de su
arqutectura, taes
como:
Decodcadores,
codcadores,
mutpexor,
demutpexores
,contadores y
boques prncpaes
que o ntegran.
Smuar y programar
os boques
funconaes de PLD
para e desarroo
de un dseo.
Responsabdad
Traba|o en equpo
Capacdad de
autoaprendza|e
Creatvo
Toma de decsones
Razonamento
deductvo
Ordenado y mpeza
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso de e2al$a'-"
Res$l#ado de
a&re"d;a1e
Se'$e"'a de
a&re"d;a1e
I"s#r$me"#os < #&os
de rea'#2os
Entregar una memora
tcnca de un sstema de
contro de un proceso
empeando gca
combnacona, gca
secuenca, maquna de
estado, undades de
regstro, memoras y/o
ALU que ncuya:
Panteamento de
probema
Taba de verdad
Ecuacones
Smpcacn de as
ecuacones
archvo eectrnco con
e dagrama y a
smuacn
resutado de a prueba
en e sstema de
desarroo o taba de
prototpos.
1.-Comprender e proceso
de mpementacn en VHDL
de apcacones con gca
combnacona.
2.-Anazar e proceso de
mpementacn en VHDL de
apcacones con gca
secuenca.
3.-Comprender e proceso
de mpementacn de una
Maquna de estados en
VHDL.
4.- Dferencar e prncpo
de operacn y
conguracn de os
contadores y regstros en e
PLD.
5.-Comprender a
mpementacn de una ALU
en VHDL en a eaboracn y
programacn de os
boques funconaes en e
PLD.
Proyecto
Lsta de vercacn
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso e"se=a";a a&re"d;a1e
M>#odos < #>'"'as de e"se=a";a Medos < ma#erales dd+'#'os
Prctca demostratva
Prctcas de aboratoro
Aprendza|e basado en proyectos
Can, Equpo de cmputo, Crcutos
ntegrados(PLD), programador unversa,
software de programacn y smuacn
(OUARTUS II, PROTEL, XILINCS),
sstemas de desarroo, taba de
prototpos.
Lgca Dgta con dseo VHDL
Stephen Brown- ZvonKo Vranesc Ed.
Mc Graw H Segunda Edcon
ISBN 970-10-5609-4
Vhd. Lengua|e Para Sntess Y Modeado
De Crcutos. 2 Edcn Actuazada.
Fernando Pardo Carpo (Edtora Ra-ma)
ISBN: 8478975950.
ISBN-13: 9788478975952
Es&a'o ?orma#2o
A$la Labora#oro @ Taller Em&resa
A
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
UNIDADES TEMTICAS
1. U"dad
Tem+#'a
III. Contro de procesos con PLD's
%. Horas *r+'#'as 8
(. Horas Te-r'as 4
). Horas To#ales 12
,. Ob1e#2o
E aumno dsear y construr controes dgtaes en
PLD's, para e contro de procesos fscos.
Temas Saber Saber :a'er Ser
Dspostvos
gcos
Programabes
(PLD) vs. y
Mcrocontroa
dor
Identcar as
prncpaes
dferencas entre un
PLD y un
Mcrocontroador.
Seecconar de
acuerdo a as
caracterstcas de
un proceso un
mcrocontroador y
un PLD.
Responsabdad
Capacdad de
autoaprendza|e
Creatvo
Toma de decsones
Razonamento
deductvo
Estructura
fsca y
ectrca de
un sstema de
contro con
PLDs
Lstar y expcar os
requermentos
fscos y ectrcos de
un proceso a
controar.
Seecconar a
arqutectura de un
PLD necesara para
e desarroo de
dseo de un
controador, en
uncn de sus
requermentos
fscos y ectrcos.
Responsabdad
Autonoma
Capacdad de
autoaprendza|e
Creatvo
Toma de decsones
Razonamento
deductvo
Apcacones
de contro
con PLD
Lstar y expcar
e|empos de contro
de sstemas dgtaes
en procesos fscos
con arqutecturas
PLD
Denr un mtodo de
dseo de contro de
sstemas dgtaes en
procesos fscos con
arqutecturas PLD.
Dsear e
mpementar un
sstema de contro.
Responsabdad
Capacdad de
autoaprendza|e
Creatvo
Toma de decsones
Razonamento
deductvo
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso de e2al$a'-"
Res$l#ado de
a&re"d;a1e
Se'$e"'a de
a&re"d;a1e
I"s#r$me"#os < #&os
de rea'#2os
Entregar un mapa
conceptua de as
prncpaes venta|as y
desventa|as entre un
mcrocontroador y un
PLD.
Entregar un memora
tcnca, que descrba e
sstema de contro dgta
para un proceso fsco
basado en PLD que
contenga:
Panteamento de
probema.
Metodooga de dseo.
Ecuacones.
Archvo eectrnco con
e dagrama y a
smuacn.
Resutado de a prueba
en e sstema de
desarroo o taba de
prototpos.
1.- Comprender as
prncpaes venta|as y
desventa|as entre un
mcrocontroador y un PLD.
2.-Reconocer una
metodooga de dseo de
contro dgta.
3.- Comprender a
construccn de un sstema
de contro dgta para un
proceso en base a a
arqutectura PLD.
E|ecucn de tareas.
Lsta de vercacn
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso e"se=a";a a&re"d;a1e
M>#odos < #>'"'as de e"se=a";a Medos < ma#erales dd+'#'os
Expostva y Dscusn
Aprendza|e Basado en Proyectos
Practcas de aboratoro
Pzarrn, Can, Equpo de cmputo,
crcutos ntegrados(PLD), programador
unversa, software de programacn y
smuacn (OUARTUS II, PROTEL,
XILINCS), sstemas de desarroo, taba
de prototpos.
Lgca Dgta con dseo VHDL
Stephen Brown- ZvonKo Vranesc Ed.
Mc Graw H 2 Edcon
ISBN 970-10-5609-4
Vhd. Lengua|e Para Sntess Y Modeado
De Crcutos. 2 Edcn.
Fernando Pardo Carpo (Edtora Ra-ma)
ISBN: 8478975950. ISBN-13:
9788478975952
Es&a'o ?orma#2o
A$la Labora#oro @ Taller Em&resa
A
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
UNIDADES TEMTICAS
U"dad Tem+#'a IV. Lengua|e C para DSP
Horas *r+'#'as 15
Horas Te-r'as 10
Horas To#ales 25
Ob1e#2o
E aumno dsear y construr agortmos de contro
dgta en engua|e C para DSP
Temas Saber Saber :a'er Ser
Introduccn a
a
arqutectura
DSP
Descrbr os
aspectos de a
arqutectura:
a) Procesadores
Dgta de Seaes y
crtero de Seeccn
b) Arqutectura de
procesador y
caracterstcas
generaes
c) Fundamentos de
as nstruccones DSP
d) La Memora de
datos
e) La memora de
programa
Seecconar a
arqutectura DSP
necesara en e
contro de un
proceso, en funcn
de sus
requermentos
fscos y ectrcos
Responsabdad
Capacdad de
autoaprendza|e
Creatvo
Toma de decsones
Razonamento
deductvo
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
Temas Saber Saber :a'er Ser
Programacn
para DSP
(Mcrochp,Tex
as,Motoroa,A
tera)
Descrbr os
aspectos de entorno
de programacn:
a) E Entorno de
programacn y su
conguracn
b) Repertoro de
nstruccones de DSP
c) Smuacn de
programas
d) Puertas de entrada
y sada de DSP
e) Grabacn de as
memoras FLASH y
EEPROM.
Seecconar e
entorno de
programacn de
DSP, necesara en e
contro de un
proceso, en funcn
de sus
requermentos
fscos y ectrcos
Responsabdad
Capacdad de
autoaprendza|e
Creatvo
Toma de decsones
Razonamento
deductvo
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
Temas Saber Saber :a'er Ser
Estructuras
de
programacn
y Funcones
Expcar as
estructuras de
programacn :
a) Estructuras de
comparacn y
contro (f, whe, do-
whe, for, swtch
case).
b) Maquna de
estados (pong,
secuenca de ano ).
Descrbr as
funcones y Lbreras
propas de DSP.
a) Funcones propas
de DSP.
b) Funcones creadas
por e usuaro.
c) Lbreras propas
DSP.
d) Lbreras creadas
por e usuaro.
Construr agortmos
en engua|e C
utzando
estructuras de
programacn :
a) Funcones de
comparacn y
contro (f, whe, do-
whe,for,swtch
case)
b) Maquna de
estados (pong,
secuenca de ano).
Construr
expresones en
engua|e C
utzando funcones
y Lbreras propas
de DSP
a) Funcones propas
de DSP.
b) Funcones
creadas por e
usuaro.
c) Lbreras propas
DSP.
d) Lbreras creadas
por e usuaro.
Responsabdad
Capacdad de
autoaprendza|e
Creatvo
Razonamento
deductvo
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso de e2al$a'-"
Res$l#ado de
a&re"d;a1e
Se'$e"'a de
a&re"d;a1e
I"s#r$me"#os < #&os
de rea'#2os
Entregar un mapa
conceptua de a
arqutectura y funcones
bscas de DSP.
Eaborar programas en
engua|e C enfocado a
DSP a partr de
dagramas de u|o y
estado que utcen:
Dstntos tpos de
varabes.
Operacones
artmtcas, gcas y
reaconaes.
Contro de u|o.
Ingreso y exhbcn de
datos.
Estructuras de
comparacn y
Funcones.
Mqunas de estado
Lbreras propas de
DSP
Lbreras creadas por e
usuaro.
Smuacn y
programas.
1.- Identcar as
prncpaes arqutecturas de
os DSP.
2- Comprender os aspectos
de entorno de
programacn para DSP.
3.- Anazar os
Fundamentos de as
nstruccones DSP.
4.-Reconocer as
estructuras de
programacn y funcones
en un entorno de
programacn para DSP en
engua|e C.
5.- Comprender e dseo de
programas estructurados
en Maquna de estado as
como e proceso de prueba
y depuracn de os
programas para DSP en
engua|e C.
E|ecucn de tareas.
Lsta de vercacn
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso e"se=a";a a&re"d;a1e
M>#odos < #>'"'as de e"se=a";a Medos < ma#erales dd+'#'os
Aprendza|e basado en Proyectos.
Prctcas en aboratoro.
Proyeccn.
Computadora.
Ambente de programacn C.
Mcrocontroadores Avanzados Dspc.
Controadores Dgtaes De Seaes.
Arqutectura, Programacn Y
Apcacones
I. Anguo Martnez; |os Mara Anguo
Usategu; Garca Zapran, Begoa
(Parannfo)
ISBN: 8497323858.
ISBN-13: 9788497323857
Mcrocontroadores Dspc. Dseo
Prctco De Apcacones
Trueba Parra Ivn; Anguo Martnez
Ignaco; Etxebarra Ruz Artza; Anguo
Usategu |os Mara (McGRAW-
HILL/INTERAMERICANA DE ESPANA,
S.A.U.)
ISBN: 8448151569.
ISBN-13: 9788448151560
1 edcn (16/06/2006).
Es&a'o ?orma#2o
A$la Labora#oro @ Taller Em&resa
A
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
UNIDADES TEMTICAS
U"dad Tem+#'a V. Apcacones de os DSP en a ndustra
Horas *r+'#'as 15
Horas Te-r'as 10
Horas To#ales 25
Ob1e#2o
E aumno dsear agortmos de contro enfocados a DSP
para e contro de potenca de una fuente conmutada.
Temas Saber Saber :a'er Ser
Mduos
embebdos
DSP
Descrbr os Mduos
nternos:
a) Temporzadores e
Interrupcones.
b) Conversores A/D.
c) Mduos UART y
SPI
d) Mduos PWM
e) Contro PID
Construr
expresones en
engua|e C utzando
os Mduos
nternos:
a) Temporzadores
e Interrupcones.
b) Conversores
A/D.
c) Mduos UART y
SPI
d) Mduos PWM
e) Contro PID
Responsabdad
Capacdad de
autoaprendza|e
Creatvo
Razonamento
deductvo
Apcacones
para e
contro de
potenca
utzando
DSP.
Identcar e
software y hardware
necesaro para
dsear un contro de
potenca por medo
de un DSP, as como
e procesamento de
seaes y datos con a
nterfaz a travs de
os puertos E/S de
una PC.
Dsear un contro
de potenca
utzando un DSP,
as como e
procesamento de
seaes y datos con
a nterfaz a travs
de os puertos E/S
de una PC.
Responsabdad
Traba|o en equpo
Capacdad de
autoaprendza|e
Creatvo
Toma de decsones
Razonamento
deductvo
Ordenado y mpeza
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso de e2al$a'-"
Res$l#ado de
a&re"d;a1e
Se'$e"'a de
a&re"d;a1e
I"s#r$me"#os < #&os
de rea'#2os
Entregar un memora
tcnca de un contro de
potenca con nterfaz de
comuncacn E/S para
PC, que descrba o
sguente:
E programas en
engua|e C para DSP
enfocado a un contro de
potenca .
Contro de u|o de
programa.
Ingreso y exhbcn de
datos de programa.
Dstntos tpos de
Mduos nternos
utzados.
a) Temporzadores e
Interrupcones.
b) Conversores A/D.
c) Mduos UART y SPI
d) Mduos PWM
e) Contro PID
Lbreras creadas por e
usuaro.
Metodooga de dseo.
Archvo eectrnco con
e dagrama y a
smuacn.
Resutado de a prueba
en e sstema de
desarroo o taba de
prototpos.
1.- Identcar os mduos
embebdos DSP y su
construccn en engua|e C.
2.-Reconocer una
metodooga de dseo para
e contro de potenca con
nterfaces de comuncacn
para PC en base a a
arqutectura de DSP en
engua|e C.
3.- Comprender a
construccn de un sstema
de contro de potenca con
nterfaces de comuncacn
para PC basada en a
arqutectura DSP.
4.- Identcar os tpos y
protocoos de comuncacn
para reazar una nterfaz de
E/S con una PC.
5.- Comprender a
construccn de un sstema
de contro dgta para un
proceso en base a a
arqutectura DSP.
E|ecucn de tareas.
Lsta de vercacn
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
*ro'eso e"se=a";a a&re"d;a1e
M>#odos < #>'"'as de e"se=a";a Medos < ma#erales dd+'#'os
Aprendza|e basado en Proyectos.
Prctcas en aboratoro
Proyeccn.
Computadora.
Ambente de programacn C.
Mcrocontroadores Avanzados Dspc.
Controadores Dgtaes De Seaes.
Arqutectura, Programacn Y
Apcacones
I. Anguo Martnez; |os Mara Anguo
Usategu; Garca Zapran, Begoa
(Parannfo)
ISBN: 8497323858. ISBN-13:
9788497323857
Mcrocontroadores Dspc. Dseo
Prctco De Apcacones
Trueba Parra Ivn; Anguo Martnez
Ignaco; Etxebarra Ruz Artza; Anguo
Usategu |os Mara (McGRAW-
HILL/INTERAMERICANA DE ESPANA,
S.A.U.)
ISBN: 8448151569.
ISBN-13: 9788448151560
1 edcn (16/06/2006).
Es&a'o ?orma#2o
A$la Labora#oro @ Taller Em&resa
A
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
CA*ACIDADES DERI6ADAS DE LAS COM*ETENCIAS *RO?ESIONALES A LAS
BUE CONTRI9UCE LA ASIGNATURA
Ca&a'dad Cr#eros de Desem&e=o
Determnar soucones, me|oras
e nnovacones a travs de dseos
propuestos para atender as
necesdades de automatzacn y
contro, consderando os aspectos
Mecncos, Eectrncos, Ectrcos
Eabora una propuesta de dseo que
ntegre:
Necesdades de cente en e que se
dentque: capacdades de produccn,
meddas de segurdad, ntervaos de
operacn de sstema, exbdad de a
produccn, contro de cadad
Descrpcn de proceso.
Esquema genera de proyecto.
Sstemas y eementos a ntegrar a
proceso y sus especcacones tcncas por
reas: Ectrcos, Eectrncos, Mecncos,
Eementos de contro
Caracterstcas de os requermentos de
sumnstro de energa (ectrca,
neumtca, etc)
Estmado de costos y tempos de
entrega.
Modear Dseos propuestos
apoyados por herramentas de
dseo y smuacn de os sstemas y
eementos que ntervenen en a
automatzacn y contro para denr
sus caracterstcas tcncas.
Entrega e dagrama y e modeo de
prototpo fsco o vrtua por mpementar o
probar, estabecendo as especcacones
tcncas de cada eemento y sstema que
componen a propuesta, panos, dagramas
o programas ncuyendo os resutados de
as smuacones reazadas que aseguren
su funconamento:
Materaes, Dmensones y acabados;
Descrpcn de entradas, sadas y
consumo de energas.
Comuncacn entre componentes y
sstemas;
Conguracn y/o programacn.
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
Ca&a'dad Cr#eros de Desem&e=o
Impementar prototpos fscos o
vrtuaes consderando e
modeado, para vadar y depurar a
funconadad de dseo.
Depura y optmza e prototpo fsco o
vrtua medante:
La nstaacn y/o ensambe de eementos
y sstemas componentes de proyecto de
automatzacn en funcn de modeado.
La conguracn y programacn de os
eementos que as o requeran de acuerdo
a as especcacones de fabrcante.
La reazacn de pruebas de desempeo
de os eementos y sstemas, y regstro de
os resutados obtendos.
La reazacn de os a|ustes necesaros
para optmzar e desempeo de os
eementos y sstemas
Organzar a nstaacn de sstemas
y equpos ectrcos, mecncos y
eectrncos a travs de
estabecmento de cuadro de
tareas, su organzacn, tempos de
e|ecucn y condcones de
segurdad, para asegurar a
funconadad y cadad de proyecto.
Reaza e contro y segumento de
proyecto ( grca de Gantt, Cuadro Mando
Integra, pro|ect ) consderando:
Tareas y tempos
Puntos crtcos de contro,
Entregabes y
Responsabdades.
Estabece os grupos de traba|o y os
procedmentos de segurdad.
Supervsar a nstaacn, puesta en
marcha y operacn de sstemas,
equpos ectrcos, mecncos y
eectrncos con base en as
caracterstcas especcadas,
recursos destnados, procedmentos,
condcones de segurdad, y a
paneacn estabecda, para
asegurar e cumpmento y sncrona
de dseo y de proyecto.
Reaza una sta de vercacn de tempos
y caracterstcas donde regstre:
Tempos de e|ecucn.
* Recursos e|ercdos.
* Cumpmento de caracterstcas,
* Normatvas y segurdad, y
* Funconadad.
* Procedmento de arranque y paro.
Reaza un nforme de accones preventvas
y correctvas que aseguren e cumpmento
de proyecto
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
DIS*OSITI6OS DIGITALES *ROGRAMA9LES
?UENTES 9I9LIOGR?ICAS
A$#or A=o
TD#$lo del
Do'$me"#o
C$da
d
*aDs Ed#oral
Davd
G.
Maxnez
|essca
Aca
(2005)
Tercera
edcn
Vhdl el arte de
programar
sistemas
digitales
ISBN 970-24-
0259-X
Dstrto
Federa
Mxc
o
Cecsa
Stephen
Brown-
ZvonKo
Vranesc
Ed.
(2006)
2 Edcn
Lgica Digital
co dise!o V"DL
ISBN 970-#0-
5$09-4
Dstrto
Federa
Mxc
o
Mc Graw H
Fernand
o Pardo
Carpo
(2004)
2 Edcn
Vhdl% Leg&a'e
(ara S)tesis *
+odelado De
,irc&itos%
ISBN-
.47.975950%
ISBN-#/-
97..47.975952
Dstrto
Federa
Mxc
o
(Edtora Ra-ma)
I. Anguo
Martnez
; |os
Mara
Anguo
Usategu
; Garca
Zapran,
Begoa
Edcn
(2006)
+icrocotrolador
es 01a2ados
Dspic%
,otroladores
Digitales De
Se!ales%
0r3&itect&ra4
(rogramaci *
0plicacioes
ISBN-
.497/2/.5.%
ISBN-#/-
97..497/2/.57
Madrd Espa
a
(Parannfo):
Thomson
Internatona
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01
A$#or A=o
TD#$lo del
Do'$me"#o
C$da
d
*aDs Ed#oral
Trueba
Parra
Ivn;
Anguo
Martnez
Ignaco;
Etxebarr
a Ruz
Artza;
Anguo
Usategu
|os
Mara
1 edcn
(16/06/2006
).
+icrocotrolador
es Dspic% Dise!o
(r5ctico De
0plicacioes
ISBN-
.44.#5#5$9%
ISBN-#/-
97..44.#5#5$0
Madrd Espa
a
(McGraw-
H/Interamercana
de Espaa, S.A.U.)
ELABOR: COMIT DE DIRECTORES DE LA CARRERA DE
INGENIERA EN MECATRNICA
REVIS: COMISIN DE RECTORES PARA LA CONTINUIDAD DE
ESTUDIOS
APROB: C. G. U. T. FECHA DE ENTRADA EN VIGOR: SEPTIEMBRE 2009
F-CAD-SPE-23-PE-5A-01

También podría gustarte