Está en la página 1de 5

ACTIVIDAD 1

1. Consulta
Compuerta NAND: Es la negacion de la compuerta AND, es como
conectar un inversor a la salida de AND, que entrega una salida baja
cuando todas sus entradas son altas y una salida alta cuando todas
sus entradas son bajas.
Tabla
A B X
0 0 1
1 0 1
0 1 1
1 1 0
Simbolo
Ecuacion y expresion boolena
Compuerta NOR: Es la negacion de la compuerta OR, se ha
conectado un inversor a la salida de la compuerta OR que
complementa su salida.
Tabla
A B X
0 0 1
1 0 0
0 1 0
1 1 0
Simbolo
Ecuacion y expresion booleana
Compuerta XOR: Es conocida tambien como compuera OR
denominada como la compuerta comparadora.
Tabla
A B X
0 0 0
1 0 1
0 1 1
1 1 0
Simbolo
Ecuacion y expresion boolena
Compuerta XNOR: Es conocida tambien como compuera NOR
exclusiva. Opera opuestamente a la compuerta NOR, entregando
una salida baja cuando una de sus entradas es baja y la otra es alta
y una salida alta cuando sus entradas son ambas altas o ambas
bajas.
Esta caracteristica la hace ideal para su utilizacion como verificador
de igual en comparadores y otros circuitos.
Tabla
A B X
0 0 1
1 0 0
0 1 0
1 1 1
Simbolo
Ecuacion y expresion boolena
Considero que este tipo de compuertas son bastante utiles para simplificar
algunas de las representaciones que son muuy grandes y la diferencia con
las compuertas estudiadas son: la union y la simplificacion, que permiten
ser complementarias entre ellas, ademas de sus expresiones propias.
2. Tabla de verdad del diagrama en esquema de contactos
I0.1 I0.2 I0.3 I0.4 I0.5 Q0.0
0 0 0 0 0 0
0 0 0 0 1 1
0 0 0 1 0 0
0 0 0 1 1 0
0 0 1 0 0 0
0 0 1 0 1 0
0 0 1 1 0 0
0 0 1 1 1 0
0 1 0 0 0 0
0 1 0 0 1 1
0 1 0 1 0 0
0 1 0 1 1 0
0 1 1 0 0 0
0 1 1 0 1 0
0 1 1 1 0 0
0 1 1 1 1 0
I0.1 I0.2 I0.3 I0.4 I0.5 Q0.0
1 0 0 0 0 0
1 0 0 0 1 1
1 0 0 1 0 0
1 0 0 1 1 0
1 0 1 0 0 0
1 0 1 0 1 0
1 0 1 1 0 0
1 0 1 1 1 0
1 1 0 0 0 1
1 1 0 0 1 1
1 1 0 1 0 0
1 1 0 1 1 0
1 1 1 0 0 0
1 1 1 0 1 0
1 1 1 1 0 0
1 1 1 1 1 0
3. Tabla de verdad del esquema de compuertas
4. XOR o OR exclusiva
Tenemos a continuacion la implementacion de un circuito con interruptores,
que simula el comportamiento de una compuerta XOR o OR exclusiva.
A B A B AB AB Z= AB+ AB
0 0 1 1 1 0 1
0 1 1 0 0 0 0
1 0 0 1 0 0 0
1 1 0 0 0 1 1
5. Representacion grafica

También podría gustarte