Los decodificadores realizan la operacin inversa a los codificadores. Un decodificador
selecciona una de las salidas dependiendo de la combinacin binaria presente a la entrada. Veamos como ejemplo la tabla de la verdad de un decodificador de dos entradas y cuatro salidas.
Decodificador 74LS42. Es un circuito construido con tecnologa TTL. Dispone de cuatro lneas de entrada y diez de salida. Aplicando una combinacin BCD a su entrada, activa la correspondiente lnea de salida. Trabajando en lgica positiva el nivel activo a la salida es cero. Los decodificadores se utilizan para activar uno de entre varios dispositivos, denominados en este caso decodificadores de preseleccin. Pueden activar una determinada linea de bus de entre el conjunto de direcciones que forman una memoria.
Por ejemplo: Seleccionar una locacin en una memoria a partir de una direccin colocada en el bus memoria.
Decodicador 2-a-4:
Sumador completo El semisumador solamente tiene dos lneas de entrada: los dos bits que se suman. El semisumador no admite la entrada de un acarreo. Un sumador que admita la entrada de un bit de acarreo se denomina sumador completo (FA, full adder. Su representacin como bloque combi nacional se muestra en la Figura.
Figura: sumador completo Donde la entrada
indica la entrada de un bit de acarreo. El sumador
completo podr conectarse en cascada para realizar sumas de nmeros binarios de varios bits en donde el bit de acarreo de salida entra como de entrada en el siguiente sumador completo.