Nombres de Integrantes de Grupo: Luis ngel Ospina Molina Cod: 1067723203 Juliza Rodrguez Jimnez Cod: 1045697462 Sammy Leonardo Villa Prez Cod: 92071854886
OBJETIVOS
Mediante el siguiente laboratorio se har que los diferentes estudiantes sean partcipes y conocedores de herramientas que permiten el libre desarrollo en nuevas tecnologas por medio de la simulacin de circuitos lgicos. Reconocer que un dispositivo semiconductor que contiene bloques de lgica cuya interconexin y funcionalidad puede ser configurada mediante un lenguaje de descripcin especializado es conocido como FPGA. Permitir que el estudiante conozca y se afiance con nuevos elementos que agilizan el anlisis del comportamiento de los distintos dispositivos digitales y se enfrenten a la realidad de la actualidad Hacer uso de un software y analizar las seales para poder saber el comportamiento de estas.
UNIVERSIDAD DE PAMPLONA
1. Esquema de XILINX
UNIVERSIDAD DE PAMPLONA
Se utilizaron entradas de ceros lgicos 0 para la prueba obteniendo respuestas correspondientes a cada configuracin de las compuertas en funcin del tiempo.
Se utilizaron la salida creo lgico (0) y se observ que ninguna de las compuestas se encuentra actuando
UNIVERSIDAD DE PAMPLONA 4. Conclusiones. Se obtuvo un gran avance en el manejo de la herramienta de Xilinx para el diseo de circuitos lgicos.
Con el desarrollo de la prctica se pudo notar que el software de Xilinx nos muestra de una forma ms explcita el comportamiento interno de las compuertas lgicas.
Se observ que las herramientas tecnolgicas nos ayudan a mantener un grado de error en los clculos los circuitos lgicos que se utilizan a diario.