Documentos de Académico
Documentos de Profesional
Documentos de Cultura
Informe4 - Multietapa Con TBJs
Informe4 - Multietapa Con TBJs
INFORME:
PREPARATORIO:
Tema: AMPLIFICADORES MULTIETAPA CON TBJs Prctica No. 4 Realizado por: Alumno(s): Estrada Pablo Itaz Klber Olmos Bryan Grupo: C
Semestre: Julio/Noviembre
Tema: AMPLIFICADOR EN CONFIGURACIN EMISOR COMN Objetivo: Disear e implementar un amplificador multietapa (EC-EC) con acoplamiento capacitivo. Teora: 2N3904
1. Presentar el diagrama esquemtico del circuito implementado en el laboratorio, con los respectivos cambios de haber existido. Justificando c/u de ellos.
A B C
R1
3k
R9
39k
R2
2k
R4
33k
C2
10uF
C5
1uF
Q2
2N3904
C1 Q1
1uF 2N3904
V2
19.5
V1
VSINE +88.8
AC Volts
R8
5.6k
R3
330
R5
4.7k
RE1
210
R6
2.7k
R7
51
C4
10uF
RE2
120
C3
10uF
+88.8
AC Volts
En el laboratorio el error fue del 4% por lo que no fue necesario realizar cambios al circuito
2. En un cuadro presentar las mediciones AC y DC realizadas en la prctica y los valores tericos calculados en el trabajo preparatorio. Obtener los porcentajes de error debidamente justificados. TABLA DE VALORES PRIMERA ETAPA Valor medido Valor terico Vb(V) 2.6 2.2 Ve(V) 1.9 1.5 Vc(V) 3.5 5 Vce(V) 1.6 3.5 Vinp(V) 0.181 0.18 Vop(V) 0.905 0.9
SEGUNDA ETAPA Valor Valor %Error medido terico 2.3 2.19 5.02 1.6 1.49 7.3 8.6 8.83 2.6 6.9 7.34 5.9 0.905 0.9 0.5 4.32 4.5 4
Los errores son pequeos esto se debe a las tolerancias de las resistencias empleadas en la implementacin del circuito. 3. Realizar los clculos necesarios para determinar la ganancia de voltaje, compararla con el valor terico calculado. Obtenga el porcentaje de error y justifique el mismo.
El error es bajo se debe a la tolerancia de las resistencias que es del 5%. 4. Mencione las aplicaciones de los amplificadores multietapa. Una de las ventajas de contar con multietapas es la mayor ganancia de voltaje.
5. Graficar en hojas de papel milimetrado a escala, las seales de voltaje de entrada, salida y en emisor observadas en el osciloscopio, explique las diferencias o semejanzas con las seales obtenidas en la simulacin. ANEXO 1
CONCLUSIONES Al realizar circuitos multietapas la ganancia de voltaje que obtenemos es mayor. La multiplicacin de las ganancias de las dos etapas es igual a la ganancia total. El diseo con acople capacitivo hace que el anlisis D.C. en los dos circuitos se realiza por separado. La seal a.c. de salida de la primera etapa es la que se va a amplificar en la segunda etapa del circuito.