Está en la página 1de 29

Y

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

ELT 2732 CAPITULO II CIRCUITOS CON AMPLIFICADORES OPERACIONALES

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

OBJETIVOS
circuitos basados en amplificadores operacionales l Disear un amplificador que satisfaga ciertas especificaciones l Graficar las formas de onda de voltaje de salida.
l Analizar

om

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Introduccin
E l AO es vulgarmente utilizado en dos configuraciones bsicas: el montaje inversor y el montaje no inversor. Los circuitos estudiados en este capitulo constituyen todos ellos variaciones o combinaciones de estas dos configuraciones bsicas. En lo que se refiere a las metodologias de anlisis de circuitos con AOs, existen basicamente las siguientes dos alternativas.
n n

(i) Una que asume la presencia de un corto circuito virtual entre los dos terminales de entrada del AO (En conjunto con corrientes nulas de entrada) (ii) Y la otra que considera el AO como una fuente de tension controlada por tension y utiliza las metodologias convencionales de analisis de circuitos.. la primera metodologia es la mas simple de aplicacin a los circuitos con AOs ideales, al contrario de la segunda que se destina esencialmente al analisis de circuitos con AOs reales, en este caso con limitaciones en ganancia, frecuencia, e impedancias de entrada y salida.

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Entre los principales circuitos tenemos:


n n n n n n n

Seguidor emisor de C.C. Seguidor emisor de C.A Amplificador inversor, y no inversor Sumador de tensin inversor, y no inversor Amplificador diferencial Sumador-restador Etc.

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re

to

w.

A B B Y Y.c

om

Circuitos Seguidores de Tensin


a) Seguidor de tensin C.C
Vd

om

El seguidor de tension implementa una ganancia unitaria . vo =1 vs Se presenta dos circuitos que ilustran la utilidad prctica del seguidor de tensin: en (a) la carga se encuentra conectada directamente a la fuente, cuya resistencia interna introduce un divisor resistivo, en (b) la fuente y la carga son intercaladas en un seguidor emisor de tensin.

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Seguidor de tensin C.C


Se identifican las siguientes diferencias entre estos dos circuitos: en el primer caso la tensin en la carga es inferior aquella disponible por la fuente,
vo R = 1 vs R + Rs

Y la fuente de seal quien suministra la potencia a la carga. Por el contrario, en el caso del circuito en (b) se verifica la igualdad

vo = vs

Las impedancias de entrada infinita y de salida nula del amplificador operacional. En este caso el amplificador operacional es quien suministra la potencia a la carga y no la fuente de seal . Estas caractersticas justifican el titulo de circuito seguidor de tension, aislador etc.

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Seguidor Emisor CA
En circuitos de CA, es necesaria una muy alta impedancia de entrada, para lo cual se utiliza el siguiente circuito:

Ud

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Impedancia de Entrada (Zi=Ui/Ii)


(1)

(2) (3)

Combinando las anteriores ecuaciones:

a)No existe C1 => ZC1=>

b) Si

entonces si

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

he

re

to

w.

A B B Y Y.c

om

Circuitos amplificadores a) Amplificador Inversor ideal


La denominacin de inversor se debe al hecho de que la seal de salida esta desfasada 180 en relacin a la seal de entrada. Teniendo en cuenta el hecho de la existencia de un corto circuito virtual entre los dos terminales de entrada, lo que implica la igualdad v+=v-=0, y por tanto las corrientes en los nodos de entrada son nulas , i-=i+=0, se verifica entonces que:

lic

om

i1 = i2 =

vs - 0 vs = R1 R1

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

Amplificador Inversor ideal


Tenemos:

om

vs vo = -v2 = - R2i2 = - R2 R1

Por lo tanto, la ganancia de tensin del montaje dado por:

vo R2 == Av vs R1

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Amplificador inversor real


Ganancia de tensin
Ui U - U - U O = R1 R1 R2 R2

U- =

Ui.R2 + UO .R1 R1 + R2
U- = Uo Ad

(1)

Uo = Ad (U + - U - ); U + = 0

(2)

Igualando ecuaciones (1) y (2), tenemos:

Uo 1 R =- 2 = AVR Ui R1 1 R2 1 + 1 + R1 Ad

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Error relativo:

eR =

AVR - AV AV

Error por variacion de ganancia:

e DAv

DAVR AVR 2 - AVR1 Variacion de ganancia real = = = Ganancia ideal AV AV

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

b)Amplificador no Inversor ideal


El amplificador noinversor no presenta desfase de la seal de salida. La existencia de un corto circuito virtual entre los nodos de entrada del amplificador permite escribir la igualdad entre las tres tensiones.

om

v - = v + = vs
que en conjunto con la ecuacin del divisor resistivo en la salida R1 v- = vo R1 + R2

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

Amplificador no inversor ideal


Conduce a la relacion:

om

vo R2 1+ = vs R1
La ganancia de tensin de este montaje es positiva, superior a la unidad y, una vez ms dependiente apenas del cociente entre los valores de las resistencias R1 e R2. Los montajes inversor y no inversor son utilizados en una infinidad de aplicaciones de procesamiento de seal, diseos de amplificadores, filtraje, rectificacin de seales, conversin y simulacin de impedancias, conversin tensin-corriente y corriente-tensin, etc.

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Amplificador no inversor real


Ganancia de tensin
Tambien:
U
-

R 1 .U O R1 + R 2

UU+

Reemplazando en la expresion general, obtenemos:

U o = Ad (U i De donde:

R1U o ) R1 + R2

Uo = Ad (U + -U - ); U + = Ui

R2 1+ R Uo 1 = Ui 1 R2 1+ 1+ Ad R1

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Sumador inversor
IR La masa virtual del AO implementa la suma de las corrientes suministradas por cada una de las fuentes de seal.En el terminal inversor, considerando tres entradas tenemos:

I R = - ( I1 + I 2 + I 3 )

Considerando a todas las resistencias del mismo valor obtenemos:

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Sumador no inversor
b

En el punto b:

U1 - U b U 2 - U b U 3 - U b + + =0 R1 R2 R3 Rf U1G1 + U 2G2 + U 3G3 Rf Uo = 1 + Uo = (1 + )U b R R G1 + G2 + G3


si Rf = 0 y R1 = R2 = R3 =R, obtenemos

i1 + i2 + i3 = 0

U + U 2 + U3 Uo = 1 3

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

Amplificador diferencial
n

om

La utilizacin conjunta de los montajes inversor y no inversor, permite realizar un circuito que implementa la amplificacin de diferencias entre dos seales (Fig. a)

La aplicacin del teorema de sobreposicion de las fuentes permite identificar las siguientes dos contribuciones para la tensin de salida del AO :
vo -1 1+ R4 R4 R2 = + = + v = v 1 1 x s 1 R3 R3 R1 + R2 1 + R4 R3 R1 R2 vs1

De acuerdo con las expresiones anteriores, la tensin en la salida es:

1 + vo = 1 +

R4 R3 R1 R2

vs 1 -

R4 vs 2 R3

Si R4/R3 = R2/R1 :

vo =

R4 (v s 1 - v s 2 ) R3

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Tambien:

I1 = I 2
I3 = I 4
con

U+ =UR4 R2 = R3 R1

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Amplificador tipo puente


Utilizado en circuitos de control para amplificar seales de tensin pequeas

Uo = AdUd= Ad(U + -U -) R Vcc 1 + + U = VccU = 2R DR 2 1 DR 2R Vcc U = 2


n

Reemplazando los dos valores anteriores en la ecuacin del amplificador operacional Uo obtenemos:

Uo =

AdVccDR 2(2 R DR)

Si R>R

Uo =

AdDR Vcc 4R

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Sumador - restador
Condicin de operacin: "La suma de las ganancias en el lado inversor debe ser igual a la suma de las ganancias en el lado no inversor".

Rf Rf Rf Rf Rf Rf + + ........... = + + ........... R1 R 2 Rm R1 R 2 Rn

donde: m = entradas inversoras n = entradas no inversoras Por lo tanto


Uo = - U1 Rf Rf Rf Rf Rf Rf - U2 - .......... - Um + Um + 1 + Um + 2 + .......... + Um + n R1 R2 Rm R1 R 2 Rn

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Ejemplo1:
nRealizar

un sumador-restador para la siguiente ecuacin:

U o = -4U1 - 2U 2 + 10U 3 + U 4
Con Rf=Rf=100K

Uo = -(4U1 + 2U 2 ) + (10U 3 + U 4 )
Rf R1
Rf R1 = 4 R1 =
Rf R2
Rf ' R1'

Rf ' R2 '

100 K W = 25 K W 4

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Para las ganancias:

Uo = -(4U1 + 2U 2 ) + (10U 3 + U 4 )
GNI = 10 + 1 = 11 GI = 4 + 2 = 6

Falta 5 en el lado inversor


Rf R3 = 5 R3 = 100 K W = 20 K W 5

El circuito resultante:

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Ejemplo 2: Solucin de ecuaciones simultaneas


2 x + 3 y = 40 2x + y = 5

x = 20 - 1, 5 y y = 5 - 2x

GI = 1,5 GNI = 1

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Ejemplo 3.

Tensin de offset del amplificador inversor debido a la corriente de polarizacion


Del circuito

I1 = I B + I 2

Ui - U off R1

= IB +

U off - Uo R2

Si Ui=0 Uo=0

- I B = - U off

1 1 ....U off = - I B Re R + R como 2 1

1 1 1 1 1 - IB = -IB Re. R +R Re= R +R 2 1 2 1

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Ejercicio 1.-Hallar la ganancia de tensin Av

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Una de las limitaciones del montaje inversor simple es la dificultad en la prctica de construir amplificadores con elevadas ganancias y resistencia de entrada simultneamente, En el montaje inversor simple, las especificaciones de una ganancia de tension elevado, -R2/R1, invita a establecer un valor nominal relativamente pequeo para la resistencia R1, y que la exigencia de una v elevada resistencia de entrada, esta dada por: Ri = s = R1 i1 Un modo de obviar esta limitacin es la utilizacin del circuito representado en la figura, cuyo anlisis se puede efectuar en los siguientes pasos v i1 = s = i2 R v x = 0 - R2i2 = - 2 vs R1 R1
Obtencin de la expresin de la corriente en las resistencias R3 e R4,

v R 1 i3 = - x = 2 vs R3 R1 R3

i4 = i2 + i3 =

vs R2 1 + vs R1 R1 R3

Determinacin de la tensin en el nodo de salida del AO

vo = vx - R4i4 = -

R4 R2 R2 R4 vs - v + vs s R1 R1R3 R1

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Ganancia de tensin

vo R2 R4 R4 1 =- + + R vs R1 R 2 3

PD

F T ra n sf o

rm

PD

F T ra n sf o

rm

er

er

ABB

ABB

bu

bu C lic k he re to
w

y
w.
A B B Y Y.c

2.0

2.0

lic

he

re
om

to

w.

A B B Y Y.c

om

Ejercicio 1: Realizar una etapa preamplificadora para un equipo de audio con el AO741
n n n

Ancho de banda 10Hz-30KHz Av=100

También podría gustarte