Documentos de Académico
Documentos de Profesional
Documentos de Cultura
INTEGRANTES: GRACIANO PALOMINO JOHN FRANCESCO SALAZAR YSLA JOSEPH HARRY JORGE PAJUELO TAYPE HUAMAN HOVER CRUZ HILASACA DIEGO
CICLO: VIII
2013
Pgina 1
DEFINICION:
Los circuitos retenedores y seguidores de picos son fundamentales en las tcnicas de procesamiento digital de seales anlogas, para las etapas de reconstruccin de la seal. Los retenedores de seal pueden ser complejos o simples segn sea el nmero de condensadores que lo conforman, el tipo y polaridad de la respuesta entregada, y las entradas de control con que cuentan; el de este experimento es un retenedor de primer orden para seales positivas que usa un solo filtro o condensador como elemento pasivo para la retencin de la seal. Otro de los usos tpicos de los amplificadores operacionales con diodos y transistores es la deteccin de picos o mximos de tensin. Es decir, mantener el valor de la tensin ms alta alcanzada por una seal variable en el tiempo. As, Fig. 17 muestra un par de ejemplos de circuitos que retienen la tensin en el condensador de tal modo que, si el valor de VIN disminuye en Fig. 17a, o aumenta en Fig. 17b, el diodo entra en corte y la carga atrapada en el condensador mantiene la tensin mxima. El problema de esta estructura es
Pgina 2
Pgina 3
El detector de pico avanzado basado en diodo consiste, simplemente, en reemplazar los diodos de Fig. 17 por superdiodos. As, se obtendran las estructuras de Fig. 18. Por supuesto, tambin podra utilizarse cualquier rectificador de precisin de media onda, como el descrito en el apartado Cada estructura heredar las ventajas e inconvenientes de su sub circuito generador. Sin embargo, una solucin alternativa consiste en emplear un transistor MOS como llave. Fijmonos en Fig. 19a. En caso de que VIN sufra un descenso tras alcanzar el mximo y dado que V est fijada por el condensador, se producir un paso a saturacin negativa que cierra el NMOS, dejando la salida a una tensin constante de manera definida. Solo cuando VIN vuelve a rebasar el valor almacenado, el amplificador puede volver a zona directa, haciendo que Vopamp=VIN +VTH, siendo Vopamp la tensin de salida del amplificador operacional. En caso de que se desee buscar un mnimo, se debe utilizar el circuito de Fig. 19b. Esta estructura tiene el inconveniente de que puede ser algo lenta debido al paso del amplificador a saturacin. Sin embargo, tiene la ventaja de que puede construirse fcilmente en tecnologa CMOS. Ms an, el amplificador operacional podra ser, simplemente, un par diferencial CMOS. Podran utilizarse transistores BJT en lugar de los MOS? La respuesta es s aunque no tendra mucho sentido hacerlo. En el fondo, la unin BE de estos transistores estara funcionando como un diodo con lo que toda la estructura sera equivalente a las de Fig. 18.
Pgina 4
Pgina 5
El circuito esta basado en un seguidor de voltaje modificado de tal forma que el diodo Dp esta ubicado dentro del lazo de realimentacin. La salida dispone de un capacitor de elevada capacidad que ser el encargado de almacenar la mxima tensin de de entrada. Para el semiciclo positivo de Vi, la modificacin del lazo de realimentacin es necesaria para que el AO con su elevada ganancia Av (el AO esta prcticamente a lazo abierto hasta que supere el voltaje umbral del diodo) permita reducir la tensin umbral y el diodo conduzca; como su resistencia interna es baja el condensador se cargara inmediatamente hasta el valor pico del voltaje de entrada. Si dicho voltaje aumenta, el diodo seguir polarizado en directo, permitiendo con ello que la carga almacenada por el condensador aumente en consecuencia. Una vez cargado C con un valor determinado de voltaje, si el voltaje de Vi disminuye, el diodo se polariza en inverso, pasando a ser prcticamente un circuito abierto, con lo que la carga almacenada por C no encuentra camino de descarga, representando, por tanto el mximo valor de voltaje que ha alcanzado la seal de entrada Vi. Para el semiciclo negativo de Vi, por ser un seguidor de voltaje, el diodo Dp se encontrara polarizado en inverso, por lo que no tendremos voltaje de salida (Vo = 0). En esta circunstancia, si no existiese R2, el AO quedara en lazo abierto, pudiendo ocasionar que en su salida (Voa) apareciese un voltaje elevado que podra ser perjudicial.
Pgina 6
Pgina 7
Pgina 8
Se desactiva el diodo Dp y desconecta a C de la salida del amplificador operacional A. El diodo Dp debe ser del tipo de fuga baja, pues de lo contrario el voltaje del capacitor se descargar (cada). Para reducir al mnimo la cada, es necesario que el amplificador operacional B requiera corrientes de polarizacin pequeas. Por ello, es necesario que el amplificador operacional B sea del tipo Metal-xido-Semiconductor de xido metlico (MOS) o un amplificador operacional del tipo de efecto de campo bipolar (BiFET). En la figura 11 se muestra un ejemplo de las formas de onda de voltaje de un seguidor y retenedor de pico positivo. Para reiniciar el voltaje del capacitor de retencin a cero hay que conectar una trayectoria de descarga con una resistencia de 2 k.
Pgina 9
Pgina 10