Está en la página 1de 8

C

E 65 3 21 4

Fuente

Al destino X

Destino Al destino X

Al destino X Al destino X
654321
B D

Al destino X

C 4

Sumidero
43

Fuente
44 41 1 1

B 34 23 14 4 2 1 1 3 3 1 44 341 1 23

C 4 3 2 1 2 12 2 1 1 2 4 3 1 1

Sumidero
24 3 1

Fuente
1 3 4

21 14 2 3

1 14 3 2 4 22 3

C 4 3 2 1 4 3 2 1

E 1

Sumidero

Fuente
1

B 2 1 43 1 1 22 1

Retardo de trnsito
Sealizacin para establecimiento de conexin

Tp: Retardo de propagacin en el enlace Ttx: Tiempo de transmisin Nbits/C

P1

Mensaje

Ttx

Tp

Tiempo de asignacin de enlace de salida

Tiempo de encolado y procesado del mensaje

Tiempo de encolado y procesado del paquete


P1

P2 P1 P3 P2

Mensaje

P2

P3

Tp Tiempo
P3

DATOS

Tp

Mensaje

T1

Circuitos A B

T2

Mensajes T1 A B T2

T1

Paquetes A B T2

Anlisis Cualitativo (Efecto sobre retardo de trnsito)


RCC Tara o cabecera Retardo de establecimiento del circuito Ci = Ct / N circuitos RCM Direccin mensaje Ci = Ct RCP Direccin y nmero paquete Ci = Ct Capacidad circuitos Nmero transmisiones Trx simultnea tramos Colas de espera

N+1

N+1

1 solo tramo
Establecimiento

No
En cada nodo

Si
En cada nodo

125

250

375

500

625

750

875 1000 s

Nodo 1

Nodo 2

X
0 125 250

X
375 500 625 750 875 1000 s

Retardo de trnsito (s.)

Anlisis de Miyahara (Retardos de trnsito)


10 1
RCC

0,1

0,01 100

2000 4000 6000 8000 10000 Longitud media de mensajes (bits)

Retardo de trnsito f(longitud media de los mensajes) Topologa de la red: cuatro nodos, enlaces de 48 kbit/s, factor de utilizacin del 50% Para RCC, capacidad repartida en 20 circuitos de 2,4 kbit/s (con cola de establecimiento)