Está en la página 1de 1

ELC 229 ELECTRNICA ANALGICA II SEMESTRE I/01 LABORATORIO No 1 Docente: Ing. Arturo Saramani Aguilar Objetivos.

- Polarizar en DC y AC un transistor NPN en EC de una etapa. - Analizar la respuesta en frecuencias de un circuito transistorizado. Prctica. - Circuitos de estudio:

Figura 1 - Datos de Laboratorio: Vin, Rs. Procedimiento.

Figura 2

P1. Con el circuito de la Figura 1 hallar por simulacin la curva caracterstica de salida del transistor Q2N3904 o su equivalente. P2- En base a la curva caracterstica, hallar el adecuado punto de trabajo de la figura 2. P3. Polarizar el circuito de la figura 2, tanto en DC como para mxima excursin de seal, considerando la ganancia en medias frecuencias Av=10 P4. Disear el circuito de la figura 2 para una frecuencia de corte inferior fL=1[KHz]. P5. Con los datos que brinda el manual, disear y observar en simulacin, la frecuencia de corte en altas del circuito de la figura 2. Informe. I1. I2. I3. I4. I5. Detallar los pasos realizados para determinar los puntos P1 y P2 del procedimiento. Explicar los criterios y clculos de polarizacin, tericos y prcticos, empleados para desarrollar P3. Mostrar la metodologa de diseo para hallar la frecuencia de corte en bajas correspondiente a P4. Detallar el diseo y sus resultados tanto tericos como prcticos del punto P5. Realizar una tabla que muestre los Resultados Tericos, Resultados de Simulacin y Resultados Prcticos, de todos los valores de diseo empleados en el presente laboratorio. I6. Explicar las divergencias existentes en la tabla construida en I5. I7. Detallar las conclusiones a que arribaron al trmino de la prctica.