P. 1
8-2 Convertidor Analogico -Digital

8-2 Convertidor Analogico -Digital

|Views: 45|Likes:
Publicado porDai'skar Romero

More info:

Published by: Dai'skar Romero on Jul 01, 2013
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as PDF, TXT or read online from Scribd
See more
See less

07/28/2014

pdf

text

original

UTN REG. SANTA FE- ELECTRONICA II- ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital.

---------------------------------------------------------------------------------------------------CONVERTIDORES DE ANALOGICO A DIGITAL Un convertidor analógico / digital (ADC) toma el voltaje analógico de entrada y después de un cierto tiempo genera un código digital de salida, que representa la magnitud de esa entrada analógica. Este proceso, es más complejo que la conversión digital-analógica, dado que se deben tener en cuenta varias consideraciones respecto a la señal a convertir, como así también se requieren varias etapas de procesamiento para lograrlo. En la conversión ADC se han desarrollado y empleado muchos métodos. Hoy en día muchos de estos métodos, están disponibles como circuitos integrados en un chips o formando parte de un sistema mas complejo, por ejemplo, un microcontrolador. Para comprender la teoría y métodos que se emplean en la conversión analógica a digital, debemos previamente conocer los principios del “teorema del muestreo”, el “multiplexado y demultiplexado en el tiempo”, “la cuantificación” y la “codificación” de señales, temas que abordaremos de manera simplificada. Teorema del muestreo Este teorema lo enunciaremos de la siguiente forma, sin demostrarlo: “ Si una señal continua, S(t), en su análisis espectral, tiene una banda de frecuencias tal que fm sea la mayor frecuencia dentro de esa banda, la señal S(t) podrá ser reconstruida sin distorsión, a partir de muestras tomadas a una frecuencia fs, siendo fs ≥2. fm. En la próxima figura, mostramos un esquema simplificado del proceso de muestreo de una señal analógica o continua: Interruptor electrónico S(t): señal a muestrear τ Ts τ : tiempo de muestreo Ts: periodo de muestreo Sτ(t): señal muestreada

δ(t) Señal de muestreo que controla al interruptor δ(t)

t S(t) t Sτ(t)

t

__________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli

1

UTN REG. SANTA FE- ELECTRONICA II- ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital. ---------------------------------------------------------------------------------------------------En la figura anterior vemos que S(t) es la señal analógica que se va a muestrear y esta compuesta por una suma de señales (armónicas) de varias frecuencias, siendo “fm” la frecuencia mayor. δ(t) es la señal que actúa sobre el interruptor electrónico y fija el muestreo de la señal S(t) con una frecuencia “fs”(periodo Ts); el tiempo de muestreo vale “τ”. A la salida del circuito de muestreo (interruptor) tenemos la señal muestreada que la denominamos Sτ(t). Esta ultima señal, en su análisis espectral, se demuestra que esta compuesta por una suma de varias señales de distintas frecuencias. Del conjunto de esas frecuencias estarán las frecuencias originales de la señal a muestrear “S(t)” mas señales que tienen frecuencias diferencias y sumas de las señales originales con “fs” (fs-fm) y (fs+fm), 2fs””, etc. (son teóricamente infinitas señales). De todas ellas, la mas próxima a fm es (fs-fm). Ahora bien, si quisiéramos reconstruir la señal original S(t) de la señal muestreada Sτ(t), podemos hacerlo empleando un filtro pasa bajo, que solamente deje pasar las frecuencias originales, hasta su valor máximo fm, y rechace todas las frecuencias superior a este valor. La función de transferencia del filtro, tendrá que ser como muestra la siguiente figura:

H(f)

Sτ(t)

Filtro Pasa bajo

S(t)

fm

fs-fm

f

Como podemos observar en la figura, la función de transferencia del filtro, debe ser plano hasta la frecuencia fm, y luego debe caer bruscamente a cero, por encima de este valor, antes que alcance el valor fs-fm. Si hubiéramos muestreado con una frecuencia 2.fs < fm, la frecuencia de la componente de la señal muestreada de valor (fs-fm), seria menor que fm , ( (fs-fm)< fm ), lo que haría imposible separarla con el filtro anterior.

Multiplexación y demultiplexación de señales Mediante la aplicación del teorema del muestreo, se pueden transmitir varias señales en el tiempo por un mismo canal de comunicación (canal de radiofrecuencia digital, dos conductores eléctricos, fibra óptica) . Para lograrlo, es necesario muestrear varias señales sucesivamente S1 S2….Sn y las señales muestreadas Sτ1, Sτ2…..Sτn, se las envían por el canal de comunicación, intercaladas en el tiempo. A este sistema de comunicación, se le denomina “multiplexación en el tiempo”. Al otro extremo del canal, se deben separar las distintas señales muestreadas, que fueron enviadas, proceso denominado “demultiplexación”, para luego pasarlas por un filtro pasa bajo y reconstruir las señales originales. La siguiente figura, nos muestra, en forma simplificada, el proceso de la multiplexación y demultiplexación de señales eléctricas:

__________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli

2

UTN REG. SANTA FE- ELECTRONICA II- ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital. ----------------------------------------------------------------------------------------------------

MUX

S1 S2

Canal de comunicación

DEMUX

S1 S2

Sτ1, Sτ2…..Sτn

Sn

Sn

Señales para ser enviadas por el canal de comunicación

Señales transmitidas por el canal de comunicación

El sistema multiplexor y demultiplexor, están representados por conmutadores rotativos sincronizados. En la práctica, son circuitos electrónicos similares a los presentados en la materia ELECTRONICA I (subsistemas digitales combinacionales). En este sistema de transmisión de señales, es imprescindible el perfecto sincronismo del “emisor de señales” y el “receptor de señales”, ubicado en los extremos del canal de comunicaciones. Cuantificación y codificación La cuantificación de una señal, consiste en convertir un intervalo de valores continuos que puede tomar la señal, en un valor discreto. De esta manera la señal cuantificada solamente tomara valores discretos o lo que es lo mismo variara a incrementos fijos. Esto significa que dentro del intervalo considerado, los valores que puede tomar la señal sin cuantificar, la señal cuantificada, solamente toma un solo valor. Esto significa, que el proceso de cuantificación, la señal cuantificada, presenta un determinado error respecto a la señal original, dado que la primera se modifica a incrementos finitos. Esto debe ser así, dado que en el procedimiento de codificación, tenemos que limitar los niveles de tensión de la señal, dada la cantidad limitada de códigos (estos códigos dependerán de la cantidad de bits que se utilice). En la práctica para cuantificar una señal, son necesarios dos procedimientos: El primero consiste en muestrear la señal continua de la manera que se explico anteriormente, obteniéndose una señal discreta en el tiempo, con variación continua de magnitud. Luego esta señal debe mantenerse un cierto tiempo, dado que la cuantificación lleva un cierto tiempo realizarla. El segundo procedimiento consiste en la cuantificación propiamente dicha seguida de la codificación. La codificación consiste en asignar un cierto código binario, con varios bits, al valor cuantificado. __________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Guarnaschelli 3

Por ejemplo cuando la señal continua tiene valores de tensión comprendidos entre +1.ING. +1.5 se asigna el valor -3 voltios y así sucesivamente con los otros valores intervalos de tensión. 2.5 etc.5 2. el cuantificador asigna una valor fijo de tensión de +2 voltios.5 -1.5. son niveles de decisión.5 y -2. SANTA FE. ELECTRICA 8-2 Convertidores de señales analógicas a digital. En gral los intervalos de tensiones de decisión son constantes ∆V = cte.5 3.ELECTRONICA II. Guarnaschelli 4 .5 -1 -2 -3 -4 -5 Vi t Vi Vi: señal continua a muestrear y cuantificar Vo: señal cuantificada t Para el caso planteado en el dibujo anterior tenemos en el cuantificador que los niveles 2. Error de cuantificación Error Vi __________________________________________________________________ Apunte de cátedra Autor: Ing.5.UTN REG. 0.5. Entre -3. En otros casos ∆V varía según una ley logarítmica. Domingo C.5. -1.5 y +2. ---------------------------------------------------------------------------------------------------La función de transferencia de un cuantificador ideal puede ser la que representamos en la siguiente grafica: Vo Vo 5 4 3 2 -2.5 1 1. como en el caso de la compresión de la señal.

Esta relación se obtiene en la mayoría de los casos. el error de cuantificación tiene forma de diente de sierra. para que una señal analógica pueda ser procesada por un sistema digital. esta basado en el teorema del muestreo. necesitamos recurrir a un elevado número de niveles. con la ayuda de una tensión de referencia.UTN REG. El error de cuantificación será tanto mayor. Sistemas empleados en la conversión analógica / digital (ADC) Los convertidores ADC son dispositivos electrónicos que establecen una relación biunívoca entre el valor de la señal a convertir y el código (palabra) digital obtenido. Por lo tanto para alcanzar un error menor. Domingo C. con la consiguiente complejidad de los circuitos. los niveles de cuantificación “p” y la tensión pico a pico de la señal a convertir “Vpp”. Guarnaschelli 5 . cuanto mayor sea el desnivel de los escalones de cuantificación.. cuantificación y codificación. Su fundamento teórico. b) Conversores con transformación (D/A) intermedia auxiliar c) Otros métodos Antes analizar diversos tipos de conversores ADC. Por el método empleado en la conversión. ---------------------------------------------------------------------------------------------------Para el caso donde la diferencia entre niveles de decisión es constante ∆V= cte. ELECTRICA 8-2 Convertidores de señales analógicas a digital. como dijimos. esta dada por: Vpp = ∆V. p En función de los niveles de cuantificación. Se deberá cumplir lo siguiente: p ≤ 2 N siendo N. Resumiendo. SANTA FE. la cuantificación y la codificación. veremos el esquema simplificado de una serie de circuitos denominados “de captura o muestreo y mantenimiento o retención (S&H: Simple and Hol): __________________________________________________________________ Apunte de cátedra Autor: Ing. es necesario que la señal analógica pase por las fases de muestreo. como lo muestra la figura anterior. podemos clasificar a los ADC en tres tipos generales: a) Conversores de transformación directa.ING. con el consiguiente aumento del número de bits del código digital de la magnitud codificada. dependerá la cantidad de bits de los códigos que representan los niveles de tensión de la señal cuantificada. el numero de bits del código binario.ELECTRONICA II. Codificación de la señal cuantificada La relación entre el tamaño del escalón “∆V”.

SANTA FE. Terminado este tiempo. cargando el condensador. ELECTRICA 8-2 Convertidores de señales analógicas a digital. el valor de las capacidades parásitas y con las resistencias asociadas al circuito. dado que durante la carga como la descarga del condensador. ---------------------------------------------------------------------------------------------------Vi Buffer + Conmutador electrónico Buffer + C Vo C/M Esquema en bloque representativo Vi Vo S & H C/M Estos circuitos son los encargados de tomar una muestra (durante un intervalo de tiempo) de la tensión analógica a convertir y el posterior mantenimiento del valor obtenido. con alta impedancia de entrada y baja impedancia de salida). El funcionamiento del circuito anterior. el condensador sigue a la tensión de entrada. durante ese tiempo. A continuación detallaremos algunos de los convertidores A/D mas utilizados. En algunos convertidores el periodo de toma de muestra es constante. que es el único que conoce cuando se ha completado la conversión de la muestra de tensión tomada.ELECTRONICA II. Idealmente. durante el tiempo “τ” . seguidor de tensión. Guarnaschelli 6 . Domingo C. el valor real de la tensión. __________________________________________________________________ Apunte de cátedra Autor: Ing. (Los buffer son AO realimentados config. está relacionada con su valor. durante el tiempo necesario para que se lleve a cabo la conversión A/D. En la próxima figura se puede observar este proceso: Vi Vo=Vc t C/M t El grafico anterior tiene carácter de ideal. depende de los niveles de tensión muestreados. La señal C/M proviene del convertidor A/D.ING. es el siguiente: El convertidor A/D envía por la línea C/M. en otros.UTN REG. el conmutador se abre y C mantiene la carga. un pulso de tensión de ancho “τ” que cierra el conmutador.

=+10 V Vi S&H 7V C7 I7 C6 I6 C5 I5 A1 4V C4 I4 C3 I3 C2 I2 C1 I1 A0 Salida digital (MSB) A2 VA Codificador de prioridad VA: entrada analógica muestreada 6V 5V 3V 2V 1V Resolución = 1 Volt Entrada Muestreo Analógica Retención Cuantificación Codificación Salida digital VA 0-1V 1-2V 2-3V 3-4V 4-5V 5-6V 6-7V >7V C1 C2 C3 C4 C5 C6 C7 A2 A1 A0 1 0 0 0 0 0 0 0 1 1 0 0 0 0 0 0 1 1 1 0 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 1 0 0 0 1 1 1 1 1 1 0 0 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 El convertidor paralelo o también llamado “instantáneo”.UTN REG. SANTA FE. Este convertidor consta de N comparadores a los cuales se le introducen dos señales simultaneas. es ADC de mayor velocidad disponible.ELECTRONICA II. Domingo C. ELECTRICA 8-2 Convertidores de señales analógicas a digital. una es la señal analógica ya muestreada y la otra una tensión de referencia distinta para cada comparador y que se obtiene de una misma tensión de __________________________________________________________________ Apunte de cátedra Autor: Ing. Guarnaschelli 7 . ---------------------------------------------------------------------------------------------------CONVERTIDOR A/D CON COMPARADOR EN PARALELO Vref.ING.

ELECTRONICA II.ING. Ejemplos de estos convertidores. es del orden de los nanosegundos. El tiempo de conversión completo. que transforma la información a un código binario procesable. que son secuenciales. Por ejemplo si vamos a codificar con palabras de 8 bits (1 byte) necesitaríamos una cantidad de comparadores dado por: N = 2n – 1 = 28 – 1 = 255 Para este caso necesitaremos también 256 resistencias para generar las tensiones de referencias de los comparadores. SANTA FE. mediante una red de resistencias conectadas en serie. El inconveniente principal de este convertidor es su precio dada la gran cantidad de comparadores necesarios cuando se quiere disminuir la resolución o escalón a codificar. ELECTRICA 8-2 Convertidores de señales analógicas a digital. ---------------------------------------------------------------------------------------------------referencia (Vref. Sus entradas y salidas están adaptadas para ser compatible con TTL. Domingo C. Guarnaschelli 8 . De esta manera se producen N comparaciones (7 en el dibujo) simultaneas entre la tensión de entrad y las obtenidas desde la referencia. Las salidas de los comparadores se aplican a un codificador. Dado que la comparación es simultanea en todos los comparadores. El AD9010 de Analog Devices es un convertidor paralelo de 10 bits con un tiempo de conversión menor a 15 ns. CONVERTIDOR A/D CON RAMPA EN ESCALERA C/M Vi S&H Vo AO CONTADOR BINARIO RELOJ Y LOGICA DE CONTROL + Entrada analógica LATH Y AMPLIFICADO RES DE SALIDA VA/D CONVERTIDOR A/D Salida digital codificada Vo VA/D Vo2 Salida del convertidor A/D Vo1 t1 t2 t __________________________________________________________________ Apunte de cátedra Autor: Ing.UTN REG.). Su tiempo de conversión es menor de 20 ns. a diferencia de otros convertidores. tenemos al MC10319 de Motorota de 8 bits en el que se utiliza circuitos ECL de alta velocidad.

728 V b) El tiempo de conversión c) La resolución del convertidor A/D Solución: a) Como el contador tiene 10 bits puede contar hasta 210 – 1 =1023 pulsos que se convertirán a la salida del DAC en 1023 escalones. escala siendo Tc el tiempo total para fondo de escala Tc = nº máx. escala= 10. Es el circuito mas sencillos de los convertidores A/D y consta básicamente de los elementos observados en la figura anterior: Reloj y circuito de control.UTN REG.23 V/ 1023 esc. que puede contar el contador x periodo de los pulsos reloj = (2N -1). el valor de cada escalón vale: 10. detiene la cuenta del contador y el ultimo valor digital contado se presenta en la salida completándose la conversión. para que se produzca el cambio en la salida del comparador. la podemos determinar de la siguiente forma: t/ Tc = Vi / Vf. el contador comienza a funcionar contando los impulsos procedentes del reloj. (2N -1). tiene la forma de una escalera y resulta proporcional a la cantidad de pulsos contados. Este convertidor presenta dos inconvenientes importantes que son la baja velocidad y el tiempo de conversión es variable. es el siguiente: Cuando el circuito S & H ha muestreado la señal analógica (ordenado por la señal C/M proveniente del circuito de control).728 + VT = 3. A su vez. __________________________________________________________________ Apunte de cátedra Autor: Ing. comparador.escala = Vi. es comparada con la tensión muestreada Vo en el comparador. Guarnaschelli 9 . La salida binaria del contador. es convertida por el DAC en una tensión eléctrica (VA/D) a medida que se va realizando la cuenta. conversor D/A. Domingo C. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Cuando ambas tensiones se igualan (y la supera en una cantidad VT) la salida del comparador cambia de valor (de o pasa a 1). circuito de captura y mantenimiento (S&H).1mV.La tensión de cambio del comparador vale VT = 0. y circuito de salida. contador digital binario. Esta ultima tensión. la salida de voltaje del DAC interno debe valer: VA/D =3. la tensión de salida del DAC. = 10 mV Esto quiere decir que la salida del DAC interno se incrementa cada 10 mV Como la tensión de entrada es de 3.ELECTRONICA II. con una frecuencia reloj de 1MHZ.23 voltios.Determinar: a) El código binario equivalente de salida para una tensión de entrada Vo = 3. T) / V f. escala N= nº de bits del contador y del código convertido. consistente en basculas de retención (LATH) y amplificadores adaptadores.728 Voltios. El tiempo de conversión para una determinada tensión de entrada Vi. escala = Vi. en función del nivel de señal muestreada. ---------------------------------------------------------------------------------------------------A este convertidor también se le llama “A/D de rampa digital” o “A/D contador”.Tc / Vf. (2N -1) / f .ING. SANTA FE. T Despejando el tiempo t.7281 V o un valor superior. V f.23 volt y su contador binario tiene una salida de 10 bits. Problema Un ADC en escalera tiene una tensión de fondo de escala de 10. Luego nuevamente se reinicia el proceso y así sucesivamente. El funcionamiento de este convertidor. tendremos: t = Vi. Como Vf.

23 V) = 373. Cuando se llegue a contar esta cantidad. El otro extremo resulta cuando Vo< 3. el comparador cambia de estado y detiene la cuenta. la salida del DAC interno lo convierte a una tensión VA/D = 3.72 V.73 V de la tensión de entrada analógica Vo.81= 373 escalones. c) La resolución de este convertidor corresponde al DAC interno o sea al tamaño del escalón que vale 10 mV. 10.ING. A esta diferencia. V f.73 V –VT Como VT es un valor pequeño.72 V –VT > Vo < 3.72 V –VT. Uno de esos errores se debe a la resolución del DAC interno que hace que la tensión a su salida se incremente en escalones hasta que su valor supere a la tensión Vo. corresponde en magnitud. podía tener prácticamente una diferencia de 10 mV. el comparador todavía no cambia su salida. que producirá el mismo resultado digital para: 01011101012≡37310 Solución: Cuando el contador cuente el penúltimo pulso.73 V. Para mejorarlo. También podríamos haber determinado el tiempo con la formula propuesta: t= Vi.16 µseg. pero siempre existirá una diferencia entre la cantidad real y el valor digital asignado. se le denomina error de cuantificación o cuantización. . Resumiendo: los valores considerados de Vo con el mismo código digital son : 3. presentando en la salida. entonces necesito una cantidad de escalones dado por 3. Domingo C. Como es superior a Vo. Para ello consideraremos los errores en el convertidor de rampa en escalera. la tensión analógica correspondiente. ELECTRICA 8-2 Convertidores de señales analógicas a digital.1024)/( 1MHZ. Y como debe contar hasta 373 decimales.UTN REG.72 V y 3. deberíamos disminuir la resolución (escalón). ---------------------------------------------------------------------------------------------------Para este valor. el correspondiente valor digital que le corresponde al decimal 373 37310≡ 01011101012. 373 = 373 µseg.ELECTRONICA II.73 V –VT. 37210 . la tensión convertida por el DAC vale VA/D = 3. b) Como la entrada de pulsos al contador se realiza con una frecuencia de 1 MHZ o sea con un periodo T = 1 / f = 1/ 10 MHZ = 1µseg. Ahora bien si la tensión muestreada Vo tiene un valor menor a por lo menos Vo< 3. determinar el intervalo aproximado de la tensión eléctrica analógica. el comparador cambia el valor de su salida y detiene la cuenta binaria. podemos decir que la salida digital es la misma entre 3. Por lo tanto este seria el límite inferior de Vo que nos daría el valor digital equivalente a la cuenta 373. escala) =(3. SANTA FE. permitiendo contar un pulso mas o sea 373. Como vemos la diferencia. a la resolución del DAC interno Resolución y exactitud del convertidor A/D Resulta interesante comprender los errores asociados cuando se llevan a cabo mediciones con instrumentos digitales. con la asignación __________________________________________________________________ Apunte de cátedra Autor: Ing. el tiempo de conversión total vale: t = 1µseg. En el problema anterior vimos como para una misma salida digital. dado que cuando el contador cuente 373.7281 V/ 10 mV= 372. (2N -1) / (f . Guarnaschelli 10 .728 V. Problema Para el ADC del problema anterior.

28 V y allí quedaría como valor final convertido. que controla al comparador.55 mV de su valor real. el error total posible puede estar en un valor máximo dado por: 10 mV + 2. Por ejemplo una exactitud de 0. ELECTRICA 8-2 Convertidores de señales analógicas a digital. la cuenta del contador se detendría en el valor 127 que correspondería a una tensión VA/D = 1. Si el DAC interno fuera perfecto.ELECTRONICA II. SANTA FE.55 V. la tensión VA/D difiere en -2 mV.UTN REG. produciendo con este valor una salida digital 11111111. Con este valor VA/D = 1. el error de cuantificación y la exactitud.28 – 1268 = 12 mV.001 . La salida del ADC seria 100000002 ≡ 12810 .01% FS (fondo de escala). se dan en relación a la tensión de fondo de escala. Domingo C. Este error se le asigna aun ADC como +1LSB. como el comparador. Este vale: Escalón: 2.27. De allí que una fuente de error es la resolución del DAC interno.55 = 0. respecto a su valor real (Vo) en una cantidad de 10 mV. Guarnaschelli 11 . del código digital binario de la salida del ADC que estamos tratando.01% de su tensión mas alta. Determinar la cantidad máxima que puede diferir la salida VA/D. de los conmutadores de corriente. cambia en escalones de 10 mV. __________________________________________________________________ Apunte de cátedra Autor: Ing. Existen algunos convertidores donde el error de cuantificación lo establecen en ± 1/2 LSB Otro error que aparece en los ADC esta relacionado esta relacionado con la “exactitud” que depende de la presición de los componentes del circuito.S.S. Ahora bien si por la imperfecciones del circuito.55 V / ( 28 – 1) = 10 mV Esto significa. Esta diferencia. o sea al factor de ponderación que corresponde al bit menos significativo. de las tensiones de referencia .55 = 2. 2.55 mV. Por ejemplo. con lo que el error debido a las imperfecciones del circuito y de cuantificación quedaría: VA/D – Vo = 1.1 % F. En gral. pasando la cuenta a 128. respecto a la señal de entrada Vo Solución: Como primer paso debemos determinar el escalón del DAC interno. ---------------------------------------------------------------------------------------------------del mismo valor digital. indica que la salida puede tener un error del 0. De esta forma. 2.55 mV = 12. Este resulta: 0. resultaría menor que Vo y el contador seguiría contando un pulso mas.55 mV Esto significa que VA/D puede estar errado en 2. haciendo que el comparador cambie de estado y detenga la cuenta. Debemos recordar que VA/D representa el valor convertido a analógico. supongamos que la entrada analógica es de 1. Problema Un convertidor analógico-digital de 8 dígitos binarios de salida. están dentro del mismo orden de magnitud. El error porcentual que presenta respecto a su valor de plena escala es de 0. Una especificación de estos errores. Ahora debemos tratar el error debido a las imperfecciones de los elementos del circuito que el fabricante lo especifica como 0. es el error de cuantificación que no lo podemos inherente al DAC interno donde su valor de salida.1% F.1% .268 V. mayor que Vo. la salida VA/D podría estar desviada. etc. de acuerdo al problema anterior que incluso si el DAC interno no presenta imprecisiones. tiene una tensión de entrada a plena escala de 2.ING. las resistencias de presición del DAC interno.

este convertidor no se utiliza en aplicaciones donde se deban convertir señales analógicas que cambian con alta velocidad (frecuencias.ELECTRONICA II.5 µseg. el valor promedio aritmético. La desventaja principal del método de rampa en escalera.( 2N -1). Este valor vale para F = 1 MHZ y 10 bits: t máx = (2N -1). para volver a contar. Por ello. ELECTRICA 8-2 Convertidores de señales analógicas a digital. El tiempo de conversión máximo será entonces cuando Vo este por debajo del limite de escala.ING. V f.escala De otra forma. / 2 =1023/2 = 511. es fundamentalmente el tiempo de conversión. suministran como tiempo de conversión. CONVERTIDOR A/D DE APROXIMACIONES SUCESIVAS Entrada Analógica Vi RELOJ Y CIRCUITO DE CONTROL S&H Vo AO + REGISTRO DE APROXIMACIONES SUCESIVAS BUFFER DE SALIDA Salida digital VA/D CONVERTIDOR D/A __________________________________________________________________ Apunte de cátedra Autor: Ing. Algunos fabricantes. los hace ventajosos. la finaliza el comparador cuando VA/D > Vo. Domingo C. Guarnaschelli 12 . Disminuimos la resolución del DAC interno. Esta cuenta. altas). de modo que VA/D pasa al ultimo escalón para activar el contador y detenerse. para el caso del convertidor en escalera. representa el tiempo que tarda el contador en llegar a una cuenta determinada. el tiempo de conversión se determinaba mediante: t= Vo. Para nuestro ejemplo vale: t promedio = t máx. que se incrementa al doble por cada bit que agregamos al contador. / f . ---------------------------------------------------------------------------------------------------Tiempo de conversión Como ya lo habíamos analizado. a costa de aumentar al doble el tiempo de conversión.Sin embargo para aplicaciones de baja velocidad dada la relativa sencillez del circuito. / f = ( 210 -1) / 1MHZ = 1023 µseg.UTN REG. SANTA FE. ≈ 2N-1 ciclos reloj.

Este valor digital. resulta Vo > VA/D. ELECTRICA 8-2 Convertidores de señales analógicas a digital. el nuevo valor de salida será 01000000002. Terminada la secuencia. es bastante similar al convertidor en escalera. Guarnaschelli 13 . 2 Bit 4 (MSB) Bit 3 Bit 2 Bit1 Bit 0 (LSB) 1 0 0 0 0 1 0 0 0 0 1 1 0 0 0 1 0 0 0 0 1 0 1 0 0 1 0 1 0 0 1 0 1 1 0 1 0 1 0 0 1 0 1 0 1 1 0 1 0 1 __________________________________________________________________ Apunte de cátedra Autor: Ing. desde el punto de vista de su diagrama en bloques. para un determinado valor de tensión analógica a convertir. el comparador cambia de estado. Este registro. sustituyendo el 1 del bit mas significativo por un cero y colocando un 1 en el bit de peso inmediatamente inferior. aparece el 10000000002. valor que corresponde a la mitad de la máxima excursión de la tensión de entrada. pero agrega un 1 en el bit inmediatamente inferior. ---------------------------------------------------------------------------------------------------Este convertidor ADC. hasta alcanzar el bit de menor peso (LSB). muestra la modificación de los bits del registro de 5 bits. mediante el DAC interno es transformada a una tensión analógica “VA/D “que es comparada con la señal analógica de entrada. SANTA FE. con la diferencia apreciable que se sustituyo el contador digital binario por un circuito denominado de “registro de aproximaciones sucesivas”. quedando el resto inalterado.UTN REG. comienza colocando a 1 el bit mas significativo (MSB). o sea por ejemplo para una salida digital de 10 bits. Domingo C. escala VA/D Vo Vf. Vf. a convertir.ELECTRONICA II. cuando se le da la orden de inicio.ING. Si la señal “VA/D “ es mayor que Vo. haciendo que el registro no modifique el 1 del bit de mayor peso. Si en esta comparación. dejando el resto en cero. La próxima figura. el comparador bascula dando lugar a una señal que hace que el registro cambie su contenido.esc. el valor digital final corresponde al valor convertido de la señal analógica muestreada y cuantificada. El proceso se repite “n” veces (“n”. Este último valor. es el numero de bits del código digital de salida). quedando el resto a cero. nuevamente es convertido a señal analógica y comparada nuevamente con la señal Vo.

UTN REG. Problema El registro de aproximación sucesiva de un convertidor tiene 8 bits con una resolución de 20 mV. entonces le corresponde el valor final a 2. __________________________________________________________________ Apunte de cátedra Autor: Ing. que ocurre cuando VA/D supera a Vo.17/20 = 108. ---------------------------------------------------------------------------------------------------Una característica del método de aproximaciones sucesivas es que el valor final convertido VA/D resulta por debajo de la señal analógica Vo. el ADC de rampa ascendente es relativamente lento porque el contador se reestablece a cero al inicio de cada nueva conversión.16 V < 2. El tiempo que le toma a la escalera restablecerse a cero e incrementarse nuevamente al nuevo valor. estaba por arriba de Vo. que están alimentados con una frecuencia reloj de 500 KHZ Solución: tc. Por lo tanto la salida del convertidor corresponderá al valor equivalente digital del decimal 108 10810≡ 011011002.5 escalones Para 108 escalones corresponde VA/D= 108 x 20 mV = 2. Tiempo de conversión del A/D de aproximaciones sucesivas Como el proceso de aproximación se repite en la misma cantidad de pasos. SANTA FE.16 voltios Para 109 escalones corresponde VA/D= 109 x 20 mV = 2. (ADC rampa en escalera) tc a. a diferencia del método de rampa. donde el voltaje equivalente.s = N x 1/f = 10 x 2 µseg = 20 µseg.17 Voltios Solución: Por la resolución. entonces el tiempo de conversión es fijo El procesamiento de cada bit toma un ciclo reloj.(ADC aproximación sucesiva) Como vemos para la tensión de fondo de escala. el convertidor de aproximación sucesiva es prácticamente 100 veces más rápido que el de escalera. resulta: tc = N x 1 ciclo reloj La constancia de éste valor.ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital. comienza en cero y su nivel se incrementa hasta el punto de conmutación del comparador. Problema Determinar los tiempos de conversión de dos ADC de 10 bits. cualquiera sea el valor de la tensión analógica a convertir. se desperdicia. Domingo C.18 voltios Como la aproximación queda en un valor menor. la cantidad de escalones posibles para la tensión a convertir resulta: 2. Guarnaschelli 14 . Determinar la salida digital para una tensión analógica de entrada de 2. resulta interesante cuando los datos analógicos están cambiando a una frecuencia relativamente rápida.esc max = (2N – 1) x 1/f = 1023 x 2 µseg.ELECTRONICA II. = 2046 µseg. ADC DE RAMPA EN ESCALERA ASCENDENTE Y DESCENDENTE Como hemos analizado. de modo que el tiempo de conversión total para N bits.17 V. uno de rampa en escalera ascendente y otro de aproximaciones sucesivas. independiente del valor de Vo. La escalera de tensiones a la salida del DAC interno.

Este contador cuenta hacia arriba cuando el comparador indique VA/D < Vo y cuenta hacia abajo. R AO + C VA AO + Comparador Cx CONTADOR Vp Vi S&H Vo RELOJ Y CIRCUITO DE CONTROL BUFFERS DE SALIDA VS Salida digital __________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. Se emplean en aquellos casos en que no se requieren gran velocidad. De esta manera la salida del DAC (VA/D) se modifica hasta que se produce “el cruce con Vo donde detiene la cuenta.ING. ---------------------------------------------------------------------------------------------------En el ADC de rampa en escalera ascendente y descendente. respecto al de escalera ascendente. incrementándole o decrementándose. el tiempo de conversión en este convertidor. SANTA FE. se reduce. ahora el contador no se reestablece a cero sino que parte de su ultima cuenta. Para un nuevo valor a convertir. se usa un contador ascendente-descendente para disminuir el tiempo desperdiciado. Existen dos tipos a saber: el de rampa única y el de doble rampa. pero en los que es importante conseguir buena linealidad.ELECTRONICA II. pero seguirá siendo variable.UTN REG. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Como la salida del DAC interno sigue a la entrada Vo. De esta manera. Se usan frecuentemente en voltímetros digitales. Convertidor A/D de rampa única Conmutador electrónico Generador rampa Vref. en función del valor a convertir. a menudo se le denomina “ADC de seguimiento” CONVERTIDORES A/D CON INTEGRADOR Estos convertidores son más sencillos que los anteriores ya que no utilizan DAC interno. Guarnaschelli 15 . cuando VA/D > Vo. según sea el nuevo valor de Vo respecto a VA/D.

para permitir que los pulsos lleguen al contador. deteniendo el paso de pulsos hacia el contador. la salida del comparador. SANTA FE. Cuando el nivel de la rampa supera a la señal de entrada. el comparador bascula colocando un cero lógico en la puerta AND. deberá estar en uno lógico (1). un comparador. En el comparador se realiza la comparación entre la señal de entrada (señal muestreada) y la rampa generada en el integrador.ELECTRONICA II.UTN REG. A partir de este momento. Las formas de ondas de las distintas señales que intervienen. ---------------------------------------------------------------------------------------------------Como muestra el dibujo. Domingo C. ELECTRICA 8-2 Convertidores de señales analógicas a digital. corresponde con la salida digital del valor de la tensión de entrada muestreada. T / C.ING.R VA = Vo = Vref. se muestran en el siguiente dibujo: TS Vo VA t VS t Cx t T Ts representa el tiempo entre dos conversiones consecutivas. el integrador genera una rampa con una pendiente determinada por los valores de C y R. En la puesta en marcha el integrador y el contador son puestos a cero por el circuito de control. tiene un integrador.) dt = Vref. Para este caso. que pasan por una puerta Y.R ∫0T (-Vref.T/CR despejando el tiempo T T =Vo. El valor contado hasta este momento. El tiempo T se obtiene a partir de la condición de que Vo (tensión analógica muestreada es igual a la VA (tensión rampa) o sea t = T. Tp = N/ f __________________________________________________________________ Apunte de cátedra Autor: Ing. un generador de impulsos y los circuitos de salida. Guarnaschelli 16 . Simultáneamente el contador comienza a contar los pulsos provenientes del reloj. vA(t) =– 1/C. CR/ Vref El tiempo T lo reemplazamos por la cantidad de pulsos contados x periodo del pulso o sea T = N .

Por lo tanto el valor digital lo obtenemos a la salida del contador binario. Vo Como podemos observar. Guarnaschelli 17 .UTN REG.R.ING. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Domingo C. valores que se modifican con la temperatura.ELECTRONICA II. En la formula anterior vemos que los pulsos contados es función de los valores de C y R. con lo que el error puede aumentar. f/ Vref). SANTA FE. ---------------------------------------------------------------------------------------------------De allí despejamos el número de pulsos contados y tendremos: N = (C. Vi S&H Vo RELOJ BUFFERS DE SALIDA Salida digital VA T1 TA1 TA2 t VA1 VA2 __________________________________________________________________ Apunte de cátedra Autor: Ing. Convertidor A/D de doble rampa Conmutador electronico C1 C C2 AO + Generador rampa VA AO + Comparador a masa CIRCUITO DE CONTROL CONTADOR -Vref. Otro inconveniente es la baja velocidad. la cantidad de pulsos contados es una medida de la tensión analógica de entrada.

R y f ). / C. este convertidor presenta tiempos de conversión largos ( 10 a 100 mseg. por lo que no se lo emplea para adquisición de datos o señales de audio. Evidentemente. SANTA FE.R Despejamos ahora el periodo de la rampa positiva tendremos: ( TA1 –T1 ) = Vo(muestreada)/Vref . teniéndose una salida digital. Vo (muestreada) / Vref. __________________________________________________________________ Apunte de cátedra Autor: Ing.R = . El tiempo de integración de esta rampa.ING. el tiempo TA1. Domingo C. proporcional al nivel de tensión de entrada.R Durante este tiempo el reloj habrá oscilado”n1” veces de manera que T1 = n1.ELECTRONICA II. como dijimos.VA1 (. por lo que VA1 también la podemos expresar como: VA1 = -( TA1 –T1 ) . Guarnaschelli 18 . ELECTRICA 8-2 Convertidores de señales analógicas a digital. respecto a la variabilidad de C. pero la conversión lenta no resulta un problema para su aplicación en voltímetros y multímetros. hasta que la tensión se haga cero.Vo (muestreada). R y frecuencia reloj. por lo que podemos reemplazar a este periodo por la cantidad de pulsos contados multiplicado por el periodo del reloj: ( TA1 –T1 ) = N.Vo (muestreada). A continuación se cambia de posición el conmutador C2 y se pasa a integrar una tensión negativa de referencia (-Vref. ---------------------------------------------------------------------------------------------------Este convertidor se ha diseñado para resolver los inconvenientes del de rampa única (variabilidad de C.). Esto da lugar a una rampa negativa hasta alcanzar el nivel de tensión . no depende de C. en el transcurso de la segunda rampa. Vref. T reloj finalmente determinamos el número de pulsos contados N. la tensión alcanzada por la primera rampa para t = T1 vale: VA1= . T1 / C. Durante este tiempo.VA2 corresponde para otro nivel de tensión de entrada). detectado por el comparador. T1 / C. dando lugar a una rampa positiva. resultando: N = n1. Como ventaja. Como podemos ver el número de pulsos contados para el nivel de tensión muestreado y convertido. En efecto. Treloj Durante este periodo el contador cuenta N pulsos. Al pasar la rampa por el nivel cero. T reloj Por otra parte. Con este método se eliminan las derivas por C. R y la frecuencia. El funcionamiento comienza integrando la señal muestreada de entrada durante un tiempo T1 fijo para cualquier nivel de tensión. que comienza desde -VA. Por ejemplo para el nivel de tensión de entrada que proporciona . es el empleado en alcanzar el nivel cero. termina la cuenta. resuelve los problemas del de rampa única. como se observa en el grafico.). es su bajo costo y con un grado mayor de complejidad. n1. el contador cuenta los pulsos provenientes del reloj.R y la frecuencia. el contador cuenta durante el periodo ∆T= TA1-T1 y para -VA2 cuenta durante ∆T= TA2-T1 . depende de la tensión alcanzada cuando se genero la rampa negativa.VA1.UTN REG.

utiliza un “oscilador lineal controlado por voltaje”. En nuestro caso tomaremos el chip de Nacional Semiconductor. que produce una frecuencia de salida proporcional a su voltaje de entrada.73 voltios. a través de conductores.Tiempo de conversión típico 100 µs. Domingo C.5 volt. denominado también VCO. Por ejemplo si tenemos ahora una tensión de 4.Alimentación única normal Vcc = +5 Volt (máx. compatible con TTL. Como vemos el incremento de frecuencia es proporcional al incremento de la tensión de entrada. el valor digital equivalente al decimal 454 representativo de la señal analógica. utiliza la técnica de conversión de “aproximaciones sucesivas” produciendo códigos o __________________________________________________________________ Apunte de cátedra Autor: Ing.UTN REG. 8). tenemos a la salida del contador. 6. a las computadoras. el voltaje de entrada del VCO es la señal analógica.Resolución 8 bits 10)-Errores de linealidad y desajuste total < ±1/2 LSB (digito menos significativo) Este convertidor A/D.Salidas triestado memorizadas.1 %. Para tomar como ejemplo e interpretar su funcionamiento. contara los pulsos digitales durante un tiempo fijo y convertirá este conteo en el equivalente valor digital de la señal analógica.Conversor del tipo de aproximaciones sucesivas 3). Una solución. el contador contara hasta 454. es alimentar un VCO con la señal analógica y transmitir la variación de esta frecuencia que prácticamente no se vera afectada. tiene el inconveniente que resulta difícil alcanzar un grado de presición alto. SANTA FE. el cual presenta algunas de estas características: 1). la frecuencia es 27. daremos una descripción sintética de un convertidor A/D presentado por varios fabricantes. El conteo final resulta proporcional al valor del voltaje analógico. en este caso para una tensión de 4.4 KHZ y si esta frecuencia la hacemos pasar por un contador que cuente durante 10 mseg.Multiplexor analógico de 8 canales de entrada. ---------------------------------------------------------------------------------------------------CONVERTIDOR A / D DE VOLTAJE A FRECUENCIA Este convertidor es más simple que los vistos anteriormente porque no necesita un DAC interno. dado que es dificultoso diseñar un VCO con exactitud del 0. Para el caso del convertidor A / D. provenientes de los transductores. por medio de sus circuitos internos y programa correspondiente. ELECTRICA 8-2 Convertidores de señales analógicas a digital. En lugar de este. Si bien este método de conversión es simple. y con 2. Esta frecuencia alimenta a un contador que cuenta durante un intervalo de tiempo fijo.54 voltios. El ruido eléctrico puede afectar de manera adversa las señales analógicas si se transmiten directamente.Adaptación a microprocesadores 9). 7). La computadora. Como vemos. supongamos que el VCO genera una frecuencia de 10 KHZ cuando se le aplica una tensión de 1 volt. Guarnaschelli 19 .Bajo consumo (15 mW) 5).3 KHZ. 6). DESCRIPCION TECNICA DEL CONVERTIDOR ADC0808 A continuación. hacia las computadoras de control. Una de las aplicaciones principales para este tipo de convertidor es en los entornos industriales ruidosos donde se deben transmitir señales analógicas de pequeña magnitud. que es presentado en varios encapsulados de CI monolítico.tecnología de fabricación CMOS 2).5 V) 4).ELECTRONICA II. Si le aplicamos 1. la frecuencia de salida pasa a 15 KHZ.54 voltios a la salida del VCO tendremos 45. Esta última modifica la frecuencia de salida del VCO.ING.

Guarnaschelli 20 . SANTA FE.ELECTRONICA II. ELECTRICA 8-2 Convertidores de señales analógicas a digital.UTN REG.ING. ---------------------------------------------------------------------------------------------------palabras binarias de 8 bit equivalentes a la magnitud de la entrada analógica. Veamos primero su diagrama en bloques: IN0(26) IN1(27) IN2(28) 8 entradas analogicas IN3(1) IN4(2) IN5(3) IN6(4) IN7(5) Señal analógica seleccionada Multiplexor de 8 canales analogicos Decodificador de direcciones (Básculas) (25)ADD A (24)ADD B (23)ADD C (22)ALE Activación de la báscula de direcciones START(6) (inicio) CLOCK(10) (reloj) Líneas de direccionamiento Conversor A/D (7)EOC (Fin de la conversión) Control y tiempos Registro de aproximaciones sucesivas (SAR) Comparador Báscula / amplificadores de salida MSB (21)2-1 (20)2-2 (19)2-3 (18)2-4 (8)2-5 (15)2-6 (14)2-7 (17)2-8 LSB Salida de 8 bits compatible TTL Cadena de conmutadores Conversor D/A 256 resistores (9)OUPUT ENABLE (Control triestado) (16)Vref(-) (11)Vcc (13)GND (12)Vref(+) __________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C.

corresponden a los pines del circuito integrado. SANTA FE.UTN REG. Domingo C. como indica la figura: Control desde el registro de aprox.ING.ELECTRONICA II. se recibe un flanco ascendente que memoriza la información presente en las líneas A. La selección. corresponde a la mostrada en la siguiente tabla: Canal seleccionado Entrada 0 “ 1 “ 2 “ 3 “ 4 “ 5 “ 6 “ 7 C B A 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 Por el terminal (22) ALE. ELECTRICA 8-2 Convertidores de señales analógicas a digital. ---------------------------------------------------------------------------------------------------Los números. Dispone de 8 entradas analógicas posibles y de una lógica de control compatible con cualquier microprocesador. B y C del decodificador de direcciones. la tensión de referencia se deriva hasta la Vref (+). B y C. es necesario aplicarle un reloj externo que puede establecer la frecuencia de trabajo entre 100 KHZ y 1. se selecciona uno de los 8 canales analógicos. los cuales determinan el margen de la tensión analógica de entrada a convertir. Un multiplexor analógico de 8 canales puede acceder directamente a cualquiera de los 8 entradas analógicas.2 MHZ. Para el funcionamiento y sincronización del convertidor. El DAC interno consta de 256 resistencias conectadas a una cadena de conmutadores analógicos. pasando por una cadena de 256 resistencias en serie. Mediante una combinación de líneas de entradas A. Vref (+) y Vref (-). Introducen desde el exterior los voltajes de referencia para el convertidor. Los terminales (12) y (16). en los terminales del diagrama de bloques. Desde el Terminal Vref (-). El multiplexor analógico traslada la señal analógica del canal elegido a una de las entradas del comparador. sucesivas A la entrada del comparador __________________________________________________________________ Apunte de cátedra Autor: Ing. Guarnaschelli 21 . Dispone también de un comparador estabilizado (chopper) y un registro de aproximaciones sucesivas.

selecciona secuencialmente a cada uno de los conmutadores analógicos asociados a cada resistencia. el contenido del SAR es el equivalente. La siguiente figura. 14. nos muestra el diagrama en bloques de las partes más importantes del voltímetro digital: __________________________________________________________________ Apunte de cátedra Autor: Ing. esta información no se transfiere a los elementos visualizadores.ELECTRONICA II. Guarnaschelli 22 . 20 y 21 se obtienen una salida digital binaria equivalente a la tensión analógica seleccionada. comenzando la conversión al llegar al siguiente flanco descendente. 19. en digital de la tensión analógica a convertir. En este caso. 18. 17. mientras se realiza la nueva lectura. SANTA FE. La salida de los contadores es convertida a analógica por el ADC interno. donde la información se transfiere a la salida después que se le aplica un pulso reloj. Si durante un proceso de trabajo. transfiriendo a estas ultimas. ---------------------------------------------------------------------------------------------------El registro de aproximaciones sucesivas (SAR) de 8 bits. indica que la salida digital del convertidor es valida. el cual se decodifica y se presenta la información a través de visualizadores. En caso de no ser iguales dichas tensiones. para luego pasar a cero y volver a contar. compatible con TTL. produciendo la tensión que conforma una de las entradas del comparador. sino que mantienen la cuenta anterior en su salida. los registros actualizan su salida.99 voltios. APLICACIONES DE LOS CONVERTIDORES A / D VOLTIMETRO DIGITAL Los voltímetros digitales convierten los voltajes analógicos a su representación en código BCD (decimal codificado en binario). hasta que se complete la nueva conversión. el cual compara con la tensión analógica a convertir. ELECTRICA 8-2 Convertidores de señales analógicas a digital. la nueva información que tienen en sus entradas. Mediante el Terminal (9) OUPUT ENABLE (control triestado) en nivel bajo. Para ello realizaremos un esquema en bloques de un DVM (medidor de voltaje digital) de tres dígitos. de 9. Al final de la cuenta (999). A su vez la salida de los registros actúa como entrada de decodificadores BCD /excitadores de 7 segmentos que excitan finalmente los elementos visualizadores. nos va a dar un valor máximo de la tensión de salida Vo. De esta manera mientras los contadores están contando. El Terminal (7) EOC proporciona un nivel alto cuando se ha completado el proceso de conversión. que tiene una resolución de 10 mV. El SAR es puesto a cero cuando se introduce por el Terminal (6) START. mantienen el valor numérico anterior.UTN REG. De esta manera en los elementos visualizadores. normalmente de 7 segmentos. Cuando se consigue que las dos entradas sean iguales. dando por finalizado el proceso. La salida de los contadores también alimenta a tres registros del tipo paralelo que guardan transitoriamente la última información obtenida en la conversión.(valor máximo también de la tensión analógica a medir). se puede poner en estado flotante las salidas del conversor. Cuando la ultima cuenta finaliza. Esta salida digital queda almacenada en una bascula (LATH) triestado. el SAR cambia de contenido y selecciona un nuevo conmutador. Por los terminales 8. EOC pasa a nivel bajo dos ciclos de reloj después de que se produzca un flanco ascendente en la señal START. 15. el contador esta compuesto por tres contadores de décadas que cuentan hasta 999. Estos registros son basculas (LATH) del tipo D. Domingo C. El flanco positivo de este Terminal. Analizaremos el principio de funcionamiento de un voltímetro digital que utiliza como conversor una rampa digital. se activa este Terminal. un flanco ascendente.ING. se interrumpe la conversión y se inicia una nueva.

1 mV Comparador Vc + Q2 A las entradas de borrado de los registros (CLEAR) MV1 `Q2 Q1 MV1 `Q1 Multivibradores monoestables __________________________________________________________________ Apunte de cátedra Autor: Ing. Domingo C. SANTA FE.99 V Vo Entrada analogica Vi VT=0.ELECTRONICA II. ---------------------------------------------------------------------------------------------------Visualizadores 7 segmentos unidades decenas centenas Modificación del punto decimal Por cambio escala Decodificador BCD/ 7 segmentos Registro 4 bits (Basculas o lath) Decodificador BCD/ 7 segmentos Registro 4 bits (Basculas o lath) Decodificador BCD/ 7 segmentos Registro 4 bits (Basculas o lath) Contador BCD (Centenas) CL Contador BCD (Decenas) CL Contador BCD (Unidades) CL Entrada reloj Convertidor de BCD a analogico F.S=9.UTN REG. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Guarnaschelli 23 .ING.

A partir de un numero de cuenta. la información queda retenida en los registros. cuando Vo < Vi la salida del comparador Vc. deberá superar a 6. Este pulso activa los registros (basculas) que transfieren el ultimo valor de la cuenta del contador. resulta Vo > Vi.UTN REG. Para esta ultima situación “Vo” cae a cero haciendo que Vo < Vi. la tensión de salida del DAC interno o sea Vo. habilitando nuevamente la compuerta AND y permitiendo que los pulsos reloj sean contados nuevamente. Vi1 Vi2 Vo Vo t Vc Fin de la conversión Conteo final transferido a salida registros Puesta a cero contadores para inicio nueva conversión t VQ1 t VQ2 t Por ejemplo si la tensión analógica vale Vi = 6.ING. un pulso temporizado de 1 µseg. A medida que este se incrementa. . la señal a la salida del DAC interno “Vo” se incrementa.3721 V. deteniendo la cuenta. la salida del comparador pasa a “bajo” (0). Por otra parte. también a razón de 10 mV por pulso contado. y por otro lado activa al MV2. ELECTRICA 8-2 Convertidores de señales analógicas a digital. __________________________________________________________________ Apunte de cátedra Autor: Ing. La siguiente figura muestra las formas de ondas de las diferentes señales que intervienen en la conversión del DVM. que genera otro pulso que restablece los contadores a cero. ---------------------------------------------------------------------------------------------------Analizando el diagrama de bloques.ELECTRONICA II. con lo que se termina la conversión. permanece en “alto” (1). haciendo cambiar o no. iniciando un nuevo ciclo de conversión. provoca el disparo del multivibrador monoestable nº1 que genera en su salida. Como el DAC varia su tensión cada 10 mV. Guarnaschelli 24 . el flanco de bajada de la tensión Vc. Domingo C. permitiendo que pasen por la compuerta AND los pulsos reloj hacia el contador.3721 V para que la salida del comparador (Vc) pase al valor bajo. inhabilitando la compuerta AND.372 + VT = 6. SANTA FE. a su salida. Cuando cae el pulso del MV1. y con esto. la presentación decimal en los visualizadores. el comparador entonces pasa a alto. para esta situación.

una corriente fija de referencia (fuente de corriente constante). se hace pasar la corriente desconocida a través de una resistencia fija de referencia para producir un voltaje. es necesario correr el punto decimal a la derecha del que corresponde a las decenas. Por ejemplo para medir corrientes.3721/10 mV = 637. ELECTRICA 8-2 Convertidores de señales analógicas a digital. convierte la resistencia desconocida en una tensión eléctrica que luego es convertida a digital. se deberá indicar con un indicador luminoso. se usa un amplificador o atenuador adecuado colocado entre la entrada Vi y el comparador.UTN REG. se hace pasar por la resistencia a medir. resistencia y corriente El DVM se puede convertir en un multímetro (DMM). el punto decimal. Veamos el circuito básico para convertir corriente en tensión: Rr + Vio = -Rr. donde estamos midiendo hasta el valor 9. a la derecha del visualizador que corresponde a las centenas (contador) Cambio de escala del DVM Para poder utilizar el voltímetro digital sobre varios intervalos de tensiones de entrada. En este caso. para tener una lectura correcta en los visualizadores. se decodificara a 7 segmentos.I __________________________________________________________________ Apunte de cátedra Autor: Ing.21 escalones que en la practica corresponden a 638 escalones. Guarnaschelli 25 . Ii v≈ 0 V Ii Vi Para medir resistencia. Para nuestro caso.99 voltios. El contador (formado por tres décadas contadoras parara su cuenta en el numero 638. Rx I=cte Vo=-. para su visualización. ---------------------------------------------------------------------------------------------------entonces se tendrán que generar 6.372 V en su entrada positiva (+) con lo cual el contador llegaría a una cuenta de 638 al final de la conversión. A los efectos de que esta resistencia no modifique prácticamente el circuito de medición. Por ejemplo si tenemos que medir con el voltímetro analizado una tensión analógica de 63.72 V. Domingo C.ING. se la hace pasar por un amplificador operacional realimentado de tal forma que la fuente de corriente desconocida vea en la entrada del multímetro un cortocircuito virtual. SANTA FE. Mediciones de tensión.Rx. valor binario que se guardara en los registros de cuatro bits que a su vez.ELECTRONICA II. lo podemos realizar colocando un atenuador por un factor de 10 de manera tal que el comparador reciba una tensión de 6. valor correspondiente en BCD al 0110 0011 1000. Esta corriente conocida.

dado que aparece una tensión positiva a la salida de AO1 (+0.7 volt). es recurrir a los denominados “rectificadores de presición de onda completa”. es aproximadamente igual a su valor medio cuadrática (MAV) o valor eficaz. Guarnaschelli 26 . previo a la conversión A/D. el diodo D2 no conduce y el diodo D1 conduce. la tensión del punto “A” vale cero volt por estar D2 bloqueado.(-Vi) + (R5/R3).(-Vi)) = +Vi (salida para Vi positivo) Cuando Vi es negativa. Tenemos varios circuitos denominados “convertidores de ca a cc” o también llamados “circuito de valor medio absoluto” (MAV). sea senoidal. debido a los errores provocados por las caídas de tensión en los diodos (especialmente para mediciones de pequeñas señales). Por otra parte. cuando la tensión de entrada “Vi” es positiva. Por lo tanto. ELECTRICA 8-2 Convertidores de señales analógicas a digital. un circuito de bajo costo MAV puede utilizarse como sustituto de un circuito de calculo de verdadero valor eficaz que es mucho mas caro. el AO2 actúa como “sumador inversor” con señales que ingresan por R3 y R4 que valen “+Vi” y “-Vi” respectivamente. triangular o cuadrada. entonces en el punto”A”.ING.( (R5/R4). Mediciones de voltajes de CA Los voltajes de CA se pueden medir en este DVM. el diodo D2 esta polarizado en directo y D1 en inverso.R5/R4. la tensión vale “-Vi”.ELECTRONICA II. En este caso. La tensión a la salida de AO2 vale: Vo= . Esto sucede así aun con una muy pequeña amplitud de la tensión de entrada.(0)) = . Veamos a continuación un circuito MAV realizado con amplificadores operacionales: A En este circuito. ---------------------------------------------------------------------------------------------------En ambos casos. dada la gran ganancia de amplificador operacional.(-Vi) = +Vi (salida para Vi negativo) __________________________________________________________________ Apunte de cátedra Autor: Ing. previa su conversión a un voltaje de CC.UTN REG. Una solución.(Vi + 2. Como R1=R2=R (AO1 actúa como inversor realimentado). SANTA FE. medición de corrientes y resistencias. La tensión de salida de AO2 vale: Vo= .(-Vi)) = . En estos casos la conversión de CA a CC no resulta conveniente realizarla con rectificadores no controlados.Vi + (R5/R3). Por R1 circula una corriente I1=Vi/R1 y lo hace también por R2.( (R5/R4). Domingo C. se puede colocar un amplificador o atenuador para obtener distintas escalas de medición. El MAV de una onda de voltaje.

Una forma de reducir el número de hilos de conexión tanto en las técnicas de sistemas realizados con circuitos de mediana integración como en los de alta integración. como seria el caso de utilizar los rectificadores con diodos. la tensión de salida resulta siempre positiva. tenemos a la salida de AO2 la señal de entrada rectificada en onda completa. Domingo C. realiza la conversión de rms a corriente directa verdadera. En este caso la entrada de información del convertidor BCD/7 segmentos debe irse conmutando sincrónicamente con la excitación de cada digito. Por ejemplo el circuito integrado AD536A de Analog Devices. el circuito actúa como integrador. Vi positiva o negativa. con un solo decodificador BCD/7 segmentos. Guarnaschelli 27 . muestra el diagrama en bloques de un sistema de excitación de indicadores numéricos de cátodo común. donde se observa un decodificador BCD/7 segmentos para cada indicador numérico. Nota sobre la excitación de los indicadores numéricos de 7 segmentos En el diagrama en bloques presentado para el voltímetro digital. Para DVM de presición. ---------------------------------------------------------------------------------------------------Como vemos. ELECTRICA 8-2 Convertidores de señales analógicas a digital. cuando debe realizarse. Vi t Vo Vo sin capacitor Vo con capacitor t Si le añadimos un capacitor de alto valor y de bajas fugas (10 µF de tantalio). con suficiente velocidad para que no sea perceptible el parpadeo.ING. pero excitando únicamente un solo digito durante un corto intervalo de tiempo. consiste en utilizar la múltiplex acción para la alimentación de los indicadores numéricos. a un valor de CC (el circuito es mas complejo). Sin el capacitor “C”. y produciendo una rotación en el encendido de las sucesivas décadas. para obtener la indicación numérica deseada. es suficiente para eliminar el parpadeo.UTN REG. hace costoso y compleja. la cantidad de hilos de conexión. con exactitud y sin perdida de señal. El siguiente esquema. __________________________________________________________________ Apunte de cátedra Autor: Ing. haciendo que Vo sea el valor promedio rectificado de Vi. SANTA FE.ELECTRONICA II. Con una frecuencia de encendido de 1 KHZ. se basa en utilizar un único convertidor BCD/7 segmentos para el mando simultaneo de todos los segmentos de las distintas décadas del contador. en ambos casos. se utilizan circuitos que convierten el valor rms de una señal alterna pura u otra. El multiplexado para el encendido de los paneles numéricos.

__________________________________________________________________ Apunte de cátedra Autor: Ing. con tres salidas.UTN REG. y al mismo tiempo constituye la dirección de la selección de los datos correspondiente al digito iluminado. Consta de un oscilador que fija la frecuencia del encendido secuencial de los indicadores. ---------------------------------------------------------------------------------------------------Oscilador D1 Entrada de datos D2 DN Contador 4 bits Multiplexor de datos Decodificador BCD/7Seg. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Decodificador de 1 a N líneas (Selec.ELECTRONICA II. display) N 2 1 1 2 N El esquema anterior muestra el esquema en bloques de un sistema de multiplexado para indicadores numéricos Con LED de cátodo común. SANTA FE. solo necesitaríamos un contador de tres bits. por medio del decodificador de 1 a N líneas. Como ejemplo de una aplicación de excitación con indicadores numéricos a 7 segmentos con multiplexado. Domingo C. Guarnaschelli 28 . un decodificador de tres líneas y un multiplexor paralelo de cuatro bits de entrada. utilizando para esto ultimo un multiplexor paralelo de cuatro bits. Para el caso de nuestro voltímetro digital de tres dígitos.ING. Un contador cargado por dicho oscilador permite el direccionamiento de la década iluminada en cada instante.

Guarnaschelli 29 . un registro de almacenamiento interno. b(16).La próxima figura. cuando este a nivel bajo. Domingo C. el contador pasa a cero y la salida de acarreo (14) pasa a nivel bajo. y D. siete salidas por transistores NPN que proporcionan hasta 80 mA para cada segmento de los visualizadores.UTN REG. e(2). c(17). se seleccionará el número que se halla en el registro de almacenamiento. Para el control del registro de almacenamiento interno.ELECTRONICA II. SANTA FE. El circuito dispone de una entrada reloj (12) para el contador. Asimismo. d(1). Las internas se utilizan para realizar el multiplexado sobre las salidas de las básculas hacia el decodificador BCB/7 seg. consta de un contador de cuatro dígitos. ELECTRICA 8-2 Convertidores de señales analógicas a digital. La excitación de los segmentos (LED o LCD) se realiza a través de las salidas externas a(15). B. La multiplexación se hace por medio de un oscilador interno. y un circuito interno para multiplexar los cuatro visualizadores. El multiplexor. La entrada de selección de digito (6). genera cuatro salidas internas y cuatro externas A. C(10) y D(11). consta de una entrada de iniciación (13) que cuando se pone a nivel alto. El grupo de cuatro básculas seleccionadas se conecta a las cuatro salidas comunes. f(3) y g(4). formado por cuatro basculas por década del contador. ---------------------------------------------------------------------------------------------------vamos a mostrar el diagrama lógico y de bloques simplificado de un CI de alta densidad de integración como el MM74C923 de la firma Nacional. C. mientras el resto de las básculas permanece con alta impedancia de salida (control triestado). el numero almacenado en el contador pasa al registro. dispone de una entrada de validación (5) que cuando se produce una transición de nivel bajo a alto.ING. Inicio Vcc (18) R(13) Arrastre 74C927 Reloj (12) ÷ 10 ÷6 ÷ 10 ÷ 10 CO(14) Selección `DS(6) LATCH 4 BIT 4 4 LATCH 4 BIT 4 LATCH 4 BIT LATCH 4 BIT 4 Decodificador BCD / 7 Seg. en sincronismo con el correspondiente dato BCD convertido a 7 seg. se mostrará el número en el contador. muestra el conexionado básico de los terminales de excitación de los visualizadores: __________________________________________________________________ Apunte de cátedra Autor: Ing. Las salidas externas A(7). B(8). cuando esté a nivel alto. de tal forma que este avanza con cada flanco negativo en dicha entrada. y exitador (15) a (16) b (17) c (1) d (2) e (3) f Latch (5) A A (7) B (8) C (10) D (11) Masa(9) B C D (4) g MULTIPLEXOR Oscilador interno Este integrado. son las encargadas de seleccionar a cada visualizadores.

Una aplicación de este integrado. Respecto al contador. video o un osciloscopio digital.ING. ha permitido disponer prácticamente en un solo chips. en estos últimos años. “placa de adquisición de datos”.UTN REG. Para finalizar el tema respecto al voltímetro digital. ---------------------------------------------------------------------------------------------------a R b c 74C927 d e f g A B C D Como característica notable de este circuito podemos decir que la tensión de alimentación puede ser de 3 a 6 volt (TTL) y el margen de ruido es de 1 volt. ADQUISICION DE DATOS CON LOS CONVERTIDORES A / D Como lo hemos dicho al principio del tema de los convertidores D/A y ADC. Esta placa. tomado como ejemplo de la multiplexación de las salidas. permitiéndonos contar décimas de segundo. se denomina en la jerga de la computación. es en los temporizadores para visualizar los tiempos transcurridos. tomando muestras de la señal analógica (muestreo) a intervalos de tiempo menores a la máxima frecuencia contenida en esta señal (teorema del muestreo de Nyquist). existen muchas aplicaciones donde los datos analógicos se deben “digitalizar” para transferirlos a la memoria de una computadora. tiene todos los componentes necesarios para realizar la conversión A/D. la microcomputadora interna guarda __________________________________________________________________ Apunte de cátedra Autor: Ing. esta formado por tres décadas y una éxada. si utilizamos un reloj externo de 10 HZ. El control de esta placa se realiza a través de la computadora mediante un programa específico. podemos decir que el avance que ha tenido la microelectrónica. como así también de los amplificadores o atenuadores para adaptación de la señal de entrada a las distintas resoluciones. mediante el cual la computadora adquiere estos datos analógicos digitalizados. Guarnaschelli 30 . se denomina “adquisición de datos” y la electrónica que lo realiza. segundos y minutos.ELECTRONICA II. dependiendo de la aplicación. SANTA FE. Este proceso. Domingo C. de forma tal que el segundo digito más significativo divide por seis. Por ejemplo en una aplicación de almacenamiento de una grabación digital de audio. todos los bloques funcionales de un voltímetro digital (convertidor A/D mas excitador display) a precios muy accesibles. La computadora puede hacer varios procesos con los datos adquiridos. ELECTRICA 8-2 Convertidores de señales analógicas a digital. La adquisición de datos se realiza como ya lo hemos mencionado.

la computadora examina los datos o realiza un determinado algoritmo de control. mediante un programa especial para ese fin. para posteriormente determinar que salidas de control debe generar. Guarnaschelli 31 . La computadora genera los pulsos de __________________________________________________________________ Apunte de cátedra Autor: Ing. tiempo después transferirlos a un DAC y reproducirlo nuevamente como señal analógica. SANTA FE.UTN REG. En una aplicación de control de procesos. para adquirir los datos digitales de la representación de la tensión analógica Vi.ING. Domingo C. Veamos el diagrama simplificado de este procedimiento: Vi(analogica) Reloj Inicio ADC de rampa digital 8 bits MICROCOMPUTADORA ____ FDC Datos 8 bits Vo (tensión a la salida del DAC interno del ADC Vi (señal analógica) Vi Vo Inicio ____ FDC t to t1 t2 00001000 00000101 dato1 dato2 t3 00000011 dato3 t4 00000011 dato4 Datos que se van cargando en la memoria de la computadora La figura anterior muestra como la microcomputadora.ELECTRONICA II. se conecta con el ADC tipo rampa digital. ---------------------------------------------------------------------------------------------------los datos en una memoria para luego. ELECTRICA 8-2 Convertidores de señales analógicas a digital.

Este circuito integrado.UTN REG. Cuando Vo iguala y supera a Vi. Guarnaschelli 32 .ELECTRONICA II. a la memoria de la computadora. para posteriormente transferir el resultado digital. para repetir el procedimiento comentado. El valor del contador interno del ADC se transfiere a la salida (bus de datos) y la computadora mediante una instrucción del programa. para determinar el momento que finaliza la conversión. Domingo C. Señal analógica a digitalizar y guardar en memoria de la computadora Vi t V Reproducción señal digitalizada Reproducción señal digitalizada y filtrada t Como ejemplo practico y real de la conexión entre un convertidor A/D y el microprocesador de una computadora. por lo que la salida de datos digitales es triestado de 8 bits. la tensión en escalera Vo del DAC interno. lo guarda en su memoria. ELECTRICA 8-2 Convertidores de señales analógicas a digital. la computadora. La señal negada FDC ( fin de conversión). es un CI CMOS de 20 terminales y realiza la conversión analógica a digital usando el método de aproximaciones sucesivas. se completa la conversión pasando la señal ‘FDC a un valor bajo. mediante otro “programa especial” transfiere los datos guardados a un DAC en el mismo orden con que fueron tomados y con el mismo intervalo de tiempo. La salida del DAC presentara una señal escalonada. Este CI ha sido diseñado para que pueda ser interconectado fácilmente a un bus de datos de un microprocesador. ---------------------------------------------------------------------------------------------------“inicio” para iniciar una nueva conversión A/D. presentaremos al CI ADC084. SANTA FE. que comienza a incrementarse cuando se da la orden de inicio.ING. Por __________________________________________________________________ Apunte de cátedra Autor: Ing. En el dibujo se observa la señal Vi (línea continua). Nuevamente genera otra señal de “inicio”. es monitoreada por la computadora. generada por el convertidor. Si posteriormente quisiéramos reconstruir la señal digitalizada. haciéndola pasar por un filtro RC pasabajo se puede obtener la forma de onda original. comercializado por varios fabricantes.

También es posible usar un reloj externo. el convertidor utiliza Vcc= +5 V como voltaje de referencia y la entrada analógica puede variar de 0 a 5 V a limite de escala. la entrada analógica real. resulta de la diferencia en los voltajes aplicados a estos terminales: VENT = VENT(+) . que permiten tener “entradas diferenciales”. De esta forma.VENT(-) Cuando realizamos conversiones con una sola tensión. los nombres de algunas de las entradas y salidas. Para el funcionamiento del registro de aproximaciones sucesivas.ELECTRONICA II.R. CLKIN(4) y GNDdigital(10).UTN REG. SANTA FE. Durante la operación normal.C) Siendo R y C componentes conectados en serie.1. ---------------------------------------------------------------------------------------------------esta razón. la resolución resulta: Resolución absoluta = 5 V / 255 = 19.6 mV. conectado al Terminal CLKIN(10). el CI tiene un oscilador interno que produce una frecuencia dada por la expresión: f = 1 / (1. Domingo C. VENT(+)(6) y VENT(-)(7). ELECTRICA 8-2 Convertidores de señales analógicas a digital. esta se aplica a VENT(+) y VENT(-) se conecta a la “tierra analógica” GNDanalogica(8).ING. Con 8 bits. Guarnaschelli 33 . se basan en funciones que son comunes a sistemas soportados con microprocesadores. __________________________________________________________________ Apunte de cátedra Autor: Ing. Veamos primero el CI con los nombres y ubicación de los terminales: Vcc(+5V) (20) VENT(+) VENT(-) Vref/2 CLK(out) CLK(int) ___ CS __ RD __ WR (6) (7) (11) D7 (12) D6 (13) D5 (14) D4 CAS ADC0804 8-bits (15) D3 (16) D2 (17) D1 (1) (2) (3) (10) GND(digital) (18) D0 ____ (5)INTR Salidas digitales GND(analogica) (8) (9) (19) (4) Similar al ADC 0808 ya estudiado. tiene dos entradas analógicas. a los terminales externos CLKout(19). El voltaje analógico de entrada es convertido a una salida digital de 8 bits de tipo triestado.

El Terminal Vref/2 es una entrada opcional que puede utilizarse para reducir el voltaje interno de referencia y por lo tanto cambiar el intervalo analógico de entrada que el convertidor puede manejar. El Terminal (10) es la tierra digital que usan todos los dispositivos digitales del sistema (tienen diferentes símbolos).6 2. la referencia interna cambia al doble de este valor y entonces el intervalo analógico de entrada cambia de igual forma.8 Veamos a continuación el conexionado principal de una “placa de adquisición de datos” respecto a las conexiones del conversor ADC y el microprocesador: __________________________________________________________________ Apunte de cátedra Autor: Ing.UTN REG.6 2. Con ‘CS en ALTO (1). ---------------------------------------------------------------------------------------------------Para R = 10 KΩ y C = 150 pF resulta f = 606 KHZ: con este valor de frecuencia. Tiene esta denominación.ELECTRONICA II. Presenta además conexiones a tierra separadas para los voltajes digitales y analógicos. El Terminal ‘CS (selección del chips) debe estar en su estado activo BAJO (0) para que las entradas ‘RD y ‘WR tengan efecto. El Terminal ‘RD (leer) se utiliza para habilitar los búferes de salida digitales. Conectando un voltaje externo. el tiempo de conversión es de 100µseg. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Cuando esta entrada no esta conectada permanece en Vcc/2 ya que Vcc se esta usando como voltaje de referencia. SANTA FE. (WRITE) dado que en una aplicación común del microcomputador. Guarnaschelli 34 . hacerlo asegura que el ruido de la tierra digital no cause conmutación prematura del comparador analógico interno del ADC. La tierra digital es inherentemente “ruidosa” debido a los cambios rápidos de corriente que ocurren cuando los dispositivos digitales cambian de estado. El Terminal ‘INTR pasa a ALTO (1) cuando se inicia la conversión y retornara a BAJO (0) para señalar el fin de la conversión. los terminales de salida digital (D7….ING.D0) presentaran los niveles lógicos resultado de la ultima conversión A/D.5 17. en BAJO (0) se utiliza para dar inicio a una nueva conversión. las salidas digitales están en el estado de alta impedancia (Hi-Z) y no se puede llevar a cabo ninguna conversión.5 0—3 11. Aunque no es necesario usar una tierra analógica separada.0 0—4 15. aprox. Tiene esta denominación. Luego el microcomputador puede “leer”(buscar) este valor de dato digital convertido en el bus de datos del sistema. Vref/2 Intervalo analógico de voltaje (V) Resolución (mV) abierto 0—5 19. porque normalmente se conecta a la entrada de INTERRUPCION del microprocesador para llamar la atención de este último e indicarle que los datos convertidos están listos para su lectura. utiliza un pulso de WRITE (similar a escribir en una memoria) para iniciar la conversión. El Terminal (8) es la tierra analógica que esta conectado al punto de referencia común del circuito analógico el cual se esta generando el voltaje analógico. El Terminal ‘WR (escribir).25 0—4.7 1. Domingo C. Con ‘CS=’RD= 0.

5 V VENT(-) GND(analog. Domingo C. ---------------------------------------------------------------------------------------------------+Vref + 10 KΩ 1. __ CS __ WR __ RD ____ INTR Línea de datos Hi-Z Inicio conversión 100 µseg. Guarnaschelli 35 .5 – 3.5 V 10 KΩ VENT(+) Vcc 0. Fin Conversión Datos validos __________________________________________________________________ Apunte de cátedra Autor: Ing.5 V Entrada analogica Bus de datos 0. SANTA FE.) D7 Vcc D6 D5 D4 D3 D2 D1 D0 ____ INTR ___ RD ___ WR GND Logica de decodificacion de direcc.) Vi R 10 KΩ Vref/2 CLK(out) CLK(int) ___ CS __ RD __ WR D7 D6 D5 D4 D3 D2 D1 D0 ____ INTR Fuente de alimentación +Vcc(5 V) Microprocesador C 150 pF GND(digit.ING.ELECTRONICA II. Bus direcc . ELECTRICA 8-2 Convertidores de señales analógicas a digital.UTN REG.

Microcontroladores con conversores A/D Algunos de dispositivos electrónicos de alta densidad de integración. mediante un programa dedicado.5 volt. que se utilizan para realizar controles incorporados al propio sistema. Guarnaschelli 36 . el rango límite de escala es de 3. SANTA FE. La resolución será en este caso de 11. ---------------------------------------------------------------------------------------------------La microcomputadora. después de detectar una salida baja en ‘INTR. respecto a las trayectorias de las fuentes de alimentación que deben separarse y emplear muchos capacitores de desacoplamiento (típico 0.0 V. Un aspecto importante para destacar.UTN REG. pasando a ejecutar un subprograma que genera las señales indicadas ‘CS y ‘RD. Asimismo. generando las señales ‘CS y ‘WR.01 µF) muy cerca de cada conexión de la fuente y tierra. La resolución de cada bit es función de la tensión de referencia que se utilice. para luego ser procesado. como así también establecer trayectorias de baja resistencia. ELECTRICA 8-2 Convertidores de señales analógicas a digital. Resolución = [Vref(+) – Vref (-) ] /1024.ING. Luego adquiere los datos de salida del ADC generando las señales ‘CS y ‘RD.5 volt el 11111111(FF Hex). De esta manera al valor real de la tensión analógica de 0. Las líneas de datos retornan al estado de alta impedancia cuando ‘CS o bien ‘RD retornan al estado alto. En este caso.5 como valor de referencia de 0.).5 volt le corresponderá el valor binario 00000000 (00Hex) y al valor 3.8 mV. mediante una instrucción al efecto es guardado en la memoria del sistema. las líneas de datos de salida del ADC están en estado de alta impedancia hasta que la computadora activa ‘CS y ‘RD. En ese punto se habilitan los búferes de salida de datos conectándose eléctricamente al bus de datos del microprocesador. en dos de ellos se obtiene el valor convertido y los otros dos se utilizan para programar las entradas. Domingo C. Las formas de ondas de las señales que intervienen.0 V se establece colocando una tensión de 1. __________________________________________________________________ Apunte de cátedra Autor: Ing.5 a 3. Para confeccionar el programa de aplicación del conversor A/D. La técnica usada para la conversión en estos microcontroladores es la de aproximaciones sucesivas. (hornos microondas. el A/D se debe acoplar a las especificaciones de las señales analógicas de entrada. generada por el ADC. Con el propósito de usar por completo la resolución de 8 bits. esta relacionado al “ruido” generado por el sistema digital. estableciendo a 0. En la aplicación presentada para este convertidor. y control del A/D. de la misma manera.ELECTRONICA II. Como la señal se desplaza en 0. Los datos recibidos en el bus de datos. indicando fin de conversión. muestran su actividad durante el proceso de adquisición de datos. En este caso vemos que ‘INTR pasa a alto cuando ‘CS y ‘WR son bajos. denominados microcontroladores (microcomputadora en un solo chips prácticamente). El intervalo de 3. De allí la importancia de separar los caminos de las tierras analógicas de las digitales en la placa soporte. la señal de entrada varía en un intervalo de 0. solamente requiere la manipulación de cuatro registros (mediante instrucciones del programa afín). disponen de módulos convertidores A/D.5 volt de tierra. Por ejemplo el microcontrolador PIC 16F87X poseen un conversor A/D de 10 bits de salida (resolución) con 5 canales de entrada analógica. aires acondicionados etc. se le aplica un voltaje similar en la entrada VENT(-) . entonces para obtener un desplazamiento de este valor. Esta señal baja provoca una interrupción al programa principal. controla cuando debe tener lugar una conversión. pero el proceso de conversión no se inicia hasta que ‘RW pase a alto.5 V en Vref/2 que establece en 3 volt el intervalo analógico a convertir.

---------------------------------------------------------------------------------------------------OSCILOSCOPIO DE ALMACENAMIENTO DIGITAL A continuación. Vext . Guarnaschelli 37 . SANTA FE. ELECTRICA 8-2 Convertidores de señales analógicas a digital.ING. bufer S&H ADC Disparo interno Señal externa de disparo Control base de tiempo Reloj de muestreo Circuitos de control con microprocesadores Amplificador horizontal DAC Contador base de tiempo CRT Contador de direcciones DAC Amplificador vertical Bloque para visualización de datos Memoria Almacenamiento datos digitalizados Los osciloscopios digitales presentan muchas ventajas. Adquisición de datos Amplificador vertical Vi Amplif. Domingo C. desarrollaremos los conceptos fundamentales en que están basados los osciloscopios de almacenamiento digital.ELECTRONICA II. respecto a los convencionales que miden en tiempo real y respecto a aquellos que memorizan la imagen de la forma de onda como cargas electrizas en pantallas recubiertas de fósforo (CSO) __________________________________________________________________ Apunte de cátedra Autor: Ing.UTN REG. como ejemplo final de las aplicaciones de los convertidores A/D y D/A. abreviadamente denominados DSO.

El bloque de control sincroniza la operación de visualización incrementando el “contador de direcciones” de la memoria y el “contador de base de tiempo” simultáneamente. También es posible almacenar varias formas de ondas para luego imprimirlas en una impresora estándar. la forma de onda y pueden cambiar sus escalas verticales y horizontales. se usan dos DACs para proporcionar los voltajes de deflexión horizontal y vertical para el CRT. Los DSO pueden. Los datos de la memoria producen la deflexión vertical del cañón de electrones. El subsistema que corresponde a la adquisición de datos. La visualización de la pantalla consta de puntos discretos que representan los diversos puntos de datos. Para la visualización. la realiza el bloque identificado como “circuitos de control.ELECTRONICA II. La operación de visualización de una señal memorizada termina cuando el operador oprime un botón del panel frontal del equipo que da la orden para iniciar un nuevo ciclo de adquisición de datos. Los datos digitalizados se almacenan en la memoria. __________________________________________________________________ Apunte de cátedra Autor: Ing. sean guardados en direcciones en direcciones de memoria sucesivas. ELECTRICA 8-2 Convertidores de señales analógicas a digital. dispone de los circuitos de “muestreo. disco óptico o memoria semiconductora. Esto se realiza. La señal captada por un micrófono (señal analógica) se digitaliza en un DAC. Esta secuencia de operaciones del DSO se aplica por ejemplo en el audio digital.ING. ---------------------------------------------------------------------------------------------------Los DSO pueden almacenar las formas de ondas durante un tiempo indefinido. en donde todos o partes de los datos de la memoria se visualizan de manera repetitiva en el tubo de rayos catódicos. Cuando la memoria esta llena. nos muestra el diagrama en bloques simplificado de un DSO. escribiendo sobre el dato anterior y así sucesivamente. para adaptarse a la medición. se encarga de las “direcciones de almacenamiento” de tal forma que los datos sucesivos convertidos a digital de la señal de entrada. se almacenan en una memoria semiconductora (con Flip Flop). en un CSO. SANTA FE. para luego reproducirlo en un parlante (señal analógica). de manera que los puntos de datos almacenados se vuelven a graficar en forma repetitiva en la pantalla. se almacena en cinta o disco magnético. La operación de control y sincronización. La figura anterior. Cuando este se produce. Domingo C. el sistema detiene la adquisición de nuevos datos y cambia al modo de operación de visualización. que dispone de un microprocesador que ejecuta un programa de control almacenado en una memoria ROM (de solo lectura). el siguiente punto de datos del ADC se almacena en la primera localización de la memoria. en algunos modelos colocar en cualquier parte de la pantalla CRT. previo paso por un DAC. dado que los datos digitalizados de las señales eléctricas que se quieren observar y medir. mediante la actualización continua del “contador de direcciones” de la memoria.UTN REG. Este almacenamiento continua hasta que el bloque de “control recibe una señal de “disparo externo o interno“de la forma de onda de entrada. en tanto que el “contador de base de tiempo” (que cuenta la cantidad de muestras tomadas durante el tiempo de adquisición) proporciona la deflexión horizontal en forma de una señal de barrido escalonada (diente de sierra escalonado). El bloque de control. La frecuencia de muestreo se determina mediante “el reloj de muestreo” proveniente de los controles de base de tiempo hacia los circuitos de control. cuya misión es la de muestrear y digitalizar la señal de entrada. de modo que a cada escalón horizontal del cañón de electrones se acompaña un nuevo valor de datos de la memoria al DAC vertical Los contadores se reciclan de manera continua. pero el numero de datos por lo general es tan grande (1000 o mayor) que da la sensación visual de una forma de onda uniforme y continua. retención y ADC”. la imagen se degrada paulatinamente con el tiempo. Guarnaschelli 38 .

You're Reading a Free Preview

Descarga
scribd
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->