Está en la página 1de 3

UNIVERSIDAD DISTRITAL FRANCISCO JOS DE CALDAS FACULTAD TECNOLGICA

de mismo modo disminuyendo impedancia de salida.

la

LABORATORIO 7
DIEGO ALEJANDRO RODRGUEZ -20102073103 WILLIAM ALEJANDRO SNCHEZ -20102073064 GERMN ALEXEI DAZ BUITRAGO -2111073020

3. MODELOS BSICOS

OBJETIVOS:
Determinar las caractersticas de voltaje y corriente de un transistor con y sin resistencia de realimentacin observando su potencia y sus condiciones en AC y DC.

PALABRAS CLAVES: transistor, betas, corrientes


Kirchoff, punto Q.

4. PROCEDIMIENTO:
4.1. MATERIALES EMPLEADOS

1. INTRODUCCIN
Simular, el comportamiento del amplificador multietapa con y sin resistencia de realimentacin, para la alternativa de transistor BJT; comprobar las caractersticas propias de cada posibilidad y definir sus ventajas y desventajas.

Resistencias Transistor 2n2222 Condensadores

4.2. EQUIPOS USADOS


Simulador Proteus 7

Primero, haremos los clculos tericos con las caractersticas del Transistor 2n2222, donde vemos la corriente caracterstica y su impedancias, adems de su ancho de banda y Vout o voltaje de quiebre.

4.3. ECUACIONES EMPLEADAS

2. FUNDAMENTO TERICO
Existen 4 tipos de amplificadora con realimentacin de tencin, corriente, transresistencia y transconductancia; cada amplificador determina la forma de conectar la resistencia de realimentacin tencin serie consiguiendo mejorar las caractersticas del amplificador.

Realimentacin serie-serie
Esta configuracin introduce una realimentacin corriente serie que mejora las caractersticas de un amplificador de tansconductancia, aumentando la impedancia de entrada y

Divisor de voltaje

5. SIMULACIONES

Emisor seguidor

4.4. CLCULOS TERICOS SIN REALIMENTACIN Terico Simulado error ----0.74 m A ----2.64Vpp 2.2Vpp 20 28.1K --------565.685 --------75.71 62.857 -20.45 8.4 K 3.450 K --------216.85 K --------2.769 M Hz --------1.628 m W -----

Iout Vout Zin Zout Av Ai Ap WB Pot

Iout Vout Zin Zout Av Ai Ap WB Pot

CON REALIMENTACIN Terico Simulado error ----0.69u A --------1.6Vpp ----31.087K --------438.367 ------------45.71 --------27.97 K --------1.278 M --------2.798 M Hz --------1.104u W -----

CON REALIMENTACIN 7. REFERENCIAS.


http://datateca.unad.edu.co/contenidos/201419 /contLinea/leccin_21_configuraciones_de_polariz acin_del_fet.html

6. CONCLUSIONES
Dadas las medidas obtenidas mediante los anlisis practicados, hemos podido confirmar uno del los principios de esta configuracin que es el aumento de la impedancia de entrada y la disminucin de la impedancia de salida, y por ende la seal de voltaje se ve afectada pero gracias a esto la seal de corriente de salida aumenta su ganancia.