P. 1
Tema 6 Registros de Desplazamiento 2009

Tema 6 Registros de Desplazamiento 2009

|Views: 10|Likes:
Publicado porqwer33

More info:

Published by: qwer33 on May 19, 2013
Copyright:Attribution Non-commercial

Availability:

Read on Scribd mobile: iPhone, iPad and Android.
download as PDF, TXT or read online from Scribd
See more
See less

04/22/2014

pdf

text

original

Registros de Desplazamiento

Introducción a los Sistemas Lógicos y Digitales 2009

Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales - 2009

Registros de Desplazamiento
Registro de desplazamiento: Es todo circuito que transforma un dato en formato serie a formato paralelo ó viceversa donde todas las operaciones son sincronizadas por una señal de reloj externa. Clasificaciones: Según formato de entradas-salidas: Entrada Serie-Salida Paralelo (Serial In – Parallel Out). Entrada Paralelo-Salida Serie (Parallel In – Serial Out). Universal (Composición de los dos anteriores). Entrada Serie-Salida Serie (usado como línea de retardo)
Existen dentro de lo expuesto diferentes tipos de entradas auxiliares tales como carga (asincrónica, sincrónica ó ambas), reset asincrónico ó sincrónico, habilitación de reloj, etc. Lo mismo con las salidas: hay registros de desplazamiento (RD)

Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales - 2008

Registros de Desplazamiento REGISTRO SERIE-PARALELO Es aquél que convierte un string (cadena) de datos binarios en formato serie a un formato paralelo donde dichos datos se encuentran sincronizados con una señal de reloj externa. Un uso popular es dentro de la parte de recepción de un modem de comunicaciones donde la señal recibida es un tren de bits los cuales deben ser pasados a un formato paralelo a fin de poder ser procesados convenientemente por un microprocesador. Si el RD es de “N” bits.2008 . Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales . el string de bits se hace entrar por el primero FF y luego de “N” ciclos de reloj se tiene en las “N” salidas de los FFs el dato ya convertido a paralelo. el cual sólo trabaja con señales binarias en dicho formato paralelo. Está basado en una cadena de Flip-Flops tipo “D”.

Registros de Desplazamiento REGISTRO SERIE-PARALELO de 4 bits “1” /Reset D /SD Q /Q CLK Q0 D “1” /SD Q /Q CLK Q1 D “1” /SD Q /Q CLK Q2 D “1” Q3 /SD Q /Q CLK FF “D“ FF “D“ FF “D“ FF “D“ /CD /CD /CD /CD CLK Dato In Din CLK RD Q[3.2008 .0] Dout Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales ..

una de las cuales se puede usar como habilitación. El reloj es activo por flanco ascendente. El rest es activo bajo y asincrónico.Registros de Desplazamiento REGISTRO SERIE-PARALELO RD SERIE-PARALELO DE 8 BITS 74HC164 TECNOLOGÍA CMOS Este registro de desplazamiento tiene dos entradas.2008 . Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .

Registros de Desplazamiento REGISTRO SERIE-PARALELO RD SERIE-PARALELO DE 8 BITS 74HC164 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .

2008 .Registros de Desplazamiento REGISTRO SERIE-PARALELO RD SERIE-PARALELO DE 8 BITS 74HC164 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .

2008 .Registros de Desplazamiento REGISTRO SERIE-PARALELO RD SERIE-PARALELO DE 8 BITS 74HC164 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .

Registros de Desplazamiento REGISTRO SERIE-PARALELO RD SERIE-PARALELO DE 8 BITS 74HC164 TECNOLOGÍA CMOS Esquemático Simulación con el MAX-PLUS II Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .

Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .Registros de Desplazamiento REGISTRO PARALELO .2008 . Un RD de “N” bits está basado generalmente en una cadena de “N” Flip-Flops tipo “D” para la conversión de datos y un latch de “N” bits para la carga del dato binario al comienzo de cada sesión de transmisión.SERIE Es aquél que convierte un dato en formato paralelo en un string (cadena) de datos binarios en formato serie. Respecto a la carga de datos en paralelo. Dicha información es convertida por el RD en un tren de bits. Un uso popular es dentro de la parte de transmisión de un modem de comunicaciones donde la señal recibida proviene de un microprocesador. donde dichos datos se encuentran sincronizados con una señal de reloj externa. el cual sólo trabaja con señales binarias en formato paralelo. el RD puede ser del tipo “carga asincrónica” ó “carga sincrónica”.

P(n-1) REGISTRO PARALELO .SERIE LÓGICA COMBINATORIA PARA CARGA ASINCRÓNICA /SD Q /Q CLK /SD Q /Q CLK /SD /PL D “0” CLK D D Dout FF “D“ FF “D“ FF “D“ Q /Q /CD /CD /CD Q[n-1.Registros de Desplazamiento P0 P1 P2….2008 .0] Din CARGA ASINCRÓNICA Dout CLK RD Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales ..

SERIE Tabla de verdad para un FF CARGA ASINCRÓNICA /PL P(i) /SD /CD 0 0 1 1 0 1 0 1 1 0 1 1 0 1 1 1 P(i) /PL /SD /CD Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .Registros de Desplazamiento REGISTRO PARALELO .

2008 . Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .Registros de Desplazamiento P0 P1 REGISTRO PARALELO ..SERIE P(n-1) /PL 0 1 “0” CLK D /SD 0 1 D /SD 0 1 D /SD Dout FF “D“ Q0 /Q CLK FF “D“ Q1 /Q CLK FF “D“ Q n-1 /Q /CD /CD /CD CLK CARGA SINCRÓNICA Nota: Por simplicidad en el esquema no se han conectado las entradas asincrónicas de los FFs….

Registros de Desplazamiento Este RD permite dos modos de funcionamiento: Paralelo – Serie (carga sincrónica) Serie .Serie RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .

Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .

2008 .Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Modo normal de RD Modo carga paralelo Sincrónico Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .

Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .

La señal de reloj puede ser inhibida con una entrada adicional “Clock Inhibit”.2008 . Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Este RD tiene carga sincrónica activa en bajo. Se dispone de dos salidas una Q y la otra su negación. -Modo normal de uso (“1”). Se usa la misma entrada para definir el modo de funcionamiento: -Carga de datos (“0”).

Der. Salida Iz. Salida Der.2008 . /SD y/CD IaD-/(DaI) Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales . Nota: Por simplicidad en el esquema no se han conectado CLK.Registros de Desplazamiento RD BIDIRECCIONAL 0 0 1 CLK D /SD 1 Q D /SD Q /Q Entr. FF “D“ CLK /Q FF “D“ /CD /CD Entrada Iz.

Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS RD serie-paralelo ó paralelo-serie con capacidad de sentido de transferencia bidireccional (Izquierda-derecha ó viceversa).2008 .

Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .

Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .2008 .

2008 .Registros de Desplazamiento RD PARALELO-SERIE DE 8 BITS 74HC165 TECNOLOGÍA CMOS Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .

Cuando el dato recibe la secuencia: “1 0 1 0 1” la salida de la AND se pone en “1” durante un ciclo de reloj.2008 .Registros de Desplazamiento EJEMPLO DE APLICACIÓN DE RD SERIE-PARALELO Dato in D Q D Q D Q D Q FF “D“ /Q Reloj FF “D“ /Q FF “D“ /Q FF “D“ /Q Detector de secuencia serie. Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales .

Ed. Tocci.Registros de Desplazamiento Bibliografía: Apuntes de teoría: • “Registros de Desplazamiento”. Moss. “Técnicas Digitales con Circuitos Integrados”. Ed. R. Prentice Hall. Noriega. Peterson. “Diseño Digital”. McGraw-Hill. G. Antonio Ruiz. Ed. “Electrónica Digital”. Ed. etc. Donovan. R. Ed. Limusa • “Manuales de CMOS de alta velocidad de Motorola. Morris Mano. CECSA. Sergio Noriega – Introducción a los Sistemas Lógicos y Digitales . Hill. Prentice Hall. Texas Instruments. M. Fairchild. “Digital Design:Principles & Practices”. M.2008 • • • • • • • • • . G. Ed. Libros: “Sistemas Digitales”. McGraw-Hill. Ed. John Wakerly. “Diseño de Sistemas Digitales”. Mano. C. Kime. M. “Diseño Lógico”. “Diseño Digital”. N. 3ra edición. F. Ginzburg. Ed. Alan Marcovitz. S. Alberto Espinosa. Thomson. • “Teoría de conmutación y Diseño lógico”. John Vyemura. Prentice Hall.”. Widmer. “Fundamentos de Diseño Lógico y Computadoras”. Ed. James Bignell. Prentice Hall.

You're Reading a Free Preview

Descarga
scribd
/*********** DO NOT ALTER ANYTHING BELOW THIS LINE ! ************/ var s_code=s.t();if(s_code)document.write(s_code)//-->