Está en la página 1de 15

INSTITUTO TECNOLOGICO SUPERIOR DEL ORIENTE DEL ESTADO DE HIDALGO ITESA

INGENIERIA EN SISTEMAS COMPUTACIONALES

INTEGRANTES:
HERNANDEZ DAVILA FRANCISCO. HERNANDEZ ORGAZ JOSE JAVIER. MUNGUIA OLVERA JULIO CESAR.

PRINCIPIOS ELECTRICOS

FACILITADOR: JUAN HERNANDEZ

UNIDAD 2 ELECTRONICA DIGITAL

REPROTE DE PRACICA 1

COMPUERTAS LOGICAS DIGITALES

PRACTICA 1COMPUERTAS LOGICAS DIGITALES


COMPETENCIA A DESARROLLAR.
Comprobar la tabla de verdad de las compuertas lgicas de la familia 74LS 00, 02, 04, 08, 32 y 36.

CIRCUITO.

Introduccin.

Armado del dispositivo.

Comprobacin de la compuerta 74LS00.

Comprobacin de la compuerta 74LS 02.

Comprobacin de la compuerta 74LS 04.

Comprobacin de la compuerta 74LS 08.

Comprobacin de la compuerta 74LS 32.

Comprobacin de la compuerta 74LS 86.

INSTITUTO TECNOLOGICO SUPERIOR DEL ORIENTE DEL ESTADO DE HIDALGO ITESA


INGENIERIA EN SISTEMAS COMPUTACIONALES

INTEGRANTES:
HERNANDEZ DAVILA FRANCISCO. HERNANDEZ ORGAZ JOSE JAVIER. MUNGUIA OLVERA JULIO CESAR.

PRINCIPIOS ELECTRICOS

FACILITADOR: JUAN HERNANDEZ

UNIDAD 2 ELECTRONICA DIGITAL

REPROTE DE PRACICA 2

IMPLEMENTACION DE UN CIRCUITO A PARTIR DE UNA TABLA DE VERDAD

PRACTICA 2 IMPLEMENTACION DE UN CIRCUITO A PARTIR

DE UNA TABLA DE VERDAD


COMPETENCIA A DESARROLLAR.
Por medio de una tabla de verdad Implementar un circuito lgico.

Introduccin.
Los circuitos combinacionales se construyen ms a menudo con compuertas NAND o NOR, que con compuertas AND y OR debido a que son ms comunes desde el punto de vista de hardware en la forma de circuitos integrados. La compuerta NAND se dice que es una compuerta universal porque cualquier sistema digital puede implementarse con ella.

Representacin simblica y funcin lgica de la compuerta NAND.

D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

F 0 0 0 0 1 1 0 1 0 0 0 0 1 1 0 1

DCBA+DCBA+DCBA+DCBA+DCBA+DCBA Agrupamos: DCBA+DCBA=DCB(A+A)=DCB DCBA+DCBA=CBA(D+D)=CBA DCBA+DCBA =DCB(A+ A)=DCB Segunda agrupacin: DCB+DCB=CB(D+D)=CB Resultado final: CB+CBA

Desarrollo.

INSTITUTO TECNOLOGICO SUPERIOR DEL ORIENTE DEL ESTADO DE HIDALGO ITESA


INGENIERIA EN SISTEMAS COMPUTACIONALES

INTEGRANTES:
HERNANDEZ DAVILA FRANCISCO. HERNANDEZ ORGAZ JOSE JAVIER. MUNGUIA OLVERA JULIO CESAR.

PRINCIPIOS ELECTRICOS

FACILITADOR: JUAN HERNANDEZ

UNIDAD 2 ELECTRONICA DIGITAL

REPROTE DE PRACICA 3

MAPAS DE KARNAUGH PARA REDUCIR FUNCIONES BOOLEANAS

PRACTICA 3 MAPAS DE KARNAUGH PARA REDUCIR

FUNCIONES BOOLEANAS

COMPETENCIA A DESARROLLAR.
Por medio de los mapas de karnaugh reducir las funciones booleanas a partir de un minitrmino.

Introduccin.

m 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15

D 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1

C 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1

A 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

F 0 1 0 1 1 1 1 1 0 0 0 0 1 1 1 1

CD CD CD CD CD AB 0 0 1 1 AB AB 0 0 1 1 AB 1 0 1 1 AB 1 0 1 1

ACD+C=F

Tabla de comprobacin. m 0 1 2 3 4 5 6 7 A 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 F 0 0 1 1 1 0 1 1