Está en la página 1de 8

CDIGOS DE LNEA

CDIGOS DE LNEA
El tren de impulsos que sale del codificador se compone de bits unipolares, trmino con el que se quiere indicar que los unos ( 1 ) siempre vienen indicados por amplitud positiva. En este caso, el impulso cubre su mxima duracin, que es de 488 s. Sabemos que la duracin del intervalo de tiempo es de 3,9 s, por lo que la duracin mxima de impulso de un bit es de 3,9 s / 8 = 488 s. Este tipo de seal se adapta muy bien para la escritura de los distintos intervalos de tiempo en las llamadas memorias de habla ( SSA y SSB ) del conmutador digital. Sin embargo este tipo de seal no se presta para la transmisin de impulsos a otra central por la lnea PCM. En este caso, la seal debe regenerarse ( amplificarse ) a intervalos regulares de tiempo para compensar la atenuacin y distorsin del tren de impulsos que se producen a lo largo de la lnea. Estos regeneradores no pueden distinguir los bits incluidos en un tren de impulsos unipolar, en parte debido a que dos ( 2 ) pulsos positivos se unen para formar un pulso ancho y en parte debido a que un tren de impulsos de este tipo contiene un componente de corriente continua ( d.c. ) que obstaculiza el trabajo de los regeneradores, es decir su capacidad de distinguir y separar los bits. El tren de pulsos unipolar, por lo tanto debe convertirse a un tren de impulsos bipolar antes de poder transmitirse por la lnea. Cada impulso debe convertirse en un impulso con retorno a cero, ( RZ ). Se dice que un impulso, es de retorno a cero, cuando ste vuelve al nivel cero dentro de su propio ancho de pulso.
A

IMPULSO NRZ

A t

= 488 s

IMPULSO RZ

= 244 s

En el tren de impulsos bipolar, los unos se transmiten en forma positiva y negativa alternadamente. A la entrada de los equipos de transmisin hay convertidores de cdigos. CDIGO NRZ ( Non Return to Zero ) : No Retorno a Cero. En este tipo de cdigo, los caracteres binarios se encuentran representados por medio de niveles de tensin durante todo el tiempo asignados a ellos. Por su caracterstica ON/OFF son utilizados internamente por los equipos que forman el sistema.

CDIGO NRZ ( NO RETORNO A CERO )

CDIGO RZ ( RETORNO A CERO )

Cdigos NRZ y RZ CDIGO A.M.I. ( Alternate Mark Inversin ) : Inversin de Marcas Alternadas. En el cdigo AMI : 1). Se reduce el a la mitad. Se trabaja con el 50% del ciclo de trabajo. 2). Se alternan los bits 1 de las muestras. 3). El ancho de banda es el mismo del cdigo RZ ( Return to Zero ), ya que se trabaja con el mismo .

M1 M2 M3 M4 M5

M1

M3

M5

/2
M2 M4

Cdigo AMI El cdigo AMI hace alternancia en los 1 de la seal binaria. En un perodo hay un 1 positivo y en otro perodo hay un 1 negativo. Hay una dificultad en el cdigo AMI, que en un momento dado se pueden presentar una larga secuencia de ceros, y luego en la recepcin se dificulta la obtencin de la seal de reloj. ( El cdigo AMI no cumple con el requerimiento de la transparencia de bits, que ha sido formulada en relacin con la RDSI ). El cdigo AMI se utiliza en EEUU para la transmisin de seales a 1544 Kbits/s. Cdigo HDB3 ( High Density Binary # 3 ). ( Cdigo de Alta Densidad Binaria # 3 ) Independientemente de la informacin de sincronismo de trama y multitrama que van en los intervalos de tiempo 0 y 16, largas secuencias de ceros pueden hacer perder el sincronismo ( por ejemplo, para el equipo digital, cuatro ceros consecutivos es una larga secuencia de ceros. El cdigo HDB3 sirve para reducir esta larga secuencia de ceros. ( El cdigo HDB3 es una variante del cdigo AMI que no admite ms de tres ceros consecutivos ). Al cabo del cuarto cero consecutivo se coloca un bit 1 denominado de violacin.

M1

M2

M3

0 t

M1

M3

M2

Cdigo HDB3 El cdigo HDB3 se utiliza en lnea. ( ej. Desde una URL hacia la central matriz ). El 3 significa que el nmero mximo de secuencias de cero es tres. Presenta alternancia de los bits 1. Si el primer bit 1 es positivo, el siguiente es negativo y as sucesivamente. Los bits de violacin ( V ) tienen alternancia en la polaridad. Si el bit de violacin ( V ) siguiente no tiene la misma polaridad del bit anterior diferente de cero, y dado que se debe respetar la alternancia + y de los bits de violacin, se coloca en el primer cero de la secuencia un bit 1 de relleno ( bit R ). REGLAS : Regla # 1 : No se pueden encontrar dos bits de violacin con la misma polaridad, seguidos. Al bit introducido en el cuarto cero de la secuencia se le dice de violacin ( V ), puesto que viola la regla del cdigo AMI. ( El cdigo AMI no permite dos bits 1 consecutivos con la misma polaridad.

En el proceso de decodificacin, para saber el dispositivo que le ha llegado un bit de violacin, detecta que el ltimo bit 1 que le llego tiene la misma polaridad del ltimo bit 1 transmitido; y tambin que adems viene ste ltimo bit antecedido de tres ceros consecutivos. ( Esto en el caso de que el penltimo bit de violacin que le llego tena polaridad positiva ). Regla # 2 : El bit de violacin debe tener la misma polaridad del ltimo bit 1 transmitido. Si el ltimo bit de violacin V que llega tiene polaridad inversa al penltimo bit de violacin y adems tiene igual polaridad al ltimo bit 1, y viene adems precedido de dos ceros, entonces el decodificador elimina estos dos ltimos bits 1, ya que uno es de violacin y el otro de relleno. El bit de relleno lo coloca el equipo de transmisin para alternar los bits 1 y no romper la regla. El sistema detecta al bit de violacin V de una forma, al bit de relleno R de otra forma y al bit 1 de otra forma. El cdigo HDB3 es el cdigo interfaz para los 2,048 Mbits/s, 8,448 Mbits/s y 34368 Mbits; y es adems utilizado tambin en las rutas con cables simtricos a 2.048 Mbits/s como cdigo de transmisin o cdigo de lnea. CDIGO HDB3 Violacin precedente a la secuencia de 4 ceros V+ V+ VVPulso precedente a la secuencia de 4 ceros + + Secuencia que reemplaza a los 4 ceros R-00V000V000V+ R+00V+

CDIGO CMI Pertenece al tipo de cdigos 1B2B, es decir cada bit de entrada supone la emisin de dos bits como salida, con lo que la velocidad digital se duplica. Por esta razn no tiene utilidad como cdigo de lnea en las jerarquas MIC de mayor orden. No obstante, ha sido adoptado a nivel internacional como el de empleo en las interfaces digitales del sistema de 140 Mbits/s. Segn las reglas de construccin de este cdigo, el smbolo 0 en la entrada se transmite siempre como el par 01 ( A1 = 0, A2 = 1 ); mientras que el 1 ser emitido una vez como 00 y la siguiente aparicin como 11, es decir cambiando alternadamente. De aqu el nombre de Cdigo de Marcas Invertidas. La palabra 10 ( A1 = 1, A2 = 0 ) tiene prohibida su aparicin sobre la salida. Este hecho, junto con el de que no pueden existir ms de tres unos, o de tres ceros, seguidos pues la disparidad acumulada est limitada a tres- sirve al efecto de monitoreo de los errores de la transmisin. La informacin de sincronismo va impresa sobre los frecuentes cambios, o transiciones, que se producen entre los dos niveles de la seal. CDIGO 4B/3T ( 4 SMBOLOS BINARIOS TERCIARIOS ) A 3 SMBOLOS

Este cdigo reduce de 4 bits a 3 bits haciendo uso de los tres niveles : +1, -1 y 0. Es un cdigo ternario redundante, en el que 4 bits de la seal binaria, se representan con 3 elementos de seal pseudoternarios, con la finalidad de desplazar el espectro de la seal hacia frecuencias ms bajas. De esta forma se reduce la velocidad telegrfica en un 25 % con respecto a una seal equivalente binaria o en cdigo AMI. El cdigo 4B/3T se usa por ejemplo, en sistemas de transmisin a 34.369 Kbits/s ( en lneas coaxiales ) y 139.264 Kbits/s ( en cable de cobre a 140 Mbits/s de velocidad binaria ).

REGLAS DE CODIFICACIN 4B ( SEAL BINARIA ) 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 1010 1011 1100 1101 1110 1111 3T ( CDIGO TERCIARIO ) 0 -1 +1 -1 +1 0 -1 0 +1 0 +1 -1 +1 -1 0 +1 0 -1 +1 -1 +1 0 +1 +1 0 +1 0 0 0 +1 -1 +1 +1 +1 0 0 +1 0 +1 +1 +1 0 +1 +1 -1 +1 +1 +1

También podría gustarte