ELECTRÓNICA: TEORÍA DE CIRCUITOS

6 Polarización de FET Polarización fija: Vas = -Vaa . Vos = Voo - IJio: autopolarización: Vas = -IJis' Vos = Voo Io(Rs + Ro)' Vs = IsRs: divisor de voltaje: Va = R, Vool(R, + R,), Vas = Va - IJis' Vos = Voo - lo(Ro + R): MOSFET incremental: ID == k(VGS - VGS(Th» 2 , k == 1D(encendido)/(VGS(encendido) - VGS(Th»2; polarización por retroalimentación: VDS =VGS' Vas = Vr¡o- loRD: divisor de voltaje: Va =R,Vool(R, + R,). VGS = VG-1oRs: curva universal: m = 1V p 1IlossRs' M = m x vall Vp 1, Va =R, Vool(R, + R,) ModeJaje de transistores bipolares Z,= Y,Jl,,l, = (V, - V,)/R""",,,lo = (V, - V) IR""",,,ZO = V)Io,A,= V)V,.A" = + Rs)' A¡ == -AvZJRL' re == 26 mV/lé base común: Z¡ == re,Zo ::::: 00 n,Av ::::: R¿fre' A¡ :::: -1; emisor común: Z¡ = fjre• Zo ro' Av = -R{Jre' A¡ :::: f3, h ie = f3r e, hft! == f3ac ' h ib == Te' hfb = -a. 7
Z¡Av~L /(Z¡

=

8 Análisis a pequeña señal del transistor bipolar Emisor común: A, = -Reir,. Z, = RBIIf3r,. Zo = Re. A, = f3: divisor de voltaje: R' = R,I\R,. A, = -Re Ir,. Z, = R'1If3r,. Zo = Re: polarización en emisor: Zb = f3(r, + RE) = f3R"A,. = -f3Re IZb = -RJ (r, + RE) = -ReiRé emisor seguidor: Zb = f3(r, + RE)' A, = l. Zo = r,: base común: A, = Reir,. Z, = REllr,. Zo = Re: retroali-' mentación en colector: A, =-Reir,. Z, = f3r,IIR F/I A,I. Zo = ReIIRe: retroalimentación de de en colector: A, =-(RF.IIRe)/r" Z, = RF, lIf3r,. Zo = RclIRF,: parámetros híbridos: A, = h¡(l + hoRL). A, = -h¡RJ[h, + (h,h o - h¡h,)RLl. Z, = h, - h¡h/?LI(l +

hoRL)' Zo = l/[h o - (h¡h/(h, + R,»]

.

9 Análisis a pequeña señal del FET gm = gmo(l - VGSIVp). 8 mo =2loss lJVpl: configuración básica: A, =-gmRO: resistencia de fuente sin desvío: A, -gmROI(1 + gmRS): seguidor de fuente: A, = gmRs/(l + gmRS): compuerta común: A, =

=

gm(Rollr)
10 Aproximacíónalossistemas:efectodeR,yRL BJT:A v =RLA VNL I(RL+R o).A.=-A v<-'¡ L• V=RVj(R.+R): 7./R I I l i S polarización fija: A, = -(RcIlRL)/r,. A" = Z,A)(Z, + R,). Z, = f3r,. Zo = Re: divisor de voltaje: A,. = -(RcIlRL)/r,. A" = Z¡A) (Z, + R,). Z, = R,IIRzllf3r,.Z, = Re: polarización en emisor: A, = -(RclIRL)/R" A" = Z,A)(Z, + R,). Z, = RBIlf3RE'Zo = Re: retroalimentación en colector: A, = -(RcIlRL)lr,. A" = Z,A,/(Z, + R,). Z, f3r,lIRF/IA). Z, RclIRF: emisor seguidor: R~ = REIIRL' A,. = R~(R~ + r,), A" = R~/(R~ + R/f3 + r,l. Z, = RB Ilf3(r, + R~). Zo = REIICR/f3 + r,): base común: A, = (RelIRL)lr,. A, = -l. Z, = r,.Zo = Re: FET: con desvío R,: A, = -gm(RoIIRL). Z, = RG'Zo = Ro: sin desvío Rs: A, = -gm(RoIIRL)/(l + gmRS)' Z, = RG,Zo =RD : seguidor de fuente: A, = gm(RsIIRL)/[1 + gm(RsIIRL)], Z, =RG'Zo = Rsllrdll1lgm; compuerta común: A.. = gm(RDIIRL). ZI = Rslll/gm • Zo = Ro: en cascada: A lir = A VI . A \12 . A \13 .. ' A11. ,AIr = ±A\Ir Z11 IR L '
w

=

=

ECUACIONES IMPORTANTES

1 Diodos semiconductores W = QV, I eV = 1.6 x 10-'9 J,lD ID' r" =I!.V/Md , PD =VdD , Te =I!.V/[V,(T,- To )] x 100% 2 Aplicaciones de diodos
VBE = VD

=1,(e kV ff,
D

-

1), RDC = VDIID, r d = I!.V/Md = 26 mVl

=0.7 V; media onda: Vdo =0.318Vm; onda completa: Vdo =0.636Vm

4 Polarización en dc-BJT En general: VBE = 0.7 V, Ic = lE' Ic =f31B; polarización fija: lB =(Vcc- VBE)/RB, VCE = Vcc-lcRc- Ic~ = Vcc'Ró estabilizada en emisor: lB = (Vcc- VBE)/(RB + (13+ I)R E), R¡= (13+ I)RE' VCE = Vcc-I¿"Rc+ RE),ICw =V cc/(R e + RE); divisor de voltaje: exacto: RTh =R, 11 R2, ETh =R2Veel(R, + R2), lB =(ETh - VBE)I(R Th + (13 + l)R E), VeE = Vcc-I¿"Rc + RE)' aproximado: VB =R2Vee /(R, + R2), f3RE ? IOR2, VE =VB- VBE' Ic = lE V¡;IRé por retroalimentación de voltaje: lB = (Vee- VBE)/[R B + f3(R e + RE)]; base común: lB = (VEE - VBE)/Ré conmutación de transistores: le,,,,,"do =t, + Id' I,p, ,do =1, + 1 ; estabilidad: S(leo) =Me/Meo; polarización fija: S(leo) =13 + 1; 1 polarización en emisor: S(leo) = (~+ 1)(1 + RIRE)/(l + 13 + RIRE); divisor de voltaje: S(lco) = (13 + 1)(1 + RnfRE)/(l + 13 + RnfRE); polarización por retroalimentación: S(lco) = (13 + 1)(1 + R/Rc)/(l + 13 + RB/Re), S(VBE) = M¿I!.VBé polarización fija: S(VBE) = -/3IRB; polarización en emisor: S(VBE) = -/3I[RB + (13 + l )RE]; divisor de voltaje: S(VBE) = -/3I[RTh + (13 + I)R E]; polarización por retroalimentación: S(VBE) =-/3I(R B+ (13+ I)R e), S(f3J =M e/l!..f3; polarización fija: S(f3J =le,lf3,; polarización en emisor: S(f3J = Ic,o + RBIR E)/[I3,(I + 13 2 + RBIRE)]; divisor de voltaje: S(f3J = le,o + RTh IR E)/[f3¡(l + 132 + _ RTh/RE)]; polarización por retroalimentación: S(f3J = Ic,(RB + Rc )/[f3,(RB + R¿"I + 132 ))], Me = S(lco) Meo + S(VBE) I!.VBE + S(f3J I!.f3

=

5 Transistores de efecto de campo I G =OA, ID =IDSS(l- VGS /Vp)2, ID =Is' VGs = Vp(l- V/D/IDSS )' ID = I DSS /4 (si VGS = Vp /2), ID =I DSs'2 (si VGS = O.3Vp), PD =VDSI D' ID =k(VGS - VT)2

ELECTRÓNICA: TEORÍA DE CIRCUITOS
Sexta edición

Robert L. Boylestad Louis Nashelsky

TRADUCCIÓN:

Juan Purón Mier y Terán
Profesor de asignatura en el Depto. de Matemáticas, Universidad Iberoamericana, Profesionista en Sistemas CAD, GIS

Sergio Luis María Ruiz Faudón
Analista de Sistemas Traductor Profesional REVISIÓN TÉCNICA:

M. en e.Agustín Suárez Fernández
Departamento de Ingeniería Eléctrica Universidad Autónoma Metrópolitana-Iztapalapa

Pearson Educación

-------

MÉXICO· ARGENTINA· BRASIL· COLOMBIA' COSTA RICA' CHILE ESPAÑA· GUATEMALA' PERÚ' PUERTO RICO· VENEZUELA

EDICIÓN EN INGLÉS
Editor: Dave Garza Developmental Editor: Carol Hinklin Robison Production Editor: Rex Davidson Cover Designer: Brian Deep Production Manager: Laura Messerly Marketing Manager: Debbie Yarnell 1l1ustrations: Network Graphics

BOYLESTAD I ELECTRÓNICA: TEORÍA DE CIRCUITOS, 6a. Ed.
Traducido del inglés de la obra: ELECTRONIC DEVICES AND CIRCUIT THEORY, SIXTH EDlTlON. Al! rights reserved. Authorized translation from English language edition published by Prentice-Hall, Ine. A Simon & Sehuster Company. Todos los derechos reservados. Traducción autorizada de la edición en inglés publicada por Prentince-Hall, Inc. A Simon & Sehuster Company. Al! rights reserved. No part of this book may be reproduced or transmitted in any form or by any means, electronic or mechanical, including photocopying, recording or by any information storage and retrieval system, without permission in writing from the publisher. Prohibida la reproducción total o parcial de esta obra, por cualquier medio o método sin autorización por escrito del editor.
D~rechos reservados © 1997 respecto a la cuarta edición en español publicada por

Prentice Hall Hispanoamericana, S.A. Calle 4 Nl 2S·2º piso Fracc. Ind. Alce Blanco, Naucalpan de Juárez, Edo. de México, c.P. 53370

ISBN 968-880-805-9
[J

Miembro de la Cámara Nacional de la Industria Editorial, Reg. Núm. 1524. Original English Language Edition Published by Prentice-Hall, Inc. A Simon & Schuster Company. Copyright © MCMXCVl AH rights reserved ISBN 0-13-375734-X IMPRESO EN MÉXICO/PRINTED IN MEXICO
F'ROGRAMo\S EDUCATIVOS. S.A. DE e,v CAl.Z. CHABACANO No, 1;6. LOCAl. A

COL ASruRlAS,DELEG. CUAUHTEUQC, C,P. OOBSQ,IIEX\CO, D.f.
eMPRESA CeRTIFICADA POR EL INSTlTUTO MEXICANO DE NORMAliZACIÓN

'iC~~II_C_, SAJOL/I NCI\Wo.

150-S002: 19941NMX.cc-004: 1995
CON El No. DE REGISTRO RSc-G'6

[J

Dedicado a

ElSE MARIE, ERlC, ALISON, MARK y KELCY; STACEY y DOUGLAS; JOHANNA

ya
KATRIN, KIRA, LARREN, TOMMY, JUSTIN Y PATIT

Contenido
PREFACIO AGRADECIMIENTOS
xvii
xxi

1
1.1 1.2 1.3 1.4 1.5 1.6
1.7

DIODOS SEMICONDUCTORES
Introducción 1 El diodo ideal 1 Materiales semiconductores 3 Niveles de energía 6 Materiales extrínsecos: tipo n y tipo P 7 Diodo semiconductor 10 Niveles de resistencia 17 Circuitos equivalentes para diodos 24 Hojas de especificaciones de diodos 27 Capacitancia de transición y difusión 31 Tiempo de recuperación inverso 32 Notación de diodos semiconductores 32 Prueba de diodos 33 Diodos Zener 35 Diodos emisores de luz 38 Arreglos de diodos: circuitos integrados 42 Análisis por computadora 44

1

1.8 1.9 1.10 1.11 1.12 1.13 1.14
1.15 1.16 1.17

ix

2
2.1 2.2 2.3 2.4 2.5 2.6 2.7 2.8 2.9 2.10 2.11 2.12 2.13

APUCACIONFS DE DIODOS
Introducción 53 Análisis mediante la recta de carga 54 Aproximaciones de diodos 59 Configuraciones de diodos en serie con entradas dc 61 Configuraciones en paralelo y en serie-paralelo 66 Compuertas ANDtOR 69 Entradas senoidales; rectificación de media onda 71 Rectificación de onda completa 74 Recortadores 78 Cambiadores de nivel 85 Diodos Zener 89 Circuitos multiplicadores de voltaje 96 Análisis por computadora 99

53

3
3.1 3.2 3.3 3.4 3.5 3.6 3.7 3.8 3.9 3.10 3.11 3.12

TRANSISTORES BIPOLARES DE UNIÓN
Introducción 114 Construcción de transistores 115 Operación del transistor 115 Configuración de base común 117 Acción amplificadora del transistor 121 Configuración de emisor común 122 Configuración de colector común 129 Límites de operación 130 Hoja de especificaciones de transistores 132 Prueba de transistores 136 Encapsulado de transistores e identificación de terminales 138 Análisis por computadora 140

114

4
4.1 4.2 4.3 4.4 4.5 4.6 4.7 4.8 4.9 4.10 4.11 4.12 4.13

POLARIZACIÓN DE DC-BJT
Introducción 144 Punto de operación 145 Circuito de polarización fija 147 Circuito de polarización estabilizado en emisor 154 Polarización por divisor de voltaje 158 Polarización de dc por retroalimentación de voltaje 166 Diversas configuraciones de polarización 169 Operaciones de diseño 175 Redes de conmutación con transistores 181 Técnicas para la localización de fallas 186 Transistores pnp 189 Estabilización de la polarización 191 Análisis por computadora 200

144

x

Contenido

5
5.1 5.2 5.3 5.4 5.5 5.6 5.7 5.8 5.9 5.10 5.11 5.12 S.13

TRANSISTORES DE EFECTO DE CAMPO
Introducción 215 Construcción y características de los JFET 216 Características de transferencia 223 Hojas de especificaciones (JFET) 227 Instrumentación 230 Relaciones importantes 231 MOSFET de tipo decremental 238 MOSFET de tipo incremental 238 Manejo del MOSFET 246 VMOS 247 CMOS 248 Tabla resumen 250 Análisis por computadora 251

215

6
6.1 6.2 6.3 6.4 6.5 6.6 6.7 6.8 6.9 6.10 6.11 6.12 6.13

POLARIZACIÓN DEL FET
Introducción 256 Configuración de polarización fija 257 Configuración de autopolarización 261 Polarización mediante divisor de voltaje 267 MOSFET de lipa decremental 273 MOSFET de tipo incremental 277 Tabla resumen 283 Redes combinadas 285 Diseño 288 Localización de fallas 290 FET de canal-p 291 Curva universal de polarización para JFET 294 Análisis por computadora 297

256

7
7.1 7.2 7.3 7.4 7.5 7.6 7.7 7.8 7.9

MODELAJE DE TRANSISTORES BIPOLARES
Introducción 311 Amplificación en el dominio de ac 311 Modelaje de transistores EJT 312 Los parámetros importantes: Z;, Zo' A~, A; 314 El modelo de transistor r, 320 El modelo híbrido equivalente 327 Determinación gráfica de los parámetros h 333 Variaciones de los parámetros de transistores 337 Análisis por computadora 339

311

Contenido

xi

11 8.13 ANÁLISIS A PEQUEÑA SEÑAL DEL TRANSISTOR BIPOLAR Introducción 346 Configuración de emisor común con polarización fija 346 Polarización mediante divisor de voltaje 350 Configuración de E-C con polarización en emisor· 353 Configuración emisor-seguidor 360 Configuración de base común 366 Configuración con retroalimentación en colector 368 Configuración con retroalimentación de dc en colector 374 Circuito equivalente híbrido aproximado 377 Modelo equivalente híbrido completo 383 Tabla resumen 390 Solución de problemas 390 Análisis por computadora 393 346 9 9.1 10.2 8.1 9.3 8.3 ·9A 9.6 9.9 10.5 9.5 10.12 8.9 9.9 8.10 10.5 8.8 9.7 8.13 9.4 8.) 475 Efecto combinado de R.15 ANÁLISIS A PEQUEÑA SEÑAL DEL FET Introducción 415 Modelo de pequeña señal del FET 416 Configuración de polarización fija para el IFET 424 Configuración de autopolarización para el JFET 426 Configuración de divisor de voltaje para el JFET 432 Configuración fuente-seguidor (drenaje común) para el JFET 433 Configuración de compuerta común para el JFET 436 MOSFET de tipo decremental 440 MOSFET de tipo incremental 442 Configuración de retroalimentación en drenaje para el EMOSFET 443 Configuración de divisor de voltaje para el EMOSFET 446 Cómo diseñar redes de amplificador FET 447 Tabla resumen 450 Solución de problemas 453 Análisis por computadora 453 415 10 10.11 lU2 APROXIMACIÓN A LOS SISTEMAS: EFECTOS DE Rs y RL Introducción 468 Sistemas de dos puertos 468 Efecto de la impedancia de carga (RJ 470 Efecto de la impedancia de la fuente (R.3 lOA 10.14 9.8 10.10 9.10 8.11 9.8 8.2 10.1 8.8 8.7 10. YRL 477 Redes BIT de CE 479 Redes emisor-seguidor 484 Redes CB 487 Redes FET 489 Tabla resumen 492 Sistemas en cascada 496 Análisis por computadora 497 468 xii Contenido .7 9.2 9.6 10.6 8.12 9.

4 Par retroalimentado 571 12.3 11.3 Conexión cascade 565 Conexión Darlington 566 12.2 12.9 12. amplificador FET 546 Efectos de frecuencia en multietapas 550 Prueba de onda cuadrada 552 Análisis por computadora 554 509 12 CONFlGURACIONES COMPUESTAS 12.11 11.3 13A 13.4 11.6 Circuitos de fuente de corriente 577 12.5 13. amplificador FET 533 Capacitancia de efecto MiIler 536 Respuesta a alta frecuencia.13 RESPUESTA EN FRECUENCIA DE TRANSISTORES BJT Y JFET Introducción 509 Logaritmos 509 Decibeles 513 Consideraciones generales sobre la frecuencia 516 Análisis a baja frecuencia.6 11.10 Circuitos de amplificador diferencial BiFET.2 11.7 11.1 Introducción 560 Conexión en cascada 560 12.8 11.7 Espejo de corriente 579 12.9 11.9 TÉCNICAS DE FABRICACIÓN DE CIRCUITOS DISCRETOS E INTEGRADOS Introducción 607 Materiales semiconductores. Si.12 11.8 13.6 13.5 Circuito CMOS 575 12.1 11. gráfica de Bode 519 Respuesta a baja frecuencia.2 13.5 11.11 Análisis por computadora 591 560 13 13. amplificador BJT 539 Respuesta a alta frecuencia.7 13.11 11. amplificador a BIT 524 Respuesta a baja frecuencia.10 11. Ge y GaAs 607 Diodos discretos 609 Fabricación de transistores 611 Circuitos integrados 612 Circuitos integrados monolíticos 614 El ciclo de producción 617 Circuitos integrados de película delgada y película gruesa 626 Circuitos integrados híbridos 627 607 Contenido xiii . BiMOS y CMOS 590 12.8 Circuito de amplificador diferencial 582 12.1 13.

7 16.14 14.7 APUCACIONES DEL AMPUFlCADOR OPERACIONAL Multiplicador de ganancia constante 669 Suma de voltajes 673 Acoplador de voltaje 676 Fuentes controladas 677 Circuitos de instrumentación 679 Filtros activos 683 Análisis por computadora 687 669 16 16.7 17.6 14.3 17A 17.6 15.3 14. parámetros de desvío de dc 644 Especificaciones de parámetros de frecuencia 647 Especificaciones para una unidad de amplificador operacional 651 Análisis por computadora 657 628 15 15.5 16.7 14.5 14.3 16.6 16.8 16.4 14.2 17.8 AMPUFlCADORES OPERACIONALES Introducción 628 Operación en modo diferencial y en modo común 630 Amplificador operacional básico 634 Circuitos prácticos con amplificadores operacionales 638 Especificaciones.9 AMPUFlCADORES DE POTENCIA Introducción: definiciones y tipos de amplificadores 701 Amplificador clase A alimentado en serie 703 Amplificador acoplado con transfonnador élase A 708 Operación del amplificador clase B 715 Circuitos de amplificador clase B 719 Distorsión del amplificador 726 Disipación de calor del transistor de potencia 730 Amplificadores clase C y clase D 734 Análisis por computadora 736 701 17 17.3 ISA 15.1 14.2 CIRCUITOS CON RETROAUMENTACIÓN y OSCILADORES Conceptos de retroalimentación 773 Tipos de conexión de retroalimentación 774 773 .1 17.5 15.8 CI UNEALES/DIGITALES Introducción 741 Operación del comparador 741 Convertidores analógicos-digitales 748 Operación del el temporizador 752 Oscilador controlado por voltaje 755 Lazo de seguimiento de fase 758 Circuitos de interfaz 762 Análisis por computadora 765 741 18 xiv 18.1 16.5 17_6 17.2 15.1 15.2 16.2 14.1 18.4 16.

1 21.6 18.5 18.6 21.7 Celdas fotoconductoras 849 20.10 Circuitos prácticos con retroalimentación 780 Amplificador retroalimentado: consideraciones de fase y frecuencia 787 Operación del oscilador 789 Oscilador de corrimiento de fase 791 Oscilador de puente Wien 794 Circuito de oscilador sintonizado 795 Oscilador a cristal 798 Oscilador monounión 802 19 19.11 Termistores 859 21 21.6 19.2 21.8 Emisores de IR 851 20.13 21.18.12 21.6 Fotodiodos 846 20.16 xv .10 Celdas solares 855 20.14 21.3 19.7 FUENTES DE ALIMENTACIÓN (REGULADORES DE VOLTAJE) Introducción 805 Consideraciones generales de filtros 805 Filtro capacitor 808 Filtro Re 811 Regulación de voltaje con transistores discretos 814 Reguladores de voltaje de CI 821 Análisis por computadora 826 805 20 OTROS DISPOSITIVOS DE DOS TERMINALES 832 20.4 18.7 18.9 Pantallas de cristal líquido 853 20.3 Introducción 832 Diodos de barrera Schottky ("portadores calientes") 832 Diodos varactores (varicap) 836 20A Diodos de potencia 840 20.3 DISPOSITIVOS pnpn Introducción 864 Rectificador controlado de silicio 864 Operación básica del rectificador controlado de silicio 864 Características y valores nominales del SCR 867 Construcción e identificación de terminales del SCR 869 Aplicaciones del SCR 870 Interruptor controlado de silicio 874 Interruptor controlado en compuerta 876 SCR activado por luz 877 Diodo Shockley 880 DIAC 880 TRIAC 882 Transistor monounión 883 Fototransistores 893 Optoaisladores 895 Transistor monounión programable 897 864 21A 21.7 21.1 20.8 21.5 Diodos túnel 841 20.9 18.9 21.3 18.10 21.8 18.11 21.15 21.2 19.5 19.4 19.5 21.2 20.1 19.

3 22.5 22.6 22.1 22.7 22.2 22.22 22.4 22.8 22.9 OSCILOSCOPIO Y OTROS INSTRUMENTOS DE MEDICIÓN Introducción 906 Tubo de rayos catódicos: teoría y construcción 906 Operación del osciloscopio de rayos catódicos 907 Operación del barrido de voltaje 908 Sincronización y disparo 911 Operación en multitrazo 915 Medición utilizando las escalas calibradas 915 Características especiales 920 Generadores de señales 921 906 APÉNDICE A: PARÁMETROS HÍBRIDOS: ECUACIONES PARA CONVERSIÓN (EXACTAS Y APROXIMADAS) 924 926 933 935 APÉNDICE B: FACTOR DE RIZO Y CÁLCULOS DE VOLTAJE APÉNDICE C: GRÁFICAS y TABLAS APÉNDICE D: PSPICE APÉNDICE E: SOLUCIONES A LOS PROBLEMAS SELECCIONADOS CON NÚMERO NON ÍNDICE 937 943 xvi Contenido .

Se ha conservado la cantidad de ejemplos. Asimismo. los cuales han sido desarrollados para cada sección del texto. El formato ha sido diseñado para establecer una apariencia amistosa para el estudiante y para asegurar que el trabajo artístico se encuentre tan cercano a la referencia como sea posible. hemos aprendido que el mejoramiento de la lectura se puede obtener a través de la apariencia general del texto. xvii . Los iconos. se hizo verdaderamente claro que esta sexta edición debía continuar con el importante trabajo de revisión que tuvo la edición. los cuales fueron incrementados de modo considerable desde la quinta edición. Nuestra experiencia docente con esta presentación ha reforzado la creencia de que el material tiene ahora una pedagogía mejorada para apoyar la presentación del instructor y ayudar al estudiante a construir los fundamentos necesarios para sus futuros estudios. Se han utilizado pantallas para definir características importantes o para aislar cantidades específicas en una red o en una característica. facilitan la referencia de un área en particular tan rápidamente como sea posible. los circuitos integrados y el expandido rango de cobertura necesaria en los cursos básicos que contribuyeron al refinamiento de la pasada edición continúan siendo los factores principales que afectan el contenido ele una nueva versión. van en progreso a partir de lo más simple a lo más complejo. desarrollados para cada capítulo del texto. La creciente utilización de la computadora. un asterisco identifica los ejercicios más difíciles. una de las mejoras más importantes que se han retenido de la quinta edición es la manera en la cual el texto se presta para el compendio ordinario del curso. continuamos empeñados en el fuerte sentido pedagógico del texto. la exactimd y en un aruplio rango de materiales auxiliares que apoyan el proceso educativo. Las declaraciones aisladas en negritas ("balas") identifican aseveraciones y conclusiones importantes. A través de los años. PEDAGOGÍA Sin duda. Los problemas. El título en cada sección también se reproduce en la sección de problemas para identificar con claridad los ejercicios de interés para un tema de esmdio en particular.Prefacio Segón nos acercábamos al XXV aniversario del texto. De la misma manera que en el pasado. de tal fortna que nos hemos comprometido al fortnato que encontrará en la sexta edición de tal manera que el material del texto parezca más "'amistoso" para un amplio sector de estudiantes. La nueva secuencia de la presentación de los conceptos que afectó la última edición se ha conservado en la presente.

la intención no es de retar al instructor o al estudiante con inconsistencias planeadas. Se ha dedicado un capítulo completo (capítulo 7) . PSpice y BASIC Los recientes años han visto un crecimiento continuo del contenido de computación en los curSOs introductorios. Los últimos capítulos referentes a amplifIcadores operacionales y circuitos integrados desarrollan aún más los conceptos presentados en los capítulos iniciales. Se eligió PSpice como el paquete que aparecerá a través de este texto debido a que recientes encuestas sugieren que es el que se emplea con mayor frecuencia. Aunque puede resultar más fácil considerar los efectos de Rs y RL con cada configuración cuando ésta se presenta por primera vez. institutos técnicos. los efectos de Rs y RL también ofrecen una oportunidad para aplicar algunos de los conceptos fundamentales del análisis de sistemas. No se supone un conocimiento anterior acerca de paquetes para computadora. Aún se incluyen en el texto algunos programas en BASIC para demostrar las ventajas de conocer un lenguaje de computación y de los beneficios adicionales que surgen de su utilización. La :obertura de PSpice ofrece suficiente capacidad para permitir la escritura del archivo de captura para la mayoría de las redes analizadas en este texto. y juntas de varias sociedades. sino que también se presentan las hojas de cálculo y el empleo de un paquete de análisis tal como PSpice en numerosas instituciones educativas. De hecho. No solamente aparece la utilización de procesadores de texto en el primer semestre. ahora nos sentimos seguros que este texto gozará del nivel más alto de exactitud que se puede obtener para una publicación de este tipo. el cual puede ser analizado después con resultados de salida similares a PSpice. EXACTITUD No hay duda que una de las metas primarias de cualquier publicación es que ésta se encuentre libre de errores en lo posible. Los capítulos 8. no existe algo más tenso para un autor que el escuchar sobre errores en su libro. PSpice en el ambiente WINDOWS permite entrar al circuito en forma esquemática.9 Y 10 están específicamente organizados para desarrollar los cimientos del análisis de sistemas en el grado posible en este nivel introductorio. xviii . Ciertamente. se mencionaba que debería desarrollarse un mayor "enfoque de sistemas" para apoyar la necesidad de un estudiante de convertirse en adepto de la aplicación de paquetes de sistemas.ENFOQUE DE SISTEMAS Durante varias visitas a otros colegios. Después de una verificación extensiva acerca de la exactitud en la quinta edición. Otros paquetes posibles incluyen Micro-Cap III y Breadboard. MODELAJE DE TRANSISTORES El modelaje del transistor bipolar de unión (BJT) es un área que se ha enfocado de varias maneras. Algunas instituciones utilizan exclusivamente el modelo re mientras que otras se apoyan en el enfoque híbrido o en una combinación de estos dos. La sexta edición destacará el modelo r. con la suficiente cobertura del modelo híbrido como para permitir una comparación entre los modelos y la aplicación de ambos.la introducción de los modelos para asegurar un entendimiento claro y correcto de cada uno y de las relaciones que existen entre los dos.

ROBERT BOYLESTAD LOUIS NASHELSKY . Esto no pretende sugerir que un estudiante se convertirá en un experto en la solución de las redes presentadas en este texto. mientras que para otros el texto completo puede ser cubierto en un semestre mediante la elección de temas específicos. Por tanto. Se trata de un arte que debe ser introducido utilizando una variedad de técnicas.SOLUCIÓN DE PROBLEMAS La solución de los problemas es indudablemente una de las habilidades más difíciles para presentar. pero la experiencia y la exposición son obviamente los elementos clave en el desarrollo de estas habilidades. el presente es un texto que "construye" a partir de los capítulos iniciales. se ofrece el detalle con. El material superfluo se relega a los últimos capítulos para evitar el contenido excesivo acerca de un tema particular al principio en el nivel de desarrollo. Para algunos colegios la sección de es suficiente para un semestre. desarrollar y demostrar en un texto. el fin de tener una revisión más extensiva. El contenido es en forma esencial una revisión de situaciones que ocurren con frecuencia dentro del ambiente de laboratorio. si un instructor siente que un área específica es particulannente importante. UTILIZACIÓN DEL TEXTO En general. En cualquier caso. pero al menoS el lector tendrá algún entendimiento de lo que está relacionado con el proceso de la solución. Mediante la elección de ejemplos y aplicaciones específicos es posible reducir el contenido de un curso sin perder las caraetelÍsticas de construcción progresivas del texto. Se presentan algunas ideas sobre cómO aislar un área problemática así como una lista de las causas posibles. el texto está dividido en dos componentes principales: el análisis en de y en ac o respuesta en frecuencia. Para cada dispositivo el texto cubre una mayoría de las configuraciones y aplicaciones importantes.

.

Napa. Irving. Bellingham. CA Muskegon Community College. MA Waukesha County Technical College. Czarapata Mohammad Dabbas John Darlington Lucius B. Day MikeDurren Dr. TX The Perkin-Elmer Corporation Charles S. D. IN Bradford University. Molt Community College. MD ITI Technical Institute Humber College. correcciones y sugerencias. Duane Bailey Joe Baker Jerrold Barrosse Ambrose Barry Arthur Birch Scott Bisland Edward Bloch Gary C. por mantener unidos los tantos aspectos detallados de producción. de Prentice-Hall. MI EG&G VACTEC Inc. CT SEMATECH. Ontatio. WA ITI Technica! Institute xxi . WI MicroSim Corporation Internationa! Rectifier Corporation Montgomery College. CA Penn State-Ogontz University of North Carolina-Charlolte Hartford State Technical College. Stephen Evanson George Fredericks F. Austin. Fuller Phil Golden Joseph Grabinski Thomas K. Charlestown. Bocksch Jeffrey Bowe Alfred D. Denver. por su apoyo editorial en la sexta edición de este texto. CANADÁ DeVry Institute ofTechnology. CO Indiana Vocational Technical College. Pewaukee. y a Carol Robison. editor senior. UK Northeast State Technica! Community College Rumber College. También deseamos agradecer a Rex Davidson. Anderson AJAnthony A.Agradecimientos Nuestros más sinceros agradecimientos se deben extender a los profesores que han utilizado el texto y han enviado algunos comentarios. Southern Alberta Institute ofTechnology. Los Ángeles. editor senior de desarrollo. Hartford. Grady WiUiam HiII Napa College. F1int. CT Western Washington University. Buerosse Lila Caggíano Rohert Casíano Alan H. MI Bunker HilI Community College. Rockville. Los comentarios de estas personas nos han permitido presentar Electrónica: Teoría de Circuitos en esta nueva edición: Ernest Lee Abbott Phillip D. Deseamos agradecer a aquellas personas que han compartido sus sugerencias y evaluaciones del presente texto a través de sus muchas ediciones. Muskegon. TX Hartford State Technical College. Calgary. Hartford. CANADÁ Metropolitan State College. CANADÁ University of Southern California. Alberta. editor de Prentice-Hall. Ontatio. Nuestro más sincero agradecimiento a Dave Garza. South Bend.

Calgary. IN Nashville State Technical Institute . Ontario. Tacoma. WA University of Glamorgan. CA Mercer University. MeMillan Thomas E. Inc. DeKalb Technical Institute. CANADÁ Miami-Dade Cornmunity College. Robert Payne E. Ontario. Indiana Vocational Technical College. Alberta. Troy. Hamilton. F. UK Southern-Alberta Institute of Technology. Miami. FL School of Engineering. GA Tektronix lne. GA Motorola Inc. Mason William Maxwell Abraham Michelen John MaeDougall Donald E. SC Michigan Technological University. Walters Julian Wilson Syd R. Owens Technical College. Beaconside. Ickstadt Jeng-Nan Juang Karen Karger Kenneth E. Sal! Lake City. UT xxii . Clarkston. VA DeVry Technical Institute. MN L. Newman Dr. South Bend. Hudson Valley Community College University ofWestem Ontario. Bellingham. Noel Shammas Erie Sung Donald P. Shaikh Dr. Macon. Zeisler San Diego Mesa College. Szymanski Parker M. CANADÁ Southwest State University. Kent Donald E. Yunghans U1rieh E. Woodbridge. !TI Technical Institute. GA ITI Technical Institute. Houghton. Rockafellow Saeed A. MI Western Washington University. MI University of Utah Mohawk College of Applied Art & Technology. Hampton.Albert L. NI Southern College of Technology. Usik DomingoUy Richard J. WA Sal! Lake Cornmunity College. UK Computronics Technology Inc. Marshall. Wilson Jean Younes Charles E. OH APPLIED MATERIALS. London. San Diego. Bates Vocational-Technical Institute. Toledo. CANADÁ Hampton University. OH Greenville Technical College. King Charles Lewis Donna Liverman George T. H. Marietta. Wales. Youngstown. Tabor Peter Tampas Chuek Tinney Katherine L. Texas Instruments Ine. Greenville.

ELECTRÓNICA: TEORÍA DE CIRCUITOS .

.

aparece en una amplia variedad de aplicaciones. comparados con las redes de bulbos de los años anteriores. Las ventaja~ asociadas con los sistemas actuales. De manera ideal. los datos y gráficas importantes se encontrarán en las hojas de especificaciones y también se estudiarán con objeto de asegurar una comprensión de la terminología que se utiliza. En esencia: VD ~ o ID Ca) + ID + ~ O . el más sencillo de los dispositivos semiconductores. hacia finales de los años. pero que desempeña un papel muy importante en los sistemas electrónicos. 1. b) características. que tiene el símbolo y características que se muestran en la figura l. Vo lo + VD . La miniaturización que se ha logrado nos deja sorprendidos de sus alcances.la y b. respectivamente. miles de veces más pequeña que un solo elemento de las redes iniciales. Los límites de la miniaturización dependen de tres factores: la calidad del material semiconductor. El diodo ideal es un dispositivo con dos terminales..CAPÍTULO Diodos semiconductores ---------------------------~--1. aparte de demostrar la riqueza de la información que los fabricantes suelen proporcionar. la técnica del diseño de redes y los límites de la manufactura y el equipo de procesamiento. en su mayor parte... Flgura 1. son más eficientes y no requieren de un periodo de calentamiento. que son muy similares a las de un interruptor sencillo. 1 . y actuará como un circuito abierto en cualquier intento por establecer corriente en dirección opuesta. Sistemas completos aparecen ahora sobre una oblea de silicio. Antes de analizar la construcción y las características de un dispositivo real. Con sus características. no tienen requerimientos de calentamiento o disipación de calor (como en el caso de los bulbos). resultan. cuarenta. han sido testigo de un cambio asombroso en la industria de la electrónica.2 EL DIODO IDEAL + o El primer dispositivo electrónico que se presenta es el que se denomina diodo. obvias de inmediato: son más pequeños y ligeros. La miniaturización desarrollada en los años recientes ha dado por resultado sistemas tan pequeños que ahora el propósito básico del encapsulado sólo es obtener algunos medios para manipular el dispositivo y asegurar que las conexiones permanezcan fijas en fonna adecuada en la base del semiconductor.1 INTRODUCCIÓN Unas cuantas décadas que han seguido a la introducción del transistor. ~I lo Vo ( + (b) Las caractensticas de un diodo ideal son aquellas de un interruptor que puede conducir comente en una sola dirección.1 Diodo ideal: a) símbolo. tienen una construcción más robusta. Además de los detalles de su construcción y características.. primero se considerará el dispositivo ideal para ofrecer una base de comparación. un diodo conducirá corriente en la dirección que define la flecha en el símbolo.1 . que van desde las más sencillas a las más complejas.

resulta sencillo hasta cierto punto determinar si un diodo se encuentra en la región de conducción o de no conducción. son pertinentes las características hacia la izquierda del eje. ID =0 -- ei"uito abierto o ~ I Cb) FIgUra 1.3a.3b. es RF =.1 b.. RR =- V./.1a (el cuadrante superior derecho de la figura l. si la corriente resultante del diodo tiene la misma dirección que la punta de la flecha del símbolo del diodo. Para la mayona de las caractensticas de los dispositivos que aparecen en este libro.En la descripción de los elementos que se presentan a continuación es importante que se definan los diferentes símbolos de letras. Si ahora se considera la región de potencial negativo aplicado (tercer cuadrante) de la figura 1. como se muestra en la figura l. al observar la dirección de la corriente ID que se establece mediante un voltaje aplicado. se deduce que el valor de la resistencia directa. mA. según se descnbe en la figura 1. Si la corriente a través del diodo tiene la dirección que se indica en la figura l. Si la corriente resultante tiene la dirección opuesta. sólo un valor positivo OQ (corto circuito) donde VF es el voltaje de polarización directa a través del diodo e 1F es la corriente a través del diodo. Para el flujo convencional (opuesto al flujo de electrones). polaridades de voltajes y direcciones de la corriente. -20. Si la polaridad del voltaje aplicado es consistente con el que se muestra en la figura l.. Por tanto. son aplicables las condiciones que se descnben en la figura 1.lb están hacia la derecha del eje vertical. Uno de los parámetros importantes para el diodo es la resisteuciaenel punto o la región de operación. o cualquier potencial de polarización inversa =Q (circuito abierto) OmA donde VR es el voltaje inverso a través del diodo e IR es la corriente inversa en el diodo.lb). Si se considera la región de conducción definida por la dirección de ID y polaridad de VD en la figura 1. IR = -5.. el circuito abierto equivalente es el apropiado.2. la porción de las características que deben considerarse es arriba del eje horizontal. en tanto la abscisa (o eje "x") será el eje del voltaje. ~imitado por el circuito) C') o~ lo o o>----I~II---~o + __ / 0-0--..2 a) Estados de conducción y b) no conducción del diodo ideal según está detenninado por la polarización aplicada.3. el diodo ideal es un circuito cerrado para la región de conducción..la.F = IF V OV 2. las caractensticas que deben ser consideradas en la figura l. Por lo general. Rp según lo define la ley de Ohm. . En caso de que se aplique un voltaje inverso. éste está operando en la región de conducción. 2 Capitulo l Diodos semiconductores . Corto circuito . Por tanto. .la. mientras que una inver· sión en la dirección requerirla del empleo de las caractensticas abajo del eje. la ordenada (o eje "y") será el eje de la corriente. En resumen. el diodo ideal es un circuito abierto en la región de no conducción.

germanio (Ge) y silicio (Si). se encuentra su resistencia al flujo de la carga o corriente.4 Definicipn de las unidades métricas de resistividad.l) cm p~- De hecho. las características de los materiales semiconductores. cuando una fuente de voltaje de magnitud limitada se aplica a través de sus terminales. En unidades métricas. Como se indicó antes.3 MATERIALES SEMICONDUCTORES El término semiconductor revela por si mismo una idea de sus características. el propósito inicial de esta sección es presentar las características de un dispositivo ideal para poder compararlas con las características de la variedad comercial.Q deseado? ¿ Es la resistencia inversa parcial lo suficientemente grande como para permitir una aproximación de circuito abierto? 1. mientras más alto es el nivel de conductividad. De manera inversa. menor es el nivel de resistencia. si el área de la figura lA es de 1 cm' y la longitud de 1 cm. Un semiconductor. En la tabla 1. Esto es. Aunque se pueda estar familiarizado con las propiedades eléctricas del cobre y la mica. es un material que posee un nivel de conductividad sobre algún punto entre los extremos de un aislante y un conductor. Según se avance a través de las próximas secciones. la letra griega rho) se utiliza a menudo para comparar los niveles de resistencia de los materiales.1 se muestran los valores típicos de resistividad para tres categorías amplias de materiales. y relacionada con la conductividad de un material. El prefijo semi suele aplicarse a un rango de niveles situado a la mitad entre dos límites. la magnitud de la resistencia del cubo de la figura lA es igual a la magnitud de la resistividad del material según se demuestra a continuación: (1 cm) 1 P -= P A (1 cm') A=lcm 2 l=lcm Figura 1. se deben considerar las siguientes preguntas: ¿Qué tan cercana será la resistencia directa o de "encendido" de un diodo práctico comparado con el nivel O-. el ténnino resistividad (p.3 o al Estados de conducción y b) no conducción del (bl diodo ideal. Las unidades de n-cm se derivan de la sustitución de las unidades para cada cantidad de la figura 1. El término conductor se aplica a cualquier material que soporte un flujo generoso de carga. Un aislante es un material que ofrece un nivel muy bajo de conductividad bajo la presión de una fuente de voltaje aplicada.3 Materiales semiconductores 3 . la resistividad de un material se mide en n-cm o n-m. por tanto. Iplohms Este hecho será de utilidad cuando se comparen los niveles de resistividad en los análisis que se presentan enseguida. según está determinado por la dirección de la corriente convencional establecida por la red.4 en la siguiente ecuación (derivada de la ecuación básica de resistencia R = pi! A): p=--= 1 RA (n)(cm') =>n-cm cm (l.(al FIgura 1. En las tablas. pue1.

cuando se trata con el medio de los semiconductores. Es posible que alguien se pregunte si estos niveles de impureza son realmente necesarios. Algunas de las cualidades únicas del Ge y el Si que se observaron antes se deben a su estructura atómica. U na unión de átomos fortalecida por el compartimiento de electrones se denomina unión covalente. Cualquier material compuesto sólo de estructuras repetidas de cristal del mismo tipo se deno· mina estructura de cristal único. la periodicidad de la estructura no cambia en forma significativa con la adición de impurezas en el proceso de dopado. En años recientes el cambio ha sido estable con el silicio. den ser relativamente nuevas. el átomo de germanio tiene 32 electrones en órbita. Como se indica en la figura 1. en una oblea de silicio. los avances recientes han reducido los niveles de impureza en el material puro a una parte por cada 10 mil millones (1 : 10 000 000 000). Como es obvio. Una consideración muy importante es el hecho de que pueden ser fabricados con un muy alto nivel de pureza. se muestran en la fignra 1. En la red atómica. una consideración importante en el desarrollo de dispositivos sensibles al calor o a la luz.7 para el silicio. es menor que el requerido por cualquier otro electrón dentro de la estructura. se examinará la estructura del átomo en sí y se observará cómo se pueden afectar las características eléctricas del material. es otra razón más por la cual el Ge y el Si han recibido tanta atención. pero no así con el germanio. De hecho. Para los materiales semiconductores de aplicación práctica en el campo de la electrónica. puede cambiar dicho material de un conductor relativamente pobre a un buen co~ductor .1 Figura 1. La capacidad de cambiar las características del material en forma significativa a través de este proceso. mientras que los electrones se mueven alrededor del núcleo sobre una órbita fija. Tanto el Ge como el Si son referidos como átomos tetravalentes. Otras razones incluyen el hecho de que sus características pueden alterarse en forma significativa a través de la aplicación de calor o luz. Dieciocho lugares separan la colocación del punto decimal de un número a otro. el germanio y el silicio.1 el rango tan grande entre los materiales conductores y aislantes para la longitud de 1 cm (un área de l·cm') de material. Para el Ge y el Si el cristal tiene la estructura de diamante de tres dimensiones que se muestra en la figura 1. existen cuatro electrones en la órbita exterior (valencia).6a. esta característica de cristal único existe y. Como se encontrará en los capítulos que siguen. son los que más interesan en el desarrollo de dispositivos semiconductores. el átomo se compone de tres partículas básicas: el electrón. además. sin embargo. Observe en la tabla 1. Ge y Si han recibido la atención que tienen por varias razones. A un patrón completo se le llama cristal. cuya producción aún es escasa. los neutrones y los protones forman el núcleo. ciertamente no son los únicos dos materiales semiconductores. 4 Capitulo 1 Diodos semiconductores . En realidad lo son si se considera que la adición de una parte de impureza (del tipo adecuado) por millón. mientras que el silicio tiene 14 electrones en varias órbitas. de electricidad. Los modelos de Bohr de los semiconductores que se usan con mayor frecuencia. Ahora. Como se tiene entendido. Los átomos de ambos materiales forman un patrón muy definido que es periódico en naturaleza (esto es que continuamente se repite el mismo). el protón y el neutrón. En un cristal puro de germanio o de silicio estos cuatro electrones de valencia se encuentran unidos a cuatro átomos adjuntos.5.1 Valores tipicos de resistividad Conductor p == 10-6 O-cm (cobre) Semiconductor p == 50 O-cm (germanio) p == 50 X 103 O-cm (silicio) Aislante p= 10 12 n-cm (mica) / / / / / . se está manejando un espectro completamente nuevo de niveles de comparación. red cristalina.6.TABLA 1. y al arreglo periódico de los átomos. porque cada uno tiene cuatro electrones de valencia. como se muestra en la figura 1. El potencial (potencial de ionización) que se requiere para movilizar cualquiera de estos cuatro electrones de valencia.5 Estructura de un solo cristal de Ge y Si. que se conoce como "dopado". En cada caso.

Observe en la tabla 1. un mayor valor. A la misma temperatura..6 Estructura atómica: a) germanio. A los electrones libres localizados en el material que se deben sólo a causas naturales. el material intrínseco de germanio tendrá aproximadamente 2. aún es posible para los electrones de valencia absorber suficiente energía cinética por causas naturales. para romper la unión covalente y asumir el estado "libre".~ de valencia (4 para cada uno) lb) Figura 1. Esto puede ser cierto. A temperatura ambiente existen aproximadamente 1.5 x 10 13 transmisores libres por centímetro cúbico. Por supuesto. según se describió antes.1 cómo la resistividad también difiere por una relación de aproximadamente 1000 : 1 con el silicio. aunque en el estado intrínseco ambos aún son considerados conductores pobres. se les conoce como portadores intrínsecos. esencialmente tan puro como se puede obtener a través de /a tecnología moderna. Los materiales intlÍnsecos son aquellos semiconductores que han sido cuidadosamente refinados para reducir /as impurezas a un nivel muy bajo.5 x 10 10 portadores libres en un centímetro cúbico de material intrínseco de silicio. teniendo.Electrones en órbita EI. Esto se debe al hecho de que el número de portadores en un conductor no 1.3 Materiales semiconductores 5 ..7 silicio.. Figura 1. b) silicio. Se dice que los materiales semiconductores como el Ge y el Si. éste debe ser el caso. como los establecidos por las fuentes de voltaje o cualquier diferencia de potencial. Quizá el lector recuerde que la resistencia de casi todos los conductores se incrementará con la temperatura. Según aumenta la temperatura desde el cero absoluto (O K). por tanto. Un incremento en la temperatura de un semiconductor puede generar un incremento sustancial en el número de electrones libres en el material. El término "libre" revela que su movimiento es muy sensible a los campos eléctricos aplicados. un número mayor de electrones de valencia absorben suficiente energía térmica como para romper la unión covalente y contribuir así al número de portadores libres. tienen un coeficiente de temperatura negativo. Unión covalente del átomo de Si bien la unión covalente generará una unión más fuerte entre los electrones de valencia y su átomo.mn. Este mayor número de portadores aumentará el índice de conductividad y generará un menor nivel de resistencia. debido a que la resistividad y la conductividad son inversamente proporcionales. La relación del número de portadores en el germanio respecto al silicio es mayor de 103 e indica que el germanio es un mejor conductor a temperatura ambiente. que muestran una reducción en resistencia con el incremento en la temperatura. Estas causas naturales incluyen efectos como la energía lumínica en la forma de fotones y la energía térmica del medio que lo rodea.

. y cualquier electrón que haya dejado a su átomo.. y una región prohibida entre la banda de valencia y el nivel de ionización. Núcleo t Segundo nivel (siguiente capa interna) Tercer nivel (etc.67 eV (Ge) 1. El resultado neto es una expansión de la banda de los niveles discretos de estados de energía posibles para los electrones de valencia.. existe una interacción entre los átomos que ocasiona que los electrones dentro de una órbita en particular de un átomo tengan ligeras diferencias en sus niveles de energía. b) bandas de conducción y valencia de un aislador.se incrementará significativamente con la temperatura. Observe que existen niveles y estados de energía máximos en los cuales se puede encontrar cualquier electrón. 1. • . tiene un estado de energía mayor que cualquier electrón en la estructura atómica. como se muestra en la figura 1.¡.1 eV (Si) = 0.8 Niveles de energía: a) niveles discretos en estructuras atómicas aisladas... su propio conjunto de niveles de energía pennisibles para los electrones en su estructura atómica.. • • Banda de conducción Las bandas se traslapan --I. mayor e:s el estado de energía.alencia . Recuerde que la ionización es el mecanismo mediante el cual un electrón puede absorber suficiente 6 Capitulo 1 Diodos semiconductores . ~ Aislante E = 1.:. Un incremento en la temperatura.• f-'-------. pero su patrón de vibración con respecto a una localización relativamente fija aumentará la dificultad para que los electrones pasen a través de ella. ._ -. semiconductor y conductor. según se muestra en la figura 1. Mientras más distante se encuentre el electrón del núcleo.. . estructura atómica • • • Banda de valencia Figura 1.-------'"" t I "libres" para establecer la Banda de conducción conducción --_¡.8b. Cada material tendrá. genera un aumento del nivel de resistencia y un coeficiente positivo de temperatura.41 eV (GaAs) Conductor Semiconductor (b) ¡. respecto a los electrones en la misma órbita de un átomo adjunto. de hecho.¡ de valencia • e.~ = Entre los niveles de energía discretos existen bandas vacías.4 NIVELES DE ENERGÍA En la estructura atómica aislada existen niveles de energía discretos (individuales) asociados con cada electrón en una órbita.. en las cuales no pueden aparecer electrones dentro de la estructura atómica aislada.. Energía Nivel de valencia (capa más externa) Banda de energía vacía! Banda de energía vacía etc.) (a) Energía Banda de conducción ElectroneS Energía Energía f-.Banda de y.' unidos a la Banda de valencia :. Cuando los átomos de un material se unen para formar la estructura de la red cristalina. por tanto.¡ / Electrones ~ .8a.

y se debe al gran número de portadores en dicho material. Existen dos materiales extrínsecos de gran importancia para la fabricación de dispositivos senticonductores: el tipo n y el tipo p. para el germanio 0. comparado al silicio expuesto a temperatura ambiente. es bastante obvio que a temperatura ambiente existan portadores libres más que suficientes para soportar un gran flujo de carga o corriente.energía para separarse de su estructura atómica y entrar en la banda de conducción.9 1. El efecto de estos elementos impuros se indica en la figura 1. porque I W=QV I eV (1.8b. Por tanto. Sustituyendo la carga de un electrón y una diferencia de potencial de 1 volt en la ecuación (1. Sin embargo. arsénico y fbsforo. Q es la carga asociada con un único electrón.6XIO-19 J (1.15 OC). Observe que para el aislante la banda de energía es con frecuencia de 5 eV o más. lo que causará una reducción neta en Eg para ambos materiales semiconductores y. 1. El conductor tiene electrones en la banda de conducción aun a O K. todos los electrones de valencia de los materiales semiconductores se encuentran en la capa exterior del átomo con niveles de energía asociados con la banda de valencia de la figura 1. El tipo n se crea a través de la introducción de elementos de impureza que poseen cinco electrones de valencia (pentavalentes). Para el silicio Eg es de 1. lo cual limita drásticamente el número de electrones que pueden entrar a la banda de conducción a temperatura ambiente.5 Materiales extrínsecos: tipo n y tipo p 7 . Eg obviamente es menor.2) se tiene un nivel de energía referido como un electrón volt.1 eV. pueden alterar en forma suficiente la estructura de la banda y cambiar totalmente las propiedades eléctricas del material.6 X 10. En la sección 1.3) A O K o cero absoluto (-273.8b y entrado a la banda de conducción. y han atravesado la banda de energía vacía definida por Eg en la figura 1.5 encontrará que si ciertas impurezas se añaden a los materiales semiconductores intrínsecos. Cada uno se describirá con detalle más adelante. La unidad de medida es adecuada. Se observará que la energía asociada con cada electrón se mide en electrón volts (eV). a temperatura ambiente (300 K. Debido a que la energía también se mide en joules y que la carga de un electrón = 1. Material tipo n Tanto el material tipo n como el tipo p se forman mediante la adición de un número predeterminado de átomos de impureza al gennanio o al silicio. Para el germanio.2) según se derivó de la ecuación definida para el voltaje V = W /Q. W = QV = (1.19 C)(I V) y 1 eV= 1.6 x 1j}-19 coulomb. también una mayor densidad de portadores en la banda de conducción a temperatura ambiente. 25 oC) un gran número de electrones de valencia han adquirido suficiente energía para dejar la banda de valencia. aunque sólo haya sido añadida 1 pane en \O millones.5 MATERIALES EXTRÍNSECOS: TIPO n Y TIPO p Las características de los materiales semiconductores pueden ser alteradas significativamente por la adición de ciertos átomos de impureza a un material semiconductor relativamente puro. ocurrirán estados de energía en las bandas prohibidas. Estas impurezas. por consecuencia.67 eV y para el arseniuro de galio 1.41 e V. Un material semiconductor que haya sido sujeto al proceso de dopado se denomina un material exmnseco. como el antimonio.

Observe que las cuatro uniones covalentes aún se encuentran presentes. 8 Capitulo l Diodos semiconductores . Observe que un nivel de energía discreto (llamado el nivel del donor) aparece en la banda prohibida con un Eg significativamente menor que aquel del material intrínseco.10 Efecto de las impurezas del donor sobre la estructura de la banda de energía. y la conductividad del material aumenta en forma significativa.da~de~~~~~ Es como antes Eg = 0.Ol eV CGe) Nivel de energía del donor Figura 1.10.Figura 1. Este electrón restante. mismo que se encuentra desasociado de cualquier unión covalente en particular. y tienen menor dificultad para absorber la energía térmica suficiente para moverse a la banda de conducción a temperatura ambiente. Aquellos electrones "libres" que se deben a la impureza añadida se sitúan en este nivel de energía. sin embargo. A temperatura ambiente en un material de Si intrínseco existe aproximadamente un electrón libre por cada 10 12 átomos (uno por cada 109 para Ge).9 Impureza de antimonio en el material tipo n. un quinto electrón adicional debido al átomo de impureza.05 eV (Si).O. El efecto de este proceso de dopado sobre la conductividad relativa se describe mejor a través del diagrama de bandas de energía de la figura 1. Si el nivel de "dosificación" fuera de 1 en 10 millones (lO'). El resultado es que a temperatura ambiente existe un gran número de portadores (electrones) en el nivel de conducción. la proporción (10 12110 7 = 105 ) indicaria que la concentración de portadores se ha incrementado en una proporción de 100. (utilizando el antimonio como impureza en el silicio). Energía :. aunque un número importante de portadores "'libres" se han creado en el material tipo n.'B~~. Debido a que el átomo de impureza insertado ha donado un electrón relativamente "libre" a la estructura: A 1m.000 : l. éste aún es eléctricamente neutral. impureZ/lS tlifundüJos con cinco electrones de valencÍll se les l/mnll átomos donares. se encuentra relativamente libre para moverse dentro del recién formado material tipo n. debido a que de manera ideal el número de protones cargados positivamente en los núcleos es todavía igual al número de electrones '·libres" cargados negativamente y en órbita en la estructura. unido débilmente a su átomo (antimonio). Existe. Es importante comprender que.

el cual se indica por la dirección del flujo de huecos . Por tanto.Material tipo p El material tipo p se forma mediante el dopado de un cristal puro de germanio o de silicio con átomos de impureza que poseen tres electrones de valencia. la vacante resultante aceptará con facilidad un electrón "libre"': A las impurezas difundidas con tres electrones de valencia se les conoce como átomos aceptores.12. Flujo de electrones comparado con flujo de huecos El efecto del hueco sobre la conducción se muestra en la figura 1. Los elementos que se utilizan con mayor frecuencia para este propósito son el boro. y está representado por un pequeño círculo o signo positivo debido a la ausencia de una carga negativa. El material resultante tipo p es eléctricamente neutro. La dirección que se utilizará en el texto es la del flujo convencional. • FIgUra 1.12. A la vacante que resulte se le llama hueco. Si un electrón de valencia adquiere suficiente energía cinética para romper su unión covalente y llena un hueco. galio e indio. El efecto de alguno de estos elementos. según se muestra en la figura 1. Sin embargo. Figura 1. como el boro sobre el silicio.5 Materiales extrínsecos: tipo R y tipo p Flujo de electrones en función de flujo de huecos.11 Impureza de boro en el material tipo p. Observe que ahora existe un número de electrones insuficiente para completar las uniones covalentes de la red cristalina recién fonnada.11. existe una transferencia de huecos hacia la izquierda y de electrones hacia la derecha. por las mismas razones descritas para el material tipo n. entonces se creará un hueco en la unión covalente que liberó el electrón. 9 .12 Flujo de huecos Flujo de electrones • 1. se indica en la figura 1.

como se muestra en la figura 1. Por razones análogas.Portadores mayoritarios y minoritarios En el estado intrínseco. En el momento en que son "unidos" los dos materiales. la aplicación de un voltaje a través de sus terminales permite tres posibilidades: sin polarización (VD = O V). los electrones y los huecos en la región de la unión se combinan.6 DIODO SEMICONDUCTOR En la sección 1.14.5 se presentaron tanto los materiales tipo n como tipo p. Las "vacantes" dejadas atrás en la estructura de uniones covalentes representan una cantidad muy limitada de huecos. El diodo semiconductor se fonna con sólo juntar estos materiales (construidos en la misma base: Ge o Si). Cada una es una condición que dará un resultado que el usuario deberá comprender con claridad para que el dispositivo se aplique en forma efectiva.13 a) material tipo n. Por tanto: En un material tipo p el hueco es el portador mayoritario y el electrón es el portador minoritario. Tipop Portadores minoritarios 1. A esta región de iones positivos y negativos descubiertos se le llama región de agotamiento. En un material tipo n.13a) al electrón se le llama portador mayoritario y el hueco es el portador minoritario. el número de huecos no ha cambiado de manera significativa de su nivel intrínseco. Cuando el quinto electrón de un átomo donor deja a su átomo. Iones donores Ponadores mayoritarios Iones aceptores Portadores minoritarios Portadores mayoritarios Tipo n Figura 1. utilizando técnicas que se describirán en el capítulo 20. el signo negativo aparece en el ion aceptor. polarización directa (VD> O V) Ypolarización inversa (VD < OV). el número de electrones libres en Ge o en Si se debe sólo a aquellos electrones en la banda de valencia que han adquirido suficiente energía de las fuentes térmicas o lumínicas para romper la unión covalente o a las pocas impurezas que no pudieron eliminarse. el átomo restante adquiere una carga positiva neta: de ahí el signo positivo en la representación del ion donar. El resultado neto. dando por resultado una falta de portadores en la región cercana a la unión. Los materiales tipo n y p representan los bloques de construcción básicos de los dispositivos semiconductores. 10 Capítulo l Diodos semiconductores . Por esta razón: En un material tipo n (figura 1. En la siguiente sección se encontrará que la "unión" de un solo material tipo n con un material tipo p tendrá por resultado un elemento semiconductor de importancia considerable en los sistemas electrónicos. debido al agotamiento de portadores en esta región. según se muestra en la figura 1. b) material tipo p. Como el diodo es un dispositivo de dos tenninales.13b. es que el número de electrones supera por mucho el número de huecos. por tanto. Para el material tipo p el número de huecos supera por mucho el número de electrones.

Sin polarización aplicada (VD = O V) Bajo condiciones -sin polarización.14 para los portadores minoritarios de cada materiaL Los portadores mayoritarios (electrones) del material tipo n deben sobreponerse a las fuerzas de atracción de la capa de iones positivos del material tipo n. con el fin de migrar hacia el área localizada más allá del área de agotamiento del material tipo p. Una vez más. En resumen: En ausencia de un voltaje de polarización aplicado. se observará que las magnitudes relativas de los vectores de flujo son tales que el flujo neto en cualquier dirección es igual a cero. 1. La longitud del vector que representa el flujo de huecos se dibujó en una escala mayor que el flujo de los electrones con objetO de demostrar que la magnitud de cada uno no necesariamente debe ser la misma para la cancelación del flujo. y que los niveles de dopado para cada material pueden dar como resultado un flujo de portadores desigual de electrones y huecos. El flujo resultante debido a los portadores mayoritarios también se describe en la figura 1. Con la idea de que surjan análisis futuros. en el material tipo n el número de portadores mayoritarios es tan grande que invariablemente habrá un pequeño número de portadores mayoritarios con suficiente energía cinética para pasar a través de ~a región de agotamiento hacia el material tipo p.14. se supone que todos los portadores minoritarios del material tipo n que se localizan en la región de agotamiento debido a su movimiento aleatorio pasarán directamente al material tipo p. y a la capa de iones negativos en el material tipo p.6 Diodo semiconductor JI . el flujo neto de la carga en cualquier dirección para un diodo semiconductor es cero.~ Flujo de portadores minoritarios 1" ':~-~:I" ~~I.14 Unión p-n sin polarización externa. cualquiera de los portadores minoritarios (huecos) en el material tipo n que se encuentren dentro de la región de agotamiento. Este flujo de portadores se indica en la figura 1. pasarán directamente al material tipo p. Mientras más cercano se encuentre el portador minoritario a la unión.14. la misma consideración se puede aplicar a los portadores mayoritarios (huecos) del material tipo p. Sin embargo. FluJo de ponadores mayoritarios p n "------0+ tzD ~ DmA VD ~ DV (sin polarización) Figura 1. Se puede considerar que algo similar pasa con los portadores minoritarios (electrones) del material tipo p. mayor será la atraccíón de la capa de iones negativos y menor la oposición de los iones positivos en la región de agotamiento del material tipo n. Esta cancelación de los vectores se indica por medio de las líneas cruzadas.Si se examina con cuidado la figura 1. .

el número de iones negativos se incrementará en el material tipo p. y que la diferencia en las literales subrayadas para cada región revela una condición de polarización inversa. Observe que la flecha está asociada con el componente tipo p y la barra con la región de tipo n.-. que la dirección de 1. Las condiciones de polarización inversa se describen en la figura 1. y dan como resultado vectores de flujo de portadores minoritarios de la misma magnitud que sin voltaje aplicado.. como lo indica la figura 1. Condición de polarización inversa (VD < O V) Figura 1. para mayor referencia: Un diodo semiconductor tiene po/arizacibn directa cuando se ha establecido la asociación tipo p y positivo y tipo n y negativo.El símbolo para el diodo se repite en la figura 1. Como se indicó. la corriente en cualquier dirección es O roA. El término saturación proviene del hecho de que alcanza su máximo nivel con rapidez y no cambia de manera significativa con el incremento del potencial de polarización inversa.16. De hecho. Dicha ampliación establecerá una barrera de potencial demasiado grande para ser superada por los portadores mayoritarios.17 Condiciones de polarización inversa para un diodo semiconductor. Si un potencial externo de V volts se aplica a través de 1.16 ....15 Condiciones para un diodo semiconductor sin polarización.18. en años recientes se encontró que su nivel está casi siempre en el rango de nanoamperes para dispositivos de silicio.14. para VD = O V.... A su vez. Capítulo 1 Diodos semiconductores 12 . el número de portadores minoritarios que están entrando a la región de agotamiento no cambiarán. además de una reducción efectiva del flujo de los portadores mayoritarios a cero. en particular. El efecto neto.. Unión p-n con polarización Sin embargo.16 inversa. Por tanto.19 para VD < O V. Observe.l. y en el rango de microamperes para el germanio. como se muestra en las caractensticas de los diodos de la figura 1. es contra la flecha del símbolo. como se muestra en la figura 1 . como lo muestra la figura 1. Por razones similares. con excepción de los dispositivos de alta potencia.15 con las regiones tipo n y tipo p asociadas.: unión p-n de tal forma que la terminal positiva se encuentre conectada con el material tipo n y la terminal negativa esté conectada con e1 materia1 tipo p como se muestra en la figura 1. . Condición de polarización directa (VD> O V) (Opuestos) Figura 1. el número de iones positivos en la región de agotamiento del material tipo n se incrementará debido al gran número de electrones "libres" atraídos por el potencial positivo del voltaje aplicado.17 para el símbolo de diodo y la unión p-n. Flujo de portadores minoritarios 1mayoruarlO . por tanto. A la corriente que existe bajo las condiciones de polariUlción inversa se le llama corriente de saturación inversa. es una ampliación de la región de agotamiento. Una condición de polarización directa O "encendido" se establece al aplicar el potencial positivo al materia! tipo p y el potencia! negativo al materia! tipo n. y se representa mediante Is' + o---I~M-----<o _t. La corriente de saturación inversa rara vez es mayor que unos cuantos microamperes. que el potencialaegativo está conectado al materia! tipo p y el potencial positivo a! material tipo n.---Región de agotamiento n + Figura 1._:::0 p '---------.

como se muestra en la región de polarización directa de las caracte J ID(mA) 20 19 I I lB 17 Ec. lo que da como resultado un incremento exponencial en la corriente.7 I 2 1.18.-0. portadores minoritarios._1.' +8+8 p n Región de agotamiento + VD Figura 1.4) I Unidad real disponible·en el mercado I I I I I .3 -0. .ID>OmA) I I I I 5 4 3 1/ / 0. ¡-.ID=OmA) 1 I -?4 ¡.- - 16 15 14 l3 12 II 10 Polarización definida y dirección para la gráfica - 9 8 I + -ID VD ~ -.+~ 8~8+ + 8 + (-'"~ C<r. debido a la pequeña región de agotamiento y a una fuerte atracción del potencial positivo aplicado al material tipo p. del material tipo p al material tipo n (y de los huecos del material tipo n al material tipo p) no ha cambiado en magnitud (debido a que el nivel de conducción se encuentra controlado básicamente por el número limitado de impurezas en el material). (1./ -40 -30 -20 -\0 f ° r->::0.21J.LA --O.19 Características del diodo semiconductor de silicio.LA I I 1 11 I I Figura 1. El flujo de electrones. un electrón de material tipo n "observa" una barrera muy reducida en la unión. 1 . Mientras se incremente en magnitud la polarización aplicada. pero la reducción en el ancho de la región de agotamiento ha generado un gran flujo de portadores mayoritarios a través de la unión. 1. La aplicación de un potencial de polarización directa VD "presionará" los electrones en el material tipo n y los huecos en el material tipo p para que se recombinen con los iones cercanos a la unión y reducirá el ancho de la región de agotamiento como se indica en la figura 1. )' Imavoril:mo } ID = lmayom:mo .3 ¡. . - 7 6 Región de polarización directa (VD>OV.1 ~A 05 1 VD (V) Región de polarización inversa (VD<OV. la región de agotamiemo continuará disminuyendo su anchura hasta que un flujo de electrones pueda pasar a través de la unión.6 Diodo semiconductor 13 .lD=-Is>T .1.18 Unión p-n con polarización directa.A Ji Si~ polariz~ciÓ~ (VD=OV. Ahora.

rísticas de la figura 1. afortunadamente en una sección posterior se hará un número de aproximaciones que eliminará la necesidad de aplicar la ecuación (1. en general.19 que la unidad comercial disponible tiene características que se encuentran desplazadas a la derecha por unas cuantas décimas de un volt. El resultado será positivo para los valores positivos de Vv e [v' y crecerá de la misma manera que la función y = ex.600 / 1) con 1) = 1 para Ge y 1) = 2 para Si en niveles relativamente bajos de corriente del diodo (en o abajo del punto de inflexión de la curva) y 1) = 1 para Ge y Si en mayores niveles de corriente del diodo (en la sección de crecimiento rápido de la curva) TK = Tc +273° En la fIgura 1. Esto se debe a la resistencia interna del "cuerpo" y a la resistencia externa de "contacto" de un diodo.4) Yofrecerá una solución con un mínimo de dificultad matemática. Por tanto.19: } I o 2 x Figura ]. y superará el efecto del segundo término. La ruptura de las características en Vv = OV se debe sólo al cambio drástico en la escala de mA a !LA.20. Con el tiempo. la cual aparece en la figura 1. Es importante observar el cambio en la escala para los ejes vertical y horizontal.19.1) = O mA. como aparece en la fIgura 1. y la escala horizontal en la región de polarización directa tiene un máximo de 1 V. mientras se mejoran los métodos de producción. En Vv =0 V.19 se encuentra en múltiplos de diez volts en la región negativa. Cada una contribuye a un voltaje adicional sobre el mismo nivel de corriente.4) se convierte en Iv = [.19 se ofrece una gráfIca de la ecuación (1.(e0 . (Similares) Región Zener Aunque la escala de la figura 1.22. Para valores negativos de Vv' el primer término disminuirá rápidamente debajo de 1" dando como resultado Iv =-1" que es la línea horizontal de la figura 1.4) parece algo compleja y es susceptible de generar un temor injustificado de que ésta se someterá a todas las aplicaciones subsecuentes de diodos.20 Gráfica de ex. se puede describir con facilidad el componente de contribución para cada región de la figura 1. Observe en particular cómo la dirección de la conducción concuerda con la flecha en el símbolo (según se reveló para el diodo ideal). A través del empleo de la física del estado sólido se puede demostrar que las características generales de un diodo semiconductor se pueden definir mediante la ecuación siguiente para las regiones de polarización directa e inversa: (1.21 con los requerimientos de polaridad y la dirección resultante del flujo de portadores mayoritarios. 14 Capítulo 1 Diodos semiconductores . Para Vv' la escala para los valores positivos está en décimas de volts y para los valores negativos la escala es en decenas de volts.4) donde Is = corriente de saturación inversa K = 11 . las condiciones para la conducción (el estado "encendido") se repiten en la fIgura 1. Sin embargo.4) en la forma siguiente. Si se expande la ecuación (1. como lo determina la ley de Ohm (V = IR). la ecuación (l. Para los valores positivos de ID' la escala se encuentra en miliamperes y la escala de la corriente abajo del eje se calcula en microamperes (o posiblemente nanoamperes).19 está en miliamperes (aunque algunos diodos semiconductores tendrán una escala vertical en amperes). el voltaje a través de un diodo de polarización directa será de menos de 1 V. Observe que la escala vertical de la figura 1. la ecuación (1. Observe también la rapidez con que se incrementa la corriente después del punto de inflexión de la curva de respuesta. Antes de dejar el tema del estado de polarización directa.1) =IP . Observe en la figura 1. como lo muestra la figura 1.19. En un principio.21 Condiciones de polarización directa para un diodo semiconductor.4). existe un punto en el cual la aplicación de un voltaje demasiado negativo dará por resultado un agudo cambio en las características.4).19. esta diferencia disminuirá y las características reales se aproximarán a aquellas de la sección (1. La corriente se incrementa figura 1. Para valores positivos de VD' el primer término de la ecuación anterior crecerá con mayor rapidez.

Si una aplicación requiere de un valor PIV mayor que el de una sola unidad.22 Región Zener. La región Zener del diodo semiconductor descrito se debe evitar si la respuesta de un sistema no debe ser alterada completamente por el severo cambio en las características de esta región de voltaje inverso. un PIV y un valor de corriente más altos.14. otro mecanismo llamado ruptura Zener contribuirá con un cambio agudo en la característica. Esto es. El máximo potencial de polarización inversa que puede ser aplicado antes de entrar a la región Zener se conoce como voltaje pico inverso (referido simplemente como el valor PIV. Silicio en función de germanio Los diodos de silicio tienen. a una velocidad muy rápida en una dirección opuesta a aquella de la región de voltaje positivo. comparado con el gennanio. se deben conectar en serie un número de diodos de la misma característica.V / . mientras que el germanio tiene un valor máximo mucho menor (lOO OC). mientras que el valor máximo para el germanio está más cel:ca de los 400 V. hasta el punto en el cual se establece una gran corriente de avalancha que determina la región de ruptura de avalancha. en general. \ t . 1-. Sin embargo. Eventualmente.Región Zener o figura 1. su velocidad y energía cinética asociada (WK := : mv 1 ) será suficiente para liberar portadores adicionales por medio de colisiones con otras estructuras atómicas estables.23. Esto ocurre debido a que existe un fuerte campo eléctrico en la región de la unión que puede superar las fuerzas de unión dentro del átomo y "generar" portadores. Mientras el voltaje a través del diodo se incrementa en la región de polarización inversa. se generará un proceso de ionización por medio del cual los electrones de valencia absorben suficiente energía para dejar su átomo. por las iniciales en inglés de: Peak Reverse Voltage). El potencial de polarización inversa que da como resultado este cambio muy drástico de las características se le llama potencial Zener y se le da el símbolo Vz . como -5 V. y rangos más amplios de temperatura que los diodos de germanio. El silicio puede utilizarse para aplicaciones en las cuales la temperatura puede aumentar a cerca de 200 oC (400°F). según se indica en la figura 1. Los diodos también se conectan de manera paralela para aumentar la capacidad de transporte de corriente. es el mayor voltaje de polarización directa que se requiere 1.. Dichos portadores adicionales pueden luego ayudar al proceso de ionización. La región de avalancha (Vz ) se puede acercar al eje vertical al incrementar los niveles de: dopado en los materiales tipo p y tipo n. Estos diodos se describen en la sección 1. la desventaja del silicio.6 Diodo semiconductor 15 . la velocidad de los portadores minoritarios responsables de la corriente de saturación inversa ( también se incrementarán. por las iniciales en inglés de: Peak Inverse Voltage) o PRV. Los valores PIV para el silicio pueden encontrarse en la vecindad de 1000 V. Aunque el mecanismo de ruptura Zener es un contribuyente significativo sólo en los niveles más bajos de Vz• este cambio rápido en la característica a cualquier nivel se denomina región Zener. y los diodos que utilizan esta porción única de la característica de una unión p-n son los diodos Zener. Sin embargo. mientras Vz disminuye a niveles muy bajos.

2 0. La mayor variación para el silicio se debe.7 V de magnitud para los diodos de silicio disponibles en el mercado. la primera letra de un término que describe una cantidad en particular se usa en la notación para dicha cantidad.lo (roA) 30 25 G. el factor r¡ cae a 1 (el valor continuo del germanio).7 (Si) VT = 0. A partir de múltiples experimentos se encontró que: La corriente de saturación inversa ls será casi igual al doble en magnitud por cada 10°C de incremento en la temperatura. Con frecuencia. Efectos de la temperatura La temperatura puede tener un marcado efecto sobre las características de un diodo semíconductor de silicio. Sin embargo. (Ge) 1 ~A 2 }.3 0. mientras más cercana al eje vertical es la excursión. para alcanzar la región de conducción.l 0.3 (Ge) Obviamente. como el voltaje de salida (VD' por las iniciales en inglés de: output) y el voltaje de polarización directa (Vp por la inicial en inglés de:forward).3 V para diodos de germanio cuando se redondea a la siguiente décima.5 0. para asegurar un mínimo de confusión con otros términos. (Si)=O. 16 Capitulo 1 Diodos semiconductores . más cerca de lo "ideal" está el dispositivo. Este factor toma parte en la determinación de la forma de la curva sólo en niveles de corriente muy bajos. según se comprobó mediante un diodo de silicio típico en la figura 1.6 0. y 0. Éste suele ser del orden de 0.lA 3~ VT(Ge) VT(Si) Si Ge FIgUra 1. En resumen: VT = 0.4 0. básicamente.23 Comparación de diodos semiconductores de Si y Ge. 20 Si lS lO 1. al factor r¡ en la sección (lA). la notación Vrha sido adaptada para este libro por la palabra "umbral" (por la inicial en inglés de: threshold). Esto es evidente por las similitudes en las curvas una vez que el potencial de conducción se ha alcanzado.8 VD (V) t J. las otras características del silicio comparadas con el germanio lo hacen ser el elegido en la mayor parte de las unidades disponibles en el mercado.7 0. Una vez que la curva empieza su crecimiento vertical. Sin embargo.24. El potencial por el cual ocurre este crecimiento se conoce como potencial de conducción de umbralo de encendido.OI pA= lOnA Vz(Si) 5 ¡ t Vz(Ge) ~ D.

en realidad se convierten en características más "ideales". para los diodos de silicio no alcanzan los mismos altos niveles que para el germanio.. Simplemente. Los valores típicos de lo para el silicio son mucho menores que para el germanio para unos niveles similares de potencia y corriente. pero observe también el incremento no deseado en la corriente de saturación inversa..... el voltaje de ruptura se incrementa con la temperatura. pero aparecerán de nuevo cuando se analicen otros dispositivos. Por tanto.. Los niveles de 1..... 7 NIVELES DE RESISTENCIA Cuando el punto de operación de un diodo se mueve desde una región a otra...."" (temper~tura ambiente) .lA = 0. Se presentarán tres niveles diferentes en esta sección.. (punto de ebullición I I I del ag.ID (mA) (392°F) 200°C 100°C 25°C I I I 12 lO I 8 6 • I I I f---H---i--I::::=p-1F_=.7 Niveles de resistencia 17 ..24.. 1. 1. I • I .--If---f'--+----1 /1 (V) 2 lO I .... el equivalente de circuito abierto en la región de polarización inversa es mejor a cualquier temperatura con silicio en lugar de gennanio.ua) . oc.LA a 25 oC tenga una corriente de fuga de 100). I--¡+-l'-h//I--rl:". según se mostró en la figura 1.... en la ecuación (lA) observe el rápido incremento en la corriente del diodo.. Desde luego... El resultado es que aún a mayor temperatura.....los niveles de 1... el nivel de TK también se incrementará en la misma ecuación. ~ .'---+-----1 .1 roA a una temperatura de 100 Los niveles de corriente de esta magnitud en la región de polarización inversa con seguridad cuestionarían la condición deseada de circuito abierto en la región de polarización inversa. pero el mayor valor de Is sobrepasará el menor cambio en porcentaje en TK' Mientras la temperatura mejora las características en polarización directa.---1--------1--1 ~...7 1 . aumentan a mayortemperatura con niveles menores del voltaje de umbral.. al incrementar el nivel de 1.5 2 - - _/f... No es poco frecuente que un diodo de germanio con un 1..... /1 'fl (1 _1. una razón muy importante para que los dispositivos de silicio tengan un nivel significativamente mayor de desarrollo y utilización en el diseño./ 4 f-----fl-. En la región de polarización inversa. pero cuando se revisan las hojas de especificación se encuentra que las temperaturas más allá del rango de operación normal pueden tener un efecto muy perjudicial en los niveles de potencia y corriente máximas del diodo.: /...24 Variación en las características de los diodos con el cambio de temperatura. la resistencia del diodo también cambiará debido a la forma no lineal de la curva característica. del orden de 1 o 2 ¡.(' 0. 1.. En los siguientes párrafos se demostrará cómo el tipo de voltaje o señal aplicado definirá el nivel de la resistencia de interés.-.. Fundamentalmente. es muy importante que su detenninación se comprenda con claridad.2 3 I I 1: ¡ (!lA) Figura 1. I T J-----'..%:: . como se muestra en la figura 1..23. I .

.25 Determinación de la resistencia en dc de un diodo en un punto de operación en parti<:utar.5 V 2rnA = 2500 18 Capítulo 1 Diodos semiconductores . EJEMPLOl.. por lo regular..5 0..26 en a) ID = 2rnA b) ID=20rnA e) VD = -10 V 30 _ 20 ------------ Silicio 10 _ .. la resistencia determinada será en el nivel de corriente predeterminado (casi siempre unos cuantos miliamperes). Como es natural. ID (mA) Figura 1.Resistencia en dc o estática La aplicación de un voltaje de a UD circuito que contiene un diodo semiconductor tendrá por resultado un punto de operación sobre la curva característica que no cambiará con el tiempo.8 VD (V) FIgura 1.26 Ejemplo L L Solución a) EnID =2rnA. los óhmetros utilizan una fuente de comente relativamente constante.+ 0 lIlA 0.5 V (de la curva) y 0. VD =0..25 y aplicando la siguiente ecuación: ( 1.. La resistencia del diodo en el punto de operación puede encontrarse con sólo localizar los niveles correspondientes de VD e ID como se muestra en la figura 1.l Determine los niveles de resistencia en de para el diodo de la figura 1.5) Los niveles de resistencia en de en el punto de inflexión y hacia abajo serán mayores que los niveles de resistencia que se obtienen para la sección de crecimient·o vertical de las características. los niveles de resistencia en la región de polarización inversa serán muy altos. Debido a que.

Una línea recta dibujada tangencialmente a la curva a través del punto Q.27.27.8 V (de la curva) y VD 0.6) Mientras mayor sea la pendiente.28. 1. determinado por los niveles de dc aplicados. como se muestra en la figura 1. fCfJ'---------'" M Línea tangente : L_ ..ID=-I.. FIgura 1.dI d I donde ~ significa un cambio finito en la cantidad. Característica del diodo "--.= 10 MO ID 1 pA Es obvio que se sustentan algunos de los comentarios anteriores con respecto a los niveles de resistencia de de un diodo. Se debe hacer un esfuerzo para mantener tan pequeño y equidistante como sea posible el cambio en ei voltaje y en la corriente a cualquier lado del punto Q. ' : _ ___ o -----. (1. VD = 0. PuntoQ (ope"dón de) Figura 1. La designación del punto Q se deriva de la palabra estable (por la inicial en inglés de: quiescent). así como en la corriente que pueden ser utilizados para detenninar la resistencia en ac o dinámica para esta región en las características del diodo.27 Definición de la resistencia dinámica o en ac. _ _ _ .=-lpA(delacurva)y VD 10V RD = = . definirá un cambio en particular en el voltaje.7 Niveles de resistencia 19 .5 y en el ejemplo l. La entrada variante desplazará de manera instantánea el punto de operación hacia arriba y abajo en una región de las características y. Sin tener una señal con variación aplicada. muy pequeña. como lo muestra la figura 1. mientras que la resistencia ac es mucho más alta en los niveles de corriente bajos. Si se aplica una entrada senoidal en lugar de una entrada de de. por tanto.8 V RD = = = 400 ID 20 rnA c) En VD=-lOV. por tanto.b) En ID = 20 rnA. I = ~Vd rd .28 Determinación de la resistencia en ac en un punto Q. Resistencia en ac o dinámica A partir de la ecuación 1. La resistencia ac en la región de crecimiento vertical de la característica es. el punto de operación sería el punto Q que aparece en la figura 1. En forma de ecuación. que significa "estable o sin variación~'.l resulta obvio que la resistencia en dc de un diodo es independiente de la forma de la característica en la región que rodea el punto de interés. la situación cambiará por completo. define un cambio específico en corriente y voltaje. menor será el valor de ~Vd para el mismo cambio en Md y menor será la resistencia.

2 0.2.76 Y .V 0.7 0.. 4mA ...11 Y b) Para [D = 25 mA.Vd = .20mA = lOmA y !J.= 27.8 Y.[d.EJEMPLO 1..5 O 4 mA 0... la línea tangente en [D = 25 mA se dibujó como se muestra en la figura y se eligió una excursión de 5 mA arriba y abajo de la corriente del diodo especificada. 2 0 !J. 25 mA... Y en[D = O mA.3 0.8 Y .4 0.: 2 mA.6 0. 0.[d !J.5 0.Vd = 0.. VD 0. 2 mA se dibujó como se muestra en la figura y se eligió una excursión de 2 mA arriba y abajo de la corriente del diodo especificada.9 ~ o I VI> (V) aY..8 0.•.. 2 -----------------. VD = 0.02 Y y la resistencia ac: !J. En [D = 4 mA.0..02 Y rd = -d = .0..1 0.2 Para las características de la figura 1.76 Y.[d 10 mA 20 Capitulo 1 Diodos semiconductores . Solución a) Para [D = 2 mA. e) Comparar los resultados de los incisos a y b con las resistencias en de a cada nivel. raI" 25 20 J \"v u" 15 10 5 4 ..65 Y = 0.. VD =0.29 Ejemplo 1. VD =0.gura 1.78 Y = 0.} F.O mA = 4mA y y la resistencia en ac: !J.[d = 30mA . Y en [D =20 mA.. Los cambios que resultan en la corriente y el voItaje son !J. Los cambios que resultan en la corriente y el voltaje son = !J. En [D =30 mA.65 V.11 Y r = -d !J.78 V.29: a) Determinar la resistencia en ac en ID::. 30 1 I .Vd = 0. b) Detenninar la resistencia en ac en [ D . la línea tangente en [D .

encontrar la derivada de la función en el punto Q de operación.. según se definió en la figura 1. ID >.'" --Iv dVo TK dl D k Sustituyendo 11. I_o 1.79 V Y Rv = Vv Iv = 0.7V Iv = 350 Q la cual excede por mucho la r d de 27.600 TI = II ..JGe.Is en la sección de pendiente venical de las caractensticas y ...62 Q la cual excede por mucho la r d de 2 n. pero existe una definición básica en el cálculo diferencial que establece: La derivada de una función en un punto es igual a la pendiente de la únea tangente dibujada en dicho punto.7) L -_ _ _ _.s. Si se encuentra la derivada de la ecuación general (104) para el diodo semiconductor con respecto a la polarización directa aplicada y luego se invierte el resultado. Por tanto..79 V 25 roA = 31.38. Para Iv = 25 roA.6).600 =11. en esencia.) TK siguiendo algunas maniobras básicas de cálculo diferencial. Vv =0. Es decir.6OO 298 .7Vy Rv = Vv = -2mA 0. la ecuación (l. se tendrá una ecuación para la resistencia dinámica o ac en esa región.931v Invirtiendo el resultado para definir una proporción de resistencia (R =VIl).7 Niveles de resistencia 21 . consiste.28. Se ha encontrado la resistencia dinámica en forma gráfica. se obtiene dVo '" 0. se obtiene k= y a temperatura ambiente II .026 dIo Iv o rd = 26mV I (1.e) Para/v =2roA. tomando la derivada de la ecuación (104) con respecto a la polarización aplicada.1)] =-(lv+ / .93 y = 38. se tendrá d dVv y (lo) dIo dVo = dV k d [IsCekVDITK .:. 1 para Ge y Si en la sección de crecimiento vertical de las características..5 n. En general. Vv = 0.600 TK = Te + 273" = 25 0 + 273 0 = 298 0 de tal ionna que k TK dIo dVD = 1l.

1 . el factor rB es lo suficientemente bajo comparado con rd como para pennitir que se omita su impacto sobre la resistencia ac del diodo.7) se obtiene 26mV D 26mV rd = .la resistencia incluye la resistencia dinámica definida por la ecuación 1. Estos niveles de resistencia adicionales pueden incluirse en la ecuación (1.2 la resistencia ac en 25 mA se calculó como 2 O. En la región de polarización inversa se supondrá que el cambio en la corriente a lo largo de la línea 1. rd = 2( ---r 26m'V\ ID (26mj 2 .= 25mA = 1. El análisis anterior se centró sólo en la región de polarización directa.7) debe comprenderse con claridad. Por tanto. es importante considerar que la ecuación (l. pero multiplicando por un factor de 2 para esta región (en el punto de inflexión de la curva 1] = 2). es nulo desde OV hasta la región Zener. Sin embargo.5 Q se debe tomar como una contribución debida a r B' En realidad. la resistencia deter- 22 Capítulo 1 Diodos semiconductores .5 Q.6) es un proceso difícil. En los niveles bajos de corriente del diodo. por definición.2 la resistencia ac en 2 mA se calculó como de 27.7) resulta inadecuada.la ecuación (1.- 1 + rB ohms (1.. En los niveles altos de corriente.6). pero debido a que con frecuencia habrá otros elementos de resistencia de mucho mayor magnitud en serie con el diodo.= 2(130) = 260 2mA La diferencia de 1.7) al añadir la resistencia denotada por rB como aparece en la ecuación (1. La resistencia ac promedio es. No hay necesidad de tener las caractensticas disponibles o de preocuparse per trazar líneas tangenciales como se defmió en la ecuación (1. = r.El significado de la ecuación (1.. Este implica que la resistencia dinámica se puede encontrar mediante la sustitución del valor de la corriente en el punto de operación del diodo en la ecuación. Las mejoras tecnológicas de los años recientes sugieren que el nivel de rB continuará disminuyendo en magnitud.7) es exacta sólo para valores de ID en la sección de crecimiento vertical de la curva.la determinación de rd con un alto grado de exactitud de una curva caractenstica utilizando la ecuación (1. Para los valores pequeños de ID por abajo del punto de inflexión de la curva.1 O para los dispositivos de alta potencia a 2 O para algunos diodos de baja potencia y propósitos generales.30. Para valores menores de ID' 1] 2 (silicio) y el valor obtenido de rd se debe multiplicar por un factor de 2.8) D El factor r B puede tener un rango típico desde 0. Utilizando la ecuación (l. Para el ejemplo 1. Resistencia en ac promedio Si la señal de entrada es lo suficientemente grande para producir una gran excursión tal como lo indica la figura 1. Utilizando la ecuación (1. y en algún momento se convertirá en un factor que con seguridad no se tomará en cuenta al compararse con rd . Todos los niveles de resistencia que se han detenninado hasta ahora han sido definidos para la unión p-n y no incluyen la resistencia del material semiconductor en sí (llamada resistencia del cuerpo). r' d 26mV =: . el nivel de rB puede acercarse al de rd .04D La diferencia de aproximadamente 1 n se debe tomar como una contribución de r B' Para el ejemplo 1. y que la resistencia ac resultante al utilizar la ecuación (1. a lo largo del libro se supone que la resistencia ac se encuentra determinada sólo per r d y que el impacto de rB se ignorará a menos que se observe lo contrario.8).7). y en el mejor de los casos los resultados deben manejarse con cuidado. y la resistencia que presentan la conexión entre el material del semiconductor y el co~ductor metálico exterior (llamada resistencia del contacto). a la resistencia asociada con el dispositivo para esta región se le llama resistencia en ac promedio.7 y la resistencia r B que recién se presentó.6) es suficientemente alta como para permitir la aproximación del circuito abierto.

V. En forma de ecuación (obsérvese la figura 1.075 V r.30.8 0. La ecuación (1.9) definió un valor que se considera el promedio de los valores ac de 2 a 17 mA.075 V con L\.Vd =0.1 0. En medio. Como se indicó antes.2 0.2 se desarrolló con objeto de reforzar las importantes conclusiones de las últimas páginas y de hacer énfasis en las diferencias entre los diversos niveles de resistencia. sería menor.65 v = 0.6 Figura 1. Vd r av:::: ó.5 0. L\. y si fuera determinada a 17 mA.30). 0.=--=----=5Q Md 15 mA Si la resistencia ac (rd ) estuviera determinada por ID = 2 mA..Vd 0. el contenido de esta sección es el fundamento para gran cantidad de cálculos de resistencia que se efectuarán en secciones y capítulos posteriores. L\. su valor no sería mayor a 5 a.9) Para la situación indicada por la figura 1. la resistencia ac haría la transición desde un valor alto en 2 mA al valor bajo en 17 mA.ld 1 punto por punto (1. 1.7 " .725 V .2 mA = 15 mA y L\.7 Niveles de resistencia 23 . El hecho de que pueda utilizarse un nivel de resistencia para tan amplio rango de las características probará ser bastante útil en la definición de circuitos equivalentes para un diodo en una sección posterior.ID (mA) 20 15 tJ d 10 5 o 0. 0.9 minada por una línea recta dibujada entre dos intersecciones establecidas por unos valores máximos y mínimos del voltaje de entrada..0.30 Determinación de la resistencia en ac promedio entre los límites indicados.Id = 17 mA . Tabla resumen La tabla 1.3 DA 0.

6. el nivel de resistencia ac promedio que se presentó en la sección 1. sistema o similar en una región de operación en particular./d punto a punto Definida por una línea recta entre los límites de operación 1. al circuito equivalente que resulta se le llama circuito equivalente de segmentos lineales. los segmentos resultantes son lo suficientemente cercanos a la curva real como para establecer un circuito equivalente. El resultado es a menudo una red que puede resolverse mediante el empleo de técnicas tradicionales de análisis de circuitos. para representar. Sin embargo.2 Niveles de resistencia Características Tipo Ecuación especiales Determinación gráfica DC o estática Definida como un punto en las características AC o dinámica b.TABLA 1. las características terminales reales de un dispositivo. que ofrecerá una excelente primera aproximación al comportamiento real del dispositivo. Como es natural.31.: .8 CIRCUITOS EQUIVALENTES PARA DIODOS Un circuito equivalente es una combinación de elementos que se eligen en/arma adecuado.id ID Definida por una línea tangencial en el punto Q 26mV/IDQ ac promedio . lo mejor posible.31 debe resultar obvio que los segmentos lineales no resultan ser una duplicación exacta de las características reales.Vd 26mV rd = ..!!.32. A partir de la figura 1. En otras palabras. a continuación del dispositivo real. En esencia. una vez que se define el circuito equivalente. Para la sección con pendiente del equivalente. define el nivel de resistencia cuando se encuentra en el estado "encendido". el símbolo del dispositivo puede eliminarse de un esquema. como se muestra en la figura 1. El diodo ideal se incluye con el fin de establecer que existe una única dirección de conducción a 24 Capítulo 1 Diodos semiconductores . Circuito equivalente de segmentos lineales Una técnica para obtener un circuito equivalente para un diodo consiste en aproximar las características del dispositivo mediante segmentos lineales.7 es la resistencia que aparece en el circuito equivalente de la figura 1. e insertar el circuito equivalente en su lugar sin afectar de forma severa el comportamiento real del sistema. sobre todo en la región de inflexión de la curva de respuesta.

Si se coloca un voltímetro a través de un diodo aislado encima de una mesa de laboratorio. Por lo regular. el nivel aproximado de ray puede determinarse a partir de un punto de operación en la hoja de especificaciones (la cual se analizará en la sección 1.8 V .32 Componentes del circuito equivalente de segmentos lineales. La batería sólo representa el defasamiento horizontal de las características que deben excederse para establecer la conducción. no se obtendrá una lectura de 0. 1.31 Definición del circuito equivalente de segmentos lineales mediante el empleo de segmentos de linea recta para aproximar la curva característica. si IF 10 mA (una comente de conducción directa en el diodo) a VD 0.7 V antes que haya conducción y = = 0.DmA según se obtuvo para la figura 1.7 V. debe aparecer una batería Vr que se opone a la conducción en el circuito equivalente según se muestra en la figura 1. tenga en cuenta que V T en el circuito equivalente no es una fuente de voltaje independiente.31).sV (Vj) VD (V) F1gura 1.7 V con una polarización directa (según se muestra en la figura 1. Cuando se establezca la conducción. la resistencia rav es lo suficientemente pequeña como para omitirse en comparación con otros elementos en la red.8 V.0. + o FIgura 1. la resistencia del diodo será el valor especificado de '".1 V = lOmA =lOQ Circuito equivalente simplificado Para la mayor parte de las aplicaciones. para un diodo semiconductor de silicio. Sin embargo.32. y se generará una condición de polarización inversa en el estado de circuito abierto para el dispositivo.ID (mA) lü () 0.30. 0.7V lOmA . través del dispositivo. Por ejemplo. se sabe que para el silicio se requiere un cambio de 0. La batería sólo especifica que el voltaje a través del dispositivo debe ser mayor que el umbral del voltaje de la batería antes que pueda establecerse la conducción a través del dispositivo en la dirección que dicta el diodo ideal. Debido a que un diodo semiconductor de silicio no alcanza el estado de conducción hasta que VD alcanza 0.9). La eliminación de rav del circuito .8 Circuitos equi-valentes para diodos 25 .7\1 O.

33. equivalente es la misma que aparece en las características del diodo. Éste establece que un diodo de silicio con polarización directa en un sistema electrónico bajo condiciones de de tiene una caída de 0. En la industria. r~. omitirse.33 Circuito equivalente simplificado para el diodo semiconductor de silicio.. y así sucesivamente. pero es muy cierto que el modelo equivalente simplificado se utilizará con mucha frecuencia en el análisis de sistemas electrónicos. En este caso. dentro de los valores nominales). tal como se muestra en la figura 1. Desde luego. una sustitución popular para la frase "circuito equivalente de diodo" es modelo de diodo. esta terminología de sustitución se empleará casi de manera exclusiva en los capítulos subsecuentes. en el estado de conducción a cualquier nivel de corriente del diodo (desde luego. Tabla resumen Por claridad. De hecho. y se establece que un nivel de 0. esta aproximación se emplea con frecuencia en el análisis de circuitos semiconductores según se demuestra en el capítulo 2.. con todas sus características en segmentos lineales.. En el capítulo 2 se verá que esta aproximación suele hacerse sin perjuicio considerable en cuanto a exactitud. Cada uno se investigará con mayor detalle en el capítulo 2. objeto y sistema existente. figura 1. El circuito equivalente reducido aparece en la misma figura.3.. es la representación de un dispositivo... el circuito equivalente se reducirá al de un diodo ideal. mientras que el diodo ideal es aplicado con mayor regularidad en el análisis de los sistemas de fuente de alimentación donde se localizan los mayores voltajes. a menudo.7 V a través de él. en comparación con el nivel de voltaje aplicado. tal como lo muestra la figura 1. Circuito equivalente ideal Ahora que rav se eliminó del circuito equivalente se tomará un paso más.7-V puede.=OQ Figura 1. por definición.34 con sus características.34 Diodo ideal y sus características. Siempre existen excepciones a la regla general. los modelos de diodos que se utilizan para el rango de parámetros y aplicaciones de circuito se presentan en la tabla 1. un modelo que. 26 Capítulo 1 Diodos semiconductores .

El valor de voltaje inverso [PIVo PRV o V(BR). Si se proporciona la máxima potencia o el valor nominal de disipación. El voltaje directo VF (a una corriente y temperatura especificadas) 2. Éstos incluyen: l.9 Hojas de especificaciones de diodo" 27 . Para la aplicación considerada. el significado de los datos. etc. La corriente de saturación inversa IR (a una corriente y temperatura especificadas) 4. Es común que consistan sólo de una breve descripción limitada. trabajo artístico. La corriente directa máxima IF (a una temperatura especificada) 3. Modelo simplificado o v. El nivel máximo de disipación de potencia a una temperatura en particular 6. se entiende que éste es igual al producto siguiente: (1. a veces de una página. Sin embargo. el nivel de ruido. El rango de temperatura de operación Dependiendo del tipo de diodo que se considere. es un extenso examen de las características con sus gráficas. Los niveles de capacitancia (según se definirá en la sección 1. también se presentan datos adicionales. como el rango de frecuencia. el tiempo de conmutación.3 Circuitos equivalentes para diodos (modelos) Tipo Condiciones Modelo Características Modelo de segmentos lineales o v. los niveles de resistencia térmica y los valores pico repetitivos.10) donde ID Y VD son la corriente y el voltaje del diodo en un punto de operación en particular. De otra forma.11) 8.TABLA 1. El tiempo de recuperación inverso t" (como se definirá en la sección 1. donde BR proviene del término "ruptura" (por la inicial en inglés de: breakdown) (a una temperatura especificada)] 5. Dispositi vo ideal Rred »r~v Ered »VT o 1. existen piezas específicas de datos que deben incluirse para una correcta utilización del dispositivo. tablas. 1.10) 7.9 HOJAS DE ESPECIFICACIONES DE DIODOS Los datos acerca de los dispositivos semiconductores específicos suele presentarlos el fabricante de dos maneras. en general. será claro por sí mismo. en cualquier caso.

60 0.0mA IF = 0. 200 V (MIN) @ 100 !lA (BA 129) VALORES NOMINALES MÁXIMOS ABSOLUTOS (Nota 1) Temperaturas Rango de temperao1ra de almacenamiento ENCAPSULADO 00·35 B .. Cone~iones d~ l.OA 4. se puede sustituir VD = VT = 0..35 Características eléctricas de los diodos de alto voltaje y baja fuga Fairchild BAY73 ..1 mA IF = 0.67 0.33 mW¡OC Voltaje y corriente máximas WIV Voltaje inverso de trabajo Corriente rectificada promedio BAY73 BA129 100 V 180V 200mA 0-1----- Corriente directa continua Pico de corriente directa repetitivo Pico de corriente de onda directa Ancho de pulso = 1 s Ancho de pulso = 1 J1s 500mA 600mA NOTAS acero cubierto de cobre ConexIones doradas dIsponibles Encapsulado de vIdrio ~ellado henn¿hCameme Peso del paquete de 0. Figura 1.IOmA.0 Bv H Voltaje de ruptura Capacitancia Tiempo de: recuperación i versa- = 125 8.0A CARACTERÍSTICAS EUtCTRICAS (25 SÍMBOLO E VF Oc temperatura ambiente a menos que se observe lo contrario) BAY73 BA 129 MÁX 1..f = = 1.00 0.0 = 10 nA ~A 5. IR - lOO~A e t rr vR = O.94 CARACTERÍSTICA Voltaje dir~cto MÍN 0.0 a lOOkO CL lOpF.Si se aplica el modelo simplificado para una aplicación en particular (un caso frecuente). (Cortesía de Fairchild Camera and Instrument Corporation.10).) 28 Capitulo 1 Diodos semiconductores .0 3.1 mA V R -20V.T A .68 500 5.0 V pF ~.14 gramo.0MHz IF . .51 1.V R 35V RL 1. Pdi'ip'd' - (0.83 0. Es decir.12S"C VR = lOOV VR = lOOV.78 0. La fábrica debe ser consultada sobre aplIcaciones que involucran pulsos u operación con ciclo ele trabajo bajo.0 200 6.:anexión -65°C a +200 oC +17SoC +260°C Disipación de potenda (Nota 2) c-l---- Disipación máxima de potencia total a 25 OC de ambiente Factor de pérdida de disipación de potencia lineal (desde 25 OC) SOOmW 3. BA 129.Temperatura máxima de operación de la unión Temperatura de la .60 0.75 0.TA 100°C 0.78 0.69 0.I .60 = = = F G IR Corriente inversa 0.88 0. 2 Estos son límit~~ de estado estables.69 0.7 V)/D (Ul) DIFUSIÓN PLANAR DE SILICIO A--<f---' BV '" 125 V (MIN)@loo!lA(BAY73) 'BV .7 V para un diodo de silicio en la ecuación (1.81 MÍN MÁX UNIDADES V V V V V V V nA nA ~A CONDICIONES DE PRUEBA IF 200 mA IF 100 mA IF SOmA IF=lOmA If =5.0 1.71 0.T A 125°C VR = 180V VR = 180V. y determinar la disipación de potencia resultante para compararla contra el valor de máxima potencia.85 0.80 0.00 0..IAN256 = NOTAS: t Estos son valores límites sobre 10$ cuales el funcionamiento del diodo puede ser dañado.

I I . .0 O.dc .=?I.Q CURVA DE PÉRDIDA DE DISIPACiÓN DE POTENCIA 500 400 300 200 CORRIENTE RECTIFICADA PROMEDIO Y CORRIENTE DIRECTA CONTRA TEMPERATURA AMBIENTE 500 1'\ '\ i f'\: i ! I I I 400 i I . I I I .. I ~". 1 001 0.~- '2.5 í .0 1.I I .35 y 1. . I ! lO I 2 .Temperatura ambiente . I i . . Este ejemplo representaría la lista extensa de datos y características.4 VF - .36 Características térmicas de los diodos de alto voltaje Fairchild BAY73 .Temperatura ambiente _ oC Figura 1.¡.volt~ VOLTAJE INVERSO CONTRA CORRIENTE INVERSA 1. =I . ~-' ' + 1. I .5 2. I .0 .05 I 1 I I i 10 I~~ ~+.5 3.2 \" 2. -' 0. I l I 100 i I 1'\ T .¡.8 1.2 . 125 V I . ! 50 " . 1~<.0 16 Voltaje directo .0 12 0. ¡"'-.p 0.36. (Cortesía de Fairchild Camera and lnstrument Corporation. .Voltaje inverso . \..'~. . 2 "'1. I i v § E 0. J .\-'oh!'> Te .5 1. vl I 5K IK ~ v.-. 0.0 10 100 IK JQK V R . I I -. . I '. Tip~W . -::. 11 I I I .:' __-L·~~~~~ O 25 50 75 100 125150 175 200 TA . I \.S ~ o :7 I ' .1 O TA - 25 50 75 100 125 ISO o 1.6 0. i .0 ~ '§ (. El término rectificador se aplica a un diodo cuando se emplea con frecuencia en un proceso de rectificación. I .volts Temperatura ambiente _ oC RD -Impedancia dinámica . . I I i I ! om : O 25 50 7S 100 125 0.0 o 4. ~ " O 40 30 2-D 1.9 Hojas de especificaciones de diodos 29 .0 1.0 o o I i i 8.0 . 0. -:'i = ~ 0.0 I i I I . mismo que se describirá en el capitulo 2. .. I E 300 200 100 ¿~~' .02 • í I I 1..0 (MPEDANCIA DINÁMICA CONTRA CORRIE~TE DIRECTA 100 I T" = 2~oC I .0 1 0. '" . a 25 VOLTAJE DIRECTO CO:-iTRA CORRIENTE DIRECTA 1000 CURVAS CARACTERÍSTICAS ELÉCTRICAS TÍPICAS Oc temperatura ambiente a menos que se observe lo contr. I 0. 1 i i I I I lOO 1. E toO . BA 129.Una copia exacta de los datos proporcionados por Fairchild Camera and Instrument Corporatíon para sus diodos de alto voltaje y baja fuga BAY73 y BA 129 aparece en las figuras 1. ! .\1 ~ 5 '" f--+-I--+C". I . .2 0.0 r.) 1. II I I I I folkH. = 100 -< .oC O OL-~ O 25 50 75 100 125 ISO 175 200 TA . I i I r\T .Coeficiente de temperatura _ mVolC CORRIENTE INVERSA CONTRA COEFICIENTE DE TEMPERATURA VR .".Voltaje inverso .0 I U E e 5 o." .lrio CORRIENTE DIRECTA CONTRA COEFICIENTE DE TEMPERATURA 500 I CAPACITANCIA CONTRA VOLTAJE INVERSO 6.~ ~ 10 . o 1. -X e u g \' T '--'.1 0.

Las áreas específicas de las hojas de datos se resaltaron en gris con una letra de identificación correspondiente a la descripción siguiente: A: B: Los voltajes mínimos de polarización inversa (PIV) para cada diodo a una corriente de saturación inversa especificada.A a más de lOO mA. según se indica con claridad en la curva de pérdida de disipación de potencia en la figura 1. La corriente rectificada promedio. mientras que a un voltaje inverso mayor IR cae a S nA = 0. pero permanece en menos de 1 nA a temperatura ambiente hasta VR = 125 V. El nivel de capacitancia entre las terminales es aproximadamente de 8 pF para el diodo BAY73 en VR = VD = O V (sin polarización) y con una frecuencia aplicada de 1 MHz. como se aprecia en la figura adjunta. Éste es el valor máximO instantáneo de la corriente directa repetitiva. porque una forma de onda de corriente de media onda tendrá valores instantáneos mucho más altos que el valor promedio.8) tiene un valor promedio definido por 1" = 0.. El valor de potencia máxima disminuye a una proporción de 3. Corriente directa continua máxima I F = 500 mA (observe I F en función de la m" temperatura en la figura 1. se definen de la manera siguiente: 1. Observe que debido a que se encuentra en este nivel durante un breve periodo. Una señal rectificada de media onda (descrita en la sección 2. El rango de valores de VFen I F = 1. Corriente directa pico repetitivo.5 ¡LA.318 Ip"o' El valor de la corriente promedio es menor que las comentes directas continuas o pico repetitivo. la manera en que VF se incrementó desde cerca de 0.2 debe ayudar a la lectura de las gráficas. 30 capítulo l Diodos semiconductores . Este valor nominal define el valor máximo y el intervalo de tiempo para tales sobrecargas del nivel de corriente.cendido. mientras I F aumentó de lO ¡. existirán corrientes muy altas a través del dispositivo durante breves intervalos de tiempo (que no Son repetitivos).O) y 212°F = 100 oC = ebullición (HzÜ)].A. . duraute el en.¡. Observe que excede VT = V para ambos dispositivos.7 V. Nivel de disipación de potencia máximaPo= Volo = 500 mW.7 El rango de valores de VF en IF =200 mA.¡.33 mW por grado de incremento en la temperatura arriba de la temperatura ambiente (25 oC). en la figura superior izquierda. El tiempo de recuperación inverso es 3 Ils para la lista de condiciones de operación. 0. C: D: E: F: G: H: 1: En algunas de las curvas de la figura 1. Sin embargo. En la figura superior derecha se observa cómo disminuye la capacitancia con el incremento en el voltaje de polarización inversa.36. En V R " 20 Vy una temperatura de operación típica IR" 500 nA= 0. 2.36 se utiliza una escala logarítmica. Observe. Una breve investigación de la sección 11. En este caso. la comente de saturación inversa se incrementa con rapidez con el aumento en la temperatura (tal como se pronosticó antes). Características de temperatura según se indican. COmo aparecen en la hoja de especificaciones. el mal funcionamiento y otros factores similares. Observe el empleo de la escala Celsius y un amplio rango de utilización [recuerde que 32°F = O oC = congelamiento (H.0 mA.005 ¡. la corriente directa pico repetitiva y la corriente de sobrecarga pico.36). Corriente rectificada promedio. Eu ocasiones. y en la figura inferior se puede ver que la resistencia ac (rd ) es sólo cercana al Q en lOO mA y aumenta a lOO Q en corrientes menores de 1 mA (según se esperaba a partir del análisis en secciones anteriores). Corriente de sobrecarga pico. observe cómo los límites superiores se encuentran alrededor de 0. En la figura inferior se encuentra que la corriente de saturación inversa cambia un poco con los cambios crecientes de VR.5 V a más de 1 V. su nivel puede ser superior al nivel continuo.

éste es mucho menor que un efecto de capacitancia directamente dependiente de la velocidad a la que la carga es inyectada hacia las regiones justo afuera de la región de agotamiento. donde E es la pertnitividad del dieléctrico (aislante) entre las placas de área A separada por una distancia d. El hecho de que la capacitancia es dependiente del potencial de polarización inverso aplicado. En el diodo semiconductor p-n existen dos efectos de capacitancia que deben considerarse. Sin embargo. El resultado es que niveles crecientes de corriente resultarán en niveles crecientes de la capacitancia de difusión. I 10 Polarización inversa (C r ) 7 5 7 POlarización. 1.37.directa (CD ) - (V) • -25 -20 -15 -lO o 0. X" será lo suficientemente pequeño debido al alto valor def para presentar una trayectoria de "corto" de baja reactancia.25 0. Casi todos los efectos relativos a la capacitancia pueden omitirse a bajas frecuencias. 1.. en esencia. En la región de polarización inversa se tiene la capacitancia de la región de transición o de agotamiento (e T). Debido a que el ancho de esta región (el) se incrementará mediante el aumento del potencial de polarización inversa.10 Capacitancia de transición y difusión 31 . éstas se volverán más "amistosas" . Ambos tipos de capacitancia se encuentran presentes en las regiones de polarización directa y polarización inversa. Recuerde que la ecuación básica para la capacitancia de un capacitar de placa'S paralelas está definida por e = EA/d. esto no se puede ignorar a frecuencias muy altas. se comporta como un aislante entre las capas de carga opuesta. Sin embargo. como lo muestra la figura 1. misma que es muy importante en las aplicaciones de alta velocidad. tiene aplicación en numerosos sistemas electrónicos. De hecho. y la constante de tiempo resultante (r = RC¡. la capacitancia de transición que resulta disminuirá. Aunque el efecto descrito también se encontrará presente en la región de polarización directa.37 Capacitancia de transición y de difusión en función de la polarización aplicada para un diodo de silicio. porque no se hace excesiva. En la región de polarización inversa existe una región de agotamiento (libre de portadores) que. en el capítulo 20 se presentará un diodo cuya operación depende totalmente de este fenómeno. debido a que su reactancia Xc = \l2rtfe es muy grande (equivalente a circuito abierto).5 Figura 1.Mientras más se está en contacto con las hojas de especificaciones. mientras que en la región de polarización directa se tiene la capacitancia de difusión (e J o de almacenamiento. los niveles crecientes de corriente resultan en niveJes reducidos de resistencia asociada (lo cual se demostrará más adelante). C(pF) 15 . pero una sobrepasa a la otra de tal manera que en cada región sólo se consideran los efectos de una sola capacitancia. en particular cuando el impacto de cada parámetro se comprende con mayor claridad para la aplicación que se esté investigando.10 CAPACITANCIA DE TRANSICIÓN Y DIFUSIÓN Los dispositivos electrónicos son inherentemente sensibles a las frecuencias muy altas.

Si el voltaje aplicado se invierte para establecer una nueva situación de polarización inversa. lo cual es un requisito para la conducción..41. Sin embargo.11 TIEMPO DE RECUPERACIÓN INVERSO Existen ciertas partes de datos que.- . la corriente del diodo se invertirá como se muestra en la figura 1. según se muestra en la figura 1. 32 Capítulo 1 Diodos semiconductores . En esencia~ el diodo pennanecerá en el estado de circuito cerrado con una corriente linversa determinada por los parámetros de la red. es una consideración importante en las aplicaciones de conmutación de alta velocidad. El tiempo de recuperación inversa es la suma de estos dos intervalos: t rr := t s + t{ • Naturalmente.40. 1-. como un punto o banda. una vez que ha pasado esta fase de almacenamiento. se mostró antes que existe un gran número de electrones del material tipo n que pasan a través del material tipo p. 1.12 ).12 NOTACIÓN DE DIODOS SEMICONDUCTORES La notación que más se suele utilizar para los diodos semiconductores se presenta en la figura 1.38. Sin embargo. figura 1.s. por lo regular.41 aparecen varios diodos semiconductores disponibles en el mercado.-t.. -'='"""+--i/ [dircc¡. la corriente se reducirá en nivel hasta llegar a aquel asociado con el estado de no conducción. presentan los fabricantes en las hojas de especificaciones de diodos. Algunos detalles de la construcción real de dispositivos. Sin embargo. . Una de estas cantidades que todavía no se ha considerado es el tiempo de recuperación inverso. por lo general.'~ 1 FIgura 1.Los efectos de la capacitancia que se describieron antes se encuentran representados por un capacitor en paralelo con el diodo ideal. del estado de conducción al de nO conducción. Casi todos los diodos de conmutación disponibles en el mercado tienen un t rr en el rango de unos cuantos nanosegundos hasta 1 J. La terminología ánodo y cátodo es una herencia de la notación de bulbos... como los que aparecen en la figura 1.1.40. .. En algún momento. el capacitor no está incluido en el símbolo del diodo. para las aplicaciones de baja O mediana frecuencia (excepto en el área de potencia). aparece en el extremo del cátodo.39 Definición del tiempo de recuperación inverso. hay unidades disponibles con un t rr de sólo unos cuantos cientos de picosegundos (10. " . (tiempo de almacenamiento) que requieren los portadores minoritarios para retornar a su estado de portadores mayoritarios dentro del material opuesto. (intervalo de transición). y se denota mediante t rr . Para la mayor parte de los diodos cualquier marca.. según lo muestra la figura 1.. Esta combinación de niveles de polarización dará por resultado una condición de polarización directa o "encendido" para el diodo.. Y permanecerá en este nivel susceptible de ser medido durante un tiempo t. idealmente se desearía ver que el diodo cambia de fonna instantánea. El ánodo se refiere a un potencial mayor O positivo y el cátodo se refIere a una terminal a un potencial más bajo o negativo.39.38 Se incluye el efecto de la capacitancia de transición o de difusión en el diodo semiconductor. En la figura 1. debido a que un gran número de portadores minoritarios se localizan en cada material. En el estado de polarización directa. Este segundo periodo se denota mediante t. 1. se explican en los capítulos 12 y 20. y un gran número de huecos en el tipo n. Los electrones en el tipo p y los huecos que se difunden hacia el material tipo n establecen un gran número de portadores minoritarios en cada material.¡ Cambio de estado (encendido·apagado) requerido en t = ti' / ' Respuesta deseada [in\lersa '-_-'-! .

Una indicación OL al conectar como en la figura 1. o 3) un trazador de curvas. (.43a. TCárod~ Figura 1.13 Prueba de diodos 33 . El medidor tiene una fuente interna de corriente constante (cercana a 2 mA) que definirá el nivel de volta- je.. Si las conexiones se encuentran invertidas.) (b) (e) FlgUra 1.43b.67 V (para Si). y la pantalla indicará el voltaje de polarización directa tal como 0. en general. [a) Cortesía de Motorola lnc.] 1. K.42 se ilustra un multímetro digital con capacidad de verificación de diodos.41 Varios tipos de diodos de unión. 2) la sección de medición de ohms de un multímetro. como se muestra en la figura 1. Observe el pequeño símbolo de diodo en la parte inferior del selector. 1. etc.40 Notación de los diodos semiconductores.13 PRUEBA DE DIODOS La condición de un diodo semiconductor se puede detenninar con rapidez utilizando: 1) un multímetro digital (DDM. una indicación OL en ambas direcciones es indicativa de un diodo abierto o defectuoso. Cuando se coloca en esta posición y se conecta coma se muestra en la figura 1. por las iniciales en inglés de: digital display meter) con una función de verificación de diodos.cb Ánooo O'. debe resultar una indicación OL debido a la equivalencia de circuito abierto que se espera para el diodo. y b) y e) Cortesía de International Rectifier Corporation. el diodo debe estar en encendido". Función de verificación de diodos En la figura 1. Por tanto.43a revela un diodo abierto (defectuoso).

tal vez.45 puede desplegar las características de una gran cantidad de dispositivos.44a. de una mayor escala de resistencia en el medidor.) {D (mA) Terminal roja (Víl) I t I t Terminal negra (COM) ---I~M--- . Al conectar el diodo en forma adecuada al tablero de pruebas en la parte central e inferior de la unidad y ajustando los controles.. . incluyendo el diodo semiconductor. se puede 34 Capítulo l Diodos semiconductores .Figura 1. si se mide la resistencia de un diodo utilizando las conexiones que se señalan en la figura 1. El trazador de curvas de la figura 1. mientras que una lectura muy baja de la resistencia en ambas direcciones quizá indique un dispositivo en corto.7 se encontró que la resistencia en polarización directa para un diodo semiconductor es bastante baja comparada con el nivel de polarización inversa.--+. Prueba con un óhmetro (Óhmetro) R relativamente baja Terminal roja (VQ) 1 1 (a) Terminal negra (COM) +-----'. (Cortesía de Computronics Technology. Una lectura alta en la resistencia en ambas direcciones indica con claridad una condición abierta (dispositivo defectuoso).43 Verificación de un diodo en el estado de polarización directa. Para la situación de polarización inversa la lectura debe ser bastante alta. según se indica en la figura 1. La indicación resultante en el óhmetro será una función de la corriente establecida por la batería interna a través del diodo (a menudo 1.- R relativamente alta Terminal negra (COM) 1 lTerminal roja (Víl) En la sección 1.. Inc.t----I A o (a) 0. se puede esperar un nivel relativamente bajo.42 Multímetro digital con capacidad de verificación de diodos.5 V) por el circuito del óhmetro.. Por tanto. -'--I~.44 Verificación de un diodo mediante un óhmetro. requiriendo.. Trazador de curvas (b) Figura 1. menor será el nivel de resistencia. Mientras más alta sea la corriente.44b.67 V (b) Figura 1.

¡\ I 9mA SmA mA Pordjvi~ión 7mA &mA horilOntal 100 m' 'mA 'mA 3mA 2mA U V ov O. 35 . en vez de arriba y lejos para la región positiva VD. 1.figura 1.2\1 03V 0. (Cortesía de Tektronix.ión 1.IV 0.47 Revi.6V 0.46.. a medida que se investigan las características de diversos dispositivos. por diVj.sión de la región Zener. obtener una imagen en la pantalla como la de la figura 1. como se definió para un DDM. Para el eje horizontal.14 Diodos Zener Figura 1.14 DIODOS ZENER La región Zener de la figura 1. o 1. El hecho de que la curva caiga abajo y lejos del eje horizontal.625 y. lo que da por resultado los niveles indicados. revela que la corriente en la región Zener tiene una dirección opuesta a aquella de un diodo con polarización directa.45 Trazador de curvas.0V .4\1 O. La característica cae de manera casi vertical en un potencial de polarización inversa denotado como Vz.- Figura 1. lne.47 se analizó con cierto nivel de detalle en la sección 1. Para un nivel de 2-mA. lo que da por resultado los niveles de voltaje que se indican. El mismo instrumento aparecerá en más de una ocasión en los capítulos subsecuentes. Observe que la escala vertical es de I mA/div.6. el instrumento parece ser muy complejo. Aunque.el voltaje resultante sería de 625 mV = 0.. en principio.9V lmA DmA r> o g".46 Respuesta del trazador de curvas para el diodo de silicio IN4007.7\1 O.SV 0.SV 0. la escala es de 100 m V/div.) Por divi~ión lOmA VenIC. el manual de instrucciones y algunos momentos de contacto revelarán que los resultados deseados por lo general se pueden obtener sin mucho esfuerzo y tiempo.

que produzca un aumento en el número de impurezas agregadas.8 hasta 200 V.48 Dirección de la conducción: a) diodo Zener: b) diodo semiconductor. como se muestra en la figura 1. Debido a que se trata de un diodo de 20%. los cuales tienen el símbolo gráfico que aparece en la figura 1. para todas las aplicaciones siguientes se deberá suponer como primera aproximación que las resistencias son de magnitudes mucho mayores que la resistencia Zener equivalente. disminuirá el potencial Zener. incluye una pequeña resistencia dinámica y una bateria igual al potencial Zener. Observe. por lo general en la manufactura de los diodos Zener se prefiere silicio. Esta región de características únicas se utiliza en el diseño de los diodos Zener.5.49. IZT Zener nominal. El término "nominal" asociado con Vz indica que se trata de un valor típico promedio.48 con objeto de asegurar que la dirección de la conducción se comprenda con todo detalle junto con la polarización requerida del voltaje aplicado.w= 32 mA Figura 1. En la figura 1. La localización de la región Zener puede controlarse mediante la variación de los niveles de dopado.50 Características de prueba de Zener (FairchUd lN96l). y que el circuito equivalente es el que se indica en la figura 1. TABLA 1.2 emA) 32 de temperatura típico e%rc) +0.Q=Zn lz. con rangos de potencia desde 1hasta 50 W. a menos que se observe lo contrario) Voltaje Impedancia Corriente de prueba. se puede esperar que el 'z v" /' ( v.uA 1" Vz 0.25 mA = I ZK "'.5 mA =8.49 Circuito equivalente de Zener: a) completo: b) aproximado."'f (a) r v-L - v.~--ffi-o + v¿ ~ 1. f . 1 T (b\ Figura 1. Para el diodo Zener la dirección de la conducción es opuesta a la de la flecha sobre el símbolo.4 Caractelisticas elécmcas (25°C de temperatura ambiente. Tanto el diodo semiconductor como el diodo Zener se presentan uno alIado de otro en la figura 1.r= 12. soportará una corrienle en la dirección de la flecha en el símbolo. Debido a su capacidad para soportar mayor temperatura y comente. Un incremento en el dopado.48a. que la polarización de VD y de Vz son iguales. como si se hubieran obtenido en caso de que cada uno hubiera sido un elemento resistivo. a su vez.49b. Tipo Jedec IN961 Vz dinámica Impedancia maxima de punto de inflexión Corriente Corriente Voltaje de prueba inversa máxima reguladora máxima IZM Coeficiente máxima ZZT O IZT ZZJ( o IZK en) 700 IR o VR (¡¡A) lO (V) lO emA) 12.10 .50 se muestra un dibujo más grande de la región Zener con objeto de'pennitir una descripción de los datos con el nombre Zener que aparecen en la tabla lA para un diodo Fairchild IN961 de 500-mW y 20%.072 36 Capítulo 1 Diodos semiconductores . + VD ~ID fa) lb) Figura 1.5 emA) 0. Sin embargo. Los diodos Zener se encuentran disponibles con potenciales Zener desde 1.r 1 d l¡. El diodo semiconductor. El circuito equivalente completo del diodo Zener en la región Zener.5 en) 8. de acuerdo con el comentario en la introducción de esta sección. ..25 VR (V) 7. en el estado "encendido".

potencial Zener varíe cerca de 10 V ± 20% o entre 8 y 12 V en su rango de aplicación. También se encuentran disponibles diodos de 10% y 5% con las mismas especificaciones. La corriente de prueba 1ZT es la definida por el nivel ~ de potencia y ZZT es la impedancia dinámica en este nivel de corriente. La máxima impedancia del punto de inflexión ocurre en la corriente del punto de inflexión de JZK' La corriente de saturación inversa se alcanza en un nivel particular de potencia. e 1l.'VI representa la corriente máxima para la unidad de 20%. El coeficiente de temperatura refleja el cambio porcentual en Vz con respecto a la temperatunl. Ésta se define por la ecuación .

%/OC

(1.12)

donde ~ Vz es el cambio que resulta en el potencia! Zener debido a la variación de la temperatura. Observe en la figura 1.51 que el coeficiente de temperatura puede ser positivo, negativo, o incluso hasta cero para diferentes niveles Zener. Un valor positivo reflejaría un incremento en Vz con un aumento en la temperatura. mientras que un valor negativo daría corno resultado la disminución en el valor con un incremento en la temperatura. Los niveles de 24 V, 6.8 V. y 3.6 V se refieren a tres diodos Zener que tienen estos valores nominales dentro de la misma familia Zener como el lN96l. Naturalmente. la curva para el lN96l de 10 V caería entre las curvas de los dispositivos de 6.8 V Y 24 V. Regresando a la ecuación (1.12), Tu es la temperatura a la cual se ofrece Vz (por lo regular la temperatura ambiente. 25 OC), Y TI es el nuevo nivel. El ejetuplo l.3 demostrará el empleo de la ecuación (1.12).
Impedancia dinámica contra corriente Zener
1 kQ

Coeficiente de temperatura contra corriente Zener

E
:::

+0.12

,T"'"T l. -,"'-rT1L"Tl"1-' lil~;T l;-rr--c· 1
I

tf-~:2~~~~~'I.='~':l!!=I~!::~\*\~;!,=¡ttt=1 +Q.G4 tr~''-:·1~\J:j:t~i1:!¡tt:::d'j' l:::j
+0.08

500
el
200

!

I

K!

I

I ,

,

,

I

i!
1

,

!

¡

,
.I

, l'
¡,!

,
'i

l.

1

1

'

,:'

100
50

";..[ '-J 1'1

O

f-;...l. :_.l-+I-tI++-~+!+-1+1-;1-;-1+'l-c !\ ! 1, ! 1.11
f-h~3+¿v4-,-'"""1'-+1-+,+--'--'I-+¡¡++III-+--Hj,¡,-I
ili 1 'II!'

,

.~
:~
~

""'.

,

"-

Ir
'

,

1
1

20 10
5

~ e
"

~
"

-V.04

¡¡

-008

t~,¿í;j;~=t:t~\tljl¡ttj
i !i I I 1 I,! f-~'I!-,~+'Ht~-+i_+-jll+¡¡-+,-++HII-+i

1

" •

"- ~lJ ~
I 1
0.1 0.2 0.5 1 2
1
i

"' m1v
6.8 V

,

2
1

12 L...J..:1-_'-.!.l_-'--'-CL..-'-.l..J.lL.~

0.01 0.050.1

0.5

J

5 10

50 100

5

10 20

" "50

100

CorrÍente Zener.

Iz - (mA)

Corriente Zener. Iz - (mA)
(b)

Figura 1.51 Características eléctricas para un diodo Zener Faírchild de 500 mW. (Cortesía de Fairchild Camera and Instrument Corporation.)

Detenninar el voltaje nominal para un diodo Zener Fairchild 1N96l de la tabla 1.4 a una temperatura de lOO oc.

EJEMPLO 1.3

Solución
A partir de la ecuación (1.12).

1.14 Diodos Zener

37

Los valores sustituidos a partir de la tabla 1.4 generan (0.072)(10 V) (lOO oC _ 25 OC) lOO = (0.0072)(75)

= 0.54 V
y debido al coeficiente de temperatura positivo, un nuevo potencial Zener, definido por
V~ = Vz

V;, es

+ 0.54 V

= 10.54 V La variación en la impedancia dinámica (fundamentalmente, su resistencia en serie) con la corriente aparece en la figura 1.51b. Una vez más, el Zener de 10 V surge entre los Zeners de 6.8 V Yde 24 V. Observe que mientras más grande es la comente (o mientras más arriba se esté en el eje vertical de la figura 1.47), menor será el valor de la resistencia. Observe igualmente que cuando se cae abajo del punt? de inflexión de la curva, la resistencia se incrementa a niveles significativos. La identificación de la terminales y el encapsulado pata una variedad de diodos Zener aparece en la figura 1.52. La figura 1.53 es una fotografía de diversos dispositivos Zener. Observe que su aspecto es muy similar al diodo semiconductor. Algunas áreas de aplicación del diodo Zener se examinarán en el capítulo 2.

Figura 1.52 Identificación y símbolos de las terminales Zener.

figura 1.53 Diodos Zener.
(Cortesía de Siemens Corporation.)

1.15 DIODOS EMISORES DE LUZ
El aumento en el uso de pantallas digitales en las calculadoras, relojes y todo tipo de instrumentos ha contribuido a generar el muy considerable interés que hoy en día existe respecto a las estructuras que emiten luz cuando se polarizan en forma apropiada. En la actualidad, los dos tipos que se utilizan con más frecuencia para llevar a cabo esta función son el diodo emisor de luz (LED, por las iniciales en inglés de: light emitting diode) y la pantalla de cristal líquido (LCD, por las iniciales en inglés de: liquid crystal display). Debido a que el LED entra

38

Capítulo 1 Diodos semiconductores

en la familia de los dispositivos de unión p-n, se estudiará en este capítulo y algunas de sus redes se estudiarán en los capítulos siguientes. La pantalla LCD se describe en el capítulo 20. Como su nombre lo indica, el diodo emisor de luz (LED) es un diodo que emite luz visible cuando se energiza. En cualquier unión p-n con polarización directa existe, dentro de la estructura y en forma primaria cerca de la unión. una recombinación de huecos y electrones. Esta recombinación requiere que la energía que posee un electrón libre se transfiera a otro estado. En todas las uniones p-n de semiconductor, parte de esta energía se emite como calor y otra parte en forma de fotones. En el silicio y el germanio el mayor porcentaje se genera en forma de calor y la luz emitida es insignificante. En otros materiales, como el fosfuro arseniuro de galio (GaAsP) o fosfuro de galio (GaP), el número de fotones de energía de luz emitida es suficiente para crear una fuente de luz muy visible.
Al proceso de emisión de luz mediante la aplicación de una fuente de energía eléctrica se le llama electroluminiscencia.

Como se muestra en la figura 1.54 con su símbolo gráfico, la superficie conductora conectada al material p es mucho más pequeña, con objeto de permitir la emisión de un número máximo de fotones de energía lumínica. Observe en la figura que la recombinación de los portadores inyectados debido a la unión con polarización directa genera luz, que se emite en el lugar en que se da la recombinación. Puede haber, desde luego, alguna absorción de los paquetes de energía de los fotones en la superficie misma, pero un gran porcentaje se encuentra disponible para salir, según se muestra en la figura.

/ ' Luz visible /" emitida

+ e
(-)

----..
ID

-::--I"--~e ~
VD

el-

(b)

Contacto/ metálico

"" Contacto metálico

Figura 1.54 a) Proceso de electroluminiscencia en el LED; b) símbolo gráfico.

La apariencia y características de una lámpara subminiatura de estado sólido de gran eficiencia que fabrica Hewlett-Packard aparece en la figura 1.55, Observe, en la figura 1.55(b), que la corriente pico directa es de 60 rnA con 20 mA de corriente directa promedio típica, Sin embargo, las condiciones de prueba que se enumeran en la figura 1.55(c) corresponden a una corriente directa de 10 rnA, El nivel de VD bajo condiciones de polarización directa se indica como VF y se extiende de 2.2 a 3 V. En otras palabras, se puede esperar una corriente de operación típica de aproximadamente 10 rnA a 2.5 V para una buena emisión de luz, Aparecen dos cantidades que aún no se han identificado bajo el encabezado de características eléctricas / ópticas a TA = 25 oC, Estas son la intensidad lumínica axial (Iv) y la eficiencia lumínica (1), La intensidad de la luz se mide en candelas, Una candela emite un flujo de luz de 4n lúmenes y establece una iluminación de 1 candela pie en un área de 1 pie cuadrado a 1 pie de la fuente de luz, Aunque esta descripción quizá no ofrezca una comprensión clara de la candela como unidad de medida, su nivel bien puede compararse entre dispositivos similares. El término eficacia es, por definición, una medida de la capacidad de un dispositivo para generar un efecto deseado. Para el LED, este es el cociente del nÚmero de lúmenes generados por watt aplicado de energía eléctrica. Esta eficiencia relativa está definida por la intensidad
1,15 Diodos emisores de luz

39

---------

lumínica por unidad de corriente, según se muestra en la figura 1.55g. La intensidad relativa de cada color contra la longitud de onda se muestra en la figura 1.55d, Debido a que el LED es un dispositivo de unión p-n, tendrá una característica en polarización directa (figura 1.5Se) similar a las curvas de respuesta del diodo. Observe el incremento casi lineal en la intensidad lumínica relativa con corriente directa (figura 1.55f). La figura 1.55h revela que mientras más larga es la duración del pulso a una frecuencia en particular, menor será la corriente pico permitida (después de pasar el valor de ruptura de tp )' La figura 1.55i muestra que la intensidad es mayor a 0° (de cabeza) y la menor a 90° (cuando el dispositivo se observa desde un lada).

Valores máximos absolutos aTA

= 25 Oc
Rojo de afra eficiencia
~160

Parámetros
Disipación de potencia Corriente directa promedio Corriente directa pico Rango de temperatura de operación y almacenamiento Temperatura de soldadura de la cone;<..ión [1.6 mm (0.063 pulg) del cuerpo [1] Pérdida desde 50 oC a 0.2 mA/oC.

Unidades

120 20,11

mv,:

60 _55°C a 100 C
Q

mA mA

230°C durante 3 segundos

(a)

(b)

Características eléctricas/ópticas aTA = 25

Oc
Rojo de alta eficiencia

4160
Símbolo Descripción
Intensidad lumínica axial Incluyendo el ángulo entre los Pl..mtos de la mitad de intensidad lumínica Longitud de onda de pico Longitud de onda dominante Velocidad de respuesta Capacitancia Resistencia ténnica

Mínimo

npico
3.0 80

Máximo

Unidades
med

Condiciones de prueba

LO

deg.

Nota 1

635 628

om om

Medida en el pico Nota 2
VF = 0:1= 1 Mhz ünión a la conexión cátodo a 079 mm (.031 pulg) desde el cuerpo

90
II

pF

"'

120

°crw

Voltaje directo Voltaje de ruptura inverso Eficacia lumínica

2.2 5.0
147

3.0

v
V

lF=lOmA
IR=lOO~A

lmJW

)¡ota 3

NOTAS,
l. el.'~ es el ángulo fuera dd eje al cual la intensidad lumínica es la mitad de la intensidad lumínica axial. 2. La longitud de onda dominante, P.d , se deriva del diagrama de cromaticidad elE y representa la longitud de onda única que define el color del dispositivo. 3. La intensidad radiante. le' en watts/estereorradianes. se puede encontrar a partir de la ecuación 1,. = /,.ITf l • donde/l' es la intensidad lumínica en candelas y Tf,. es la eficacia luminica en lúmenes/waU.

(e)

FIgUra 1.55 Lámpara subminiatura roja de estado sólido de alta eficiencia de Hewlett-Packard; a) apariencia; b) valores nominales máximos absolutos; e) características eléctricas/ópticas; d) intensidad relativa contra longitud de onda; e) corriente directa contra voltaje directo; f) intensidad lumínica relativa contra corriente directa; g) eficiencia relativa contra corriente pico; h) corriente pico máxima contra duración del pulso; i) intensidad lumínica relativa contra desplazamiento angular. (Cortesía de Hewlett-packard Corporation.)

40

Capítulo 1 Diodos semicondnctores

1.or-----------r-~--~~--_r------~

__~~--------~------·----_,
. /' Rojo GaAsP

Verde

ii 0.5 f-------,II------\---+--¡'----+'r--=="+--~--__j

:g

-=
500
550 600

O~~~~~----~~~~~~~·---=~-----~==·_·~~~~-~=----~
650 700

;

750

Longitud de onda - nm
(d)

2O

<
o ü

T,

=
~

~ 25°~

3.0

,
r1'.4 = 25°C

1.6

15 2.0 10

.g
6 u
~-

"-O 2

/
V ../'
O
5

" , "

1.5

1.4
1.3

i:g
·1 ~s

,
/ /
l

--

-

5

1.0

/
10
15

ª

1.2
l.l

1.0 0.9

OR
07

o
O

/
05
1.0 1.5

o
2.0
2.5
3.0

20

0"

Vr - Voltaje directo - V

°

10
I p""
-

20

40

50

"o

I r - Corriente directa - mA
(f)

Comente pico - roA
(gl

(,¡

--->-

T

I~

,

....:ió,¡ ....:~ ...

~J~

El

10

100

(000

10.000

20°

rp - Duración del pulso - )..ls
(h)
(i)

Flgura L55 Continuación.

1.15 Diodos emisores de luz

41

Hoy en día, las pantallas de visualización LEO se encuentran disponibles en muchos tamaños y formas diferentes. La región de emisión de luz está disponible en longitudes desde 0.1 a 1 pulgada. Los números pueden crearse por segmentos como los que se ejemplifican en la figura 1.56. Al aplicar una polarización directa al segmento apropiado de material tipo p, se puede desplegar cualquier número del O al 9 .

.LtJ
I~0803,,-I

.t:C.-. oto" i .
~

'r"

O.IOO"Tip

smIDJ
--..11--

Flgura 1.56 Pantalla visual de segmentos Litronix.

La pantalla de visualización de la figura 1.57 ofrece ocho dígitos y se utiliza en calculadoras. Existen también lámparas LED con dos conexiones que contienen dos LED, de tal forma que una inversión en la polarización cambiará el color de rojo a verde o viceversa. Actualmente, los LED se encuentran disponibles en rojo, verde, amarillo, naranja y blanco; el blanco con azul estará disponible pronto. En general, los LEO operan a niveles de voltaje desde 1.7 hasta 3.3 V, lo cual los hace por completo compatibles con los circuitos de estado sólido. Tienen un tiempo de respuesta rápido (nanosegundos) y ofrecen buenas relaciones de contraste para la visibilidad. El . requerimiento de potencia suelen ser de 10 hasta 150 mW con un tiempo de vida de 100.000 horas o más. Su construcción de semiconductor le añade un significativo factor de fortaleza.

Figura 1.57 Pantalla visual para calculadora con ocho dígitos y signo. (Cortesía de Hewlett-Packard Corporation.)

1.16 ARREGLOS DE DIODOS: CIRCUITOS INTEGRADOS
Las características únicas de los circuitos integrados se presentarán en el capítulo 12. Sin embargo, se ha alcanzado una plataforma en la introducción de circuitos electrónicos que permite por lo menos hacer un examen superficial a los arreglos de diodos en circuitos integrados. Se encontrará que el circuito integrado no es un dispositivo único con características totalmente diferentes a aquellas que se analizarán en estos capítulos introductorios. Simplemente es una técnica que permite una reducción significativa en el tamaño de los sistemas electrónicos. En otras palabras, dentro del circuito integrado se encuentran sistemas y dispositivos discretos que estuvieron disponibles mucho tiempo antes que el circuito integrado como se le conoce actualmente, se convirtiera en una realidad.

42

Capítulo l

Diodos semiconductores

Un arreglo posible aparece en la figura 1.58. Observe que los ocho diodos son internos en el arreglo de diodos Fairchild FSAI4IOM. Esto es, en el encapsulado mostrado en la figura 1.59 existe un arreglo de diodos en una placa única de silicio que tiene todos los ánodos conectados a la terminal 1 y los cátodos de cada una a las terminales 2 al 9. Observe. en la misma figura, que la tenninal 1 puede detenninarse como la que está del lado izquierdo de la pequeña proyección o ceja del encapsulado si se mira desde abajo hacia el encapsulado. Los otros números siguen después en secuencia. Si sólo se utiliza un diodo, solamente se utilizarian las tenninales 1 y 2 (o cualquier otro número del 3 al 9).

FSA1410M
ARREGLO MONOLÍTICO PLANAR DE DIODOS AISLADOS DEL AIRE
. c ... 5.0 pF CMÁX)
. dV F
•••

15 mv (~ÁX) @ lOmA DIAGRA:vtA DE COl\"EXIÓl\" FSA]4 ]OM _55°C a +200 oC +150°C +260 oC 400mW 600mW 3.2 mW¡OC 4.8 mW¡OC

VALORES NOMINALES MÁXIMOS ABSOLUTOS (Nota 1) Temperaturas Rango de temperatura de almacenamiento :vtáxima temperatura de operación de la unión Temperatura en la conexión Disipación de potencia (Nota 2) Máxima disipación en la unión a 25 nc de ambiente Por encapsulado a 25 oC de ambiente Factor de pérdida de disipación lineal (desde 25 OC) en la unión Encapsulado Corriente y voltaje máximos WIV Voltaje inverso de trabajo Corriente directa continua Corriente de onda de pico directo Ancho de puLso = t.o s Ancho de pulso = l.o!ls

rfHtHH
2

J

4

5

6

7

8

9

Ver diagrama de base del encapsulado TO·96

55 V 350 mV

1.0 A
2.0A

CARACTERÍSTICAS ELÉCTRICAS (25 SÍMBOLO
I

Oc de temperatura ambiente a menos que se especifique lo contrarío)
MÍNIMO
I

CARACTERÍSTICA

MÁXIMO

UNIDADES

CONDICIONES DE PRUEBA
I

L 27. Voltaje de ruptura

60

!

v
1.5
11

V,

Voltaje directQ (Nota 3)

I
1

1.0 100 100 5.0 4.0
I

V V V

lF = 500 mA lF = 200 mA IF = 100 mA
V R =40V V R = 40 V

1,

Corriente inversa Corriente inversa (TA = 150°C) Capacitancia Voltaje pico directo
I
¡

nA
~A

I
i

e
V",
tú t rr

pF V

VR = O. f = 1 MHz
11 = 500 mA. Ir < 10 ns 11
_

I
I , I

Tiempo de recuperación directo Tiempo de recuperación inverso

40 10 50

n, n, n,
mV

500 mA.l, < 10 ns

I

I

l I = 1, =10- 200mA R L = IOOn. Rec. a 0.1 Ir II = 5ODmA.I, = 50mA R L = !DOn. Ret. a 5 mA

Igualdad de voltaje directo
NOTAS:

15

I

IF = lOmA

-----_._-

I Estos valore, son nlores limItes sobre Jo, cuales la vida O el de'empeño satIsfactorios pueden ser dañado, 2 Estos son límites estable~ de los estados. La fábrica debe ser con,ultada para aplicaciones que mvolucn:n operacIón con pulso o un Ctclo de tra1::>;¡Jo 1::>;¡jo. :; V F se mide utill2lmdo un pulso de & ms

Figura 1.58 Arreglo monolítico de diodos. (Cortesía de Fairchild Camera and lnstrument Corporation.)

1.16 Arreglos de diodos: circuitos integrados

43

.... 0.230" +-

3

FIgura 1.59 Descripción del encapsulado TO-96 para el arreglo de diodos FSA1410M. Todas las dimensiones se encuentran en pulgadas. (Cortesía de Fairchild Camera and Instrument Corporation.)

~ Plano de montaje
0.500"

2
6

La forma del aislador de separación puede variar
Notas: Conex.iones de Kovar, banadas en oro Encapsulado sellado hennéticamente Peso del encapsulado: 1.32 gramos

7

~~~~~~~~~n

Vidrio

Los diodos restantes se quedarían "colgando" y no afectarían la red a la cual sólo estarían conectadas las terminales 1 y 2. Otro arreglo de diodos aparece en la figura 1.60. En este caso el encapsulado es diferente, pero la secuencia de numeración aparece en el diagrama de base. La terminall es la que está directamente arriba de la pequeña muesca cuando el dispositivo se observa con las terminales hacia abajo.

1

Diagramas de base FSA2500M

l'

TO-116-2 Descripción

0.785"

,

I

+" C:::::J
....L,..,...._~--:-..,.....---,
Plano de montaje

Ver descripción de! encapsulado TO-II6-2

-- -

o~r:"~:;::;;
t
.".';

~

Notas: Aleación 42. terminales estañadas Terminales bañadas en oro disponibles Encapsulado de cerámica sellado herméticamente

Figura 1.60 Arreglo monolítico de diodos. Todas las dimensiones se encuentran en pulgadas. (Cortesía de Fairchild Camera and Instrument Corporation.)

1.17 ANÁLISIS POR COMPUTADORA
La computadora se ha convertido en una parte integral de la industria electrónica, de tal manera que las capacidades de esta "herramienta" de trabajo se deben presentar en la primera oportunidad posible. Para aquellos estudiantes sin experiencia previa en computación, existe al principio un temor muy común hacia este poderoso sistema que parece complicado. Tomando esto en cuenta, el análisis por computadora de este libro fue diseñado para hacer que el sistema por computadora resulte más "amistoso", mediante la revelación de la relativa facilidad con que se puede aplicar para llevar a cabo algunas tareas muy útiles y especiales con una cantidad mínima de tiempo y un alto grado de exactitud. El contenido se escribió suponiendo que el lector no tiene experiencia previa en computación ni tampoco contacto con la terminología que se utilizará. Tampoco existe sugerencia alguna en cuanto a que el contenido de este libro sea suficiente para permitir una comprensión completa de los "cómos" y los "porqués" que surgirán. El propósito aquí es meramente presentar algo de la terminología, analizar algunas de sus capacidades, revelar las posibilidades disponibles, tocar algunas de las limitaciones y demostrar su versatilidad con un número de ejemplos cuidadosamente seleccionados. En general, el análisis por computadora de los sistemas electrónicos puede tomar uno de dos métodos: utilizando un lenguaje tal como el BASIC, Fortran, Pascal, o C, o utilizando un paquete de programación como PSpice, MicroCap 11, Breadboard, o Circuit Master, por nombrar unos cuantos. Un lenguaje, a través de su notación simbólica, construye un puente entre el

44

Capitulo 1

Diodos semiconductores

usuario y la computadora, el cual permite un diálogo entre los dos con el fin de establecer las operaciones que deben llevarse a cabo, El lenguaje que se usa en este libro es el BASIC, y se eligió debido a que emplea una cantidad de palabras y frases familiares de la lengua inglesa que revelan, por sí mismas, la operación que se desarrollará. Cuando se utiliza un lenguaje para analizar un sistema, se desarrolla un programa que define, en fanna secuencial, las operaciones que se llevarán a cabo, en su mayor parte, siguiendo el mismo orden con que se realiza el mismo análisis efectuando los cálculos a mano. Al igual que ocurre con el método de calcular a mano, un paso incorrecto y el resultado que se obtiene carecerá por completa de significado. Obviamente, los programas que se desarrollan con tiempo y aplicación son medios más eficaces para obtener una solución. Una vez que se establecen en su e"mejor" forma, se pueden catalogar y utilizar posterionnente. La ventaja más importante del método de los lenguajes radica en que el programa puede adaptarse con objeto de satisfacer todas las necesidades especiales del usuario. Permite que este último haga "movimientos" especiales que darán por resultado la obtención de datos en forma impresa, de manera informativa e interesante. El método alterno que se describió antes utiliza un paquete de computadora para llevar a cabo la investigación deseada. Un paquete de programación es un programa escrito y probado durante cierto tiempo, que se diseña para realizar un tipo de análisis o síntesis en particular de manera eficiente y con un alto nivel de exactitud. El paquete en sí no puede ser alterado por el usuario y su aplicación está limitada a las operaciones que se integran al sistema. Un usuario debe ajustar su deseo de información de salida al rango de posibilidades que ofrece el paquete. Además, el usuario debe capturar información, tal y como lo exige el paquete, o de lo contrario los datos pueden ser malinterpretados, El paquete de programación que se eligió para este libro es PSpice.* En la actualidad, PSpice se encuentra disponible en dos formas: DOS y Wmdows, El formato DOS fue el primero que se introdujo y es el más popular hoy en día. Sin embargo, la versión Windows cobra cada vez más aceptación confonne los usuarios conocen sus capacidades. Es como todo: una vez que se logra dominar un método que hará el trabajo por nosotros, se genera menos entusiasmo por tomar el tiempo para aprender otro método del que se obtendrán resultados similares, Sin embargo, los autores confIrman que confonne se conoce más la versión Wmdows, ésta ofrece algunas características interesantes que bien vale la pena investigar. La versión de DOS que se usa en este texto es la 6.0 y la de Windows es la 6.1. En MicroSim, ubicada en Irvine, California, se encuentran disponibles copias para evaluación, En la fIgura 1.61 aparece una fotografía de un paquete de Centro de Diseño completo con la versión CDROM 6.2, También se encuentra disponible en discos flexibles de 35", Una versión más compleja, que se denomina SPICE, está encontrando una amplia gama de aplicaciones en la industria, Por tanto, en general, un paquete de programación está "empacado" para realizar una serie de cálculos y operaciones, y para ofrecer los resultados en un formato definido. Un lenguaje

F¡gura 1.61 Paquete de diseño PSpice. (Cortesía de MicroSim Corporatíon.)
*PSpice es una marca registrada de MicroSim Corparation.

1,17

Análisis por computadora

45

permite un mayor nivel de flexibilidad, pero también omite los beneficios que brindan las numerosas pruebas y la investigación exhaustiva que se suelen realizar para desarrollar un paquete ~'confiable". El usuario debe definir cuál método satisface mejor sus necesidades del momento. Obviamente, si existe un paquete para el análisis o síntesis que se desea realizar, debe considerarse antes de optar por las muchas horas de trabajo que se requieren para desarrollar un programa confiable y eficiente. Además, es posible adquirir los datos que se necesitan para un análisis en particular de un paquete de programación y luego buscar un lenguaje para definir el formato de salida. En muchos aspectos, los dos métodos van de la mano. Si alguien continuamente tiene que depender del análisis por computadora, es necesario que conozca el uso y las limitaciones tanto de los lenguajes como de los paquetes. La decisión en cuanto a con qué lenguaje o paquete conviene familiarizarse es, básicamente, una función del área de investigación. Sin embargo, por fortuna, el conocimiento fluido de un lenguaje o un paquete específico ayudará al usuario a familiarizarse con otros lenguajes y paquetes. Existen similitudes en propósitos y procedimientos que facilitan la transición de un método a otro. En cada capítulo se harán algunos comentarios respecto al análisis por computadora. En algunos casos aparecerá un programa BASIC y una aplicación PSpice, mientras que en otras situaciones sólo se aplicará uno de los dos. Conforme surja la necesidad de entrar en detalles, se proporcionará la información necesaria para permitir cuando menos una comprensión superficial del análisis.

PSpice (versión DOS)
Este capítulo aborda las características del diodo semiconductor en particular. En el capítulo 2 el diodo se investiga utilizando el paquete PSpice. Como un primer paso dirigido hacia tal análisis, se presenta ahora el "modelo" para el diodo semiconductor. La descripción en el manual PSpice incluye un total de 14 parámetros para definir sus características tenninales. Éstos incluyen la corriente de saturación, la resistencia en serie, la capacitancia de la conexión, el voltaje de ruptura inverso, la corriente de ruptura inversa, y muchos otros factores que en caso necesario pueden especificarse para el diseño o análisis que vaya a realizarse. La especificación de un diodo en una red tiene dos componentes. El primero especifica la ubicación y nombre del modelo, el otro incluye los parámetros que se mencionan antes. El fonnato para definir la ubicación y el nombre del modelo del diodo es el siguiente para el diodo de la figura 1.62:
'-v-'

Dl

(+)

o--I~II--~o

2

3

(-)

Figura 1.62 Etiquetas de PSpice para la captura de diodos en la descripción de una red.

2

'-v-'

3

'-v-'

DI

+
nombre nodo nodo nombre del modelo

Observe que el diodo se especifica mediante la literal D al principio del renglón seguida por la identificación que se asigna al diodo en el esquema. La secuencia de los nodos (puntos de conexión para los diodos) define el potencial en cada nodo y la dirección de la conducción para el diodo de la figura 1.62. En otras palabras, la conducción se especifica a partir del nodo positivo y hacia el nodo negativo. El nombre del modelo es el nombre que se asigna a la descripción del parámetro que sigue. El mismo nombre de modelo puede aplicarse a cualquier número de diodos en la red, como D2, D3, Y así sucesivamente. Los parámetros se especifican cuando se usa una instrucción MODEL que tiene el fonnato siguiente para un diodo:
MODEL
'-v-'

DI

nombre del modelo

D(IS = 2E - 15) '---" especificaciones de parámetro

La especificación se inicia con los datos .MODEL seguido por el nombre del modelo según se especificó en la descripción de la ubicación y la literal D para especificar un diodo.

46

Capítulo 1 Diodos semiconductores

Las especificaciones del parámetro aparecen en paréntesis y deben utilizar la notación que se especifica en el manual PSpice. La corriente de saturación inversa se encuentra listada como IS y se le asigna un valor de 2 x 10- t5 A. Se eligió este valor debido a que, por lo general, resulta en un voltaje de diodo de cerca de 0.7 V para niveles de corriente de diodo que con frecuencia se encuentran en las aplicaciones que se analizan en el capítulo 2. De esta manera, del análisis manual y por computadora se obtendrán resultados relativamente cercanos en cuanto a magnitud. Si bien en el listado anterior se especificó un parámetro, la lista puede incluir los 10 parámetros que aparecen en el manual. Para los dos enunciados anteriores, es en particular importante seguir el fonnato según se definió. La ausencia de un punto antes de MODEL o la omísión de la letra D en el mismo renglón invalidarán por completo el registro.

Análisis del centro de diseño PSpice en Windows
Cuando se utiliza el PSpice para Windows, el usuario dibuja la red en un esquema en lugar de capturar renglón por renglón empleando los nodos de referencia. Por tanto, una fuente para cada elemento debe encontrarse disponible para colocarlos en la pantalla. Primero, se debe establecer una pantalla de esquemas (siguiendo un procedimiento de instalación que se deja a criterio del usuario), y luego se selecciona la opción Draw (Dibuja) desde la barra de menúes. Una vez seleccionado, aparecerá una lista de opciones de las cuales se elige Gel New.Part (Seleccionar una nueva parte). Aparecerá una caja de diálogo; se selecciona Browse (Hojear), lo cual lleva a la caja de diálogo de Get Part (Traer parte). Se escoge la biblioteca eval.slb del listado de librerías y se recorre la lista de Partes (part) hasta que se encuentra DIN414S. Cuando se hace "click", la Descripción (Description) superior revelará que se trata de un diodo. Se hace "click" en OK y aparecerá un símbolo de diodo en la pantalla de esquemas. Después que se mueve el diodo a la posición deseada. un "click" adicional dejará el diodo y añadirá las etiquetas DI y DIN414S. Cuando se haga "click" con el botón derecho pel apuntador (motise), se completa la secuencia de colocación del diodo. Si se deben cambiar los parámetros del diodo, simplemente de hace "c1ick" una vez (y sólo una vez) al símbolo del diodo en el esquema y luego se hace "c1ick" otra vez en la opción de Edición (Edit) en la barra de menú. Se elige el Modelo (Model) y luego Editar Modelo Ejemplificado (Edit Instance Model) (debido a que se desea establecer parámetros para una sola aplicación) y una caja de diálogo del Editor de Modelos (Model Editor) aparecerá con los parámetros del diodo. Los cambios en el modelo del diodo se pueden llevar a cabo en la caja de diálogo para ser utilizados en la aplicación real. Si no se observa la pantalla, lo anterior puede resultar algo difícil de seguir y comprender. Lo mejor sería obtener el modelo para su evaluación, inicializar la pantalla y realizar las operaciones en el orden indicado. En el siguiente capítulo se presentará una red real que ayudará en el proceso de revisión.

§

},2 Diodo ideal

PROBLEMAS

1. Describa, con sus propias palabras, el significado de la palabra ideal cuando se aplica a un dispositivo o a un sistema.

2. Describa. con sus propias palabras, las características del diodo ideal y cómo se determinan los estados "encendido" y "apagado" del dispositivo. Es decir, describa por qué son adecuados los equi~ valentes de circuito cerrado y circuito abierto.

3. ¿Cuál es la diferencia más importante entre las características de un simple intenuptor y aquellas de un diodo ideal?

§

1.3 Materiales semiconductores

4. Con sus propias palabras, defina semiconductor, resistividad, resistencia de volumen y resistencia
de contactos óhmicos.

S. a) Utilizando la tabla 1.1, determine la resistencia de una muestra de silicio que tiene un área de 1 cm2 y una longitud de 3 cm. b) Repita el inciso a si la longitud es de 1 cm y el área de 4 cm2 . c) Repita el inciso a si la longitud es de 8 cm y el área de 0.5 cm2 • d) Repita el inciso a para el cobre y compare los resultados.

Problemas

47

6. Dibuje la estructura atómica del cobre y analice por qué es un buen conductor y cómo su estructura es diferente del gennanio y del silicio.
7. Defina, con sus propias palabras. un material intrínseco, un coeficiente de temperatura negativo y una unión covalente. 8. Consulte su biblioteca de referencia y mencione tres materiales que tengan un coeficiente de temperatura negativo y tres que tengan un coeficiente de temperatura positivo.

§

1.4 Niveles de energía

9. ¿Cuánta energía en joules se necesita para mover una carga de 6 C a través de una diferencia en potencial de 3 V? 10. Si se requieren 48 eV de energía para mover uoacarga a través de una diferencia de potencial de 12 Y, determine la carga involucrada.

11. Consulte su biblioteca de referencia y precise el nivel de E" para GaP y ZnS, dos materiales semiconductores de valor práctico. Además. determine el non~bre escrito para cada material.

§

1.5 Materiales extrinsecos: tipo n y tipo p
11

12. Especifique la diferencia entre los materiales semiconductores tipo

y tipo p.

13. Explique la diferencia entre las impurezas donoras y aceptaras. 14. Describa la diferencia entre los portadores mayoritarios y minoritarios.

15. Dibuje la estructura atómica del silicio e inserte una impureza de arsénico como se mostró para el silicio en la figura 1.9.
16. Repita el problema 15, pero inserte una impureza de indio.

17. Consulte su biblioteca de referencia y localice otra explicación para el flujo de huecos contra el de electrones. Utilizando ambas descripciones, señale con sus propias palabras, el proceso de la conducción de huecos.

§

1.6 Diodo semiconductor

18. Explique, con sus propias palabras, las condiciones establecidas por las condiciones de polarización directa e inversa en un diodo de unión P-ll, y la manera en que se afecta la corriente resultante. 19. Describa, cómo recordará los estados de polarización directa e inversa en el diodo de unión p-n. Es decir, ¿cómo recordará cuál potencial (positivo o negativo) se aplica a cuál terminal?
20. Utilizando la ecuación (1 .4), precise la corriente del diodo a 20 oC para un diodo de silicio con l ~ = 50 nA y una polarización directa aplicada de 0.6 V. 21. Repita el problema 20 para T = 100 oC (punto de ebullición del agua). Suponga que Is se incrementó a 5.0 ¡LA. 22. a) Utilizando la ecuación (lA), detennine la corriente del diodo a 20 oC para un diodo de silicio con Is = 0.1 J1A a un potencial de polarización inversa de -10 V. b) ¿El resultado es el esperado? ¿Por qué? 23. a) Grafique la función y::;; eX para x desde O hasta 5. b) ¿Cuál es el valor de y = eX para x = O? c) Basándose en los resultados del inciso b, ¿por qué es importante el factor -1 en la ecuación (lA)? 24. En la región de polarización inversa la corriente de saturación de un diodo de silicio es de aproximadamente 0.1 Ji.A (T = 20 OC). Determine su valor aproximado si la temperatura se incrementa 40 oC. 25. Compare las características de un diodo de silicio y uno de gennanio y detennine cuál preferiría utilizar para la mayor parte de las aplicaciones prácticas. Proporcione algunos detalles. Refiérase a características de fabricante y compare las características de un diodo de germanio y uno de silicio de valores máximos similares. 26. Detennine la caída de voltaje directo a través del diodo cuyas características aparecen en la figura 1.24 a temperaturas de -75 oC, 2S oC, 100 oC y 200 oC y una corriente de 10 mA. Para cada temperatura precise el nivel de la corriente de saturación. Compare los extremos de cada una y haga un comentario sobre la relación de ambos.

48

Capitulo I

Diodos semiconductores

§

1.7 Niveles de resistencia

27. Determine la resistencia estática o de del diodo disponible en el mercaao ae la figura 1.19 con una corriente directa de 2 mA. 28. Repita el problema 26 con una corriente directa de 15 mA Y compare los resultados. 29. Determine la resistencia estática o de del diodo disponible en el mercado de la figura 1.19 con un voltaje inverso de -10 V. ¿Cómo se compara con el valor determinado para un voltaje inverso de -30 V? 30. a) Determine la resistencia dinámica (ac) del diodo de la figura 1.29 con una corriente directa de 10 mA utilizando la ecuación (1.6). b) Precise la resistencia dinámica (ae) del diodo de la figura 1.29 con una corriente directa de 10 mA utilizando la ecuación (1.7). e) Compare las soluciones de los incisos a y b.

31. Calcule las resistencias dc y ac para el diodo de la figura 1.29 con una corriente directa de lOmA y compare sus magnitudes. 32. Utilizando la ecuación (1.6), determine la resistencia ac con una corriente de 1 mA y 15 mA para el diodo de la figura 1.29. Compare las soluciones y d~sarrol1e una conclusión general respecto a la resistencia ac y a los crecientes niveles de corriente del diodo. 33. Utilizando la ecuación (1.7), determine la resistencia lC con una corriente de 1 mA y 15 mA para el diodo de la figura 1.19. Modifique la ecuación cuando sea necesario para los niveles bajos de corriente de diodo. Compare con las soluciones que obtuvo en el problema 32. 34. Determine la resistencia ac promedio para el diodo de la figura 1.19 para la región entre 0.6 y 0.9 V. 35. Determine la resistencia ac para el diodo de la figura 1 19 a 0.75 Vy compare con la resistencia ac promedio obtenida en el problema 34.

§

1.8 Circnitos equivalentes para diodos

36. Encuentre el circuito equivalente de segmentos lineales para el diodo de la figura 1.19. Utilice un segmento de línea recta que interseque el eje horizontal en 0.7 V Y que mejor se aproxima a la curva para la región mayor a 0.7 V. 37, Repita el problema 36 para el diodo de la figura 1.29.

§

1.9 Hojas de especificaciones de diodos

* 38.

Grafique 1F contra VF utilizando escalas lineales para el diodo Fairchild de la figura 1.36. Observe que la gráfica que se presenta utiliza una escala logarítmica para el eje vertical (las escalas logarítmicas se cubren en las secciones 11.2 y 11.3). inversa para el diodo BAY73.

39. Comente el cambio en el nivel de capacitancia con el aumento en el potencial de polarización 40. ¿Cambia significativamente en magnitud la corriente de saturación inversa del diodo BAY73 para
potenciales de polarización inversa en el rango de -25 Va-lOO V?

* 41.

Detennine para el diodo de la figura 1.36 el nivel de IR a temperatura ambiente (25 OC) Y en el punto de ebullición del agua (100 OC). ¿Es significativo el cambio? ¿Casi se duplica el nivel por cada incremento de 10 oC en la temperatura?

42. Para el diodo de la figura 1.36 detenrune la resistencia en ac máxima (dinámica) con una corriente directa de 0.1 mA, 1.5 mA Y20 mA. Compare los niveles y comente si los resultados respaldan las
conclusiones derivadas en las primeras secciones de este capítulo. 43. Utilizando las características de la figura 1.36, determine los niveles máximos de disipación de potencia para el diodo a temperatura ambiente (25 OC) Y 100 oC. Suponiendo que VF permanece fijo a 0.7 V, ¿cómo ha cambiado el nivel máximo de IF entre los dos niveles de temperatura?

44. Haciendo uso de las características de la figura 1.36, detennine la temperatura en la cual la corriente del diodo será del 50% de su valor a temperatura ambiente (25 OC).

Problemas

49

e) ¿Cómo se comparan las proporciones detenninadas en los y b? ¿Qué le indica a usted acerca de cuál rango tendrá más áreas de aplicación práctica? 46. ¿cuál parecería ser un valor apropiado de VT para este dispositivo? ¿Cómo se compara con el valor de Vr para el silicio y el germanio? 57. § 1. IR:. a 47. Dibuje la curva característica de la manera que tiene en la figura 1.37.55 si la corriente pico crece de 5 a 10 mA? b) Repita el inciso a para 30 a 35 mA (el mismo incremento en corriente).5 1b a los niveles de corriente de 0. Determine la proporción del cambio en capacitancia al cambio en el voltaje. 1 roA. ¿qué nivel de coeficiente de temperatura esperaría para un diodo de 20 V? Repita para un diodo de S V.2 mA.4).37.14 Diodos Zener SO. Determine el coeficiente de temperatura de un diodo Zener de 5 V (caracterizado a 25 OC) si el voltaje nominal cae a4.5 1b.1 mA. Observe que se trata de una escala logarítmica.8 V. * SS. determine la capacitancia de transición con potenciales de polarización inversa de -25 V Y-10 V. Refiriéndose a la figura 1. determine el voltaje directo a través del diodo si la intensidad lumínica relativa es de 1. V R = 16.8 V a una temperatura de 100 oC.15 Diodos emisores de lnz 56.25 V.55e.§ * 45. cómo difieren las capacitancias de difusión y de transición. § 1.5 Figura 1. Y 10 mA. a) 1. Describa. RefIriéndose a la fIgura 1. 53.37.63 Problema 49. con sus propias palabras. ¿En qué punto de la curva diría usted que se gana poco al seguir aumentando la corriente pico? 50 Capitulo I Diodos semiconductores .63 si tI = 2ts Y el tiempo total de recuperación inverso es de 9 ns.50. Las siguientes características están especificadas para un diodo Zener en particular: V z = 29 V. Detenmne la reactancia ofrecida por un diodo descrito con las características de la figura 1. Compare los niveles de impedancia dinámica para el diodo de 24 V de la figura 1. ¿Cuál es la proporción del cambio en la capacitancia al cambio en el voltaje? b) Repita el inciso a para potenciales de polarización inversa de -10 V Y -1 V. Utilizando la infonnación que se proporciona en la figura 1. Suponga una escala lineal entre los niveles de voltaje nominal y un nivel de corriente de 0.55. * 51 ¿A qué temperatura tendrá el diodo Zener IN961 10 V Fairchild un voltaje nominal de 10. ¿Cómo se relacionan los resultados a la forma de las características en esta región? § 1. 52. Izr:: 10 mA.2 V Y a un potencial inverso de -20 V si la frecuencia que se aplica es de 6 MHz.11 Tiempo de recnperación inverso 49. 54. a un potencial directo de 0. c) Compare el porcentaje de incremento de los incisos a y b. Dibuje la fonna de la onda para i en la red de la figura 1. * 58. 20}lA Y 12M :: 40 mA.75 V? (Sugerencia: Observe los datos de la tabla 1. Utilizando las curvas de la figura 1. 48. Detennine la impedancia dinámica para el diodo de 24 Valz = lOmA para la figura 1.10 Capacitancia de transición y difusión Con referencia a la figura 1. detennine la capacitancia de difusión a O V Y a 0.51 a. a) ¿Cuál es el porcentaje de incremento en la eficiencia relativa de la figura 1.5. !O ti = 5 ns 10 k!l o .

55. 60.55a como se determinó para la temperatura.* 59. detenrune la corriente pico tolerable máxima. (Observe los valores máximos promedio.0 mcd para el dispositivo de la figura 1.55h. si el periodo de la duración del pulso es de 1 ms. ¿a qué ángulo será de 0. a) Si la intensidad lumínica en un desplazamiento angular de 0° es de 3. Dibuje la curva de pérdida de corriente para la corriente directa promedio del LED rojo de alta eficiencia de la figura 1.75 mcd? b) ¿A qué ángulo cae la pérdida de intensidad lumínica debajo del nivel de 50%? * 61.la frecuencia es de 300 Hz y la máxima corriente dc tolerable es de 20 mA.) *Los asteriscos indican problemas más difíciles. Problemas 51 . a) Refiriéndose a l~ figura 1. b) Repita el inciso a para una frecuencia de 100 Hz.

.

¿Es la resistencia nominal de 100 ü exactamente igual a 100 ü? ¿El voltaje aplicado es exactamente igual a 10 V o quizá 10. Sin embargo. Una vez que concluya este capítulo. En este libro el énfasis se centra en el desarrollo de un conocimiento práctico de un dispositivo. una vez que se comprende con claridad el componamiento básico de un dispositivo. las características de un diodo semiconductor lN4001 pueden variar de un elemento a otro dentro de un mismo lote. sin embargo. los diodos se utilizan a menudo en la descripción de la construcción básica de los transistores y en el análisis de las redes de transistores en de yac. 53 . esto se lleva a cabo a través del proceso de aproximación. El análisis abarcará desde el que emplea las características reales del diodo hasta el que utiliza. pero a menudo será suficiente para validar las aproximaciones utilizadas en el análisis. Si bien los resultados que se obtienen al utilizar las características reales pueden diferir un poco de aquellos en los que se requiere una serie de aproximaciones. se pueden determinar su función y respuesta en una variedad infinita de configuraciones. El rango de aplicaciones no tiene fin. En otras palabras. esté en condiciones de realizar un análisis matemático minucioso. mediante la utilización de las aproximaciones adecuadas. casi exclusivamente. las características y los modelos no sufren cambio alguno. también se proporcionan detalles suficientes con objeto de permitir que quien lo desee. El objetivo principal del presente capítulo es desarrollar un amplio conocimiento práctico sobre el diodo en una variedad de configuraciones utilizando los modelos adecuados para el área de aplicación. características y modelos de los diodos semiconductores se analizaron en el capítulo l. Es importante que la función y respuesta de varios elementos dentro de un sistema electrónico se comprendan sin tener que repasar de forma continua procedimientos matemáticos prolongados y tediosos. evitando así un nivel innecesario de complejidad matemática. También se deben considerar los otros elementos de la red. Por lo general.1 INTRODUCCIÓN La construcción. El contenido de este capítulo revela una faceta interesante y muy positiva del estudio de un campo tal como el de los dispositivos electrónicos y los sistemas. el cual por sí mismo se puede considerar un arte. se comprenderá con claridad el patrón básico de componamiento de los diodos en las redes de de yac. tenga en cuenta que también las características obtenidas de la hoja de especificaciones pueden ser un poco distintas a las que se obtengan del uso real del dispositivo.CAPÍTULO Aplicaciones de diodos 2. La variación puede ser ligera. modelos aproximados.08 V? Todas estas tolerancias contribuyen a la creencia general en cuanto a que una respuesta determinada mediante un conjunto adecuado de aproximaciones~ quizá resulte tan "exacta" como una en la que se utilizan las características en su totalidad. Los conceptos que aprenda en este capítulo aparecerán de ·rnanera recurrente en los subsiguientes. Por ejemplo.

2.2 ANÁLISIS MEDIANTE LA RECTA DE CARGA Normalmente.3) como lo señala la figura 2.1) sobre las mismas características de la figura 2.2. El punto de intersección entre las dos es el punto de operación para este 54 Capitulo 2 Aplicaciones de diodos . y esta introducción ofrece la aplicación más simplificada del método. Las intersecciones de la recta de carga sobre las características pueden detenninarse con facilidad si se considera que en cualquier lugar del eje horizontal ID = O A Y que en cualquier lugar del eje vertical VD'" O V.2.1 b.1a que la "presión" que proporciona la batería tiene como objetivo establecer una corriente a través del circuito en serie.1) y se resuelve para ID' se tiene una magnitud de ID sobre el eje vertical. y en un punto de intersección diferente entre la recta de. el cual tiene las características de la figura 2. es decir. la región de polarización directa. con VD = O V la ecuación (2. Una línea recta dibujada entre los dos puntos definirá una recta de carga como la descrita en la figura 2. b) características.1) (VD e ID) son las mismas que las variables de los ejes del diodo de la figura 2. El hecho de que esta corriente y la dirección de conducción definida del diodo sean "semejantes". Por tanto. Si se establece ID = OAen la ecuación (2. a este análisis se le llama análisis mediante la recta de carga.2) Figura 2.VR (a) -"+ ID + + VD -l E_ ( + R VR =O o I E = VD + Irft I (2. Si se cambia el nivel de R (la carga). La polaridad resultante a través del diodo será como se señala.1b será la región de interés. y el primer cuadrante (VD e ID positivos) de la figura 2. Si el análisis se debe llevar a cabo de manera gráfica. la técnica se usa de manera frecuente en los capítulos siguientes. de acuerdo con el sentido de las manecillas del reloj.1) y se resuelve para VD' se tiene la magnitud de VD sobre el eje vertical.1) se convierte en o (b) y ID = R El VD = OY (2. cambiará la intersección sobre el eje vertical. indica que el diodo está en estado "encendido" y que se establece la conducción. Por razones obvias. con ID = O A la ecuación (2. Esta similitud permite una graficación de la ecuación (2.1a dará por resultado E . Ahora se tiene una recta de carga definida por la red y una curva de características definida por el dispositivo. El resultado será un cambio en la pendiente de la recta de carga.1) se convierte en E = VD + Irft = VD + (OA)R y VD '" EIID = oA I (2. Obsérvese en la figura 2.VD . Pennite de igual fonna una validación de la aproximación de la técnica descrita a lo largo del resto del capítulo. carga y las características del dispositivo.lb. se puede dibujar una línea recta sobre las características del dispositivo que represente la carga aplicada.1 que utiliza un diodo.• 2.1 b. Por tanto. como lo indica la figura 2.1 Configuración de diodo en serie: a) circuito. Al aplicar la ley de voltaje de Kirchhoff al circuito en serie de la figura 2. Aunque la mayor parte de las redes de diodos que se analizan en este capítulo no utilizan el sistema de la recta de carga. la carga aplicada tendrá un impacto importante en el punto o región de operación del dispositivo. La intersección de la recta de carga con las características determinará el punto de operación del sistema.1) ID (mA) Las dos variables en la ecuación (2. Considere la red de la figura 2. Si se establece VD = O V en la ecuación (2.

1 10 + . La corriente ID es en realidad la corriente a través de toda 1a conflgúración en serie de la figura t.Q VR + 6 5 4 3 2 o 0.3). por las palabras en inglés de: Quiescent PoinT) y refleja sus cualidades de "estable y sin movimiento" según se definió para una red de de. y una descripción "pictórica" de la razón por la cual se obtuvieron los niveles de solución para VDQ e 1DQ' Los siguientes dos ejemplos demostrarán las técnicas que se presentaron. Puesto que la curva para un diodo tiene características no lineales. El análisis de la recta de carga descrito antes ofrece una solución con un mínimo de esfuerzo.4 ) [ID = IsCeKvD/TK . 2. circuito.. Mediante el sencillo dibujo de una línea recta hacia abajo hasta el eje horizontal puede determinarse el voltaje del diodo VD' mientras que una línea horizontal a partir del punto de intersección y hasta el eje vertical dará el ~ivel de ID . En general.. b) características. al punto de operación se le llama punto estable (abreviado "Q-pt". o E Figu!'a 2.. Determinar para la configuración de diodos en serie de la figura 2.2) y (2. las cuales ofrecen una facilidad relativa con la que puede dibujarse la recta de carga utilizando las ecuaciones (2.2 Análisis mediante la recta de carga 55 .1) Y (1./ Caracteósticas (dispositivo) Punto Q '.la.1)]. Si R 9 8 7 > 1 k.3b: a) VDQ e IDQ • b) VR • EJEMPLO 2.. La solución que se obtiene por la intersección de las dos curvas es la misma que podría conseguirse mediante la solución matemática de las ecuaciones simultáneas (2. las matemáticas involucradas requerirían del uso de técnicas no lineales que están fuera de las necesidades y objetivo de este libro.3a usando las características de diodo de la figura 2.3 a) Circuito.2 Dibujo de la recta de carga y la selección del punto de operación.8 (b) • Figura 2.5 0.

O. Un grado más alto de exactitud requeriría de una gráfica mucho más grande. El punto Q resultante está definido por VD ".7V Q b) = IRR = IDQR = (4.1.25 mA ¡n (mA) '" lO 9 8 7 6 5 4 3 2 o 0. Es ideal cuando los resultados que se obtienen de una ti otra manera son los mismos.25 mA)(1 kQ) = 9. Obsérvese la pendiente reducida y los niveles de corriente del diodo para las cargas crecientes.78V Q Q ID ".6 mA)(2 kQ) = 9.3 V VR I DQ '" 4.3): VD = EIID = DA = lO V La recta de carga resultante aparece en la figura 2. EJEMPLO 2.22V La diferencia en los resultados se debe a la exactitud con la cual se pueda leer la gráfica.R = ID R Q = (9.VD = 10 V . a la exactitud con la cual se pueda leer la gráfica.O.7 V = 9. La intersección entre la recta de carga y la curva característica define el punto Q COffi<? VD ". 56 Capitulo 2 Aplicaciones de diodos .5 \ J 2 3 4 5 6 7 8 9 10 (E) VD (V) Figura 2. I DQ == 9.0.78V=9.3): VD = EI1D=DA = IOV La recta de carga resultante aparece en la figura 2.I R VD = ov =~=5 2 kQ mA La ecuación (2.4.= 10 mA IkQ La ecuación (2. una vez más.5.2 V con VR = E . Es cierto que los resultados ofrecen una magnitud esperada para el voltaje VR.1 con R = 2 kQ. .2 Repetir el análisis del ejemplo 2...9..25 V o VR =E-VD =IOV-0.25mA El nivel de VD es una estimación y la exactitud de ID está limitada por la escala elegida. Solución a) La ecuación (2.6mA La diferencia en los niveles se debe.2): ID = -E I R VD=OV 10V = .Solución a) La ecuación (2.4 Solución al ejemplo 2.2): ID = !. b) VR = I.

6. mientras las características están definidas para el dispositivo elegido.2 Análisis mediante la recta de carga 57 .7V Figura 2. la recta de carga está determinada sólo por la red aplicada.10 9 8 f 7 Punto Q 11\! == 4.1. Solucióu Se dibuja de nuevo la recta de carga según se muestra en la figura 2. con la misma intersección como se definió en el ejemplo 2.1 usando el modelo equivalente aproximado para el diodo semiconductor' de silicio. Las características del circuito equivalente aproximado para el diodo también se han trazado en la misma gráfica. El punto Q resultante: VD Q EJEMPLO 2.5 Solución al ejemplo 2. Si se recurre al modelo aproximado para el diodo y no se cambia la red. Repetir el ejemplo 2.3 = 0.6 mA 4 ''1 3 (del ejemplo 2. la recta de carga será exactamente la misma que se obtuvo en los ejemplos anteriores.1 usando el modelo aproximado del diodo. 2.2 mediante el empleo del modelo aproximado para permitir una comparación de los resultados.2.25 mA 10 9 8 7 6 5 4 3 2 O 05 \1 2 3 4 5 6 7 8 9 10 VD (V) Figura 2.7 V ID Q = 9.1) o 05 \ I 2 3 4 5 6 7 8 9 10 (E) VDQ == O.25 mA IDQ =9.1 y 2.6 Solución al ejemplo 2. Como se observa en los ejemplos anteriores. De hecho. los siguientes dos ejemplos repiten el análisis de los ejemplos 2.

Los resultados indicarán las condiciones que deben ser satisfechas para poder aplicar el equivalente ideal de forma adecuada.78 V del ejemplo 2. Solución La recta de carga se dibuja de nuevo como lo indica la figura 2.6 mA 5 4 -0.7 V 4.2. Esto sugiere.2 usando el modelo equivalente aproximado para el diodo semiconductor de silicio.cIf-o- 5 0. porque el nivel de ID es exactamente el mismo que el del ejemplo 2.7V figura 2. Solución En la figura 2.Los resultados que se obtienen en el ejemplo 2. pero ahora las características ideales se intersecan con la recta de carga en el eje vertical.8 se mostró cómo la recta de carga continúa siendo la misma.4 Repetir el ejemplo 2. Por tanto.1 empleando una curva de características qu~ resulta mucho más fácil dibujar que la que aparece en la figura 2.1 tiene una diferencia en magnitud del orden de las centésimas.4.2.2 3 4 6 7 8 9 10 VD (V) utilizando el modelo aproximado del diodo.1 usando el modelo del diodo ideal.5 \1 V DQ ~ =>-.7 V contra 0. El nivel de VD ~ 0.7. Los ejemplos anteriores demuestran que los niveles de corriente y voltaje que se obtuvieron al utilizar el modelo aproximado. con la misma intersección definida en el ejemplo 2. que el uso de las aproximaciones adecuadas puede dar como resultado la obtención de soluciones que son muy cercanas a la respuesta real con un nivel reducido de incertidumbre acerca de la reproducción adecuada de las características. eligiendo a su vez una escala lo suficiente grande. En el ejemplo 2. EJEMPLO 2.4 los resultados que se obtienen tanto para VD como para IDo son los mismos que los que resultaron empleando las características compfetas en el ejemplo 2.7 Solución al ejemplo 2. pero es cierto que están en la misma vecindad. Las características del circuito equivalente aproximado para el diodo también se dibujaron en la misma gráfica. como se verá al aplicarlo en las próximas secciones. son muy cercanos a los que resultaron al utilizar las características completas.6 mA lo Q 1/)(mA) 10 9 8 7 6 I DQ =: 4.3 son muy interesantes. el punto Q está definido por VDQ = O V IDo = lOmA 58 Capítulo 2 Aplicaciones de diodos .7 V 3 2 O 2 =:O. si se comparan sus magnitudes con las de los otros voltajes en la red. EJEMPLO 25 Repetir el ejemplo 2. El punto Q resultante: VDQ ~ ~ 0.

De hecho. se podría considerar una solución "tan exacta" como la otra. de manera que minimice la necesidad de extensos desarrollos matemáticos.2 se indicó que los resultados que se obtuvieron al emplear el modelo equivalente de segmentos lineales fueron muy cercanos. pero el esfuerzo adicional de incluir el equivalente de 0. si se consideran todas las posibles variaciones debidas a las tolerancias. y en las situaciones donde los voltajes aplicados son de manera considerable más grandes que el voltaje de umbral VT" En las siguientes secciones se usará en forma casi exclusiva el modelo aproximado. que los niveles de voltaje que pueden variar en décimas de un volt. los modelos y las cond~ciones de aplicación de los modelos aproximados e ideales de los diodos. temperaturas. a la respuesta obtenida al utilizar las características de manera completa. muestra que el método del ejemplo 2. ya que los niveles de voltaje que resulten serán sensibles a las variaciones que se aproximan a VT" También en secciones posteriores se usará el modelo ideal con mayor frecuencia debido a que los voltajes aplicados serán un poco más altos que VT. Los resultados son lo suficientemente diferentes para las soluciones del ejemplo 2. se desarrolló la tabla 2.1 como para causar una incertidumbre acerca de su exactitud. El modelo equivalente de segmentos lineales completo se presentó en el capítulo 1. el modelo equivalente completo podría aplicarse de la misma forma como se describió en la sección 2. Es cierto que ofrecen alguna indicación acerca del nivel de voltaje y corriente que deben esperarse para otros niveles de voltaje de la red. y así sucesivamente. Aunque el diodo de silicio se usa en forma casi 2. Si r" fuera cercano en magnitud a los otros elementos en serie de la red.3 APROXIMACIONES DE DIODOS En la sección 2.3 Aproximaciones de diodos 59 .3 es más apropiado.1 para repasar las características más importantes.1 usando el modelo del diodo ideal. a menos que se especifique 10 contrario.7 V.:::---3 4 o" ¡ 2 5 6 7 8 9 Figura 2. si no iguales. Debido a que el uso del modelo aproximado genera los resultados que se desean después de un tiempo y esfuerzo reducidos.8 Solución al ejemplo 2.Punto Q I DQ =10mA 10 9 8 7 ~ \ VD=OV ~ 2 ~~ . Ylos autores desean asegurarse que la función del diodo quede comprendida en fonna correcta y clara. Recuerde lo siguiente: El propósito básico de este libro es desa"ollor un conocimiento general acerca del comportamiento. Por tanto. Yno se utilizó en el análisis de la recta de carga debido a que r av suele ser mucho menor que los otros elementos en serie de la red. será entonces el sistema empleado en este libro. 2. capacidades y áreas posibles de aplicación de un dispositivo. Con la finalidad de preparar el análisis que se presentará.2. el uso del modelo del diodo ideal debe reservarse para aquellas ocasiones cuando la función de un diodo sea más importante.

y detallan que el voltaje del diodo debe ser por lo menos del nivel que se indica antes que la conducción pueda establecerse.TABLA 2.) => ------4--------+ + + V T - ~'_ ________V_D_ exclusiva debido a sus características de temperatura.7\1 ~ if-o ~O.1 Modelos de diodo semiconductor aproximado e ideal + Siliciu 0.1.7 V Y el 0.Entrará al estado "encendido·· cuando VD. Un diodo aislado en la mesa de laboratorio no indicará 0.7~ lo (E> V-¡. todavía se utiliza el diodo de germanio.3 V si se coloca un voltímetro en sus terminales. y por tanto se incluye en la figura 2.3 V.R»r". pero están ahí sólo para que recuerde que existe un "precio que debe pagarse" por encender un diodo. Los fabricantes especifican la caída de voltaje a través de cada uno cuando el dispositivo se encuentra en "encendido'·.3 V -~ o 0. 60 Capitulo 2 Aplicaciones de diodos .7 V o 0.) => o + Germanio 0.' = VT = 0. un diodo de germanio se aproxima mediante un equivalente de circuito abierto para los voltajes menores que Vr. Tenga en cuenta que el 0. De la misma manera que el diodo de silicio.3 V VD Modelo ideal (Si o Ge) + OV -~ -l~-E (E»VT..3 V en los circuitos equivalentes no son fuentes independientes de energía.R»r".

La dirección resultante de 1 coincide con la flecha en el símbolo del diodo. Para cada configuración.12 Sustitución del modelo equivalente para el diodo en estado "encendido" de la. se puede sustituir el equivalente adecuado como se definió en la sección 2.10.9 a) Notación del modelo aproximado: b) notación del modelo ideal.6) Figura 2. La descripción anterior depende de que la fuente suministre un voltaje mayor que el voltaje de "encendido" (VT) de cada diodo.4) Si + Figura 2. Obsérvese para una futura referencia.. el símbolo del diodo aparecerá como lo indica la figura 2.7 V para el silicio y V D ~ 03 V para el germanio.9b.5) (2. Si la dirección resultante es "similar" a la flecha del símbolo del diodo.. el símbolo del diodo aparecerá como lo señala la figura 2. Dicho contenido establece los fundamentos en el análisis de diodos que se aplicarán en las secciones y capítulos siguientes. fígura 2. de acuerdo como se establece debido a los voltajes aplicados ("presión"). Figura 2. como lo indica la figura 2..11 Determinación del estado del diodo de la figura.10.da configuración debe detenninarse el estado de cada diodo. Con el tiempo.Cuáles diodos se encuentran en "encendido" y cuáles en "apagado"? Una vez que esto se hace.1. y V D ~ 0.4 Configuraciones de diodos en serie con entradas de dc 61 . Si un diodo está en estado "encendido". En esta sección se usará el modelo aproximado para investigar una variedad de configuraciones de diodos en serie con entradas de de. para ca. Inicialmente el método de sustitución se utilizará con el fin de asegurar que se detenninen el voltaje y los niveles de corriente adecuados. y dado que E> VT.7· Va través de cada diodo en "encendido" y dibujar una línea a través de cada diodo en estado "apagado" o abierto. se puede colocar una caída de 0. El procedimiento descrito podrá aplicarse a redes con cualquier número de diodos y en una variedad de configuraciones.7-V a través del elemento. Ge (a) --(b) 2. el estado del diodo se determina de forma mental al reemplazar el diodo con un elemento resistivo. . Para las situaciones en que se emplee el circuito equivalente aproximado. un diodo está en estado "encendido" si la corriente establecida por las fuentes aplicadas es tal que su dirección concuerda con la flecha del símbolo del diodo.~v .4 CONFlGURACIONES DE DIODOS EN SERIE CON ENTRADAS DE DC Figura 2. o dibujar de nuevo la red con el circuito equivalente VT como se definió en la tabla 2. Primero. 2. Primero. el diodo se encuentra en estado "encendido". El voltaje resultante y los niveles de corriente son .10 Configuración con diodo en serie. descrito brevemente en la sección 2. El circuito en serie de la figura 2. + v.ue la que resultaría si de hecho el diodo fuera un elemento resistivo. 2. probablemente se preferirá incluir la caída de 0. ¿.En las siguientes secciones se demostrará el impacto de los modelos de la tabla 2.93 para los diodos de silicio y de germanio. que la polaridad de VD es la misma 'l. se reemplazarán mentalmente los diodos por elementos resistivos y se observará la dirección resultante de la corriente.12 con el modelo equivalente apropiado para el diodo de silicio con polarización directa. + v{) - lL + R vR (2.10. En general. se necesitará para demostrar la aproximación descrita en los párrafos anteriores. + E F'· o. Si las condiciones son las que podrían usarse en el modelo del diodo ideal.1 sobre el análisis de las configuraciones'de los diodos. Se dibuja de nuevo la red como lo señala la figura 2.3 y determinar los parámetros restantes de la red detenninada..los siguientes: (2.2. ocurrirá la conducción a través del diodo y el dispositivo estará en estado ·'encendido".11.

13 Invirtiendo el diodo de la figura 2.+ E ~=- + R V. Aplicando la ley de voltaje de Kirchhoff alrededor del lazo cerrado genera E .. como se definió por la ley de voltaje de Kirchhoff. El diodo está en estado "apagado".13 el diodo de la figura 2. VD = 0.7V=73V ID=IR= . donde ID = O A.. +~ E if"'"'''' . Figura 2. al circuito abierto.6 Para la configuración de diodos en serie de la figura 2.10. y que el equivalente del diodo es el circuito abierto sin importar qué modelo se utilice. pulsos. = R 2.6.14 indicará que la dirección resultante de la corriente no coincide con la flecha del símbolo del diodo. E L 8V ID = OA o---l1 VD R Solución 'R = O: V R Al eliminar el diodo.VD . + ~ .15 Sustitución del modelo equivalente para el diodo en estado "apagado" de la figura 2. Figura 2. 2. + VD=E +F E l"t.13. EJEMPLO 2. Figura 2.2kQ 8 V V. El reemplazo mental del diodo por un elemento resistivo según la figura 2. deberá satisfacerse la ley de voltaje de Kirchhoff.7. el resultado es la red de la figura 2.16 Circuito para el ejemplo 2. En la figura 2. Debido al circuito abierto.13. Flgura 2.10 se invirtió. Debido l~..7 Repetir el ejemplo 2.17 . + Debido a que el voltaje establece una corriente en la dirección de las manecillas del reloj para coincidir con la flecha del símbolo y que el diodo está en estado "encendido".17 Determinación de las cantidades desconocidas para el ejemplo 2.2 ka ..de la resistencia R es la siguiente: El hecho de que VR = O V establecerá E volts a través del circuito abierto.7 V VR 7. lo que genera el circuito equivalente de la figura 2. determinar VD' VRe ID' Solución +F E + Vo Si l'L. Siempre se tomará en cuenta que bajo cualesquiera circunstancias. --1+ R V.3 V _332mA VR=E-VD =8V-O.. etc. R V.2kn EJEMPLO 2. Esto es porque VR = VR = (O)R=O V.6 con el diodo invertido. valores instantáneos de de.VR y =O VD=E-VR=E-O=E =8V 62 Capítulo 2 Aplicaciones de diodos . R 2.14 Determinación del estado del diodo de la figura 2.16. la corriente del diodo es de O A Y el voltaje a través .15. Figura 2. ac. resulta que la dirección de 1 es opuesta a la flecha en el símbolo del diodo.

20.0. 2. El punto de operación sobre las características se señal~. Para la c. Un circuito abierto puede tener cualquier voltaje a través de sus terminales.2kn = OV y VD =E=O. el nivel del voltaje aplicado resulta insuficiente para "encender" el diodo de silicio.19. El voltaje resultante y los niveles de corriente son por tanto los siguientes: ID = OA VR = I. / 0. Solución A pesar de que la "presión" establece una comente con la misma dirección que el símbolo de la flecha.4 Configuraciones de diodos en serie con entradas de de 63 . pero la corriente estará limitada por la red que la rodea.5V o Figura 2. Un circuito cerrado tiene una caída de O V a través de sus terminales.18 Notación de la fuente. Con el fin de repasar.7 el alto voltaje a través del diodo a pesar de que se encuentra en estado "'apagado".20 Punto de operación con E '" 0. y establece el equivalente del circuito abierto como la aproximación adecuada.8. en la figura 2. determinar VD' VR e ID" EJEMPLOZ.5 V 2. En el siguiente ejemplo es importante la notación de la figura 2. debe recordarse el análisis siguiente: l.5 v R < 1.8 ~ Si + E -=:=.onfiguración de diodo en serie de la figura 2. con la que el lector debe familiarizarse. Se trata de una notación común en la industria.5 V. E =+lOVo Figura 2.Obsérvese en el ejemplo 2.7 V VD == 0.19 Circuito del diodo en serie para el ejemplo 2.2 kQ V R Figura 2. pero la corriente siempre será igual a OA. Dicha notación y otros niveles definidos de voltaje se tratarán con mayor profundidad en el capítulo 4.R = Id? = (OA)1. pero el voltaje es significativo.18 para el voltaje aplicado. La corriente es cero.

7 V + 0.10 Determinar ID' VD.23. El voltaje resultante Vo = E .23. y que la red de la figura 2.9 Determinar V.24 Determinación del estado de los diodos de la figura 2. Existe una similitud en la dirección de la corriente para el diodo de silicio.96mA R R Figura 2.VT .25.7 V .24. 64 Capítulo 2 Aplicaciones de diodos .3 V) =1 V.22 Determinación de las cantidades desconocidas para el ejemplo 2. La combinación de un corto circuito en serie con un circuito abierto siempre genera como resultado un circuito abierto e ID = O A.22 es el resultado. ? 1= o FIgura 2.6 kQ.6kQ 0'1. como lo señala la figura 2.21.0.6 kn Figura 2.0. porque E = 12 V > (0.9.6 revelará que la corriente resultante tiene la misma dirección que las flechas de los símbolos de ambos diodos. IR V. Nótese la fuente redibujada de 12 V Y la polaridad de Vo a través de la resistencia de 5.9.3 V = 11 V e [D=[R=-=-= VR Vo 11 V 5. Solución Un enfoque similar que se aplicó en la figura 2.23 Circuito para el ejemplo 2. 5. .10.EJEMPLO 2. +12V ID Si G. Solución Al eliminar los diodos y al determinar la dirección de la corriente resultante 1 generará el circuito de la figura 2.25 Sustitución del estado equivalente para el diodo abierto. V D2 Si + 12 v o---~---f4I--ri-:-<' V. pero no así para el diodo de g~l?Danio. Y Vo para el circuito de la figura 2.VT . = 12 V . e ID para el circuito en serie de la figura 2.6 kO Figura 2.21 Circuito para el ejemplo 2. EJEMPLO 2. Si IR + 5. Figura 2.

O .La pregunta que permanece es: ¿qué sustituir en lugar del diodo de silicio? Para el análisis que seguirá y para los capítulos subsecuentes.26 Determinación de las cantidades desconocidas para el circuito del ejemplo 2. Solución Las fuentes se dibujan de nueve.27. R2 E.27.7 V + VI - + O. R. como se describió para la situación sin polarización en el capítulo l.27 Circuito para el ejemplo 2. 4.28 Determinación del estado del diodo para la red de la figura 2. El diodo está en estado "encendido" y la notación que aparece en la figura 2. EJEMPLO 2.. + 5V¡ A V.4 Configuraciones de diodos en serie con entradas de de .28.VD. y la dirección de la corriente se indica en la figura 2.11 + v. Figura 2.VD. (T 4.29 Determinación de las cantidades desconocidas para la red de la figura 2. .2 ka: + v. Figura 2. 65 Figura 2.Vo = O La aplicación de la ley de voltaje de Kirchhoff en la dirección de las manecillas del reloj da y VD. . Obsérvese que el estado "encendido" se anota sólo mediante VD = 0.Vo = l2V . Las condiciones descritas por ID = OA Y VD. sólo debe recordarse que para el diodo práctico real ID =OA.7V- .7 ka + FIgUra 2. .O = 12V Determinar 1.29 está incluida para indicar este estado. + J.27. E. VD =O Y (y viceversa). Vo con =E = OV VD.10. 110V . Vo y = I¡? = lrfi = (OA)R = OY VD2 = Vcitcuito abierto =E = 12 V E .26. = O Y se indican en la figura 2.. VI' V2 y Vo para la configuración de de en serie de la figura 2.7 kn 2. 2.11.

1= E¡ + E..45 V El signo de menos indica que Vo tiene una polaridad opuesta a la que aparece en la figura 2. Para cada área de aplicación. = IR¡ = (2. una vez que se establece un nivel de confiabilidad en el análisis de las configuraciones de los diodos. sólo se igualan las series secuenciales de pasos aplicados a las configuraciones de diodos en serie.12 Determinar Vo'!¡'!D. . Debido a que la dirección de la corriente resultante es igual a la de la flecha en cada símbolo de diodo.55 V .4 se pueden extender al análisis de las configuraciones en paralelo y en serie-paralelo. el análisis completo se desarrollará sólo refiriéndose a la red original..31..2 kQ = 14.7 V. Solución FIgura 2. Para el voltaje aplicado. Recuerde que puede indicarse un diodo con polarización inversa.VD = 10 V + 5 V . . .30.12.9 kQ _2.7 V 66 Capitulo 2 Aplicaciones de diodos .07 mAl (4. La corriente resultante a través del circuito es.07 mAl (2.0. 2.30 Red para el ejemplo 2. Y los voltajes son V¡ V.2 kQ) = 4. para la configuración de diodos en paralelo de la figura 2. = (2. sólo con una línea a través del dispositivo. la "presión" de la fuente es para establecer una corriente a través de cada diodo en la misma dirección que se muestra en la figura 2. e ID. ambos diodos están en estado "encendido".5V = ~.07mA R¡ + R.55 V La aplicación de la ley de voltaje de Kirchhoff a la sección de salida en la dirección de las manecillas del reloj generará un resultado y Vo = V.3 V 6. El voltaje a través de los elementos en paralelo es siempre el mismo y Vo = 0..73 V = IR.7 kQ + 2. y que el voltaje aplicado es mayor que 0. . Con el tiempo. es probable que esta sea la ruta y notación que se tomará.E.5 CONFIGURACIONES EN PARALELO Y EN SERIE-PARALELO Los métodos aplicados en la sección 2. Esto elimina la necesidad de dibujar de nuevo la red y evita cualquier confusión que pueda generarse por la aparición de otra fuente.adicional en la figura.27. = 4.7 kQ) = 9.7 V 4. EJEMPLO 2. Como se señaló en la introducción de esta sección.

.. se tiene 1D.09 mA con el mismo voltaje terminal. =.13.33..09mA El ejemplo 2. D.31 Determinación de las cantidades desconocidas para la red del ejemplo 2.12.30. .7 V 2.4 V . v 0_ Figura 2..0.13 1 -+ E¡=20V R 2..32 Red para el ejemplo 2. una corriente de 28. Si . '-' Si D_ Figura 2.12 demostró una razón para colocar diodos en paralelo. Determinar la corriente 1 para la red de la figura 2. EJEMPLO 2.32.. = 1 D. La corriente 1. la corriente está limitada a un valor seguro de 14.18 mA 1.1SmA Suponiendo diodos de características similares. Solución Al dibujar de nuevo la red como lo indica la fIgura 2.R = VR = IOV .7 V 0. Al colocar dos en paralelo..33 Determinación de las cantidades desconocidas para la red del ejemplo 2.33 kQ = 2S.33 kn R E 110 . 2.18 mA dañaría el dispositivo si apareciera sólo en la figura 2. se señala que la dirección de la corriente resultante es como para encender el diodo DI y apagar el diodo D 2 " La corriente resultante 1 es entonces 1= 20 V .13.95mA 1 R = 2.2kQ _ 6.0..11 + 1 V ' - ~ 0.7 V 4V Figura 2.30 es sólo de 20 mA. = .5 Configuraciones en paralelo y en serie-paralelo 67 . 28.".2kQ ..2 kQ + :1]' :' T + 0.= 2 2 14. Si la corriente nominal de los diodos de la figura 2.

El diodo de silicio nunca tendrá la oportunidad de capturar su 0.35 Determinación de Vo para la red de la figura 2. 2.34. Durante el incremento en que se establece 0. El resultado: Vo = 12 V . como se observó por las direcciones de corriente resultante en la red. Solución s. R.. aunque quizá se podría medir en milisegundos. 2. • Si R. I----~v.3 V. Solución El voltaje aplicado (presión) es como para encender ambos diodos.14. por el hecho de que el voltaje a través de elementos paralelos debe ser el mismo. 68 Capítulo 2 Aplicaciones de diodos .36 Red para el ejemplo 2.3 kQ = 0. Nótese que el uso de la notación abreviada para los diodos '''encendido'' y que la solución se obtienen a través de una aplicación de técnicas aplicadas a las redes de en serie-paralelo. _. e / D.7 V requerido.20 v v = 0. de la figura 2.6 kQ 3. y por tanto pennanecerá en su estado de circuito abierto como lo indica la figura 2. si ambos están en "encendido".7V 5.212mA Figura 2.34. para la red de la figura 2..15.3 V a través del diodo de germanio como se requiere.37 Determinación de las cantidades desconocidas para el ejemplo 2.V1 + figura 2. 33 kQ D.2 kSl Inicialmente. EJEMPLO 2.2 kD Figura 2. I vo . 03V rS ~ F a vTTo3V o O7 V I .3 V = 11.EJEMPLO 2. E -.37.6 kQ . ~ 3.34 Red para el ejemplo 2. La acción resultante se puede explicar sólo con notar que cuando la fuente se enciende incrementará de O Va 12 V en un periodo.¡.7-Va través del diodo de silicio no será igual a los 0.0. éste '''prenderá'' y mantendrá un nivel de 0. parecería que el voltaje aplicado "encenderá" ambos diodos.14 12 v Determinar el voltaje Va para la red de la figura 2.36.35.3kQ 5.7 V Figura 2.15. la caída de 0.15 Determinar las corrientes /" /. sin embargo.3 V a través del diodo de gennanio..

y - VT . La terminal 2 con una entrada de O V es esencialmente un potencial de tierra. El análisis estará limitado a la determinación de los niveles de voltaje.32 mA '-. Las suposiciones se confinuan por los voltajes y la corriente resultante. s.0. (O( Oy 1 av. y la oportunidad de investigar una configuración de computadora. Esto es. el mejor método es el de establecer un sentido "intuitivo·' para el estado de los diodos mediante la observación de la dirección y la "presión" que establecen los potenciales aplicados. Una compuerta OR es tal.40.6kQ ID: + JI = 1:. que demostrará el rango de aplicaciones de este dispositivo relativamente sencillo. (1) E=10 Ahora.. para la red de la figura 2. debido a que puede estipularse que el voltaje a través del diodo debe ser 0.7V con 1. La salida es de O si ambas entradas están en el nivelO. 10 V en la terminal l.. mientras que D.. con su lado "positivo" en O V está quizá en "apagado" .3 en el lado del cátodo (-) de D 2 y O Ven el lado del ánodo (+). La red que se analizará en el ejemplo 2. kQ Figura 2. En el nodo a de la parte inferior 18.39 "sugiere" que DI está probablemente en estado "encendido'· debido a los 10 V aplicados.3 V para el de germanio) para cambiar al estado "encendido'·.0.16 es una compuerta OR para lógica positiva.VD = 10 V -0. . la salida es un nivel 1 con sólo una entrada. El siguiente paso es sólo para verificar que no existen contradicciones en las suposiciones.39. - Vr.3 V es lo suficientemente grande para ser considerado un nivel l. y se puede asumir que el análisis inicial es correcto.7 V positivos para el diodo de silicio (0. pero el 9. que el nivel de voltaje de salida será de 1 si alguna o ambas entradas son l..1. = O 18. El nivel de voltaje de salida no es de JO V como se definió para una entrada de 1.212 mA = 3. ye ( ~ D. El análisis verificará o negará las suposiciones iniciales.. 2..38.16 + .6 V = . = 1.La aplicación de la ley de voltaje de Kirchhoff alrededor de la malla indicada en la dirección de las manecilla.0.3 V.38 tiene asignado un "1" para el álgebra booleana. El análisis de las compuertas AND/OR se realiza con fáciles mediciones al utilizar el equivalente aproximado para un diodo.VT .7 V =9.7V . Rt . y lo. el nivel de 10-V de la figura 2.32 mA 5.39 Red dibujada de nuevo de la figura 2.108 mA 2.. La suposición de estos estados dará por resultado la configuración de la figura 2. D. del reloj produce: -V2 + E . D? está definitivamente en estado "apagado".V T . en tanto que una entrada de O-V tiene asignado un "O··.38 Compuerta lógica OR positiva. Determinar V. La figura 2. = E . = 3.6 V V. Solución Obsérvese que en principio sólo existe un potencial aplicado. Esto es.= 3. r. observar que la polaridad a través de DI es tal como para encenderlo y que la polaridad a través de D 2 es tal como para apagarlo. D. = 20V . y no se incluirá un análisis detallado de álgebra booleana o de lógica positiva y negativa.6 Compuertas ANDjOR 69 . en lugar del ideal. Con 9.6 COMPUERTAS ANDjOR s. lo cual sugiere que se trata de una EJEMPLO 2. = V o R. Para D I el estado "encendido" establece Vo en Vo = E . En general. La dirección de la corriente y la trayectoria contin~a resultante para la conducción reafirman la suposición de que DI está conduciendo. las herramientas de análisis están a la disposición. Figura 2. Por tanto. como se indica en lo que se dibujó de nuevo de la red de la figura 2.38..

7 Y. 70 Capítulo 2 Aplicaciones de diodos .R 1 I kQ.42 Yuna magnitud igual a I = = lOY. Con 10 Y del lado del cátodo de DI se asume que DI se encuentra en estado "apagado". Con 0.0.. La red está dibujada en la figura 2. lO\' Figura 2. compuerta ORo Un análisis de la misma red con dos entradas de lO-y dará por resultado que ambos diodos estén en estado "encendido" y con una salida de 9.= 9. Para la red de la figura 2.3mA lkQ 10 Y . Para DI ¿de dónde vendrá el 0.40 "=" Estados del diodo asumidos para la figura 2.0. se encuentra en estado "encendido" debido al bajo voltaje del lado del cátodo y la disponibilidad de la fuente de !O-Ya través de la resistencia de l-kQ ..7 Y EJEMPLO 2. (01 Si Ez =ov 2 D..17 (1) Determinar el nivel de salida para la compuerta lógica ANO positiva de la figura 2. recuerde que se mencionó en la introducción de esta sección que el empleo del modelo aproximado servirá de ayuda para el análisis. no proporcionará el 0.7 Y requerido para encender los diodos y la salida será de O debido al nivel de salida de O-v. R I k!l entrada.. Sin embargo.41.40 el nivel de corriente se encuentra determinado por I = = . Una entrada de O-Yen ambas entradas.. Si Solución Obsérvese en este caso que la fuente independiente aparece en la terminal conectada a tierra de la red.41 Compuerta lógica AND positiva. Para la red de la figura 2.42 con las suposiciones iniciales respecto a los estados de los diodos. está polarizado directamente. se elige el mismo nivel que el nivel lógico de la OVo E. = ¡OY D..7Y lkQ = 9.41. Figura 2.7 Y en el ánodo de DI y 10 Y en el cátodo.42 Sustitución de los estados asumidos para los diodos de la figura 2. La corriente 1 tendrá la dirección que se indica en la figura 2 .7 Y.3 Y.3 mA FIgura 2.42 el voltaje en Vo es de 0. debido a que el diodo D.38. nitivamente en estado "apagado". si los voltajes de entrada y fuente se encuentran en el mismo nivel y creando "presiones" opuestas? Se supone que D. Debido a razones que pronto serán obvias. DI está defi- E 1 . aunque exista una fuente de lO-y conectada al ánodo de DI a través de la resistencia.

7 Entradas senoidales. A través de un ciclo completo. el voltaje de salida es lo suficientemente pequeño para poder considerarlo en un nivelO... como en computadoras o sistemas de comunicación... confinnado y el análisis anterior fue correcto. + + R ~ leido v.. y encender el diodo con la polaridad indicada arriba del diodo. " ... El estado de los diodos es. es común que se le llame rectificador. La red más simple que se examinará con una señal variable en el tiempo aparece en la figura 2..43 Rectificador de media onda. definido por el periodo T de la figura 2. el valor promedio (la suma algebraica de las áreas arriba y abajo del eje) es cero. = V¡ ..44 Región de conducción (O 2.. Para la compuerta AND. Durante el intervalo t = O . ~ + ~-. para asegurar que el sistema no se dificulte por la complejidad matemática adicional. Figura 2. el análisis de los diodos se ampliará para incluir las funciones variables en el tiempo. No existe duda de que el grado de dificultad se complicará.. RECTIF1CACIÓN DE MEDIA ONDA Ahora.43.44. el análisis será bastante directo y seguirá un procedimiento común. ~ . El circuito de la figura 2. = Vmsen oor . la polaridad del voltaje aplicado Vi es como para establecer "presión" en la 'dirección que se indica.43. rectificación de media onda 71 .7 ENTRADAS SENOIDALES.43. Los estados restantes de los diodos para las posibilidades de dos entradas y ninguna entrada se examinarán en los problemas que aparecen al final del capítulo. una única entrada dará por resultado un nivelO de salida..-~-.. Figura 2.43. + + + . TI2 en la figura 2. Por el momento se utilizará el modelo ideal (obsérvese la ausencia de la identificación Si o Ge para denotar el diodo ideal). por tanto. Las dos terminales que definen el voltaje de salida están conectadas directamente a la señal aplicada mediante la equivalencia de corto circuito del diodo. Al sustituir la equivalencia de circuito cerrado por el diodo dará por resultado el circuito equivalente de la figura 2. ~ + ~ + R Vo R. 2.. donde parece muy obvio que la señal de salida es una réplica exacta de la señal aplicada. pero una vez que se comprendan varios movimientos. generará una forma de onda vo' la cual tendrá un valor promedio de uso particular en el proceso de conversión de ac a dc. T/2). llamado rectificador de media onda... tales como la fonna de onda senoidal y la onda cuadrada.. Cuando un diodo se usa en el proceso de rectificación.. por tanto. A pesar de que no hay O V como se especificó antes para el nivelO. Sus valores nominales de potencia y corriente son nonnalmente mucho más altos que los de los diodos que se usan en otras aplicaciones..

y la polaridad resultante a través del diodo ideal produce un estado "apagado" con un equivalente de circuito abierto. la cual reduce de manera ¡--o-jt---o~-~+ O.o+-+--.46 con el propósito de establecer una comparación. menores que 0.7 V YV o = Vi .Para el periodo T/2 ---'> T..--~ Vd':: = OV o -r- Figura 2.318Vm Imediaonda (2.45 Región de no conducción (T/2 ~ o . Al proceso de eliminación de la mitad de la señal de entrada para establecer un nivel de se le llama rectificación de media onda. es como se indica en la figura 2.46 Señal rectificada de media onda..... la diferencia entre voY Vi se encuentra en un nivel fijo de V T= 0..V r según se indica en la figura.7 V se señala en la figura 2.7V 11 + vr - R o I I ~2 Defasamiento debido a VT 11 11 T T t Figura 2. Para los niveles de v... Cuando conduce.45.. y la salida va se dibujaron juntas en la figura 2. la polaridad de la entrada v.. 72 Capítulo 2 Aplicaciones de diodos . ... La señal aplicada debe ser abara de por lo menos 0. Ahora..f--¡. El resultado es la ausencia de una trayectoria para el flujo de carga y V o = iR = (O)R = O V para el periodo T/2 ---'> T. la señal de salida v(J tiene un área neta positiva arriba del eje sobre un periodo completo.L 2 T T) ...7 V antes de que el diodo pueda "encender". y un valor promedio detenninado por Vdc = 0.47 Efecto de VT sobre la señal rectificada de media onda.7 V el diodo aún está en estado de circuito abierto y V o := O V.7) + R v" "0 = OV .47 para la región de polarización directa.. Figura 2. La entrada v.. como lo indica la misma figura.. El efecto neto es una reducción en el área arriba del eje. El efecto del uso de un diodo de silicio con Vr = 0.

8) Si vm es suficientemente más grande que V T' la ecuación 2.7) y (2.18.48 Red para el ejemplo 2.318)(199.8).7 Entradas senoidales. en efecto. Solución a) En esta situación el diodo conducirá durante la parte negativa de la entrada según se muestra en la figura 2. Para el periodo completo.49.: -6.3 V) = -63. Para las situaciones donde Vm » Vp la ecuación 2.50 Efecto de VTsobre la salida de la figura 2.7): Vd' = -D.22 V o cerca del 3. (2. y V o aparecerá como se señala en la misma figura.7V) = -D.38 V la que es una diferencia que.36 V El signo negativo indica que la polaridad de la salida es opuesta a la polaridad definida de la figura 2. Para el inciso e el desvío y la caída en la amplitud debido a VT no sería discernible en un osciloscopio típico si se despliega el patrón completo.14 V La caída resultante en el nivel de es de 0.49.7 es a menudo aplicada como una primera aproximación de VdC • a) b) e) Dibujar la salida voy detenninar el nivel de de la salida de la red de la figura 2.3V).0.318(Vm - v" VT ) = -D. el nivel dc es Vd' = -D.3V Figura 2.8): Vd' = -D. + 20 0 + 2kQ o 'o O T 2 Figura 2.49 V o resultante para el circuito del ejemplo 2. .3 18(200 V) = -63. rectificación de media onda 73 .O. o L 2 \ 20V.18.318(20 V) = -6. 2. la salida tiene la apariencia de la figura 2.48.50 y Vd'. puede ignorarse para la mayor parte de las aplicaciones.7 V) = -(0. b) Utilizando un diodo de silicio..18 + + o TI Figura 2.48. -14+ T ro '.6 V Ecuación (2.7V= 19.8 puede aplicarse para determinar el valor promedio con un alto nivel de exactitud. Repetir el inciso a si el diodo ideal es reemplazado por un diodo de silicio.318Vm = -D.5%.3l8Vm = -D.3 18(200 V . EJEMPLO 2.: -0.318(Vm -0. Ycomparar las soluciones utilizando las ecuaciones (2. Repetir los incisos a y b si Vm se incrementa a 200 V.318(l9.natural el nivel resultante de voltaje de. e) Ecuación (2.

2. '--------' Valor PIV G Vm recrificador de media onda (2.8 RECTIFICACIÓN DE ONDA COMPLETA Puente de diodos El nivel de dc que se obtiene a partir de una entrada senoidal puede mejorar al 100% si se utiliza un proceso que se llama rectificación de onda completa.43 con polarización inversa con un voltaje máximo aplicado.o IR= (O)R=O V Figura 2. O T 2 t FJgura 2. + T R D4 FJgura 2. El valor PIV requerido para el rectificador d~ media onda puede determinarse a partir de la figura 2.PIV (pRV) El valor del voltaje pico inverso (PIV. Recuerde que se trata del valor del voltaje que no debe excederse en la región de polarización inversa. Las polaridades resultantes a través de los diodos ideales también se señalan en la figura 2. se hallan en estado "apagado". por las iniciales en inglés de: Peak Inverse Voltage) (o PRV.9) vo == + 0------------+-----.54.53 para mostrar que D. Durante el periodo t '" O a Tl2 la polaridad de la entrada se muestra en la figura 2.53 Red de la figura 2. en tanto que D¡ y D. Debido a que los diodos son ideales. la cual muestra el diodo de la figura 2. por las iniciales en inglés de: Peak Reverse Va/tage) del diodo es muy importante en el diseño de sistemas de rectificación. 74 Capítulo 2 Aplicaciones de diodos .52 para el periodo O ~ T/2 del voltaje de entrada vi. con su corriente y polaridad indicadas a través de R.51 Determinación del valor de PIV que se requiere para el rectificador de media onda. Figura 2. y D3 están conduciendo. parece muy obvio que el valor PIV del diodo debe ser igualo mayor al valor del pico del voltaje aplicado. + "encendido" + _ "encendido"_ R + _ "apagado" A 2 + " A v.52 con sus cuatro diodos en una configuración en forma de puente. Al aplicar la ley de voltaje de Kirchhoff. La red más familiar para llevar a cabo tal función aparece en la figura 2. Por tanto. pues de otra fonna el diodo entrará en la región de avalancha Zener.52 Puente rectificador de onda completa. el voltaje de carga V o = Vi' según se muestra en la misma figura.54 Trayectoria de conducción para la región positiva de Vi.53.51. El resultado neto es la configuración de la figura 2.

10) Sí se emplea diodos de silicio en lugar de los ideales como se indica en la figura 2.57.57 Determinación de V para los diodos de silicio en Omh la configuración puente. en comparación con la obtenida para un sistema de media onda. Después de un ciclo completo los voltajes de entrada y de salida aparecerán según la figura 2.7V _ 0-+ R o·_\. \ o .11) ¡~::::. R o "2 T T Figura 2.=.:.55..56 Formas de onda de entrada y salida para un rectificador de onda completa. .55. (2. puede aplicarse la ecuación (2. Para las situaciones donde V m» 2VT . el nivel de dc también ha sido duplicado y Vd' = 2(Ec.. estableciendo un segundo pulso positivo.v Ftgura 2. T \ "2 + T ". generando la configuración de la figura 2.Para la región negativa de la entrada los diodos conductores son DI y D 4 .318V Vd' = 0.56.10) a menudo se aplica como una primera aproximación para VdC ' 2.2. o .::==7 • ¿~ ~=O. como se indica en la figura 2. Debido a que el área arriba deI eje para un ciclo completo es ahora doble. .. Si Vm es lo suficiente más grande que 2V" entonces la ecuación (2.55 Trayectoria de conducción para la región negativa de v¡- T Figura 2.8 Rectificación de onda completa 75 . El resultado importante es que la polaridad a través de la resistencia de carga R es la misma que en la figura 2.636Vm m) o I IOOd"OffiP¡et.11) para el valor promedio con un nivel relativamente alto de precisión. una aplicación de la ley de voltaje de Kirchhoff alrededor de la trayectoria de conducción resultaría Vi - Vr Vo Vo - Vr = O 2Vr y = Vi - El valor pico para el voltaje de saIida va es. por tanto.7) = 2(0. .. (2.53.

Transformador con derivación central Un segundo rectificador de onda completa muy popular aparece en la figura 2.60.".61 ~ ~ Vm Condiciones de la red para la región negativa de v¡O 76 Capítulo 2 Aplicaciones de diodos .. '. ~~ R + cr .60 Condiciones de la red para la región positiva de Vi' Durante la porción negativa de la entrada. 2 m R + Figura 2. pero manteniendo la misma polaridad para el voltaje a v ~ .59 Transformador con derivación central para un rectificador de onda completa. \ O I.. 2 T + Figura 2.. la red aparece como lo indica la figura 2. + " Figura 2. __ I. El voltaje de salida aparece en la figura 2.-_~-o_ _.. V lA \ va'" + O I.Jrectificador puente de onda completa PIV~ I (2.+. D) asume el equivalente del corto circuito y Do el equivalente del circuito abierto. :'.g.V .60. D. 2 T Vm t~'~ + CT .. según se determinó por los voltajes secundarios y las direcciones de corriente resultantes. I .. " + ".. " D..58 Determinación del P¡V que se requiere para la configuración puente.58 que se obtuvo en el pico de la región positiva de la señal de entrada. ¡Tfii.¡ ~ o : + !Jim .. la red aparece como se muestra en la figura 2.' :~: o I. 2 ~II >0-----'1.'0/1". pero requiere de un transformador con derivación central (CT...12) F1gura 2...59 con sólo dos diodos..~ m + .PIV El PIV que se requiere para cada diodo (ideal) puede determinarse a partir de la figura 2. Para la malla indicada el voltaje máximo a través de R es Vm y el valor PIV se define por ' -_ _ _Vm -"'. por las iniciales en inglés de: Center Tappeá) para establecer la señal de entrada a través de cada sección del secundario del transformador. . l'2~-. Durante la porción positiva de Vi aplicada al primario del transformador. I \ ~~ ~. invirtiendo los papeles de los diodos.61.

63 y calcular el nivel dc de salida y el PIV que se requiere para cada diodo. o I.13) Figura 2. ! '. 2Vm ' -_ _ _ _ _.65..través de la resistencia de carga R.19 + 2 kO T. El efecto de remover dos diodos de la configuración puente fue. 2 T tigura 2.{l + 2 ill > + '.64 Red de la figura 2.65 Red redibujada de la figura 2. Determinar la forma de onda de salida para la red de la figura 2. = = = = ~ o I 2 + + 2k. por tanto.65. '.19.. Vsecundario + R v'" + + VR = Vm + Vm y PIV f.63 Red puente para el ejemplo 2. rectificador de onda completa I (2. el PIV según se determinó en la figura 2..66.56 con los mismos niveles de dc. EJEMPLO 2. donde V o +v. oVo•• +V.62 Determinación del nivel de PIV para los diodos del transformador con derivación central para un rectificador de onda completa. El redibujo de la red generará la configuración de la figura 2.636(5 V) = 3. Solución La red aparecerá como en la figura 2. reducir el nivel de dc disponible al siguiente: Vd' = 0. •• +(10 V) 5 V.8 Rectificación de onda completa 77 ..64 para la región positiva del voltaje de entrada.63 para la región positiva de Vi" Figura 2.18 V o al disponible de un rectificador de media onda con la misma entrada.---_--.62 ayudará a determinar el PIV neto para cada diodo de este rectificador de onda completa. La inserción del voltaje máximo del voltaje secundatio y el Vm de acuerdo con lo establecido para la red adjunta dará por resultado PIV .{l 2 ill > ~ o 2: T' Figura 2. PIV La red de la figura 2. r----~ PIV ~+-.19. Sin embargo.58 es igual al voltaje máximo a través de R. 2.66 Salida resultante para el ejemplo 2. 2 kO 2Hl Figura 2. 2k.64. el cual es de 5 V o la mitad de lo que se requiere para un rectificador de media onda con la misma entrada.. El efecto neto es una salida igual a la que aparece en la figura 2. Para la parte negativa de la entrada la función de los diodos será intercambiada y V o aparecerá según la figura 2. 2ill .:::_--' transformador CT. como lo indica la figura 2.

. la región positiva O negativa de la señal de entrada es "recortada". En serie La respuesta de la configuración en serie de la figura 2. El rectificador de media onda de la sección 2. Para la red de la figura 2. + R Yo .ortador en serie. R figura 2. El análisis inicial se limitará a los diodos ideales.68. y se reservará el efecto de VT a un ejemplo posterior. La fuente dc requiere más aún que el voltaje Vi sea mayor que V volts para encender el diodo.7 es un ejemplo de la forma más simple de un recortador de diodo. Existen dos categorías generales de recortadores: en serie y en paralelo.68. (b) Figura 2. mientras que en paralelo tiene un diodo en una trayectoria paralela a la carga. una resistencia y un diodo.68 Recortador en serie con una fuente de. La región negativa de la señal de entrada está "presionando" a! diodo hacia 78 Capítulo 2 Aplicaciones de diodos . Aunque se presentó al principio como un rectificador de media onda (para fonnas de onda senoidales).67b. l.67 Rec. + . v ~I-__f---'---o+ T Y.. no existen limitaciones sobre el tipo de señales que pueden aplicarse a un recortador.67a a una variedad de formas de onda alternas se ilustra en la figura 2. pero existen ciertas ideas que deberán considerarse mientras se trabaja en la solución. Hacer un dibujo mental de kl respuesta de la red basándose en kl dirección del diodo yen los niveles de voltaje aplicados.9 RECORTADORES Existe una variedad de redes de diodos que se llaman recortadores y tienen la capacidad de "recortar" una porción de la señal de entrada sin distorsionar la parte restante de la forma de onda alterna./ 2. La adición de una fuente de de como la que se muestra en la figura 2. Dependiendo de la orientación del diodo. la dirección del diodo sugiere que la seña! Vi debe ser positiva para encenderlo. No existe un procedimiento genera! para el análisis de las redes como las del tipo que se presenta en la figura 2. La configuración en serie es donde el diodo está en serie con la carga. (a) 'o .68 puede tener un efecto pronunciado sobre la salida de un recortador.

V.72. '= T . como en la figura 2. + ~I----ó--<>----r--o v Para un voltaje de entrada mayor que V volts el diodo está en estado de corto circuito. == vm 1~~ v + R 'o T -+v. o . aqui el nivel de DC se disminuye v. .71 Determinación de los niveles de v O. V (los diodos cambian de estado) Figura 2. como el que se muestra en la figura 2. 2.68. Por ejemplo. Para el diodo ideaL la transición entre los estados ocurrirá en el punto sobre las características donde vd O V e id O A.14) R Figura 2. Puede ayudar el dibujar la señal de entrada arriba de la señal de salida y determinar los valores instantáneos de la entrada. mientras que para los voltajes de entrada menores que V volts está en estado de circuito abierto o "apagado". Tenga en cuenta que a un valor instantáneo de Vi la entrada puede ser tratada como una fuente dc de dicho valor y el valor de dc correspondiente (el valor instantáneo) de la salida determinada. Posteriormente. Estor consciente continuamente de las terminales definidas y la polaridad de vo ' Cuando el diodo se encuentra en estado de corto circuito.72 Determinación de V o cuando Vi = Vm' Figura 2. el voltaje de salida V o se puede determinar mediante la aplicación de la ley de voltaje de Kirchhoff en la dirección de las manecillas del reloj: Vi - Figura 2.68 se genera la configuración de la figura 2.69.T 4.70 Determinación de VD. Para Vi V los diodos cambian de estado y para Vi Vm • Vo av. "'1.73. soportado más aún por la fuente dc.71. para el caso Vi = V m en la figura 2. . "~ + R 3.70. 2 T I Q T = = =- = Figura 2. Determinar el voltaje aplicado (voltaje de transición) que causará un cambio en el estado del diodo. V- V o = a (dirección de las manecillas del reloj) (2.' i ' y v o = v. Al aplicar la condición id O Y Vd O a la red de la figura 2. se puede estar muy seguro que el diodo está en circuito abierto (estado "apagado") para la región negativa de la señal de entrada. =V (2.el estado "apagado". y la curva completa para V puede dibujarse como se muestra en la figura 2. .73 Dibujo de vO' 2.15) .71. se analizará la red que aparece en la figura 2. donde se reconoce que el nivel de Vi que causará una transición en el estado es = = = = v. es posible dibujar los voltajes de salida a partir de los puntos de datos resultantes de vo' como se demostró en la figura 2.9 Recortadores 79 . Para Vm> V el diodo está en estado de corto circuito y para V o Vm . En general.V .69 Determinación del nivel de transición para el circuito de la figura 2.68. ' IV 1_ Vi • .

. El análisis de las redes de recortadores con las entradas de onda cuadrada es en realidad más fácil que las redes con entradas senoidales.: Vi + 5 V.20.77.76 O~-------+---'O Determinación del nivel de transición para el recortador de la figura 2. La red aparecerá como lo señala la figura 2. FIgUra 2. aquí el nivel de DC se aumenta V=5 v ~l-+-JI~II-~-~ T Or-----_-+--__O t R Figura 2.=0 V+5V =5V O f \ T vo=-S V+SV =OV Figura 2. mientras que para los voltajes más positivos de -5 V el diodo estará en estado de corto circuito.75 y va:.: O para los niveles de transición. debido a que sólo deben considerarse dos niveles.74 Recortador en serie para el ejemplo 220. 20 --'F"""'''''--''----+ T\ Voltaje de transición 5V "".+ + SV R '.76 y Vi == -5 V. se obtiene la red de la figura 2.74. Sustituyendo id == O para vd:.• EJEMPLO 220 Determinar la forma de la onda de salida para la red de la figura 2. 80 Capitulo 2 Aplicaciones de diodos . Para los valores de Vi más negativos que -5 V.. la red puede analizarse como si tuviera dos entradas de nivel de con la salida resultante V o graficada en el marco adecuado de tiempo.75 V o con diodo en estado "encendido".-----<> +.: 5 V. el diodo entrará en estado de circuito abierto. Los voltajes de entrada y de salida aparecen en la figura 2.74. o----. Agura 2. I--~-<>----.17 Dibujo de V o para el ejemplo 2. En otras palabras. Solución La experiencia anterior sugiere que el diodo estará en estado "encendido" para la región positiva de Vi' especialmente cuando se observa el efecto de ayuda de V:.

como se demostrará en el siguiente ejemplo.21 20 o T -2 .79. en paralelo con la salida para las mismas entradas de la figura 2.gUra 2. En paralelo La red de la figura 2. Obsérvese en el ejemplo 2.82 Respuesta de un recortadoT en paralelo.. Figura 2.78 Señal que se aplica para el ejemplo 2.80. + '{---'\fV'.--O R + -+- o -v o -v Figura 2.Repetir el ejemplo 2. Solución Para vi = 20 V (O -7 T/2) generará la red de la figura 2.----. Para Vi -10 V dará como resultado la figura 2. = = = = = = + ~ 20 ¡=----I+ 5V + R IOV v r+ 1 5V + R v.9 Recortadores 81 .79 V o a vi = +20 V. El voltaje resultante de salida aparece en la figura 2.=O V 25 Y + Oy o Vo T T "2 Dibujo de va para el FJ. EJEMPLO 2.80 a vi '" -10 V. Figura 2. El análisis de las configuraciones en paralelo es muy similar a la que se aplica a las configuraciolles en serie.21 que el recortador no sólo recortó únicamente 5 V de la excursión total de la señal sino que incrementó el nivel de de la señal por 5 V. El diodo está en estado de corto circuito y V o 20 V + 5 V 25 V.67.--=---.81 ejemplo 2.1 T 10 figura 2.82 es la más sencilla de las configuraciones de diodos.21. 2..81. colocando el diodo en estado "apagado" y V o i RR (O)R OV.20 para la onda cuadrada de entrada de la figura 2.21.78.

Para esta región la red aparecerá como lo señala la figura 2. R + o c_--_____v I~_4_v~o __ Figura 2. el siguiente ejemplo especificará un diodo de silicio. Para examinar los efectos de VT sobre el voltaje de salida.85.----EJEMPLO 222 Determinar V o para la red de la figura 2.22. " " v q Figura 2. El resultado es que v. el voltaje de entrada debe ser mayor a 4 Y para que el diodo esté en estado "apagado". donde la condición =OA para vd =O Y se ha impuesto.87.22. en lugar del equivalente del diodo ideal.86. donde las terminales definidas para V o requieren que V o = V = 4 y.86 1 1 'o 4v o Vo T T '2 Agora 2. Determinación de para el estado abierto del diodo. de id Determinación del nivel de transición para el ejemplo 2. (la transición) = V =4 Y. Cualquier voltaje de entrada menor que 4 V generará un diodo en corto circuito. O-~"'''''~-.84 V o para la región negativa de Vi' + + o_----_____ Figura 2. Debido a que la fuente de se encuentra obviamente "presionando" al diodo para permanecer en estado de circuito cerrado. Solución La polaridad de la fuente de y la dirección del diodo sugieren que el diodo está en estado "encendido" para la región negativa de la señal de entrada.84. v.83.22. donde V o = Vi' Completando el dibujo de V o resulta la forma de onda de la figura 2. Para el estado de circuito abierto la red aparecerá según se muestra en la figura 2._-----O R + + v o-------------~------~o 1 4V Figura 2.83 Ejemplo 2. 16 + v. 82 Capítulo 2 Aplícaciones de diodos .87 Dibujo de V o para el ejemplo 2.85 V_-~j[~4-'-'--_<o + El estado de transición puede determinarse a partir de la figura 2.

No hay duda de que incluir los efectos de VTccmplicarán el análisis un poco.23 = = Vi + VT - V= O y V..83.3 V a 4 V.89 4V Determinación de V o o_ _ _ _ _ _~_ _ _o estado "encendido".83 en La forma de onda resultante de salida aparece en la figura 2.0.90 Dibujo de V "2 o para el ejemplo 2. el diodo estará en estado "encendido" y resul· tará la red de la figura 2. 0..7V 3. Nótese que el único efecto de VT fue disminuir el nivel de transición desde 3.88. el procedimiento.23.3 V. 16 V 3.89. Para los voltajes de entrada menores que 3. Para los voltajes de entrada mayores que 3. con su capacidad de recortar Una sección positiva o negativa como se detennÍne por la magnitud de sus fuentes de de.3 V. para el diodo de la figura 2. Al aplicar la ley de voltaje de Kirchhoff alrededor del lazo de salida en el sentido de las manecillas del reloj. incluyendo los efectos de V ro no serán tan difíciles.88 Determinación del nivel de transición para la red de la figura 2. Obsérvese en particular la respuesta de la última configuración.3 V \}R :::: if? ov Figura 2.7 V = 3. se encuentra que EJEMPLO 2.22 usando un diodo de silicio con V T = 0. donde v o = 4V .90.Repetir el ejemplo 2.91. pero una vez que el análisis se comprende con el diodo ideal. =Vi¡/?:::: VT =4V = (O)R = .7 V. 2.7 V. y obteniendo la red de la figura 2. Solución El voltaje de transición suele detenninarse en primera instancia al aplicar la condición de i d := OA cuando vd VD 0.3 V + e R + ) ] .3 V J. o T T Figura 2. Resumen Una variedad de recortadores en serie y en paralelo con los resultados de salida para las entradas senoidales se presentan en la figura 2. 07V Figura 2.9 Recortadores 83 . el diodo estará en circuito abierto y va = v.

+ ..91 Circuítos de recorte. R + v.. o I v'I " o Figura 2..~I Recortadores en serie simples (diodos ideales) POSITIVO NEGATIVO -o + R . T-. ... J + ~~\vm v o V o t o _-v o ~ -. -o "~ -vm . V -o o---J + v . .(v".----o v R + (Vm-V) + 0---1 v ~ + R . 84 Capítulo 2 Aplicaciones de diodos . v + . + R '" " o -(Vm-V) Recortadores en paralelo simplt!S (diodos ideales) + + R Recortadores en paralelo polarizados (diodos ideales) ~ T v. + V) + R Recortadores en serie polarizados (diodos ideales) + o---II--I~-.

Ahora que R se encuentra de regreso en la red. La constante de tiempo Re resultante es tan pequeña (R se detennina por la resistencia inherente de la red) que el capacitar se cargará a V volts rápidamente. " ~~ >R > Figura 2. 2. o para la 85 ..10 CAMBIADORES DE NIVEL Una red de cambiadora de nivel es la que "cambia" una señal a un nivel de de diferente.95 junto con la señal de entrada. por tanto.10 Cambiadores de nivel o 2" .94. La aplicación de la ley de voltaje de Kirchhoff alrededor del lazo de entrada dará por resultado e + Figura 2.94 Determinación de va con el diodo en "apagado". un diodo y un elemento resistivo: pero también puede usar una fuente de de independiente para introducir un cambio de nivel de de adicional. Este hecho es una excelente herramienta para verificar el resultado que se obtiene. los siguientes pasos pueden ser útiles cuando se analizan redes cambiadoras de nivel. Iniciar el análisis de las redes cambiadoras de nivel mediante la consideración de la parte de la señal de entrada que dará polarización directa al diodo.' T -2 v V figura 2.95 Dibujo de red de la figura 2. Para una red de cambio de nivel: -v La excursión de voltaje total de la señal de salida es igual a la excursión de voltaje total de la señal de entrada.92 cambiará el nivel de la señal de entrada a cero volts (para diodos ideales). La señal de salida "cambia de nivel" a O V durante el intervalo de O a T12. Debido a que V o está en paralelo con el diodo y la resistencia.93..92 Cambiador de niveL Figura 2. v o T vy v V - V o = O T r " = -2V 2: El signo negativo se debe a que la polaridad de 2Ves opuesta a la polaridad definida por vO' La forma de onda de salida que resulta aparece en la figura 2. En general." 2. Cuando la entrada cambia al estado -V. el voltaje (debido a que V = QIC) durante este periodo. con el equivalente de circuito abierto para el diodo determinado por la señal aplicada y el voltaje almacenado a través del capacitar. también puede dibujarse en la posición alterna que se indica en la figura 2. con el diodo en estado "encendido" efectivamente hace corto circuito el efecto de la resistencia R. La red debe tener un capacitor. La red de la figura 2.93 Diodo en "encendido" y el capacitor cargando a V volts. Durante este intervalo el voltaje de salida está directamente a través del "corto circuito" y V o = O V. -v Durante el intervalo 0-> Tl21a red aparecerá como lo indica la figura 2. la constante de tiempo determinada por el producto Re es lo suficiente grande para establecer un periodo de descarga 5 r mucho mayor que el periodo Tl2 -> T. pero mantiene la misma excursión de voltaje total (2\1) que la entrada. l. A través de todo el análisis se asumirá que para propósitos prácticos.94. la red aparecerá como lo indica la figura 2._ . La magnitud de R y e debe elegirse de tal fanna que la constante de tiempo r = Re es lo suficiente grande para asegurar que el voltaje a través del capacitor no se descarga de manera significativa. La resistencia R puede ser una resistencia de carga o una combinación en paralelo de la resistencia de carga y una resistencia diseñada para ofrecer el nivel deseado de R. e " v e ~:r-~----~--~+ T T + < R \J" o .' T. durante el intervalo en que el diodo no está conduciendo. el capacitor se cargará o descargará totalmente en cinco constantes de tiempo.92. Y puede asumirse sobre una base aproximada que el capacitar mantiene toda su carga y. ambos "presionando" la corriente a través del diodo desde el cátodo hacia el ánodo.

el capacitar se cargará hasta 25 V.98 Determinación de V o con el diodo en estado "apagado". El equivalente de circuito abierto para el diodo eliminará que la batería de 5 V tenga cualquier efecto sobre vo' y la aplicación de la ley de voltaje de Kirchhoff alrededor del lazo exterior de la red dará por resultado KVL Figura 2. A través de todo el análisis debe mantenerse un continuo cuidado de la posición y la polaridad de referencia para v o ' para asegurar que los niveles correctos de V o se están obteniendo..97. 2. 4. Solución C ~!~+~--~~--~+ ve 20 V + V-.-5V Figura 2. se asumirá que el capacitor se cargará de manera instantánea al nivel de voltaje que determine la red. pero un circuito equivalente Thévenin de la porción de la red que incluye la batería y la resistencia generará RTh = O Q con En = V = 5 V. El resultado es V o = 5 V para este intervalo.. 5. Para el periodo t 2 -? t 3 1a red aparecerá como lo indica la figura 2. EJEMPLO 224 Determinar V o para la red de la figura 2. como se estableció en el comentario 2.- > R 5V >100 kQ Vo + Figura 2. Ve = 25 V + ~(----'-. 3. + IOY Por tanto. pero el análisis no se ampliará con una medida innecesaria de investigación.La instrucción anterior puede requ'erir de saltar un intervalo de la señal de entrada (como se demostrará en el siguiente ejemplo).97 Obsérvese que la frecuencia es de 1000 Hz.5 ms entre niveles. El análisis comenzará con el periodo tI -? t 2 de la señal de entrada debido a que el diodo está en estado de corto circuito según recomendaciones del comentario l. +10 V + 25 V y V V o = O o = 35 V 86 Capítulo 2 Aplicaciones de diodos . el diodo no hace corto circuito en la resistencia R.¡.98. Para este intervalo la red aparecerá como lo señala la figura 2. pero también directamente a través de la batería de 5 V si se sigue la conexión directa entre las terminales definidas para voy las terminales de la batería.. Durante el pertódo en donde el diodo está en estado "encendido". VI f = 1000Hz C=I¡lF ¡~--~II~!--~----r---~+ ¡~ R V-.--~ 25 V""'+------. En este caso. Tener en mente la regla general de que la excursión total de voltaje de salida debe ser igual a la excursión de voltaje de la señal de entrada. La aplicación de la ley de voltaje de Kirchhoff alrededor del lazo de entrada dará por resultado -20V+Ve -5V=0 y Determinación de V o y Ve con el diodo en estado "encendido".24.---.96 para la entrada que se indica..96 Señal que se aplica y red para el ejemplo 2. que resulta en un periodo de I ms y un intervalo de 0. La salida es a través de R. Se supondrá que durante el periodo en que el diodo está en estado "apagado" el capacitar se mantendrá en el nivel de voltaje que se establece.

Obsérvese que la excursión de voltaje de salida de 30 V iguala a la excursión del voltaje de entrada como se observa en el paso 5.7 V = 4.-\ .1 .20 V + Ve + 0.La constante de tie~po de la red de descarga de la figura 2.01 s = 10 ms El tiempo total de descarga es por tanto de Sr= 5(10 ms) = 50 ms. La salida resultante aparece en la figura 2. P.0.96. Solución Para el estado de corto circuito la red toma ahora la apariencia de la figura 2.5 ros.7 V-S V = O y Figura 2..7 V.3 V Ahora. 13 la red aparecerá como la figura 2.3 V Para la sección de entrada la ley de voltaje de Kirchhoff dará por resultado . es cierto que resulta buena la aproximación de afinnar que el capacitar mantendrá su voltaje durante el periodo de descarga entre los pulsos de la señal de entrada.100 Determinación de V y Ve con el diodo en estado o "encendido"..101. siendo el único cambio el voltaje a través del capacitar.. Ve = 25 V .98 está detenninada por el producto Re y tiene la magnitud de /' " = Re = (lOO kQ)(O.:: I 1 " '2 30 V O '3 " Figura 2..3 V IOV ._ _ _ _ _ _~J Figura 2. La aplicación de la ley de voltaje de Kirchhoff genera +10 V + 24. -20 ~ 30Y I 5 -¡ .99 junto con la señal de entrada.100. o 2..25 o puede o = 5 V . -..3 V ~~~+~--~--~+ 24.99 V¡Y V o para el cambiador de nivel de la figura 2.101 Determinación de V con el diodo en estado abierto." '3 " .. .7 V = 24.0.10 Cambiadores de nivel 87 . y determinarse por la ley de voltaje de Kirchhoff en la sección de salida. para el periodo 1.uF) = 0. +5V-0.-. :<.3 V V Yo =0 a = 34.-. Debido a que el intervalo 12 ---) 13 durará sólo 0.7V-vo =0 y V V EJEMPLO 2. 35 10 'o o " . Repetir el ejemplo 2.24 usando un diodo de silicio con VT = 0.

104 para la red que aparece en la parte inferior derecha de la figura 2. 34.1 03 se muestran varios circuitos de cambio de nivel y su efecto en la señal de entrada. I~ C v.La salida resultante aparece en la figura 2. v. o 1 - .t v. comprobándose el enunciado de que las eXCursiones de voltaje de entrada y salida son iguales.-1 v.. t 2V v. Redes de caJ1lbio de nivel v o f-+--i-+ -v T :TI c VJ v" ----¡ v" R o h"''-''''-¡tr+t 2V .. +-l 2V t C + R v.-- v" o ".102.._ 1v. --o ~~ R + v. -" ::. 88 Capítulo 2 Aplicaciones de diodos .3 V o t. ¡ ". Figura 2.. 1 v. - --o - . --.3 V 30V 4. v.103 _1 2V o 2V -t Circuitos cambiadores de nivel con diodos ideales (Sr o::: SRC> T/2).103.-~ J VI t F: " --o v. como lo indica la figura 2. rl~ o -v.2vr '-- . las redes de cambio de nivel trabajan de la misma manera para las señales senoidales. .103 son ondas cuadradas. C - r- ~ . En la figura 2.96 con un diodo de silicio. Un método para el análisis de las redes de cambio de nivel con entradas senoidaJes es. Aunque todas las formas de onda que aparecen en la figura 2. t -v. el de reemplazar la señal senoidal por una onda cuadrada con los mismos valores pico. + R v. . La salida resultante tendrá una forma envolvente para la respuesta senoidal. Figura 2.102 Dibujo de Vo para el cambiador de nivel de la figura 2.

106. (2. Regulador Zener 1. 2.105b.105 Equivalentes de diodo Zener para los estados a) "encendido" y b) "apagado".106 generará la red de la figura 2. 2. + vz =:> 1 l- vZ + v=:> 1 1 Ftgura 2.11 Diodos Zener Figura 2. así como la resistencia de carga.11 DlODOSZENER El análisis de las redes que utilizan diodos Zener es muy similar al que se aplica al análisis de diodos semiconductores de las secciones anteriores.106 básico.107. El voltaje de dc aplicado es fijo. 89 . R v (Vz >v >0 V) "encendido" (.104 Red de cambio de nivel con una entrada senoidal.::: Vz .1 OSa.107 Determinación del ~~stado del diúdo Zener. Figura 2. Determinar el estado del diodo Zener mediante su eliminación de la red y calculando el voltaje a través del circuito abierto resultante. el diodo está en "apagado" y se sustituye la equivalencia de circuito abierto de la figura 2. La aplicación del paso 1 a la red de la figura 2. y una detenninación de las otras cantidades desconocidas de la red.16) + + v Si V.. El análisis puede hacerse fundamentalmente en dos pasos.. el modelo Zener utilizado para el estado "encendido" será como el que indica la figura 2. A menos que se especifique 10 contrario.) "apagado" (b) Vi Y R fijas Las redes más simples del diodo Zener aparecen en la figura 2. donde una aplicación de la regla del divisor del voltaje resultará R v. Si V < Vz . Primero debe determinarse el estado del diodo seguido por una sustitución del modelo adecuado.105a.l05b. V o (V) ~I~:--~--~----~+ e R -T- !O V + Figura 2. el diodo Zener está en estado "encendido" y se puede sustituir el modelo equivalente de la figura 2. el equivalente Zener es el circuito abierto que aparece en la misma figura. Para el estado "apagado" de acuerdo con su definición para un voltaje menor que Vz pero mayor que OV con la polaridad que se indica en la figura 2.

R. -==.108 + : R.109 Regulador de diodo Zener para el ejemplo 2.19) el cual debe ser menor que la P2M especificada para el dispositivo.R . Solución a) Siguiendo el procedimiento sugerido.Iz =¡¡ 2..2kQ V= = = 8.110. Puesto que los voltajes a través de los elementos paralelos deben ser los mismos.18) La potencia disipada por el diodo Zener está determinada por (2.106 es un regulador simple diseñado para mantener un voltaje fijo a través de la carga Re Para los valores de voltaje aplicado mayores que el que se requiere para encender el diodo Zerrer.lz y Pz.16) da 1. Para la red de la figura 2.V z PZM -~ Figura 2. Si el diodo Zener está en estado "encendido". Cuando el sistema se enciende. "'" 16 V Vz = IOV P zM =30mW FIgura 2. el voltaje a través del diodo no es de V volts. 12 kQ + VL v. Esto es Sustitución del equivalente Zener para la situación "encendido" . La figura 2.26. se encuentra que (2.2 kQ(16 V) lkQ+1. Sustituir el circuito equivalente adecuado y resolverlo para las incógnitas deseadas . La aplicación de la ecuación (2. la red se redibuja como lo indica la figura 2.17) La comente del diodo Zener debe determinarse por la aplicación de la ley de comente de Kirchhoff.j. 1.108. Se "atará" en este nivel y nunca alcanzará un nivel más alto de V volts.73 V 90 Capítulo 2 Aplicaciones de diodos . es muy importante darse cuenta de que el primer paso se utilizó sólo para determinar el estado del diodo Zener. Repetir el inciso a con RL = 3 kD. EJEMPLO 2.106 el estado "encendido" dará por resultado la red equivalente de la figura 2. el diodo Zener se encenderá tan pronto como el voltaje a través de él sea de Vz volts. determinar Vu VR. Antes de continuar. lkil ¡Iz ~~. < + V. Los diodos Zener se utilizan con mayor frecuencia en las redes reguladoras o como un voltaje de referencia. Si el diodo Zener se emplea como un voltaje de referencia. el voltaje a través de la carga se mantendrá en Vz volts. e donde = (2. ofrecerá un nivel para compararlo en función de otros voltajes.26 a) b) Para la red de diodo Zener de la figura 2.109.

3.109 en estado "encendido".17) genera VL = Vz = 10V y VR = Vi .VL = l6V .18)] = 6 mA .73V = 727V Iz = OA y Pz = V!z = Vz(OA) = OW Figura 2.= 3.. La aplicación de la ecuación (2.67mA) = 26.111 Punto de operación resultante para la red de la figura 2. 2. (2.11 0. iz(mA) Dado que V = 8.33 mA 3kQ RL IR = VR R e de tal forma que 6V = = 6mA 1 kQ IR . el diodo está en estado "encendido" y la red de la figura 2.67mA La potencia disipada Pz = V!z = (lOV)(2.112 Red de la figura 2.+ v.109. + vR R IkQ + V.112 será el resultado.IL [Ec. como se muestra en las características de la figura 2 . donde se encuentra que VL = V = 8. 16 V + V Figura 2. Sustituyendo el equivalente de circuito abierto resultará la misma red que en la figura 2 .. el diodo está en estado "apagado".7mW la cual es menor que la especificada PZM = 30 m W.73 V '2 VR = Vi . ~T 16V ~ figura 2. b) Aplicando la ecuación (2.110 Determinación de V para el regulador de la figura 2.109.33 mA = 2.11 Diodos Zener 91 .73 Ves menor que Vz = 10 V.V L = 16V-lOV=6V con 10V VL IL = .= .8.73 V \ o 8.16) ahora resulta 3 kQ(16 V) = 12 V lkQ+3kQ Debido a que V = 12 V es mayor que Vz = 10 V.111..

y un 1z máximo cuando JL eS un valor mínimo debido a que IR es constante. Para determinar la resistencia de carga mínima de la figura 2.25) y la resistencia de carga máxima como (2.22) e IR permanece fija en (2. Esto es.20) Cualquier valor de resistencia de carga mayor que el RL que se obtiene de la ecuación (2.20) establece el RL mínimo.Vi fijo. Resolviendo RL .26) 92 Capítulo 2 Aplicaciones de diodos .20) asegurará que el diodo Zener está en estado "encendido" y que el diodo puede ser reemplazado por su fuente equivalente VzLa condición defInida por la ecuación (2. pero a su vez especifIca ellL máximo como (2.23) La corriente Zener (2. Una resistencia de carga RL muy pequeña generará un voltaje VL a través de la resistencia de carga menor que Vz y el dispositivo Zener estará en estado "apagado". el voltaje a través de R permanece constante en (2. afecta el rango de RL y por tanto de le Sustituyendo I ZM por Iz establece el I L mínimo como (2.21) Una vez que el diodo está en estado "encendido".24) resultando un 1z mínimo cuando JL es un máximo. Dado que I z está limitada a 12M como se especificó en la hoja de datos. RL variable Debido al voltaje Vz ' existe un rango de valores de resistencias (y por tanto. simplemente se calcula el valor de RL y dará como resultado un voltaje de carga VL = Vz . se tiene (2. de corriente de carga) que asegurará que el dispositivo Zener está en estado "'encendido".106 que encenderá el diodo Zener.

Vz = -.= [ D f .20): R Lmm IOkQ RVz (1 kQ)(lO V) = --=-.. o 250 Q ¡V.'·1 1.113. se aplica la ecuación (2.~'j\.22): V R = Vi . Determinar el valor de la disipación máxima en watts del diodo. lOV :-'.25k.=50V R VZ ~ 1..114a y para VL en función de I L en la figura 2. = (lO V)(32 mAl = 320 mW 10+ 1.= V _ V 50 V . Figura 2. m". F'lgura 2. z 150Q El voltaje a través de la resistencia R se determina por medio de la ecuación (2.32 mA = 8 mA con la ecuación (2..Q EJEMPLO 2.27..113 Regulador de voltaje para el ejemplo 2. V.114b.--------.= I L mL " 10 V 8mA = 1. = 10 v =l"V' D. -:'1 '.251<.25): I Lm .Q o 8mA (b) 40mA 1.. 2. IzM =32mA Solución a) Para determinar el valor de R L que encenderá el diodo Zener.27 IR -+ + V..0 Una gráfica de VL en función de R L aparece en la figura 2. se mantenga en 10 V.114 VL en función de RL e IL para el regulador de la figura 2. Ik. determinar el rango de R L y de 1L que resultará que V R.Vz = 50 V-lO V = 40 V y la ecuación (2..1\3.lO V 40 .26) se determina el valor máximo de R L : RL ." = IR - IZM = 40 mA .23) ofrece la magnitud de IR: 1 =--= R R VR 40V 1 kQ =40mA El nivel mínimo de I L se determina después con la ecuación (2.a) b) Para la red de la figura 2.:(-.11 Diodos Zener 93 .

116 VL en función de Vi para el regulador de la figura 2.RL fija. Solución Ecuación (2. .87 V 23.. """ (2.87 V Figura 2.28 Determinar el rango de valores de Vi que mantendrán el diodo Zener de la figura 2.106.28) Debido a que IL está fijo en V:!R L y que l ZM es el valor máximo de lz. el máximo Vi se define por V =VR +Vz V = IR m:h R + V z 1m:!.87V+20V = 36.67 mA 20V ...'0 VL = V Z - RV Li RL + R (2.= 16...67 mA)(0. R 1.28. = ¡min El valor máximo de Vi está limitado por la corriente Zener máxima 12M .. = IZM + lL = 60 mA + 16..67 mA = 76.. Debido a que 12M =IR-IL' I IRm~ = IZM + IL I .1Rmáx R + VZ - = (76.-" 1 Ecuación (2.67 V 36.2 kQ + V. El voltaje de encendido mínimo Vi V está determinado por = 1".29): Vi má.115. I ZM =60 mA Figura 2..115 en estado "encendido".29) EJEMPLO 2. Se presenta en la figura 2.>: (2.67 V IL = -L..115 Regulador para el ejemplo 2.27) y v. 1.= .27): v. ¡mm = (R L + R)Vz RL V = (1200 O + 2200)(20 V) 1200 O 20V = 23.2 kO V Ecuación (2..28): I R""..67 mA RL RL 1.= -z..22 kO) O + 20 V 10 20 1 40 = 16. el voltaje Vi debe Ser lo suficientemente grande para encender el diodo Zener. Vi variable Para los valores fijos de R L en la figura 2.- ==.116 una gráfica de VL en función de Vi' 94 Capitulo 2 Aplicaciones de diodos . -+- + v¡ 220Q Vz = 20 V ~ Iz =lV' R.

.Los resultados del ejemplo 2.67 V hasta 36. 2.11 Diodos Zener 95 ... + " . Figura 2.87 V. La región de operación de cada diodo se indica en la figura adjunta. proceso descrito con mayor detalle en un capítulo posterior. como lo indica la figura 2. z.. b) operación del circuito a Vi = 10 V. Olt 20-V< Zener "..28 revelan que para la red de la figura 2. (b) o V figura 2. mientras que la impedancia de Z2 es muy grande. La entrada y salida continuarán duplicándose mutuamente hasta que Vi alcance 20 V. v. 10 V.116 de una fuente senoidal con un valor promedio de O.118. como aparece en la figura 2. el voltaje de salida permanecerá fijo en 20 V para un rango de voltaje de entrada que se extiende desde 23.117 se obtiene alfillrar una salida de media onda o de onda completa rectificada. el efecto neto es el de establecer un voltaje de de estable (para un rango definido de V) como se señala en la figura 2. Sin embargo. ambos diodos se encontrarán en estado "encendido" y estarán disponíbles tres voltajes de referencia.1l9a.119b en el instante Vi = 10 V. Entonces Z2 se encenderá (como un diodo + ____ ____ 30V ~ ~ -4_________~ . Obsérvese que Z¡ está en una región de baja impedancia.115 con una RL fija. También pueden utilizarse dos diodos Zener conectados en sus cátodos (espalda con espalda) como un regulador de ac. ". Mientras Vi sea mayor que la suma de Vz y V".117 y la salida permanecería constante en 20 V. + 5 kQ z.=IOV 20V z.118 Establecimiento de tres niveles de voltaje de referencia. + 20V _ 5 kn + 10 V (Vz ) + Pueden establecerse dos o más niveles de referencia al colocar diodos Zener en serie como lo indica la figura 2.87 V 23. v. Para la señal senoidal Vi' el circuito aparecerá como en la figura 2. El resultado es V o = Vi cuando Vi. Olt I (a) 5kQ + z. la que corresponde a la representación de circuito abierto. La entrada podría aparecer como lo indica la figura 2.119 Regulación de ac senoidal: a) regulador ac senoidal de 40-V de pico a pico. 40 36.IJ6.67 V 20 10 Figura 2.117 Forma de onda o generada mediante una señal rectificada filtrada. La forma de onda en la figura 2.

conduce (y el diodo D.l19( a).119a puede ampliarse a la de un generador simple de onda cuadrada (debido a la acción de recorte) si la señal de resultante. 2. IOV z.120 con la forma de onda de salida SOV + v. 2v. La salida resultante para el rango completo de vise indica en la figura 2 .121 es un doblador de voltaje de media onda.. está en corte). 5 kO + + .Zener). Obsérvese que la forma de onda no es puramente senoidal. y el voltaje de entrada carga al capacitar C I hasta Vm con la polaridad mostrada en la figura 2. Durante el medio ciclo negativo del voltaje del secundario. Dado que el diodo D 2 actúa como un corto circuito durante el medio ciclo negativo (y el diodo DI abierto). Vi se incrementa a quizá 50-V pico con Zener de lO-V. como lo señala la figura 2. Capítulo 2 Aplicaciones de diodos .12 CIRCUITOS MULTIPLICADORES DE VOLTAJE Los circuitos multiplicadores de voltaje se utilizan para mantener el voltaje pico de un transformador relativamente bajo. tres. -lOV FtgUra 2. está en corte y el diodo D. pero su valor rms es menor que el asociado con una señal pico completa de 22-V. - 2V. La red de la figura 2.. mientras que 2 1 está en una región de conducción con un nivel de resistencia lo suficiente pequeño comparado con la resistencia de 5-kO en serie para considerarlo como un circuito cerrado. cuatro o más veces el voltaje pico rectificado. conduce carga al capacitor C 2 . + V + Vm = O m de la cual ~ + + :( ~I 96 ª 14 r !' D. el diodo D.122a. v.121 Doblador de voltaje de media onda. La red está limitando en forma efectiva el valor rms del voltaje disponible. D. o - v. Durante el medio ciclo de voltaje positivo a través del transformador. ya que elevan el voltaje de salida pico a dos. I + + Figura 2. 2 1t rol Zener o IO-V\ + L v. es idealmente un circuito cerrado durante este medio ciclo.122b): -Vc.120 Generador simple de onda cuadrada. cargando el capacitar C I hasta el voltaje pico rectificado (Vm )· El diodo D. { c. pueden sumarse los voltajes alrededor del lazo externo (véase la figura 2. Doblador de voltaje La red de la figura 2. el diodo del secundario D.

.. ~ r o D.. el voltaje a través del capacitor Cz Cae durante el medio ciclo positivo (en la entrada). figura 2. condUClo-r o no conductor r" (b) Figura 2.124..122 Operación doble. D. La forma de onda de la salida a través del capacitor C z es la de una señal de media onda filtrada por un filtro capacitar...--_.124a).12 Circuitos multiplicadores de voltaje 97 .... El diodo D 2 no está conduciendo en este momento..1414---r-~2~ + el / DiodoD. ~ Conductor D 2 figun 2. el capacitor se recarga hasta 2Vm durante el medio ciclo negativo.. '.c. 11".--.. .. ue operación alternos para el doblador de voltaje de onda completa...-'-t-D---i. El voltaje pico inverso a través de cada diodo eS de 2Vm . Durante el medio ciclo positivo del voltaje del secundario del transformador (véase la figura 2.iclo positivo: b) medio ciclo negativo. como pudiera esperarse. el diodo DI conduce carga al capacitar C l hasta un voltaje pico Vm .123 Doblador de voltaje de onda completa..-. existe una carga conectada a la salida del doblador de voltaje.. Si ninguna carga está conectada a través del capacitar C z' ambos capacitares permanecen cargados.123. indicando cada medio ciclo de operación: a) medio c. el a Vm y C? a 2Vm • Si.. Otro circuito doblador es el doblador de onda completa de la figura 2. En el siguiente medio ciclo positivo.Meu:'os ddos..+ V". ConductOr / No conductor \c+ ~ V ....--' D' 2 "']\io conductor . . o ~II o V + ... el diodo Dz no está conduciendo y el capacitar Cz se descargará a través de la carga.J. (al (b) 2._ / Diodo Do no condt7ctor ~II Diodo DI conductor c-:::---1v!-~--.-14c . ~II vI>! 'l J j + 21/ m 'm . -~ "D.

98 capítulo 2 Aplicaciones de diodos .125 muestra una extensión del doblador de voltaje de media onda. ~ . el voltaje en los capacitares C l y C z es el mismo que a través de un capacitor alimentado por un circuito rectificador de onda completa. mientras que si la medición es desde la parte inferior del transformador el voltaje de salida ofrecerá múltiplos pares del voltaje pico Vm' El valor del voltaje nominal de salida del transformador es únicamente Vm . + " l' " +"2Vm Doblador (2V. durante el medio ciclo negativo del voltaje del secundario del transformador.125) ofrecerá múltiplos nones de Vm en la salida. utilizando muchas secciones para aumentar el voltaje de de. En resumen. pueden desarrollarse de de voltajes de muy altos mediante este tipo de circuito. ~ ~ D. D. seis. el voltaje a través de los capacitores el y e z es 2Vm. máximo. se carga al doble del voltaje pico 2 Vm desarrollado por la suma de los voltajes a través del capacitor el y el transformador. +u- e..) . y D4 conducen con el capacitar e3 . Vm' durante el medio ciclo positivo del voltaje del secundario del transformador. e.l24b) el diodo D. El capacitor e.los circuitos dobladores de voltaje de media onda y de onda completa ofrecen el doble del voltaje pico del secundario del transformador. e" Triplicador y cuadruplicador de voltaje La figura 2. a través de el y e3es de 3Vm . y no se requiere un transformador con derivación central sino únicamente un valor PIV de 2 Vm para los diodos. cada capacitar será cargado con 2Vm . los diodos D. solos. al mismo voltaje pico de 2Vm .125 Triplicador y cuadruplicador de voltaje. Una diferencia es la capacitancia efectiva de el y e. Durante la operación el capacitor el se carga a través del diodo DI a un voltaje pico. en serie.J • Figura 2. el que desarrolla tres y cuatro veces el voltaje pico de entrada. ya través de e2 y e4 es de 4 V m. siete. Si hay consumo de corriente de carga en el circuito. ~ ~ D. El valor menor del capacitor ofrecerá una acción de filtrado más pobre que el circuito de filtrado con un solo capacitor.. Si no hay consumo de corriente en capacitor la carga del circuito. Resultará obvio para el patrón de la conexión del circuito la forma en que los diodos y capacitores adicionales se pueden conectar de tal forma que el voltaje de salida puede ser de cinco. veces el voltaje pico básico (Vm)' e+ '------1 v'" +11l' Triplicador (3Vm ) -----~·I 2V". conduce carga al en tanto que el diodo DI no está conduciendo.111 Durante el medio ciclo negativo (véase la figura 2. el diodo D3 conduce y el voltaje a través del capacitor e 2 carga al capacitor e. El voltaje pico inverso a través de cada diodo es 2Vm así como lo es para el circuito de filtro con capacitar.. En el medio ciclo negativo. Si se utilizan secciones adicionales de diodo y capacitor. - e. Si la carga es pequeña y los capacitores tienen poca fuga. 1\ ~I I v m ~~ e. y así sucesivamente.1 'V m Cuadruplicador (4 V. La medición desde la parte superior del devanado del transformador (figura 2. y cada diodo en el circuito debe tener un valor nominal de 2Vm para PIV. que es menor a la capacitancia de el y e.cargando e4 a 2Vm • El voltaje a través del capacitor e2es 2Vm . Durante el medio ciclo positivo.

seguida por el nombre de la fuente.END exactamente en el fonnato que se indica.126 como el circuito que debe analizarse. La primera entrada debe ser una línea de títulos para identificar el análisis que se desarrollará. Oiode circuit for network of Fig.126. La línea del título especifica el circuito de diodo para la red de la figura 2. El siguiente conjunto de entradas es una descripción de la red utilizando los nodos elegidos y el formato que requiere PSpice para cada elemento. El diodo de silicio está especificado entre los nodos 2 y 3.126 se presenta en la figura 2. Recuerde que 2.EIfD Figura 2.127 Componentes de un archivo de entrada. La tierra se elige como el nivel de referencia y se le asigna la etiqueta O. Descripción de la red Instrucciones para análisis Instrucción END Figura 2.13 ANÁUSIS POR COMPUTADORA PSpice (versión DOS) El análisis por computadora de este capítulo empezará por determinar las cantidades desconocidas para la red de la figura 2.71': Dl R2 2 3 DI 3 4 2. 4.13 Análisis por computadora 99 . La omisión del punto invalidará completamente el archivo de entrada. El nombre es sólo una elección de letras y/o números para identificar la fuente en la estructura de la red.PRINT De Ve') I(Dl) V(1.OC VEl lOV lOV lV .27 (ejemplo 2. La magnitud de la resistencia se especificó como de 4. El voltaje de salida del ejemplo 2. identificar los nodos y etiquetarlos en un orden lógico.O) V(2. El archivo de entrada para la red de la figura 2.OPTIONS NOPAGE . La "presión" de la fuente de lO-y sugiere que la corriente resultante hará al nodo 1 positivo respecto al nodo 2. El primer paso consiste en dibujar de nuevo la red como lo indica la figura 2.128.128 Archivo de entrada para la red de la figura 2. 1 R.127. de ahí el orden de los nodos en el archivo de entrada. 2.Pi 2.7 ka 2 Si 3 + lOV Figura 2. El voltaje V 1 se localiza entre los nodos 1 y 2 Y V2 entre los nodos 3 y 4.126 VEllO lOV Rl 1 2 4. Se captura la magnitud de la fuente como se indicó. El formato para la entrada del diodo se presentó en el capítulo 1. Obsérvese la entrada en el renglón 3 de la descripción de la red y la del modelo del diodo en el renglón 6.MODEL DI D(IS-2E-1S) .7 ldl. Después se captura el nodo con el lado positivo de la fuente seguido por la polaridad negativa.126).2) VI3.126 Dibujar de nuevo la Archivo de entrada figura 2.28: VE2045V .J) . La siguiente entrada en el archivo es un elemento resistivo que requiere una literal R para empezar el renglón seguido por el nombre elegido (en este caso sólo el número 1 para referir el subíndice en la red de la figura 2. Para todas las fuentes dc la primera línea debe ser la literal Y.126.11) utilizando la versión DOS de PSpice.11 está del nodo 3 a tierra. La primera línea de la descripción de la red especifica la fuente de dc de lO-Y. Renglón de título La infonnación de la red se captura en la computadora en un archivo de entrada como se muestra en bloques en la figura 2.27 para el análisis PSpice. La última entrada debe ser la instrucción .

La entrada . Una suposición incorrecta dará por resultado sólo en un signo negativo para el voltaje a través de un elemento en particular.OOOE + 1 = 10) Y lo controla la computadora para especificar la condición bajo la que se hicieron los cálculos (recordar la instrucción .45 V que se obtuvo en el ejemplo 2. el análisis se desarrollará únicamente al nivel que se indica. El análisis . el que limita los datos presentados en el archivo de salida a menos que se so1. Obsérvese en la figura la posición del renglón de título y la repetición de la descripción de toda la red. se requiere una entrada para el incremento como se indica por el 1 V utilizado generalmente para este propósito.4) V(2.2) V(3~4) 27.155E-Ol 100 Capitulo 2 Aplicaciones de diodos .7-V (o lo más cercana posible a este nivel) a través de los diodos de silicio en estado "encendido" con los niveles de corriente usuales para los sistemas electrónicos. VEl es sólo una repetición del nivel de E.2} V(J.END. La entrada .. La corriente del diodo I(DI) = ID = 2.000 OEG V{2.PRINT oc V(3) I(Dl) V(l. Diode circ'.- VE! 1 O lOV Rl 1 2 4. el programa PSpice puede ser "corrido" y la información deseada que se obtiene en el fOffilato del archivo de salida que aparece en la figura 2.De puede especificarse para un rango de valores.55 V es para el mismo ejemplo. Las siguientes dos entradas son la segunda resistencia y la fuente de alimentación. Se listan los parámetros del modelo que se especificó seguidos por los resultados deseados.MODEL DI 0(IS=2E-15) .7K 01 2 3 DI :3 4 2~2K VE2045V .END _. el voltaje de salida de la figura 2. Figura 2.De especifica un análisis en dc con una fuente El a 10 V.554E+OO 7.126 **.000000E-15 OC TRANSFER CURVES V(J) 1(01) •••• VE1 TEMPERATURE '" V(l.126._ •••••• _.A continuación se encuentra la corriente a través del diodo seguido por los voltajes entre los nodos indicados.129 Archivo de salida para la red de la figura 2. el cual es para el nivel de corriente IS elegido de 0.126. es una réplica exacta del ejemplo 2.129. La cantidad V(3) es el voltaje del nodo 3 a tierra. *••• R2 CIRCUIT OESCRIPTION **************************************************_ ••• _•• _. J) e 1.icite específicamente. Una vez que el archivo de entrada se capturó adecuadamente.11.De): mientras que V(3) = Ve> =-4. Aunque el análisis es sólo a un nivel. 2. Obsérvese en cada caso un intento para definir los nodos positivos y negativos en el orden de las entradas de los nodos.73 V que se compara con 9.4) = V2 =4. 455E-Ol 2. El archivo de entrada termina con la instrucción . El voltaje V(1. sólo llevará a cabo el análisis a un nivel único (10 V) e ignora el impacto de la captura del incremento. La entrada .4455 V.DC VE! lOV lOV IV .730E+OO 4. El último elemento del archivo de salida es el voltaje a través del diodo. como es el caso.2) = VI =9.J) . el análisis se desarrollará desde el primer nivel al segundo nivel y a los niveles definidos por el incremento que se especifica como la siguiente entrada en el renglón. de ahí la repetición del nivel de lO-Ven el renglón de captura.OPTIONS NOPAGE (OPCIONES NO PÁGINAS) es una instrucción para "ahorrar papel".11. No es necesario incluir la segunda fuente de de en esta instrucción.11 y V(3. Si el segundo nivel fuera diferente. Si el nivel se repite.000E+Ol -4..070E-03 9.554 V que se compara con 4.07 mA.QPTIONS NOPAGE . Una vez que se corre el programa y el sistema de cómputo observa una repetición del nivel de 10 V.lit tor netW'ork of Fig.. Oiode MODEL PARAMETERS DI 1$ 2.se especificó IS como 2E-15 para obtener una caída de 0. La instrucción _PRINT (IMPRESIÓN) define las cantidades que deben incluirse en los datos de salida.73 V para el ejemplo 2. (l.455E-Ol =-0.715 V.De especifica el tipo de análisis a un nivel de El = 10 V con todos los otros elementos según se especificó en la descripción de la red. el que se compara de manera favorable con el -.

Se podrá hacer referencia a la red terminada de la figura 2. sin embargo. Para estos propósitos se eligirá Grid On. Ahora. Debe tenerse presente que PSpice es uno de los paquetes aplicados con mayor frecuencia en la comunidad educacional. En general. como la corriente de saturación inversa. Nótese la forma en que se "adhiere" a la estructura de la malla. y si se recorre la biblioteca hasta que aparece analog. puede girar la resistencia 90 0 . Las opciones restantes se dejan para investigar.11. se asegurará de que todas las conexiones sean establecidas entre los elementos. se da "click" en la librería analog. y así sucesivamente. sino sólo qlle pueden surgir preguntas que requieran un curso sobre el tema o por lo menos la disponibilidad del manual PSpice. se debe estar consciente que la intención de este libro es presentar al lector varios métodos de computación. es natural que dejará preguntas y dudas acerca de su aplicación. Las etiquetas Rl y R2 están de manera correcta~ pero los valores son incorrectos. lo que es perfecto para R l' Se mueve la resistencia a una posición lógica. Permanecer en la Malla y un Tamaño de Malla de 0. se le da "click" al botón izquierdo del mouse. Del capítulo 1 recuerde que el voltaje del diodo es una función de una variedad de parámetros. PSpice para Windows se aplicará a la misma red de la figura 2. permitiendo su colocación en la fonna vertical adecuada. La resistencia aparecerá en forma horizontal. En los siguientes párrafos se presentarán las bases para dibujar una red sobre la pantalla.comparado con el 0.130 mientras se avanza a través de la presentación. es más fácil dibujar la red si la malla se encuentra sobre la pantalla y se hace el requerimiento de que todos los elementos se hallan sobre dicha malla. sólo se hace "click" al botón derecho del mouse y el proceso se completa.1" (Malla activa. esta descripción lo llevará a través de las bases sin demasiada dificultad. y que cualquier conocimiento acerca de su aplicación será valioso en cualquier sistema de análisís por computadora que se pueda elegir. la aplicación de la versión para Windows tiene como resultado un dibujo de la red en una pantalla esquemática. Sin embargo. R Primero se coloca la resistenciaR¡ en la posición adecuada al dar "click" a Draw (dibujar) en la barra de menú seguido por Get New Part (seleccionar una parte nueva) y Browse (hojear). La caja de diálogo de Display Options permitirá hacer todas las elecciones necesarias respecto al tipo de pantalla que se desee. Recorriéndolo hasta ver R. se tiene que colocar R 2 . Puesto que no hay más resistencias en el diagrama. 2. los resultados son exactos con los que se obtuvieron en el ejemplo 2. La pantalla al principio puede inicializarse al elegir Options (Opciones) en la barra de menú seguido por Display Options (Desplegar Opciones). como deben ser si se aplica el cuidado adecuado para ambos métodos. Stay on Grid y un Grid Size de 0. Esto no quiere decir que la descripción anterior no sea suficiente para iDtentar varias configuraciones de diodos. Una vez que se especifique con una pequeña x en las cajas adecuadas. Al presionar etrl y R de manera simultánea. la secuencia superior permite un primer acercamiento a una lista importante de bibliotecas y opciones. sin embargo. al dar OK se inicializará la pantalla con las especificaciones que se desean. pero no puede especificarse sólo como 0. El primer contacto con cualquier técnica nueva. Sin duda se harán algunas referencías a los manuales cuando se intenten otras configuraciones. como el análisis PSpice que se presenta en esta sección. y aparecerá una resistencia en la pantalla.7 V Y utilizado en el ejemplo 2. Lo anterior es el tipo de análisis PSpice que se presentará a lo largo de este libro. y no necesariamente el detalle que se requiere para desarrollar el análisis por su propia cuenta para una variedad de configuraciones.7 V amenos que se elimine el uso de todo el modelo. En general.1 "). Como se describió en el capítulo 1. La caja de diálogo de Get Part aparecerá. se hace "click" en R y luego OK. La secuencia entera puede reducirse con teclear R en la caja de diálogo de Add Part (añadir parte) y dando "click" en OK.slb. la temperatura.126. el nivel de corriente. y la resistencia R 1 está en posición.126 para permitir una comparación entre los métodos y las soluciones.slb y aparecerá un listado de alternativas bajo el encabezado de Part (parte). Con mayor importancia. pero R 2 es vertical en la figura 2.11.13 Análisis por computadora 101 . Análisis del centro de diseño de PSpice para Windows Ahora.

Para cambiar un valor.slb y aparece como una carátula de medidor en la pantalla. es necesario oprimir la secuencia Ctrl R dos veces para rotar el símbolo antes de colocarlo en posición. El Part Name:VSRC (nombre de la parte El: VSRC). IPROBE está en la librería special. El IPROBE responderá con una respuesta positiva si la corriente entra al símbolo al final con un arco que representa la escala.7k a la posición que se desee. Una vez en posición. Cuando se hace "click" para colocarla. Las etiquetas DI y D1N4l48 aparecerán cerca del diodo. Si se desea mover e14.7k permanecerá donde se colocó.126 la etiqueta Si aparece en lugar del Dl' Al dar doble "click" el DI traerá el Edit Reference Designator para cambiarlo a Si. Donde aparece el símbolo primero. Un "click" en el botón derecho del mouse terminará la característica de inserción del IPROBE. Antes de dejar la caja de diálogo se debe estar seguro de dar Save Attr (guardar atributos). 102 Capítulo 2 Aplicaciones de diodos . Se hace "click" en OK y El ha sido fijado con un valor de 10 V aunque no aparezca en la red. Si la etiqueta DI no desaparece por completo. los 10 V aparecerán en la pantalla.Model (modelo) .EditInslance Model (editar modelo ejemplo). El proceso será el mismo para Ez' pero se debe estar seguro de incluir el signo negativo. se mueve el 4. Se escribe 10 V Y se hace "click" en OK. Se mueve el diodo a la posición correcta. Para añadir la etiqueta de 10 V al diagrama. Debido a que se está buscando una respuesta positiva en esta investigación. Una vez ahí. Se seleccionaDC= y se establece el valor de 10 V. Para establecer el valor de El se oprime el símbolo dos veces y aparecerá una caja de diálogo. y se oprime una vez. se hace "click" al VI un par de veces y aparecerá una caja de diálogo de Edit Reference Designator (editar el designador de referencia). Por tanto. sólo se oprime el mouse una vez más y El estará en posición. un "click" adicional en cualquier lugar de la pantalla eliminará las cajas y terminará el proceso. que puede colocarse como sea necesario. En la figura 2. que puede moverse sólo haciendo "click" en la pequeña caja y mientras se mantenga oprimido el botón. Cuando se tengan en la posición correcta. Si se desean ver las especificaciones de los diodos. un "c1ick" completará el proceso.130. Después de darle "click" para colocarlo donde se requiere. Se oprime el lado derecho del mouse para terminar el proceso y luego se oprime el lado izquierdo para eliminar la caja.slb de Get Part y eligiendo VSRC. La caja puede moverse de la misma manera que las etiquetas para las resistencias. Aparecerá el 4. se hace doble "click" en el valor sobre la pantalla (primer R 1) Y aparecerá una caja de diálogo Set Attribute Value (establecer valor del atributo). se selecciona Draw en la barra de menú seguido por Text (texto). IPROBE Puede desplegarse la corriente de la red al insertar un IPROBE (ensayo) en serie con los elementos de la red. Se escribe el valor correcto y aparecerá en la pantalla al dar OK. El Model Editor aparecerá y mediante un "click" puede cambiarse una parte.slb de la caja de diálogo Get Parto Oprimiendo el diodo DIN4l48 y el OK colocará el símbolo del diodo en la pantalla. Se repite lo anterior para el valor de la resistencia R 2 • E Las fuentes de voltaje se encuentran en la biblioteca source. Se oprime el lado derecho del mouse para terminar las series de colocación de los diodos. Se cambia la etiqueta a El y se la da "click" a OK y aparecerá E 1 sobre la pantalla dentro de una caja. se oprime una vez el símbolo del diodo y se utiliza la secuencia Edit (editar) . aparecerá una caja en blanco que puede moverse a la posición deseada. se utiliza la instrucción Ctrl L para dibujar de nuevo la red y ésta eliminará cualquier línea que persista. se da un "click" sobre el valor y las cajas reaparecerán. éste está 180' fuera de fase con la corriente deseada. Dando OK da por resultado el símbolo de la fuente en el esquema.7k dentro de la caja. Se libera el botón y la etiqueta de 4. aparecerá una etiqueta VI.7k posteriormente. el IPROBE debe ser instalado como se indica en la figura 2. DIODO El diodo está en la biblioteca eval. Para cambiar la etiqueta a El. Para este análisis se cambió Is a 2E-15 en lugar del valor implícito de 1 pA.

la probabilidad es que los nodos asociados con cada elemento no concuerden con las referencias de los nodos asignadas de la figura 2. Sin embargo.07 mA concuerda con la solución en DOS. la frecuencia o cualquier otra variable importante. 2.slb de la caja de diálogo Get Parto Sólo se coloca la flecha del símbolo VIEWPOINT en el punto donde se desea el voltaje respecto a la tierra.7k R2 2. Luego se dibuja la línea y se hace "click" una vez más al botón izquierdo al final de la línea. Si se desarrolla correctamente.4542 El ~ : 4. ANÁLISIS Ahora. sólo se presiona la barra espaciadora después de terminar una línea y se dibuja la siguiente línea. Ahora. la red está lista para el análisis. v EGND El sistema debe tener tierra para actuar como punto de referencia para los voltajes de los nodos.13 Análisis por computadora 103 . RI DI DIN4148 -. el proceso puede terminarse al oprimir el botón derecho del mouse. Se mue ve el lápiz al principio de la línea y se oprime el botón izquierdo del mouse. la red está completa como lo indica la figura 2. simulación) para llevar a cabo el análisis. Para este análisis las referencias de los nodos se cambiaron para igualarlas a la figura 2.126. Aparecerá entonces un lápiz que puede dibujar las líneas deseadas de la siguiente manera.2 k 2. Si sólo se debe dibujar una línea.130.126 con una simple secuencia de inserciónlborrado para cada referencia de los nodos. Si deben dibujarse líneas adicionales. Se sale de la caja y el diagrama tendrá la corriente y el voltaje de los nodos como en la figura 2.130 Respuesta de Windows para la red de la figura 2. y el voltaje de los nodos en -{). Se elige Do Not Auto-Run Probe (no autoejecutar la prueba) debido a que Probe no es apropiada para este análisis.análisis. Es una opción que se presentará en un capítulo posterior cuando se manejen las cantidades que cambian con el tiempo. Para acelerar el proceso.126. ASIGNACIÓN DE NODOS Cuando los elementos son capturados como en la parte anterior. esto puede cambiarse al oprimir el Examine Netlist (examinar la lista neta) bajo el encabezado Analysis (análisis). una caja de diálogo de PSpice aparecerá indicando que el análisis en de se terminó. Puede colocarse un VIEWPOINT en cada nodo de la red si es necesario.46 Ves muy cercano a la solución DOS de -{).066E-ú3 -'---==1- -TL-____~.45 V.130.slb y puede colocarse de la misma manera que los otros elementos de la red.LÍNEA Los elementos ahora necesitan ser conectados al elegir Draw y luego Wire (cable). VIEWPOINT Los voltajes de los nodos pueden desplegarse sobre el diagrama después de la simulación utilizando VIEWPOINTS (puntos de vista) que están en la biblioteca special. La corriente del circuito de 2. Después se procede con OK-Analysis-Simulate (Ok.lüV E2 5V Figura 2. Esta lista puede cambiarse para igualar la de la figura 2. se oprime Analysis (análisis) y se elige Probe Setup (irticialización de la prueba). La tierra (EGND.126. por las palabras en inglés de: Earth GrouND) es parte de la biblioteca port. El resultado es un listado de los elementos de la red y el valor numérico asignado a cada nodo.------~~ + -==-.

..-•.......126..49E-Ol REQ CAP 1.........131 Archivo de salida para el análisis PSpice (Windows) del circuito de la figura 2..... Obsérvese que las asignaciones de los nodos del Schematics Netlist (lista esquemática neta) concuerda con las referencias de los nodos de la figura 2......1lc.•........4561 (SN_oooS) 10..... ····DIODES NAME O_DI MODEL D1N4I4&-X ID 2........()()O()C)Ot..X 2. ••••• CIRCUIT DESCRIPTlON .... La SMALL SIGNAL BIAS SOLUTION (solución de pequeña señal de polarización) incluye todos los voltajes de los nodos con la corriente listada a continuación como las VOLTAGE SOURCE CURRENTS (corrientes de las fuentes de voltaje).........000000E-12 •••• ..... R RI SN_OOO2 SN_OOOl 4.....2925 (SN_OO<l3) ...065E-03 2......01E-03 7..62&10 Figura 2.10&<>2 WATTS •••• OPEltA~GPOINTJNFOlJ............000000E~15 RS 16 TI 12...06SE-03 v_w~ 2...s Ncdist .749 V en lugar del 0.... La OPERATING POlNT INFORMATION (información del punto de operación) revela que ID es de 2... VD ...-SlGNAL BIAS SOLtmON NOnE VOLTAGE NQDE VOLTAGE :NODE (SN-"002) 10.. examinar salida)..... a:R2 V_El V El D:DI SN_OOO4 SN_OOO3 2...."' •••••••••••••••••••••••••••••• ! ...... SN:0005 SN:0002 e Diode MODEL pARAMETERS ••••• ........2k SNJ)OOSODC lOV $N OOG40DC-SV SN-OOOI $N 0003 DIN4148-X v_V6 ....7 V utilizado en la solución manual...............27... Los parámetros de •••• .....131... Scbemati<:..0000 VOLTAGE SOUIlCE CUIUtENTS NAME CIllUU!NT V_El V_P2 -2... Varias de las partes importantes del archivo de salida aparecen en la figura 2..... los diodos se repiten bajo el listado Diode MODEL PARAMETERS (parámetros de modelos de diodOS)... ••••• SMAU.07 mA Y que el voltaje a través del diodo es de 0. IS D1N414J............MAnON TEMPBRAnJRE...2SE+Ol 9....000000E-J S BV JOO lBV l00................ 104 Capítulo 2 Aplicaciones de diodos ....000DEGC .....-..........06SE-03 TOTALPOWEIlDlSSlPAnON 3.()9 CJO 2.0000 (SN_OOO4) ·'0000 TEMPERATURE = 27....... una posihle razón para la ligera diferencia en el voltaje de los nodos listado arriba.126.............El archivo de salida puede observarse con la secuencia Analysis--Examine Output (análisis............000 DEG e NODE VOLTAOE VOLTAGE (SN_0001) ........................................_ .

j ! . puede parecer que se hace mucho más trabajo antes de llegar a la solución para Windows en comparación con la solución para DOS. ~20 1_. I A O ¡ i i i .2. I I 1 . 3.2 ka + v'" 4. I~ rb) E T + 5v L______-' Figura 2. 1 I . 1 . § 1. .133. 1 ! i i .132b para el diodo.132a. + VD s.Al principio.1O I I I . I . I 3 I ! 4 I 7 1 1 . .133 que resultará para una corriente del diodo de 10 mA si E:. Sin embargo.33kQ 1-30 I I I .Ahora.2 Análisis mediante la recta de carga PROBLEMAS Utilizando las características de la figura 2. b) Desarrolle el mismo análisis del inciso lA utilizando el modelo ideal para el diodo. detennine el valor de V0. . R 2. V~(V) I . desde luego uno se vuelve más adepto a la construcción de la red: y también. ! ! . "R ~25 . . detennine JD Y VD para el circuito de la figura 2. I 1 I 1 I ¡D(mA) i . 1 ro) ! Figura 2.10 YV R. i \ I 1 1 1 . I : ! . a) Usando las características de la fIgura 2. para el circuito de la figura 2. e) ¿Sugieren los resultados que se obtuvieron en los incisos a y b que el modelo ideal puede ofrecer una buena aproximación para la respuesta real bajo algunas condiciones? Figura 2.132b.7V I 1 2 I ! ¡ . 1 i " 9 1 10 . Utilice las características de la figura 2.132 Problemas 1. 1 . a) 2. i! ¡ I I .18 ka.133 Problemas 2. i . \ . \ 5 I . se completó el análisis utilizando la versión para Windows de PSpice. i + R O. para el circuito de la figura 2. 1 1 . I . Con el tiempo. Problemas 105 . 7 V. 132b. i I ! . c) Repita el inciso a con R == 0. i5 .47 kQ. el resultado es una red dibujada con todos los voltajes de los nodos importantes y las corrientes deseadas impresas en el diagrama. • I ¡ I I . a) Usando las características aproximadas para el diodo de Si. . ¡ 1 : 1 .134 Problema 4. 3. 1 1 . . b) Repita el inciso a con R == 0. e) Repita el inciso a utilizando el modelo ideal para el diodo y compare los resultados.134. 1 f-. se debe dar al sistema de Windows una oportunidad para demostrar su versatilidad mientras se empiezan a examinar sus otras características. I . I ! ! I 1 . . 2. determine ID' VD Y VR. Determine el valor de R para el circuito de la figura 2. I 5 6 ! I O. I 1 1 . I ¡ ¡ 1 . ! ! ! . _ ¡ i ! 1 1 I i \ . b) Repita el inciso a usando el modelo aproximado para el díodo y compare los resultados. .

138 Problema 8. Determine el nivel de Vo para cada una de las redes de la figura 2.135 utilizando el modelo equivalente aproximado para el diodo. SI 12 V L -10Q 1 20 V .138.2 kQ 1..7 kQ Si s. tI ~~ IOV SI "ro- > tI ~ Ion >20n ~~ SI lb) (o) Figura 2. Determine la corriente / para cada una de las configuraciones de la figura 2.136 Problemas 6. 51. SI /t lOmA 2.2 kQ 1. 52.2 kQ 4. SI 20 v G.4 Configuraciones de diodos en serie con entradas de de 5. lb) Figura 2.135 Problema 5.137 Problema 7.§ 2.. ~ ~ 2 kQ 'VV'v 1"' 2 kn " . Determine Vo e ID para las redes de la figura 2.2 kD: 1 "=' +20 V 5V 6.136. * o 7. 6.8 kn lb) ':' "=' SI Figura 2.1 + + '1 *SI 10Q ¡. * 8. 106 Capítulo 2 Aplicaciones de diodos .137. la) (b) Figura 2. Determine Vo e ID para las redes de la figura 2. SI 2.

§ 2. Problemas 107 ..141. 15 V +..2 kQ -5 V (b) _L (a) Figura 2. Detennine V o e 1 para las redes de la figura 2. ¡~ SI SI~ ~ Vo SI 4.139. Ge Si 3. Detennine V0.3 kQ (a) (b) F1gura 2.ov ¡ • -+ Vo ID SI ~ ID i --. >4. +lOV +16V t---~V.5 Configuraciones en paralelo y en serie-paralelo 10.141 Problema 11.7kn 12 V (b) (a) > Figura 2.140 Problemas 10. para las redes de la figura 2. Detennine V o e JD para las redes de la figura 2.139 Problema 9.7 kQ }> >2.~. * 11. * 9.140.·. 53. y V0.

24.142 Problema 12. Determine Va para la red de la figura 2.. flgura 2. Repita el problema 22 con un diodo de silicio (VT = 0.38 con O V en ambas entradas. Repita el problema 22 con una carga aplicada de 6.2 kO 6. 15.8 kQ como 10 indica la figura 2. 18. Detenmne Va para la red de la figura 2.148 Problemas 22.7 V). . Determine Vo] . dibuje Vo y determine V dc . Para la red de la figura 2. 54. dibuje vi' Vd e id para el rectificador de media onda de la figura 2.. +.144. Suponiendo un diodo ideal.41 con O V en ambas entradas.145.6 Compuertas AND{OR 14. Determine el nivel de Vo para la compuerta de la figura 2. ~ T ~ * 24.2 kQ IOV Vo Si Ge Vo 2.149. i. Figura 2. * 13. 2.146 Problema 20.2 kD + figura 2..149 Problema 24.150.. Vo".146. 108 Capítulo 2 Aplicaciones de diodos .2 kO + + V. La entrada tiene una forma de onda senoidal con una frecuencia de 60 Hz. IOV .~I 12. Ideal " V(\c= 2V ~1.143.147 . Detennine Va para la compuerta lógicaAND de la figura 2. 21.148..38 con 10 V en ambas entradas.. R.143 Problemas 13.= 110 Y (rros) Ideal + 2.41 con 10 V en ambas entradas.2 kD. § 2. § Si 2. 16.Q vL Hgura 2. . e 1 para la red de la figura 2.142. Determine Va para la compuerta lógica OR de la figura 2.8 k. 2. 25.·=2V * 23. " ~_-I"'W--. Figura 2.llld~e'i!!I~_ r oVd. Determine Va para la red de la flgura 2. 23. Dibuje v L e i L • 1 .147 Problema 21..7 Entradas senoidales. 20 V 2kD Si Si 2 kQ 2 kQ Figura 2.150 Problema 25. Determine Vo e ID para la red de la figura 2. 20. Determine Vo para la red de la figura 2. 19. Hgura 2. 10/' 1 kD +10 V ~¡.145 Problema 19.. Figura 2.. Si ! kn 17. IkD 10V -5 V . Determine el nivel de Vo para configuración de la figura 2.144 -5 Problema 18.5 V v Si Si 5V av Si 2. rectificación de media onda 22.. figura 2.

Determine va y el valorPIV que se requiere para cada diodo de la configuración de la figura 2.. * 27..::. -.... Para la red de la figura 2..8 Rectificación de onda completa 28. < > 56 kn Figura 2. > ~ 47 kQ + v . Determine 1má:\ para Vi m~.i * 26. determine el valor máximo de corriente de cada diodo (utilizando el modelo equivalente aproximado)..V nns tiene una resistencia de carga de 1 ill.152 Problema 27.l¡:' == 14 rnW para cada diodo de la figura 2.: 160 V. ~: o--- 1"" . Problemas 109 .152. ¿cuál es el voltaje dc disponible en la carga? b) Determine el valor PIV que se requiere de cada diodo.153.153 Problema 29.. utilizando los resultados del inciso b..151.151 Problema 26.-imo. d) ¿Cuál es el valor de potencia que ser requiere de cada diodo? 29. a) b) e) d) e) Dado Pm. dibuje va e iR' + I ka + -10 V Figura 2.2 kQ -100 V Figura 2. Un puente rectificador de onda compieta con una entrada senoidal de 120. a) Si se utilizan diodos de silicio. + Diodos ideales + 2. Determine la comente a través de cada diodo para V. § 2. e) Encuentre la corriente máxima a través de cada diodo durante la conducción. ¿Es la corriente detenninadaenel inciso e menorque~r~alor máximo determinado enel inciso a? Si sólo estuviera presente un diodo. detennine la corriente del diodo y compárela con el valor má.

. § 2.. + Diodos ideales 2.154 Problema 30.155 y determine el voltaje de de disponible. Dibuje V o para la red de la figura 2.2 kn 2. 33. * 30. llO Capítulo 2 Aplicaciones de diodos . Dibuje V o para la red de la figura 2. ¡OV " Si 5V ~c--I~M----1II--_____.2 kQ -100 V Figura 2.2 kn ~ " 6~8 + kfl . Dibuje V o para cada red de la figura 2.< -lOV r (a) 1.2 ldl 4.2 kn -170V Figura 2.2 kQ 2.157 Problema 33. + Diodos ideales 2. * 31.157 para la entrada que se indica. " 20V Si 5V Ideal + + 2.156 Problema 32..--- ~---~ . Dibuje V o para cada red de la figura 2.7 kQ (b) Figura 2. -20 V 'o " (b) Figura 2.2 kQ 2.156 para la entrada que se indica.154 y determine el voltaje de de disponible.9 Recortadores 32.155 Problema 31.

I kQ v. ~ j ~ " >R o + " 0--.-~ ro \'. e 20 V e + o -20 V 0--. Dibuje V o para cada red de la figura 2.160 Problema 36. r 10 kQ o--JVV\.1 Ideal R " I 5Y . ~T . Id.* 34.". 2() V :--JT 2V Ideal Ideal " O---IM----. 4Y + 2_2 k.. Dibuje V o para cada red de la figura 2.161 para la entrada que se indica. § 2. + " -+ 'R S3Y o i1 ! s ' Figura 2.158 para la entrada que se indica.159 para la entrada que se indica. . 2.1' " ".~vvv---¡ ~AA.160 para la entrada que se indica.159 Problema 35.Q S( + "0 . (b) (a) Figura 2. 2. 36.2 kQ o -5 V I ~o-----<j~o (a) +5 y (b) Figura 2.161 Problema 37. Problemas III .al .2 kQ S( o (a) (b) FIgura 2.158 Problema 34.. Dibuje iR y Vo para la red de la figura 2. Dibuje V o para cada red de la figura 2. * 35.10 Cambiadores de nivel 37.

c) Dibujar vo.163 Problema 39.164. Diseñar un circuito cambiador de nivel para llevar a cabo la función que se indica en la figura 2.165 Problema 41. * 39. Para la red de la figura 2. b) Comparar 5rcon la mitad del periodo de la señal aplicada._. +30 V Diodos ideales 20V + Diseño + o -lOV -20 V Figura 2. sr R + E T (b) 20 V " Figura 2.162 para la entrada que se indica.---~-~ + 0.165.163: a) Calcular 5 T. ¿Sería una buena mación considerar que se trata de un diodo ideal para ambas configuraciones? ¿Por qué? aproxi~ e 120 v e + o-------j' 1\ o-------j sr • ~ .164 Problema 40. * 40.7 V o o -10 V -17.3 V Figura 2.\)lF .162 Problema 38.¡.2 v Figura 2. * 41. e +\0 o--KI~---. fR < + + l'.. • . Diseñar un circuito cambiador de nivel para llevar a cabo la función que se señala en la figura 2. 112 Capítulo 2 Aplicaciones de diodos . ~ sr R ~56kn + L------I _ lO f = 1 kHz -'1=. Diodos de silido IOV + + Diseño 2.~ 38. Dibuje V o para cada red de la figura 2.

* 43. Utilizando PSpice (DOS). Repita el problema 50 usando BASIC.140b usando PSpice (Windows). Detennine los valores PIV que se requieren por los diodos de la figura 2. d) Detennine el valor mínimo de RL para asegurar que el diodo Zener está en estado ·'encendido". 91 Q § 2.166 siR L = ISOn.12 Circuitos multiplicadores de voltaje P Zm " Vz = 8 V =400rn'W' 0. Il Diodos Zener * 42. R. Esto es.168 Problemas 44.13 Análisis por computadora 49. Repita para una onda cuadrada de S-v. * 44. 50. Figura 2. para determinar Vo para la red de la figura 2. . Desarrolle un análisis para la red de la figura 2. Escriba el archivo de entrada para PSpice (DOS) para detenninar las corrientes 1).38.15).. determine el valor adecuado de Rs y la corriente máxima IZM ' 46. b) Determine P 2m". 52.22 kQ 47.166 Problema 42.137b. 48.36 (ejemplo 2. 57. Esto es.167 Problema 43. Desarrolle un análisis para la red de la figura 2.143 utilizando PSpice (Windows).120 si la entrada es una onda cuadrada de 50 V. Problemas 113 . Los asteriscos indican problemas más difíciles. determine el rango de Vi que mantendrá VL en 8 V Y no excederá el valor máximo de potencia del diodo Zener. 55. e) Determine el valor de R L que establecerá las condiciones máximas de potencia para el diodo a) Zener. Diseñar un regulador de voltaje que mantendrá un voltaje de salida de 20 V a través de una carga de 1 kQ con una entrada que tendrá una variacíón entre 30 y 50 V. Para la red de la figura 2.IL e IR para la red de la figura 2. 56. b) RepitaelincisoasiRL =4700.121 en téI1Ilinos del voltaje pico del secundario Vm . Desarrolle un análisis para la red de la figura 2. figura 2.167 para mantener V[ en 12 V para una variación en la carga (lL) desde O hasta 200 mA.168. + . 45. . Repita el problema 49 utilizando BASIC.121 si el voltaje del secundario del transfonnador es de 120 V (rrns)..§ 2. Determinar VL. 1 .IR Vi':::: 220 Q 10 V P2m" = 400 mW V f. 53.168 usando PSpice (Windows). 51.. 55. Dibuje la salida de la red de la figura 2. determine Rs y Vz. Escriba el archivo de entrada PSpice (DOS).Figura 2.12 e 1m de la figura 2.l36b utilizando P$pice (Windows). para el diodo Zener del inciso a. 54. Determine el voltaje disponible del doblador de voltaje de la figura 2. § 2.. escriba el archivo de entrada para determinar Vo para la red de la figura 2. Desarrolle un análisis general de la red Zener de la figura 2. a) Diseñe la red de la figura 2.

China. Figura 3. Fleming en 1904. no tenía requerimientos de Los inventores del primer transistor en los BeU Laboratories: doctor WiIliam Shockley (sentado). El diodo de bulbo fue introducido por J. Las ventajas de este dispositivo de estado sólido de tres terminales respecto al bulbo se manifestaron de inmediato: era más pequeño y ligero. 1928 Todos compartieron el Premio Nobel en 1956 por esta contribución. 1936 Dr. doctor Walter H. lo cual dio por resultado el triodo. 1902 PhD Universidad de Minnesota. 1908 PhD Princeton. doctor John Bardeen (izquierda).) 114 . sin duda. Brattain y Joseph Bardeen demostraron la acción amplificadora del primer transistor en la compañía Bell Telephone Laboratories. Wisconsin. técnicas de manufactura. denominado rejilla de control. la radio y la televisión ofrecieron un gran estímulo a la industria de los bulbos.) Dr. El transistor original (un transistor de punto de contacto) se muestra en la figura 3. A principio de los años treinta el tubo de vacío de cuatro y cinco elementos cobró gran importancia en la industria de los tubos electrónicos al vaCÍo. A. Shockley Nació en: Londres. Poco tiempo después.1 El primer transistor.1. el 23 de diciembre de 1947. Fue esa tarde cuando Walter H. primer amplificador de su género. Bardeen Nació en: Madison. (Cortesía BeU Telephone Laboratories. (Cortesía de los archivos AT&T. 1936 Dr. aplicaciones de alta potencia y alta frecuencia y la miniaturización. Lee De Forest le añadió un tercer elemento al diodo al vacío. el dispositivo electrónico más interesante y también el que más se desarrolló. En los años siguientes la industria se convirtió en una de las más importantes y se lograron rápidos avances en el diseño. el bulbo fue. Brattain Nació en: Amoy. la industria de la electrónica registró la aparición de un nuevo campo de interés y desarrollo.CAPÍTULO Transistores bipolares de unión f3 3. Brattain.cien millones aproximadamente en 1937. Inglaterra. En los años subsecuentes. 1910 PhD Harvard. La producción se incrementó.1 INTRODUCCIÓN Durante el periodo de 1904 a 1947. Sin embargo. en 1906.de cerca de un millón de bulbos en 1922 a .

de dos capas de material tipo p y una tipo n. E r 0.2 las terminales se indican mediante las literales E para el emisor. lo que da por resultado un flujo muy considerable de portadores mayoritarios desde el material tipo p hacia el tipo n. estaba disponible para utilizarse de inmediato. que se considera en el capítulo 20.001 = 150: 1. Región de agotamiento + 1. suele aplicarse a este dispositivo de tres terminales.150l"l 0. Las capas exteriores tienen espesores mucho mayores que el material tipo pon al que circundan.2 con la polarización de de adecuada.2 Tipos de transístores: a) pnp.150I"l n n e (b) Figura 3. la proporción del espesor total respecto al de la capa central es de 0. la base ligeramente dopada y el colector sólo muy poco dopado. en tanto que al segundo transistor pnp. La abreviatura BJT. Para los transistores que se muestran en la fIgura 3. es uno de estos dispositivos.001 itl. l' FIgura 3. Obsérvense las similitudes entre esta situación y aquella del diodo con polarización directa del capítulo l. El espesor de la región de agotamiento se redujo debido a la polarización aplicada. su construcción era resistente y era más eficiente debido a que el mismo dispositivo consumía menos potencia. En el capítulo 4 encontrará que la polarización de de es necesaria para establecer la región de operación adecuada para la amplificación de ac. El diodo Schottky. Este nivel bajo de dopado disminuye la conductividad (aumenta la resistencia) de este material al limitar el número de portadores "libres". 3.150/0. no requería de un periodo de calentamiento y era posible utilizar voltajes de operación más bajos. +Portadores mayoritarios E +. Para la polarización que se muestra en la figura 3. El dopado de la capa central es también mucho menor que el dopado de las capas exteriores (casi siempre 10: 1 o menos). Al primero se le llama transistor npn.2a. o bien..Ambos se muestran en la figura 3. la corriente o nivel de potencia) tendrán por lo menos tres terminales.. a partir del análisis anterior.001 in. La operación del transistor npn es exactamente la. entonces se considera un dispositivo unipolar. Bipolar Junction Transistor).calentamiento o disipación de calor. 3. En la figura 3.+ ++/ _B • .3 Unión con polarización d. ~II- 0.irecta de un transistor pnp. La capa del emisor se encuentra fuertemente dopada. misma que sí se intercambiaran las funciones que cumplen el electrón y el hueco. ~I r-p B p e 3.+ + +-++ p-+ -:++-+.3 se dibujó de nuevo el transistor pnp sin la polarización base-colector. en este capítulo se aborda por primera vez el análisis de dispositívos con tres o más terminales_ El lector encontrará que todos los amplificadores (dispositivos que incrementan el voltaje.2 CONSTRUCCIÓN DE TRANSISTORES (a) El transistor es un dispositivo semiconductor de tres capas que consiste de dos capas de material tipo n y una capa tipo p..2.3 Operación del transistor 115 . de transistor bipolar de unión (del inglés. Nótese que. Se desarrollará una apreciación de la elección de esta notación cuando se analice la operación básica del transistor. b) npn. e para el colector y B para la base. El término bipolar refleja el hecho de que los huecos y los electrones participan en el proceso de inyección hacia el material polaIlzado de forma opuesta.3 OPERACIÓN DEL TRANSISTOR Ahora se describirá la operación básica del transistor utilizando el transistor pnp de la figura 3. Si sólo se utiliza un portador (electrón o hueco). E r p O. donde una controla de flujo de las otras dos terminales.

La magnitud de la corriente de base casi siempre se encuentra en el orden de los microamperes. como si fuera un solo nodo. Sin embargo.5 Flujo de portadores mayoritarios y minoritarios de un transistor pnp. Figura 3.4.5.2a. según se muestra en la figura 3.4. y da por resultado sólo un flujo de portadores minoritarios.2). la corriente total del colector se detennina mediante la ecuación (3. en resumen: Una unión p-n de un transistor tiene polarización inversa. habrá una gran difusión de portadores mayoritarios a través de la unión p~n con polarización directa hacia el material tipo n. tuvo lugar una inyección de portadores minoritarios al material de la región de la base tipo n. hacia el material tipo p conectado a la terminal del colector.f3 Ahora se eliminará la polarización base-colector del transistor pnp de la figura 3 . un número muy pequeño de estos portadores tomará esta trayectoria de alta resistencia hacia la tenninal de la base. Al aplicar la ley de corriente de Kirchhoff al transistor de la figura 3. La razón de esta relativa facilidad con la cual los portadores mayoritarios pueden atravesar la unión con polarización inversa se comprenderá con facilidad si se considera que para el diodo con polarización inversa. que indican con claridad cuál unión tiene polarización directa y cuál polarización inversa. según se indica en la figura 3. La mayor cantidad '"de estos portadores mayoritarios se difundirá a través de la unión con polarización inversa. Es pertinente considerar las similitudes entre esta situación y la del diodo con polarización inversa de la sección 1. (3.A la combinación de esto con el hecho de que todos los portadores minoritarios en la región de agotamiento atravesarán la unión con polarización inversa de un diodo puede atribuírsele el flujo que se indica en la figura 3. Al componente de corriente minoritaria se le denomina corriente de fuga y se le asigna el símbolo leo (corriente le con la tenninal del emisor abierta). Debido a que el material tipo n del centro es muy delgado y tiene baja conductividad. en la figura 3. Recuerde que el flujo de los portadores mayoritarios es cero.5 ambos potenciales de polarización se aplicaron a un transistor pnp.4 Unión con polarización inversa de un transistor pnp.5.5.1) y se observa que la corriente del emisor es la suma de las corrientes del colector y de la base. la corriente del colector está fonnada por dos componentes: los portadores mayoritarios y minoritarios. los portadores mayoritarios inyectados aparecerán como portadores minoritarios en el material tipo n. con el flujo resultante indicado de portadores mayoritarios y minoritarios. mientras que la otra tiene polarización directa. Por consiguiente. comparado con miliamperes para las corrientes del emisor y del colector.5. los espesores de las regiones de agotamiento. Como se indica en la figura 3. +Portadores mayoritarios +Ponadores minoritarios +Portadores minoritarios • Región de agotamiento Región de agotamiento + Figura 3.5.5. corno indica la figura 3.2) 116 Capitulo 3 Transistores bipolares de unión . Obsérvense.6. se obtiene (3. Así. En la figura 3. Por tanto. En otras palabras. la pregunta sería si acaso estos portadores contribuirán de forma directa a la corriente de base lB o si pasarán directamente al material tipo p. según se muestra en la figura 3.

como los amplificadores de base común de la figura 3. el potencial de tierra. Esta elección se basó.6 son las direcciones reales.. sobre todo. 8 7 6 5 Ir I " =1\' 2 Il O. 3.6. se compara la dirección de lE con la polaridad de VEE para cada configuración y la dirección de le con la polaridad de Vce Para describir en su totalidad el comportamiento de un dispositivo de tres tenninales. o que se encuentra en.8 1. d I/ cc Vu 1. y las flechas en todos los simbolos electrónicos tienen una dirección definida por esta convención. Sí lo anterior no se considera de manera adecuada.7 Características del punto de entrada o manejo para un amplíficador a transistor de silicio de base común..6. OA 0.4 Configuración de base común 117 . es sensible a la temperatura y debe analizarse con cuidado cuando se consideren rangos amplios de temperatura.8. La tenninologia de la base común se deriva del hecho de que la base es común tanto a la entrada como a la salida de la configuración.l 3.7. leo' al igual que Is para un diodo con polarización inversa. Recuerde que la flecha en el simbolo del diodo define la dirección de la conducción para la corriente convencional. como se indica r' I.~ L E B + .6 0.6 Notación y símbolos utilizados con la configuración de base común: a) transistor pnp. Es decir. para la configuración de base común con transistores pnp y npn.4 CONFIGURACIÓN DE BASE COMÚN Ea 1. . Corno se muestra en la figura 3. Las mejoras en las técnicas de construcción han generado niveles significativamente más bajos de leo' a tal grado que casi siempre es posible omitir sus efectos. mientras que leo se mide en microamperes o nanoamperes. E1 conjunto de características de la salida o colector tiene tres regiones básicas de interés. es susceptible de afectar de manera severa la estabilidad de un sistema a una temperatura alta. B (b) Figur. uno para el punto de excitación o parámetros de entrada y el otro para el lado de la salida. Todas las direcciones de corriente que aparecen en la figura 3.~ 6 B lo) le . por lo re~ guIar la base es la terminal más cercana a. A lo largo de este libro todas las direcciones de corriente harán referencia al flujo convencional (huecos) en lugar de hacerlo respecto al flujo de electrones.. en cada caso. b) transistor npn.0 Val-: (V) figura 3. se requiere de dos conjuntos de características.!. Para el transistor: La flecha en el símbolo gráfico define la dirección de la corriente del emisor (flujo convencional) a través del dispositivo./" vcc 3. definidas por medio de la elección del flujo convencional. --. VI.(3 Para los transistores de propósíto general. se indican en la figura 3. en el hecho de que en la gran cantidad de literatura disponible en instituciones educativas e industriales se utiliza el flujo convencional. que I E = le + IR' Obsérvese también que las polaridades aplicadas (fuentes de alimentación) son tales que permiten establecer una corriente en la dirección que se indica en cada rama. La notación y los símbolos que se utilizan junto Con el transistor en casi todos los textos y manuales que se publican hoy en dia. el conjunto de entrada para el amplificador de base común relacionará la corriente de entrada (lE) con un voltaje de entrada (VBE) para varios nIveles de voltaje de salida (VeB)' El conjunto de salida relacionará la corriente de salida (le) con un voltaje de salida (VeB) para varios niveles de corriente de entrada (lE)' según se muestra en la figura 3. le se mide en miliamperes. + 0---"--. Nótese. A su vez.

colector para la región activa. según se detennina por las relaciones básicas de corriente en el transistor. Las curvas indican con claridad que una primera aproximación a la relación entre lEe Icen la región activa está especificada por (3.8.8 que cuando la corriente del emisor se incrementa por arriba de cero. Así también: En la región de corte. la región de corte se define como la región en la que la corriente del colector es OA. como se indica en la figura 3. esa es la verdadera corriente del colector. La región activa se define mediante los arreglos de polarización de la figura 3. A mayores temperaturas. Como se infiere por su propio nombre. Además. recuerde que I CBO ' así como ls' para el diodo (ambas corrientes de fuga inversas) son sensibles a la temperatura. En el extremo más bajo de la región activa. y se debe a la corriente de saturación inversa leo' como lo señala la figura 3. la corriente del colector aumenta a una magnitud en esencia igual a aquella de la corriente del emisor. Nótese asimismo el efecto casi nulo de V eB sobre la corriente del. tanto la unión base-colector como la unión emisor-base de un transistor tienen polarización inversa. por lo regular es tan bajo que puede ignorarse su efecto. para las unidades de mayor potencia/cBo aparecerá todavía en el rango de los microamperes.8 Características de salida o colector para un amplificador a transistor de base comú:1. La corriente leo real es tan pequeña (microamperes) en magnitud si se compara con la escala vertical de le (miliamperes) que aparece virtualmente sobre la misma línea horizontal en donde le =O. el efecto de leBo puede convertirse en un factor importante debido a que aumenta muy rápidamente con la temperatura.L -1 I I I o 5 10 15 20 V es (V) Región de corte en la figura 3. Debido a las mejoras en las técnicas de fabricación. según indica la figura 3. el nivel de leBo para los transistores de propósito general (en especial los de silicio) en los rangos de potencia baja y mediana.8: las regiones activa. La notación que con más frecuencia se utiliza para lco en los datos y las hojas de especificaciones es. <>:: 4mA 3mA 2mA 11- IE= 1 mA IE=O mA I Figura 3.8.9 Corriente de saturación inversa. lIS Capítulo 3 Transistores bipolares de unión .9.. la corriente del emisor (IE) es cero. La región activa es la que suele utilizarse para los amplificadores lineales (sin distorsión). Obsérvese en la figura 3.f3 Ir (mA) . En particular: En la región activa la unión base-colector se polariza inversamente.0. mientras que la unión emisor-base se polariza directamente. Sin embargo.9. 7 Región activa (área sin sombra) 7mA 1- 6 f- 6mA 5 4 1- 'o Ti ~ " 5mA ~ " " Oi '" .lCBO.3) Figura 3.6. Las condiciones de circuito que existen cuando lE =O para la configuración de base común se muestran en la figura 3." 3 2 '" 'o " . de corte y de saturación. o L.

Si se aplica la aproximación de segmentos lineales. (mAl \ J.7 V a cualquier nivel de corriente del emisor controlada mediante una red extema.l0b. 0. Desde la primera vez que se encuentra cualquier configuración de transistor en el modo de dc.2 0. y.(V) O.8 VIIE(V) O 0. una conclusión muy importante para el análisis de dc que se explica a continuación. En la región de saturación. es posible especificar de inmediato que el voltaje base-emisor es de 0.4 Configuración de base común 119 . se supondrá que el voltaje base-emisor es el siguiente: V8E = 0. se pueden ignorar los cambios ocasionados por VCB y sus características pueden dibujarse corno se ilustra en la figura 3.8 2 0.mAI I I g 8 - Cualquier Vr¡.10c.4 06 0.. los niveles crecientes de V eB tienen un efecto tan bajo sobre las características que. Obsérvese el incremento exponencial en la corriente del colector cuando el voltaje VeB se incrementa hacia los O V. . el modelo equivalente de la figura 3. Éstas especifican que con el transistor en estado "encendido" o activo.4 0.7 V ! VBf. 6 5 4 ¡ I I I I 7 " 5 4 3 2 3 2 3 O 0. se obtendrán las características que denota la figura 3. Es decir. el voltaje base-emisor será de 0. como una primera aproximación. una vez que el transistor se encuentre en estado "encendido". el efecto de las variaciones debidas a VeB y <:lla pendiente de las características de entrada se omitirán en tanto sea posible analizar las redes de transistores de tal manera que ofrezcan una buena aproximación a la respuesta reaL sin involucrarse demasiado en las variaciones de los parámetros de menor importancia.7 V (3. Las características de entrada de la figura 3.f3 La región de saturación se define como la región a la izquierda de las' características de VCE = OV. por tanto.~ . tanto la unión base-colector como la emisor-base están en polarización directa.4 06 'e) 0. La escala horizontal en esta región se expandió para mostrar con claridad el cambio radical que sufren las características en esta región. la resistencia asociada con la unión con polarización directa. dará por resultado las características que se presentan en la figura 3. .10a. De hecho.6 L" 0. Es importante apreciar en su totalidad el enunciado que establece las características de la figura 3.10 Desarrollo del modelo equivalente para ser utilizado para la región base-emisor de un amplificador en modo de de. 3.7 revelan que para valores fijos del voltaje del colector (VeR)' conforme se incrementa el voltaje base-emisoLla corriente del emisor aumenta de tal manera que es muy similar a las características del diodo. Al avanzar un paso más e ignorando la pendiente de la curva.2 0. t 8 7 6 5 4 ir (mAl 11.8 VSE(V) 1') lb) Figura 3. .2 0.lOc se utilizará para todos los análisis en dc de redes de transistores. Para los propósitos de análisis de este texto.7 V si el dispositivo se encuentra en la región activa.4) En otras palabras.10c.

en la figura 3.90 a 0.8 cuando lE::::: O mA. si se utiliza la aproximación Ic : IE. que lB 120 Capítulo 3 Transistores bipolares de unión . Debido a que alfa sólo puede definirse para los portadores mayoritarios. como se mencionó antes.8.7 V para cualquier nivel de corriente del emisor. un alfa en ac se define mediante a " = (He I -AlE V CB :: constante (3. Repita el inciso e utilizando las características de las figuras 3.6) Para las características de la figura 3. alfa de ac se denomina como de base común. El uso de una ecuación como la (3.7) En ténninos fonnales. El efecto de cambio de VeB puede omitirse e le continúa siendo 3 mA. Sin embargo. le es por consiguiente igual a ICBO .7 y 3. por el momento.7) se demostrará en la sección 3. Una vez más. Por el momento. Empleando las características de la figura 3.8. cuando lE=' O mA.8. donde la mayoría se aproxima al extremo alto del rango. Usando las características de la figuras 3.1. En la mayor parte de las situaciones.8. las magnitudes de aac y adc son muy cercanas. Alfa (a) En el modo de dc los niveles de le e lE debidos a los portadores mayoritarios se encuentran relacionados por una cantidad llamada alfa y definida por la siguiente ecuación: (3. no obstante. el nivel de alfa suele extenderse de 0. determine VBE cuando le = 4 mA y VeB =20V.74 V. determine la corriente resultante del colector si lE pennanece en 3 mA pero V CS se reduce a 2 V. corto circuito o factor de amplificación por razones que resultarán más obvias cuando se analicen los circuitos equivalentes para transistores en el capítulo 7. le también parece ser de O mA para el rango de valores de VCB' Para las situaciones de ac donde el punto de operación se desplaza sobre la curva de característica.8.2) se convierte en I le = alE + leBO (3.y suponiendo." le= 4 mA. a partir de la figura 3. En otras palabras.5) donde le elE son los niveles de corriente en el punto de operación. el nivel de Icso es con frecuencia tan pequeño que prácticamente no es posible detectarlo en la gráfica de la figura 3. determine la corriente resultante del colector cuando lE = 3 mAy VeB = 10 V. Polarización La polarización correcta de la configuración de base común en la región activa se puede determinar con rapidez. Si bien las características de la figura 3.1 a) b) e) d) Utilizando las características de la figura 3. la ecuación (3..f3 EJEMPLO 3.8 podrían sugerir que a =1 para los dispositivos prácticos.lOc.6. lo cual pennite utilizar la magnitud de una para la otra.7 el nivel resultante de V BE es de aproximadamente 0. A partir de la figura 3. IE'= le = 4 mA.lOc VBE es de 0.8. Solución a) b) c) d) Las características indican con claridad que le'= IE= 3 mA. en la figura 3. se debe reconocer que la ecuación (3.998.8.7) especifica que un cambio relativamente bajo en la corriente del colector se divide entre el cambio correspondiente en lE cuando se mantiene constante el voltaje del colector a la base.8 y 3. En la figura 3.

lOQkQ Figura 3. La flecha del símbolo define la dirección del flujo convencional para lE == le Luego se insertan las fuentes de con una polaridad tal. El resultado es la configuración de la figura 3.11 Establecimiento de la polarización correcta para un transistor pnp en base común en la región activa. comparando las literales del tipo de tran- sistor con las literales adecuadas de las frases "apuntando hacia adentro" o "no apuntando hacia adentro".. V. '" O IlA.. es muy alta (mientras más horizontales sean las curvas. se encuentra que V. mayor será la resistencia) y suele varíar entre 50 kQ Y 1 MQ (100 kQ para el transistor de la figura 3. le)' IL = li = 10 mA y v. pnp E e B 1.4..5 ACCIÓN AMPLIFICADORA DEL TRANSISTOR Ahora que se ha establecido la relación entre le e lE en la sección 3.12 Acción básica de a. La resistencia de salida. según se detenninó en las curvas de la figura 3.12. 3.11 para el transistor pnp. Por ejemplo.I - + R 5 k!l R..E e f3 + figura 3.. se puede explicar la acción básica de amplificación del transistor sobre un nivel superficial utilizando la red de la figura 3. existe una similitud entre las literales npn y las literales itálicas de no apuntando hacia adentro y las literales pnp con apuntando hacia adentro.12).8. Para el transistor npn se in vertiráo las polaridades. que soportarán la dirección resultante de la corriente. = = 200mY 20Q = lOmA Ri Si se asume por un momento que aac . ---+- 200 mV ---'--+ 20Xu R .5 Acción amplificadora del transistor 121 .7 es muy pequeña y casi siempre varía entre 10 y 100 Q. 1.L = ILR = (10 mA)(5 ill) = 50Y + Vi:: I I\¡ 1. Utilizando un valor común de 20 Q para la resistencia de entrada. la resistencia ac de entrada determinada por las características de la figura 3. Algunos estudiantes sienten que pueden recordar si la flecha del símbolo del dispositivo se encuentra apuntando hacia adentro o hacía afuera. 3. La polaridad de no aparece en la figura debido a que nuestro interés se limita a la respuesta en ac. Para la configuración de base 'común. La diferencia en cuanto a resistencia se debe a la unión con polarización directa en la entrada (base-emisor) y a la unión con polarización inversa en la salida (base-colector).mplificación de voltaje de la configuración de base común. 1 (le.

---0 e Bo--'----I -+- lB Figura 3. La combinación de las partes de las dos palabras en itálicas. Esta última característica debe ser obvia debido a que le = alE Y a es siempre menor que 1. en la siguiente fórmula. es común tanto a la tenninal de base como a la de colector).13 Notación y símbolos utilizados con la configuración de emisor común: a) transistor npn. se necesitan dos conjuntos de características para describir por completo el comportamiento de la configuración de emisor común: uno para el circuito de entrada o base-emisor y otro para el circuito de salida o colector-emisor. Es decir. Si bien cambió la configuración del transistor. aún se puede aplicar las relaciones de corriente que se desarrollaron antes para la configuración de base común. v" . Las características de entrada son una gráfica de la corriente de entrada (lB) en función del voltaje de entrada (VBE) para un rango de valores de voltaje de salida (VCE)' 122 Capítulo 3 Transistores bipolares de unión . Ambos se muestran en la figura 3. La acción básica de amplificación se produjo mediante la transferencia de una comente 1 desde un circuito de baja resistencia a uno de alta.f3 La amplificación de voltaje es Vi =. E (. lE = le + IBele=aIE· Para la configuración de emisor común. colector y base se muestran en su dirección convencional para la corriente..= 200mV 50 V 250 Los valores típicos de la amplificación de voltaje para la configuración de base común varían entre 50 y 300.) Las corrientes del emisor. esto es.~ lB e le n V ee v" e P le lB 1 E (b) V cc .l4. transferencia + resistor ---7 transistor 3. Se le denomina configuración de emisor común debido a que el emisor es común o hace referencia a las terminales tanto de entrada como de salida (en este caso.13 para los transistores pnp y npn. da como resultado el término transistor. La amplificación de corriente (le/lE) es siempre menor que 1 para la configuración de la base común. Una vez más.6 CONFIGURACIÓN DE EMISOR COMÚN La configuración de transistor que se encuentra más a menudo aparece en la figura 3. las características de salida son una gráfica de la corriente de salida (le) en función del voltaje de salida (VCE) para un rango de valores de corriente de entrada (lB).. b) transistor pnp.

6).8) I - a 123 3. emisor común En la región activa de un amplificador de base común la unión del colector-base se encuentra polarizada inversamente.6 Configuración de emisor común . Ecuación (3.~A _____ 60 2~~=:~::::::::::::::::::::~2~0~~~A~___ 10 ¡..3) y (3. En la figura 3..6): le = aló La sustitución da Volviendo a arreglar da: Ecuación (3. La región activa de la configuración de emisor común se puede emplear también para la amplificación de volt~ie. b) características de la base.f3 /c(mA) .LA (R¡:glón activa) 50 40 30 20 10 o 5 10 \5 o 0. La región de corte para la configuración de emisor común no está tan bien definida como para la configuración de base común. La región activa para la configuración del emisor común es la parte del cuadrante superior derecho que tiene mayor linealidad.~--:::--. La región a la izquierda de VCE. cuando la corriente de entrada lE fue igual a cero. la región en la que las curvas para lB son casi rectas e igualmente espaciadas. Obsérvese en las características del colector de la figura 3.=!V 6 100 . Es decir.14 que le no es igual a cero cuando lB es cero. la corriente del colector fue igual sólo a la corriente de saturación inversa leo' de tal forma que en la curva lE = O Y el eje de los voltajes fue uno para todos los propósitos prácticos. 10 cual indica que el voltaje del colector al emisor tendrá influencia sobre la magnitud de la corriente del colector..l4a.14 Características de un transistor de silicio en la configuración de emisor común: a) características del colector. Obsérvese que en las características de la figura 3 J 4 la magnitud de lB se indica en microamperes.va=JOv (Región de saturación) 5 90 80 70 31!~_"".Vn..Considere también que las curvas de lB no son tan horizontales como las que se obtuvieron para lEen la configuración de base común. se denomi~a región de saturación.0 V 8E (V) lao =f3/ C80 (al (Región de corte) (b) Figura 3. esta región existe a la derecha de la línea punteada en VCt. corriente o potencia.6 0. Recuerde que estas son las mismas condiciones que existieron en la región activa de la configuración de base común. mientras que la unión base-emisor se encuentra polarizada directamente. La razón de esta diferencia en las características del colector puede obtenerse a través del manejo adecuado de las ecuaciones (3.4 0.2 0.3): le = ~leBo m.8 l.lc + + lB) + leBo I CBO (3. es decir.--~_=--=_30-. y por arriba de la curva para lB igual a cero. Para la configuración de base común. comparado con los miliamperes de le.

lo cual da por resultado el equivalente aproximado de la figura 3. Debido a que lCEO suele ser bajo en magnitud para los materiales de silicio. 124 Capítulo 3 Transistores bipolares de unión .4 0. el voltaje está fijo para cualquier nivel de corriente de base. Para la configuración de emisor común se puede recurrir al mismo método.25 mA. En este caso.15 se demuestran las condiciones para esta corriente recién definida con su dirección asignada de referencia. con unas cuantas décimas de volt..7 V Figura 3. = leBo I (3.9). Y se sustituye un valor típico como de 0. el corte para fines de conmutación se definirá mediante las condiciones que existan cuando lc = ICBO. el voltaje de la base-emisor es de 0.uA.14b. a la corriente del colector definida con la condición lB = O /lA se le asignará la notación que indica la ecuación (3.nd.7 V.16 Equivalente de segmentos lineales para las características del diodo de la figura 3. /B (pA) 100 90 80 70 60 50 40 30 20 10 Figura 3. Sin embargo. para los transistores de germanio mediante la polarización inversa de la unión baseemisor.uA) =0.996 0. Recuerde que para la configuración de base común se hizo una aproximación al conjunto de características de entrada mediante un equivalente de segmentos lineales.15 Condiciones de cir<:uito relativos a ¡CEO..rá dos puntos de operación interesantes: uno en la región de corte y otro en la región de saturación. según se refleja en las características de la figura 3. La condición ideal de corte debe ser le = O mA para el voltaje elegido VeE . O 0.004 = 2501eBo Si leso fuera 1 .la corriente resultante del colector con lB =OA sería 250(1 . el corte existirá para fines de conmutación cuando lB = O J1A o lc = ICEO. la región por abajo de lB = O J1A debe evitarse si se requiere una señal de salida sin distorsión.pero sólo para los transistores de silicio. que dio como resultado V BE = 0.14.6 1 0. El resultado da sustento a la conclusión anterior respecto a que para un transistor "encendido" o activo.0. Cuando se utiliza como interruptor en el circuito lógico de una computadora.f3 Si se considera el caso que recién se analizó. Como referencia futura.2 0. donde lB.9) I - a1/. por 10 regular. un transistor tc.16. el corte para la configuración de emisor común se definirá mediante le = ICEO' En otras palabras. Dicha condición se puede obtener. Para propósitos de amplificación lineal (la menor distorsión).996. la corriente resultante del colector es la siguiente: le = a(OA) l-a leBo + le80 ..=0"" En la figura 3.8 0. para los transistores de germanio.7 V para cualquier nivel de lE mayor que O mA. O A.

A partir de la figura 3. la corriente del colector es la comente de salida para una configuración de emisor común. en las hojas de especificaciones f3ac se indica como h¡e' Obsérvese que la única diferencia entre la notación que se utiliza para la beta de.7 V Y Solución a) b) En la intersección delB = 30 /lA Y V CE = 10 V. Sin embargo. Los subíndices FE se derivan de una amplificación de corriente directa (por las siglas en inglés de. Usando la figura 3.jorward) en la configuración de emisor común. Para las situaciones de ac. el nivel de f3 suele tener un rango entre cerca de 50 y más de 400.11) El nombre formal para f3ac es factor de amplificación de corriente directa de emisor común.10) donde le e lB son determinadas en un punto de operación en particular de las características. El uso de la ecuación (3.14a y se repiten en la 3. radica en el tipo de literal que se emplea para cada cantidad señalada como subíndice. la corriente del colector equivale a 200 veces ia magnitud de la corriente de base.14b. respectivamente. se encuentra que I C = 2. y de hecho el resultado se puede utilizar para encontrar aac empleando una ecuación que se obtendrá más adelante. Beta (JJ) En el modo de de. La restricción de VeE constante requiere que se dibuje una línea vertical a través del punto de operación en VCE = 7.a) b) Utilizando las características de la figura 3. f3 revela ciertamente la magnitud relativa de una corriente respecto a la otra. Para un dispositivo con una f3 de 200.7 V. El cambio en lB = = 3.14. el término amplificación se incluye en la nomenclatura anterior. Para los dispositivos prácticos. Detennine f3ac para una región de las características definidas por un punto de operación de IB = 25 /lA YV eE 7.14a. La literal h continúa haciendo referencia al circuito equivalente híbrido que se describirá en el capítulo 7 y lafe a la ganancia de corriente directa (por las siglas en inglés de. 0.5 V. con la mayoría dentro del rango medio.5 V. donde la h se obtiene de un circuito equivalente híbrido que se presentará en el capítulo 7. una beta ac. En las hojas de especificaciones. se define en los términos siguíentes: (3. como las que aparecen en la figura 3. una constante.5 V. como h FE .6 Configuración de emisor común 125 . ~ 30 /lA Y VeE ~ EJEMPLO 32 Empleando las características de la figura 3. específicamente J3dc = hFE . por lo general. La ecuación (3.como se indica en la figura 3. determine le cuando V" VeE~ 15 V. Debido a que. por lo regular. f3dc se incluye.11) puede describirse con cierta claridad.5 mA.11) es similar en cuanto a formato a la ecuación para a¡¡C en la sección 3. En cualquier lugar de esta línea vertical el voltaje VCE es 7.jorward) y la configuración de emisor común. determine le cuando lB ~lOV. El procedimiento para obtener lXac a partir de las curvas de características no se explicó debido a la dificultad para medir realmente los cambios de le elE sobre las características.lc =3.14.4 mA.11) se describe mejor mediante un ejemplo numérico utilizando un conjunto real de características.17.17.IB ~ 20 /lA cuando VBE ~ 0. los niveles de le e lB se relacionan mediante una cantidad a la que llamaremos beta y se defmen mediante la ecuación siguiente: (3. la ecuación (3.4. en la intersección de lB = 20 /lA Y VCE = 1S V. Por lo regular. Como para a. y la corriente de base es la corriente de entrada.

.5 V 10 15 VU(V) Figura 3. Es pertinente mencionar que la mejor determinación suele hacerse manteniendo la . y a distancias aproximadamente similares a cada lado del punto Q. i 10 pA i i ! I . V I _ J)lA I ¡ I I I I I ! ) I I I ! .2 mA . IBc . Si se determina la beta de dc en el punto Q: 126 Capítulo 3 Transistores bipolares de unión . .20}..11) se define entonces al elegir dos puntos en cada lado del punto Q a lo largo del eje vertical. las curvas de lB = 20 }. los dos niveles de le pueden determinarse trazando una línea horizontal sobre el eje vertical y leyendo los valores resultantes de le' El f3ac resultante para la región se puede determinar mediante f3" = Me 1 = le.iA = 100 La solución anterior revela que para una entrada de ac en la base.1 18 que se seleccionó tan pequeña como sea posible.lA = = 1 mA 1O}.17 Determinación de f3ac y Pdc a partir de las características del colector.lB I LlIB vCE = constante 3.... f{_ -i -. También definen los niveles de lB que se definen con facilidad en lugar de tener que interpolar el nivel de lB entre las curvas.-O)lA O 5/ VcE =7.2 mA 30}. ! 20)1A ¡ ¡ I I I . Para esta situación. V VI ~ VI I lB: 1 5+ I ! 1Punto Q 140 pA 1 I 1 1 I 1 ¡ I I 1 I ! j 25 IJA 30 pA i 1 I i I I < 3 ..lA ..lA Y de 30 }.1e ( mA ) 9 1 8 I I 7 6 ~V vt:-.2. (!J. ] I 8Ol1A I ! I ¡ ! I i I I i ! ! . la corriente del colector será de aproximadamente 100 veces la magnitud de la corriente base. En las dos intersecciones de lB Y el eje vertical. -lB I ¡ I 1 I I ! 1 ! i i .I B) como aparece en la ecuación (3. I 70 )lA I I i I I 60 )lA ! I ! I 5 4 . 2 1 1/ e.lA cumplen el requisito sin extenderse muy lejos del punto Q. I I I 20 I 25 1 I 1.le.

uA lB = O j1. Es importante observar que I CEO = O!lA.p Aunque no son exactamente iguales. el nivel de f3ac sería el mismo en todas las regiones de las características.18. el valor de f3ac variará en alguna medida entre un transistor y el siguíente. le (mA)" 12 11 10 9 8 IB==60. los niveles de f3ac y de f3dc se encuentran razonablemente cercanos y a menudo se pueden utilizar indistintamente. Para las situaciones de dc bastará con reconocerla como f3dc ' y para cualquier análisis en ac será {3ac" Si se especifica un valor de {3 para una configuración de transistor en particular. es suficiente validar el sistema aproximado anterior.18.A (lCEO == O IJA) / 1 O JO I 15 ~ 20 Figura 3. Esto es. Y el espaciamiento vertical entre las curvas es el mismo en cada punto de las características. 3. por 10 regular se utilizará tanto para los cálculos de dc como para10s de ac. Casi siempre.6 Configuración de emisor común 127 . El cálculo de {3" en el punto Q indicado dará por resultado =----45 !lA 9mA 7mA 2mA = 200 35 !lA 10 !lA Detenninar beta de dc en el mismo punto Q dará por resultado 8mA 40 !lA = 200 lo cual revela que si las características tienen la apariencia de la figura 3.uA r'------------------------1 1 1 1 1 1 1 1 IB=50)JA Punto Q lB == 40)JA 7 JB=)O. ofrecemos un conjunto de características con el objeto de compararlas con las que se obtienen con un trazador de curvas (que se describirá enseguida). mientras más bajo sea el nivel de ICEo' más cercanas serán las magnitudes de las dos betas. 2 mA. es decir. Aunque un conjunto de características· de un transistor real nunca tendrá la apariencia de la figura 3. si se conoce el nivel de f3ac ' se supone que es de la misma magnitud aproximadamente que f3dc ' y viceversa. Tome también en cuenta que dentro del mismo lote. por consiguiente. Debido a que la tendencia se dirige hacia niveles más y más bajos de lCEO' la validación de la aproxímación anterior se sustenta aún más. Obsérvese que el paso o incremento en lB se ha fijado en 10 pA. Es probable que la variación no sea significativa para la mayor parte de las aplicaciones. el subíndice correspondiente a dc o ac no se incluirá con la f3 para evitar la confusión a que dan lugar las expresiones con etiquetas innecesarias.uA 3 rfI 5 2 1 lB = 10 . aunque cada uno tenga el mismo número de código. la magnitud de f3 ac y de f3dc será la misma en cada punto de las características.18.18 Características en la cual f3 ac es igual en cualquier lado y f3 ac '" f3 dc- Para el análisis subsecuente. Si las características tuvieran la apariencia de aquellas que se encuentran en la figura 3.UA 6 5 ¡-4 IB=20.

a pero al utilizar una equivalencia de --=13+1 1 - a derivado de lo anterior. Después.15) se tiene Las dos ecuaciones anteriores desempeñan un papel muy importante en el análisis que se realiza en el capítulo 4. recuerde que a (3.a (3.. Polarización La polarización adecuada de un amplificador de emisor común puede determinarse de una manera similar a la presentada para la configuración de base común.19b. Es decir. Suponga que se le presenta un transistor npn como el que se muestra en la figura 3. (3.13) según se indica en la figura 3.f3 Es posible establecer una relación entre 13 y a utilizando las relaciones básicas que se han presentado hasta ahora. a o bien 1 +f3 a f3 = af3 + = (f3 + l)a en consecuencia I a=f3:1 I f3=-1 . El primer paso consiste en indicar la dirección de lE según lo establece la flecha en el símbolo del transistor como se muestra en la figura 3. se presentan las otras 128 Capítulo 3 Transistores bipolares de unión .19a. Al sustituir en lE = le + lB se tiene le a = le + f3 le y al dividir ambos miembros de la ecuación entre le se obtiene -:.14) y dado que lE = le + lB = f3 IB + lB (3.. y a partir de a = lellE se tiene que lE = lela.. Al utilizar 13 = lellB se tiene que lB = lelJ3.12b) =--- 1.12a) o bien A su vez. y se pide aplicar la polaridad correcta para colocar al dispositivo en la región activa.14a. Beta es un parámetro en particular importante porque ofrece un vinculo directo entre los niveles de corriente de los circuitos de entrada y los de salida para una configuración de emisor común. se encuentra que leEO = (f3 + 1)leBo o bien (3.

Si el transistor de la figura 3. para completar el concepto.19 tiene un transistor pnp. se introducen las fuentes con las polaridades que soportarán las direcciones resultantes de lB e le' según se muestra en la figura 3.19 Determinación del arreglo polarización apropiada para una configuración de transistor npn en emisor común.f3 ? ? r 1') lb) 1 ('1 Figura 3. corrientes como se indica.20 con las direcciones adecuadas de corriente y notación de voltaje. El mismo sistema puede aplicarse a los transistores pnp.7 Configuración de colector común 129 . 3.20 Notación y símbolos utilizados con la configuración de colector común: a) transistor pnp.7 CONFIGURACIÓN DE COLECTOR COMÚN La tercera y última configuración de transistor es la configuración de colector común. tomando en cuenta la relación de la ley de corriente de Kirchhoff: le + lB = lE' Por último. b) transistor npn. que se ilustra en la figura 3. La configuración de colector común se utiliza sobre todo para propósitos de acoplamiento de impedancia. 80----1 e la) e lb) Figura 3. se invertirán todas las corrientes y polaridades de la figura 3.19c. contrariamente a las de las configuraciones de base común y de un emisor COmún.19c. 3. debido a que tiene una alta impedancia de entrada y una baja impedancia de salida.

las características de salida son una gráfica de lEen función de V EC para un rango de valores de lB· Por tanto. La línea vertical relativa a 50 )lA 40 Región üe saturación .22. En la figura 3. 3. 101~ ______________________ 5 Región de corte ~~~ 1O)lA - I ~-- Figura 3. Todos los límites de operacíón para un transistor se definen en la hoja de especificaciones que se describirá en la sección 3. 130 Capítulo 3 Transistores bipolares de unión .9. Por último. Para la configuración de colector común.21 Configuración de colector común utilizado para propósitos de acoplamiento de impedancia.solos. Obsérvese que el colector se encuentra conectado a la tierra aunque el transistor esté conectado de manera similar a la configuración del emisor común.21 se muestra una configuración de circuito de colector común con la resistencia de carga conectada del emisor a la tierra. Desde un punto de vista de diseño. 1~ . Esta región se definió para las características del transistor de la figura 3 . El eje horizontal del voltaje para la configuración del colector común se obtiene con sólo cambiar el signo del voltaje del colector al emisor de las características del emisor común.. las características de salida para la configuración de colector común son las mismas que para la configuración de emisor común. Puede diseñarse utilizando las características de emisor común de la sección 3. Para el circuito de entrada de la configuración de colector común las características básicas de emisor común son suficientes para obtener la infonnación que se requiere.8 LÍMITFS DE OPERACIÓN Para cada transistor hay una región de operación sobre las características. Algunos de los límites de operación se explican por sí .3V I V CE . Para todos los propósitos prácticos. Para el transistor de la figura 3. existe un cambio casi imperceptible en la escala vertical de lc de las características de emisor común. si le se reemplaza por lE para las características de colector común (debido a que a" 1).~20~)lA~~ lE . las cuales asegurarán que no se rebasen los valores máximos y que la señal de salida exhiba una distorsión mínima.6.-. se especificó como 50 mA Y VCEO como 20 V. ICm'..21.al 10 t 15 20 operación para un transistor. no se requiere de un conjunto de características de colector común para elegir los parámetros del circuito de la figura 3.80------1 E R Figura 3..22 Definición de la región lineal (sin distorsión) de ~ __ O. la corriente de entrada es la misma tanto para las características del emisor común como para las del colector común.~.. ... . 40 )lA 30 20 _________________________________.22. tales como la corriente máxima: del colector (a la que por lo regular se hace mención normalmente en la hoja de especificaciones como corriente continua del colector) y voltaje máximo del colector al emisor (que a menudo se ~brevía como V CEO o V(BRlCEO en la hoja de especificaciones).

Así surge la pregunta respecto a cómo graficar la curva de disipación de potencia del colector especificada por el hecho de que Pe "'..22. El nivel máximo de disipación se define mediante la ecuación siguiente: (3.16) Para el dispositivo de la figura 3. o que éstas no aparezcan en la hoja de especificaciones (cosa que suele ocurrir). se debe utilizar la ecuación lCEO = f3/ CBO para darse una idea del nivel de corte si no se dispone de las curvas características. y los niveles de corriente y de voltaje que no dañarán al dispositivo.las características que se define como VCE.8 limites de operación 131 . La región de corte se define como la región por abajo de lc = ICEO' Esta región debe evitarse también si la señal de salida debe tener una distorsión mínima. En algunas hojas de especificaciones sólo se incluye ICBO' Entonces. y se despeja Con objeto de obtener el nivel resultante de VCE' se obtiene 300mW y 300mW 25mA = 12V Como también se indica en la figura 3 . sólo habrá que asegurar que le' V CE' Y su producto Vc~c caigan dentro del rango que aparece en la ecuación (3. más exacta será la curva: sin embargo.".3 V que se especifican para este transistor. se encuentra que si le = 50 mA.22. En caso de que no se disponga de las curvas características. Desde luego. especifica el VCE mínimo que puede aplicarse sin caer en la región no lineal denominada como región de saturación. El nivel de VCE.17). se puede dibujar un estimado general de la curva real utilizando los tres puntos que se defmieron antes.. Si se elige que le tenga un valor máximo de 50 mA y se sustituye en la relación anterior. se obtiene VCEle VCE(50 mA) VeE = 300mW = 300mW = 300mW 50mW = 6V Como resultado. como se indicó en la figura 3. el nivel de le es el siguiente: (20 V)/c = 300 mW 300mW l e = . casi siempre lo único que se necesita es un estimado general. Si ahora se elige un nivel de le a la mitad del rango medio tal como 25 mA. mientras más puntos se tengan.= 1SmA 20V definiendo un segundo punto sobre la curva de potencia.22 asegurará una distorsión mínima de la señal de salida. entonces VCE == 6 V sobre la curva de disipación de potencia.. Si ahora se elige que V eE tenga un valor máximo de 20 V. = 300 mW o bien VCEle = 300 mW En cualquier punto de las características el producto de V eE e le debe ser igual a 300 ID W.. . Por lo regular. 3. = VCEle.22. suele encontrarse en las proximidades de los 0. la disipación de potencia del colector se especificó como 300 mW. La operación en la región resultante de la figura 3.

17) utilizando h FE = 150 (el límite superior) e ICEO '" {3ICBO = (150)(50 nA) 7.0075 mA puede considerarse como O mA sobre una base aproximada. Los parámetros restantes se presentarán en los capítulos siguientes. Obsérvese en la lista de valores nominales máximos que VCEm" =V CEO =30 V con lc m" = 200 mA. La disipación máxima del colector Pc. hFEdisminuye a la mitad del valor cuando Ices igual a 50 mA. FETs. y un valor .23 se tomó directamente de la publicación Small-Signal Transistors. es muy importante que la información que incluye se reconozca y se entienda con claridad. Entonces. en tanto que las de pequeña señal incluyen los parámetros importantes para la operación en ac. Casi todas las hojas de especificaciones se desglosan en valores nominales máximos.'.23j se demuestra el efecto de la temperatura y la corriente del colector en el nivel de h FE ({3. la nonnalización revela que = = = = 132 Capitulo 3 Transistores bipolares de unión . Confonne lc se incrementa por arriba de este nivel. = 0..uA 0. and Diodes (Transistores de pequeña señal. En la figura 3.ínimo de 25 a la mayor corriente de 50 mA al mismo voltaje. Las características de "encendido" y "apagado" se refieren a los límites de de. Q = = Límites de operación 7.5. Ahora definimos los límites de operación para el dispositivo y se repiten a continuación en el fonnato de la ecuación (3..3V:>VcE :>30V VcElc :> 650mW En las características de pequeña señal se proporciona el nivel de h¡. Cuando [c 50 mA ha disminuido a 50/2 25. También puede disminuir a este nivel si lc disminuye al nivel bajo de 0. En las características "apagado" leBo se especifica como 50 nA y en las de "encendido" VCE . La infonnación que se proporciona como figura 3. "apagado" y en características de pequeña señal.' = PD = 625 mW. Las características eléctricas se desglosan después en "encendido". En otras palabras.) junto con una gráfica de la forma en que varía con la corriente del colector en la figura 3. si se tiene un transistor con f3dc h FE 50 a temperatura ambiente. Aunque no hemos presentado todos los parámetros.).5 .uA. FET y diodos) que preparó la compañía Motorola Inc.9 HOJA DE ESPECIFICACIONES DE TRANSISTORES Debido a que la hoja de especificaciones es el enlace de comunicación entre el fabricante y el usuario.uA :> le :> 200 mA 0. el valor máximo a 8 rnA es 50. El factor de pérdida de disipación bajo el valor máximo especifica que er~alor máximo disminuye en 5 mW por el aumento de cada 1 de temperatura por arriba de los 25 oC. ({3.15 mA.23a. ahora conoceremos casi todos. la curva de potencia máxima se define mediante el siguiente producto de cantidades de salida: (3.5 . Como se trata de una curva normalizada.A temperatura ambiente (25 oC) obsérvese que h FE ({3do) tiene un valor máximo de l en el área cercana a 8 mA aproximadamente.18) 3.23f.17) m:1x Para las características de base común. se hará men- ción a esta hoja de especificaciones con objeto de repasar la forma como se presenta el parámetro. Es cierto que para muchas aplicaciones el 7. El nivel de hFE tiene un rango entre 50 y 150 en lc =2 mA Y VCE = 1 V. características térmicas y características eléctricas.f3 lCEO VCE ""1 :> lc :> lc m" :> V CE :> VCE (3.3 V. EI2N4123 es un transistor npn de uso cuya identificación de encapsulado y tenninales aparecen en la esquina superior derecha de la figura 3..

0 kHz) 50 -.lción base-emisor (le'" 50 mAdc.J.3 0.\=25°C Pérdjd~ R~ngll 2N4123 Unidad Vd.l c = Q. f== 100 MHz) CE (le 2.0 Vdc) = 1.do 833 TRANSISTOR DE PROPÓSITO GENERAL NPl'i SILICIO ReSistencia t¿rmie<l.1.5 = 50 200 6.I B = 5.0 Vdc) Voltaje de saturación (l) colector-emisor (le 50 mAde.f3 el nivel real de h FE a cualquier nivel de le se dividió entre el valor máximo de h FE a esa temperatura y con le. CARACTERISTICAS DE PEQt. Ciclo de trabaJo'" 2.0 mAde.'l. Es probable que el lector.0 mAdc. f == 100 KHz) CapacitancIa colector-base (Ir".'~ 3 1 Em"or Símbolo Rme Máximo Lnidad °CW °CW tcrmiea.:ba de pulso: ancho del pulso _ 300 ¡.l e = 5.~.0 <k Figura 3_23 Hoja de especificaciones de transistores. V CE"" 10 V.\CTERisTICAS TÉRMICAS Característica R~~isteneia R.0 3 Colc<:tor mW m'W"C de di~lpJC1{m arriba 25 "C TJ.0 mAdc) Vdc -. f= 1.!lO leBo I EBO 30 Vd<: Vdc Vdc 40 5.a de entrada ("'BE == 0.lrio) Característica CARACTERiSTlCAS DE APAGADO Voltaje de ruptura {1} colector-emisor {le . nLORES :'IOOMI:'\ALES MÁXIMOS Valor Voltaje coleCIOf-eTmsor Símbolo VCEO VCBU Voj¡Jje emisor-base Corriente del colector continua Di<".23j es una escala logarítmica.l. f= 1.e . 250 4.0 KHz} (I) Pru. f= 1. - 0.0 k ohm.0 mAde. Vdc Vdc mAdc 2N4123 ENCAPSULADO 29-04. cuando disponga de tiempo para revisar las primeras secciones del capítulo 11.95 VolwJe de satUr.0 kHz) GananCia en comente-alta frecuencia (Ic = 10 mAdc. V = 20 Vdc. quiera hacer un nuevo repaso de las gráficas que se incluyen en esta sección. f= 100 MHz) CapaCItancia de sahdu (V CB = 5.lr"'O} Voltaje de ruptuw emisor-base {l~=IOflAde. unión a enc:¡p.ul:J.0 '" 'e Pe d~ 200 625 5. VCE "" 1.f= 100kHz) Ganan<:ia en corriente en ~quei\a seiíal (le = 2.0 mAdc.0 Vde..0 200 2.O. 8 mA. ESTILO \ TO-92 (TO-226AA) 30 YEBO 5.0 Vdc.(iÓn tol"l del di~po~ilivo @T.¡s.I E -O} Voltaje de ruptura colector-b<lse {l =oIOflAdc.T"ó de temperJ!Ur~ de umón en (}per~ción -55~+15() 'c J ~lmaccnam'~n1o "2 e .:specifiquc lo contr. lE =-0.l e '" O} 50 nAde 50 nAde c ARA c TERISTICAS DE ENe ENDIDO Ganancia de corriente OC 1) (le'" 2.0 Vdc. f '" 100 MHz) Capacitanc. Obsérvese asímismo que la escala horizontal de la figura 3.. 3.:. Las escalas logarítmicas se analizan con todo detalle en el capítulo 11. lE = O) Corriente de corte del emIsor {V OE =o 3.9 Hoja de especificaciones de transistores 133 .V h~ 50 25 150 Vd' = VCE 'Ul V BE.0 MHz pF pF pF 'O 4.5 Vdc. unión a ambiente R~JA 200 CARACTERisTICAS ELÉCfRICAS (T JI ~ 25 T J m~nos qu.0V. Rs '" 1.V cs =-5..0 mAdc) (! =50mAdc. VCE '" 20 Vde. f.R.le"'O} Máximo I Lnidad VIBRICEO V'BRICBO V"'BR1E. VCE"" 5.0 Comente de corte del colector (Ves'" 20 Vde.0 dE Figura de ruido {le = 100 flAdc.ENA SENAL Producto ganancia en corriente-ancho de band3 (le'" 10 mAdc. VCE "" 10 Vde.

. I .. casi todas las hojas de especificaciones que presentan la mayoría de los fabricantes omiten proporcionar las características completas. i .... :.) (dI 2 10 20 40 100 0... T A = 25"C) Ancho de banda = 1. i / .Resistencia de la fuente 14 \ f= 1 kHz 12 10 .5O I1 A I / -- Resist~ncia de la fuente = 500 n :.....g ¡. E..2 0. /~ ! '..2 0.) Figura 3.... ..f3 Antes de concluir esta descripción de las características. v--- Ic= 5O I1 A .:: W i\. Como se observó en la introducción de esta sección.AL PARA AUDIO FIGURA DE RUIDO (V CE = 5 Vdc.. Sin embargo.A ...4 1..."'<' . 2 6 /V "I'-~! / . La hoja de especificaciones puede ser una herramienta muy valiosa en el diseño o al utilizarla en el análisis.0 3.: . / .0 10 Voltaje de polarización inversa (V) Ib1 5.i . Resistencia de la fuente =' :WO. .... i l' ... le = 100 J.COb~ :::::::<.0 2. . la hoja de especificaciones que se proporciona en la figura 3.0 10 20 40 100 (. -. temperatura y demás. y la forma en que puede variar con los niveles cambiantes de comente. ~ ·v/ . obsérvese el hecho de que no se proporcionan las características reales del colector. Ir ~. pero debe hacerse cualquier esfuerzo que sea necesario para conocer la importancia de cada parámetro..23 Continuación. iooJ.0 2..¡ 2 O 0.5 mA Resistencia de la fuente = 1 kD.Y.1 'x:" . .0 7. / . ¡-------.e ...... . ~X .X '\..0 5. ..0 I 0.. 134 Capítulo 3 Transistores bipolares de unión ..0 ... ..... a medida que se presenten los parámetros. 200 . i ! i .0 2.0 Hz Figura 3 ... ::-~ : ..0 ¿ " '-' 3.23 se mencionará con frecuencia en los capítulos que siguen. . 12 10 .Variaciones de frecuencia...~ ~ 50 30 20 ..: "' : . Figura 4 ..LA 0.bo ~ ! I : .. ~ Resistencia de la fuente = '200.Tiempos de conmutación 10 7..'i I • ~ 5.sy+-c-I· 3. .. • T..1 0.. :s ~ 2 8 ¡-----le =0..3 0. . i ¡ I 100 70 ""'.0 4...1 0. 4 2 / / !/'J /!/'" ! I I I /~ Ic= .Corriente de colector (mA) 50 100 200 ('1 CARACTERÍSTICAS DE PEQUEÑA SEJ\.. ...:: ..Q V l e = 1 mA :s " ~ u 8 .. . 8= . no todos los parámetros que se incluyen en la hoja de especificaciones se definieron en las secciones o capítulos anteriores.0 I I I . .JI V/ // 1/ / / / / / / '// 1mAJ"/ le = 0.. -... I ...0 10 le..5mA 6 4 ~ "- l..2 0. ~ " "º § "..:¡ 5./ :/ .0 1.. ...0 20 30 5.4 O " r Frecuencia (kHz.. Figura 1 .7 1..0 7.. De hecho.~. .. • .0: 1 ... Es de esperarse que los datos que se proporcionan sean suficientes para utilizar de manera eficaz el dispositivo en el proceso de diseño...I. 1.5 0. 20 30 40 10.0 _. i 1...0 2..0 V cc = 3 V le/lB-lO VEB (abieno) "y: ..Capacitancia Figura 2 ..J / I I I ..~ O....

:::.5 0.. 3.Corriente de colector (mA! (g) (O Figura 7 . 1. '\.2 .~ -g ~ = 1.2 2. T\=25°C Figura 5 .2 0.~ -j ___________ 0.Ganancia de corriente Figura 6 . '.7 2..7 ~ +25OC 5SOC ~ VCE=lV _ i o o o .5 0.0 10 0. 1 i ..0 1. O .0 '\.0 ~~ " 'g :g .5 0.1 0.2 5.2 ' -_ _ __ _ _ _ _ _ _ _ _---' .! I 1 --1 ¡'.:::.2 - 1. I "'70 100 ! .j= 1 kHz. +\25°C " = " .Impedancia de entrada Figura 8 . Corriente de colector (mAl (i) 5.0 I ~ 2 .0 1. ~-. ¡TJ ._-_ ... .5 1.0 0. " ."'- ~ " ~ e 0.0 0.~ 0.0 0.-j-------------0..9 Hoja de especificaciones de transistores 135 " ...0 __ ~ I 0.23 Continuación. 1.0 7.0 3... 30 0...3 0.1 0.3 0...0 10 JC' Corriente de colector (mAl le.1 I ../ 5..1 0..1 0. Relación de retroalimentación de voltaje .f3 PARÁMETROS h VCE = 10V. . . - =:_--====:=====~=.5 1.0 1(".2 le' Corriente de colector (mA) (h) 0.0 10 1.0 5.5 2.Admitancia de entrada 100 I ----I I I I e_ -- ~ o '6 50 '~" ~ 20 o 10 5..0 10 CARACTERÍSTICAS EST ÁTICAS Figura 9 '" Ganancia de corriente en DC 1.0 2.0 0.0 10 20 30 50 le Corriente de colector (mA) """ 200 Ftgura 3.0 '-~_L- .0 2. .0 5.<:.

. la distancia entre las curvas lB es de¡¡' de una división.:-: : --:::-:::::2->=::¿=-C=+f=--~-ti========1 -8mA IB.1A para la curva de la parte inferior. medidor digital y óhmerro. .10 PRUEBA DE TRANSISTORES De manera semejante como ocurre con los diodos. Ic.24 una vez que todos los controles se ajusten de manera adecuada..24 Respuesta del trazador de curvas al transistor npn 2N3904. 16mA: ! . i I i 60 flA 50. La sensibilidad vertical es de 2 mA /div. = 8.( . · SO . 14mAi. i ! I ¡ 1: I . i. 30 llA 20 llA Por paso 10. r- .25 Determinación de la f3ac para las características del transistor de la figura 3. I i ! OmA" OV I - . Por ejemplo.45 generará una imagen igual a la pantalla de la figura 3.2 mA ¡ r.=6. .(lA Venieal por división 2mA . como se indica en la figura 3. Las pantallas más pequeñas a la derecha indican la escala que debe aplicarse a las características. empezando en Of. 10 que da por resultado la escala que se ilustra a la izquierda del monitor.4mA -. La función de paso indica que las curvas están separadas por una diferencia de 10 pA. . -~.25. Sólo multiplique el factor que aparece en pantalla por el número de divisiones entre las curvas lB en la región de interés.uA Horizontal por división rí' i I IV i ! I 4mAi i · · .=40pA =-ro div Flgura 3. En esta región de la pantalla. Si se usa el factor especificado. se encuentra que = ~ 10 div (200) = 180 div 2.(lA 40. La sensibilidad horizontal es de 1 V /div.7V SV OllA 9V lOV lV 2V 3V 4V 5V 6V lc. Punto Q (lc =7mA. determine f3" para un punto Q de le = 7 mAy V CE = 5 V. El último factor de escala que se proporciona se puede utilizar para detenninar con rapidez la f3ac para cualquier región de las características._.(lA I 2mAI : " !OllA ¡ I /3 o gm por división 200 Figura 3. 12mAi ¡r /: e .f3 3.24 a le = 7mAyVCE =:SY.70 !lA . 10 que da por resultado la escala que se muestra abajo de las características. Trazador de curvas El trazador de curvas de la figura 1. existen tres "rutas" que pueden tomarse para verificar un transistor: trazador de curvas.J 1 +/ .VcE =5V) IB=30~A 136 Capítulo 3 Transistores bipolares de unión .0""..

la unión base~emisor debe dar por resultado un voltaje bajo de aproximadamente 0.11) se obtiene le.26. es posible verificar los estados de polarización directa e inversá de la unión base-colector. Ftgura 3. (Cortesía de Computronics Teehnology. corriente y resistencia.f3 Al utilizar la ecuación (3.6. en el modo de verificación de diodo se puede usar para verificar las uniones p-n de un transistor.8mA 10llA lo cual verifica la determinación anterior.) 3. según sea el encapsulado. El nivel de h FE se determina a una corriente del colector de 2 mA para el Testmate l75A. = 180 40llA . Obsérvese la opción de pnp o npn y la disponibilidad de dos bornes para el emisor para manejar la secuencia de contactos. .30llA Medidores digitales avanzados Hoy en día. lne. 1. como el que se muestra en la figura 3. si se utilizan los conectores que están en la parte inferior a la izquierda del disco selector de función.2mA . que son capaces de proporcionar el nivel de h FE .26 Probador de transistores. con la punta de prueba roja (positivo) conectada a la base y la punta de prueba negra (negativo) conectada al emisor.4mA lB. en el mercado se dispone de medidores digitales avanzados. .le. que también aparece en la pantalla digital. = B. para representar la unión con polarización inversa. Con el colector abierto. con el emisor abierto. De manera análoga. Obsérvese que este versátil instrumento también puede verificar un diodo.lB.1 () Prueba de transistores 137 .L. Puede medir la capacitancia y la frecuencia además de las funciones nonnales de medición de voltaje. De hecho.7 V. Una inversión de las tenninales debe dar por resultado una indicación G.

A su vez.29. y da por resultado una lectura que. (al (b) Co) (d) FlgUra 3. la unión base-emisor tiene polarización directa y la unión base-colector polarización inversa. una lectura de alta resistencia indicaría un transistor pnp. colector o base de un transistor. la unión con polarización directa debe registrar una resistencia relativamente baja. b) y c) cortesía de Motorola. Ralta Figura 3. en esencia. caerá en el rango de 100 Q a unos cuantos kilohms.27.f3 Óhmetro Un óhmetro o las escalas de resistencia de un DMM pueden utilizarse para verificar el estado de un transistor. mientras que la unión con polarización inversa muestra una resistencia mucho mayor. 3. Siempre que sea posible. una lectura de baja resistencia indicaria un transistor npn. a) Cortesía de General Electric Company. Algunos de los métodos que se utilizan con mayor frecuencia se indican en la figura 3. la unión con polarización directa (palarizada por la fuente interna en el modo de resistencia) base-emisor debe verificarse como se indica en la figura 3. aluminio o níquel. lnc.11 ENCAPSULADO DE TRANSISTORES E IDENTIFICACIÓN DE TERMINALES Una vez que se ha fabricado el transistor utilizando una de las técnicas que se describen en el capítulo 12. Aunque también puede utilizarse un óhmetro para detenninar las tenninales (base. que casi siempre son de oro. Si ambas uniones de un transistor dan por resultado las lecturas esperadas. Si la punta de prueba positiva (+) se conecta a la base y la negativa (-) al emisor. se supone que esta determinación puede hacerse con sólo observar la orientación de los contactos en el encapsulado.29 Varios tipos de transistores. colector y emisor) de un transistor. Los que se construyen para trabajo pesado son dispositivos de alta potencia. se unen las tenninales mediante pequeños alambres. Recuerde que para un transistor en la región activa. el encapsulado del transistor tendrá algún tipo de marca para indicar qué terminales se encuentran conectadas al emisor. d) cortesía de International Rectifier Corporation. el tipo de transistor también puede determinarse con sólo observar la polaridad de las puntas de prueba cuando se aplican a la unión base-emisor. Para un transistor pnp las terminales se invierten para cada unión.30. Es obvio que una resistencia grande o pequeña en ambas direcciones (invirtiendo los contactos) para cada unión de un transistor npn o pnp indica un dispositivo dañado.. y toda la estructura se encapsula en un "contenedor" como el que se muestra en la figura 3. Para un transistor npn. La unión con polarización inversa base-colector (una vez más polarizada inversamente por la fuente interna) debe verificarse según se muestra en la figura 3. 138 Capitulo 3 Transistores bipolares de unión .28 con una lectura que suele exceder los 100 kil. Por tanto. en tanto que otros cuyo encapsulado es pequeño (tipo sombrero) o cuyo cuerpo es de plástico son dispositivos de baja o mediana potencia.27 Verificación de la unión base-emisor con polarización directa de un transistor npn. Figura 3.28 Verificación de la unión base-colector con polarización inversa de un transistor npn. por lo regular.

(Cortesía de Fairchild Camera and Instrument Corporation. Lenguet3s de cierre (b) (.) (e) Figura 3.30 Identificación de terminales del transistor.32a. En la figura 3.-. Existen pequeños alambres de oro para conectar las terminales. las conexiones internas de las terminales se ilustran en la figura 3. Dado con proceso de pasivación Estructura de cobre lnyección de compuesto de moldeo axial .31 aparece la construcción interna de un encapsulado TO-92 de la línea Fairchild.) En el encapsulado de terminales en doble línea. la identificación en la superficie superior indica el número 1 de las 14 terminales.. una estructura de cobre y un encapsulado de resina epóxica.f3 figura 3./" Encapsulado de epóxico Ir I"i\-f. De igual manera como ocurre con el encapsulado de diodos en le. que aparece en la figura 3. Obsérvese el tamaño en extremo pequeño del dispositivo semiconductor real.31 Construcción interna de un transistor Fairchild en un encapsulado TO-92.11 Encapsulado de transistores e identificación de terminales 139 .32b. 3. es posible encapsular cuatro transistores pnp individuales de silicio.

. Para las necesidades actuales sólo es necesario especificar dos parámetros.. b) diagrama de base. Después. para dirigir al paquete de programación (programa) hacia la localización de los parámetros que definen al transistor. La lista de parámetros. que se señala como BF. Entre éstos se incluyen el valor de beta. es muy extensa y de hecho incluye 40 térntinos..Sin conexión inte~a (b) 3. ntientras que en un análisis mediante PSpice (versión DOS) se utilizará un modelo de transistor que se introduce en los párrafos siguientes.f3 (Vista superior) e B E NC E Figura 3.7 V cuando el dispositivo está "encendido". Los dos enunciados que se mencionaron antes aparecerán en la sección de análisis por computadora que se incluye en el capítulo 4. los elementos nuevos pueden 140 Capitnlo 3 Transistores bipolares de unión .12 ANÁLISIS POR COMPUTADORA En el capítulo 4 se estudiará una red de transistores utilizando BASIC y PSpice (versiones DOS y Windows). Serán los únicos enunciados diferentes de los que aparecen en el análisis de diodos del capítulo 2. y la corriente de saturación inversa IS a un nivel que dé por resultado un voltaje base-entisor de aproximadamente 0. Después. El PSpice (versión Windows) utilizará'un transistor que se incluye en la biblioteca interna. el método será análogo a un análisis realizado a mano. En otras palabras.. El número 1 es el nombre elegido para el transistor. como aparece en el manual PSpice. el enunciado debe comenzar con .15) '------' . se capturan las terntinales en el orden que aparece arriba. se indica el tipo de transistor y los valores de los parámetros que se especificarán que se incluyen dentro del paréntesis.32 Transistores pnp de C silicio Q2T2905 de Texas Instruments: a) apariencia. Si se utiliza BASIC. El último registro es el nombre del modelo. El enunciado del modelo tiene el siguiente formato: ..MODEL y seguido por el nombre del modelo del transistor como se especificó en el enunciado anterior. ~ # nombre tipo del modelo parámetros que serán especificados Como se indica. (Cortesía de Texas Instruments Incorporated.) (a) B E NC E B e NC .MODEL ~ QN NPN (BF = 140 IS = 2E . aunque puede incluir hasta siete caracteres (números y letras). PSpice (versión DOS) El enunciado de PSpice para la introducción de los elementos de un transistor tiene el formato siguiente: QI 3 C 4 nombre B E nombre del modelo La Q se requiere para identificar el dispositivo como un transistor.

Se encuentra eval. dibuje el símbolo del transistor para un transistor pnp y npn. Dibuje una figura similar a la figura 3. ¿Se altera algún elemento de esta información al cambiar de una base de silicio a una de gennanio? 2. 7. Después se elige Get New Par! (busca nuevo componente) seguido por Browse (hojear) para ver la lista disponible. ¿Cuál es la diferencia más importante entre un dispositivo bipolar y uno unipolar? § 3. El capítulo 4 describirá la forma de modificar los parámetros del transistor seleccionado y la forma de llevar a cabo un análisis de la red de transistores.5 para el flujo de portadores mayoritarios y minoritarios de un transistor npn.10b. En este sentido. 10 V Y 20 V. ¿es válida la aproximación de la figura 3. Describa el movimiento resultante del ponador. De memoria.2 Construcción de transistores PROBLEMAS 1.5 rnA VcB =4 V. ¿Cuál de las comentes del transistor es siempre la mayor? ¿Cuál es siempre la menor? ¿Cuáles de las dos corrientes son relativamente cercanas en magnitud? 9.:::: 1 V. ¿Qué nombres se asignan a los dos tipos de transistores BJT? Dibuje la construcción básica de cada uno e identifique los diversos portadores minoritarios y mayoritarios en cada uno. b) Para las redes en las cuales la magnitud de los elementos resistivos se encuentra en kilohms. e) ¿ Cómo han afectado los cambios de VeB el nivel resultante de le? d) Respecto a una base aproximada. 11.3 para la unión con polarización directa de un transistor npn. ¿Cómo se deben polarizar las dos uniones del transistor para una operación de amplificación correcta del transistor? 4. Conforme oprima el botón de un dispositivo al siguiente.10c (basándose en los resultados del inciso a)? 13. con base en una aproximación. b) Repitaelincisoaparal[=4. Dibuje el símbolo gráfico junto a cada uno. 6. Si la comente del emisor de un transistor es de 8 mA e lB es de 1/100 de le determine los niveles de le e lB· § 3. Utilizando las características de la flgura 3.slb en la lista de Iibrary (biblioteca) y después de seleccionar la entrada se debe mover a través de la lista de dispositivos disponibles.4 para la unión con polarización inversa de un transistor npn. y aparecerá en la pantalla para su colocación. sólo se selecciona en el dispositivo y OK. a) Determine la resistencia promedio en ac para las características de la figura 3.f3 presentarSe en la biblioteca PSpice sin modificar los procedimientos ya descritos. a) Usando las características de la figura 3.7. el uso del paquete PSpice es una "experiencia de construcción" real con la posibilidad de analizar algunas redes muy complicadas que se encuentran a sólo unos cuantos enunciados de distancia. Análisis del centro de diseño de PSpice para Windows La elección de transistor bajo PSpice para Windows se encuentra al seleccionar Draw en la barra de menú de la ventana de 5chematics (esquemas).SmA Ves = 16 V. 8. Dibuje una figura similar a la figura 3. una caja de Description aparecerá arriba de la entrada describiendo el tipo de dispositivo. que VeB tiene sólo un pequeño efecto en la relación entre VBE elE? 12. Señale el movimiento resultante del portador.4 Configuración de base común 10. Dibuje una figura similar a la figura 3. ¿Cuál es la fuente de la corriente de fuga en un transistor? 5. detennine la corriente resultante del colector si lE = 4. Describa el movimiento resultante del ponador. § 3. ¿cómo se relacionan lE e le basándose en los resultados anteriores? Problemas 141 .8. e insene la dirección convencional del flujo para cada corriente. especifique V BE alE = 5 mA para V eB . ¿Es razonable suponer. Una vez que se elige la opción del transistor deseado.3 Operación del transistor 3.

a) b) e) Dada una a dc de 0.10b.998. Utilizando las características de la figura 3.12 si la fuente tiene una resistencia interna de 100 Q en serie con Vi" § 3. Si se llevara a cabo el problema 23.Ay VCE ::: 15 V. determine le si Ves = 10 V VSE ::. Después calcule a dc y el nivel resultante de lE' (Utilice el nivel de Ic determinado por I c ::: f3 diB') 26. y d. calcule I CBO ' 23. Calcule la ganancia de voltaje (A" = V L/V) para la red de la figura 3. 800 rnV.f3 14.8. b) Determine f3dc en lB = 10 j. 10 V. c. determine el valor correspondiente de a. Utilizando las características de la figura 3. ¿cambia el valor de f3dc entre punto y punto en las características? ¿Dónde se encuentran los valores más altos? ¿Puede desarrollar algunas conclusiones generales acerca del valor de /3dc con base en un conjunto de características como las que se presentan en la figura 3.14a.14: a) Encuentre el valor de lc correspondiente a V BE = +750 mV y VCE = +5 V. b) Encuentre e! valor de a correspondiente a este punto de operación. e) A VCE = +8 V. b) e) d) e) Determine VSE si le::. Al revisar los resultados de los incisos a a e. a) Para las características de emisor común de la figura 3. c) Sif3dc::: 180e I c = 2.) =1 k. encuentre lEe lB' 142 Capítulo 3 Transistores bipolares de unión . detennine le si lE::. a) Empleando las características de las figuras 3. e) Vuelva a utilizar el inciso a en lB = 30 f1A Y VCE = 10 V.98.3 mA e lB = 30 ¡.14a: * 24. determine la beta en dc en un punto de operación de VCE = +8 Ve = 2 mA. 16.987. b) Encuentre el valor de V CE Y V BE correspondiente a le =.A.12 si Vi =500 mV y R (Los otros valores del circuito permanecen iguaJes. 'c * 22. Compare las soluciones para V BE para los incisos b. § 3. Repita el inciso b utilizando las características de la figura 3. compare los niveles de f3dc y f3ac para cada punto y comente acerca de la tendencia en magnitud para cada cantidad. d) Revisando los resultados de los incisos a a e. b) Una vez especificado f3dc ::: 120. 18.lOc. especifique el valor correspondiente de f3de .7 y 3. a) Usando las características de la figura 3.6 Configuración de emisor común 19. Repita el inciso b utilizando las características de la figura 3.14. 40 jiA Y u dc es 0. a) Utilizando las características de la figura 3. ¿Se puede ignorar la diferencia si normalmente se encuentran niveles de voltaje mayores a unos cuantos volts? 15.Q. Calcule la ganancia de voltaje (Av = V L/V) para la red de la figura 3. Encuentre lE si lB::. e) Utilizando la f3dc determinada en el inciso b.0 mA.14a. b) Repita el inciso a en lB::: 5 p. Dibuje de memoria la configuración del transistor en base común (para npn y pnp) e indique la polaridad de la polarización aplicada y las direcciones de corriente resultantes.iA Y V CE = 10 V. determine f3dc en lB = 25 J1A y VCE = 10 V.14a.A Y V CE =10 V.8 mA e lB = 20 p.A Y VCE = 5 V. 4 mA. a) Dado que ade = 0. Repita el inciso a en lB = 5 J1A y VCE = 15 V. determine f3dc en lB = 80 J1. ~·21. 25. encuentre el valor correspondiente de ICEO' d) Calcule el valor aproximado de lCBO utilizando el valor de beta dc que se obtuvo en el inciso a.lA. DefinalcBo e ICEO' ¿En qué son diferentes? ¿Cómo están relacionados? ¿Por lo regular sus magnitudes son cercanas? 20. determine fJ" en lB =80 ¡LA Y V eE =5 V.l4a. Determine cxdc si lE = 2.5 Acción amplificadora del transistor 17. Vuelva a hacer el inciso a en lB =30 Ji. a) b) c) d) Utilizando las características de la figura 3. determine 1CEO a V CE = 10 V. 5 mA Y Vcs::. ¿cambia el valor de f3ac entre punto y punto en las características? ¿Dónde se encuentran los valores más altos? ¿Puede determinar algunas conclusiones generales acerca del valor de f3 ac con base en un conjunto de características de colector? e) Los puntos seleccionados en este ejercicio son los mismos que los que se utilizaron en el problema 23.

Refiriéndose a la figura 3.. § 3.23f) para el rango de le desde 0. 33. determine f3ac en le == 14 mA y VCE = 3 V.. ¿Cómo se comparan los niveles de f3ac y de f3dc en cada región? ¿Es válida la aproximación {3dc == {Jac para este conjunto de características? * Los asteriscos indican problemas más difíciles. ¿Es este cambio tal que deba considerarse en una situación de diseño? Utilizando las características de la figura 3.23. Especifique Jl" en le = 14 mA Y VCE = 3 V. Utilizando las características de la fIgura 3.2.. § 3.23 con respecto a PDmáx' VCEmáx.1 V. Utilizando la información que se proporciona en la figura 3.24. determine si la capacitancia de entrada en la configuración de base común se incrementa o disminuye con los crecientes niveles de potencial de polarización inversa. dibuje las características de entrada y de salida de la configuración de colector común. determine el rango de temperaturas para el dispositivo en grados Farenheit. Explique por qué. Dibuje de memoria la configuracíón de transistor en emisor común (para npn y pnp) e inserte el arreglo correcto de la polarización con las direcciones de corriente resultantes para lB' le elE" § 3.23j. Problemas 143 . 31.14. Determine la región de operación para un transistor que tenga las características de la figura 3. Para un transistor que tenga las caractensticas de la figura 3. Y PCm:íX =30mW.10 Prueba de transistores 39. determine cuánto ha cambiado el nivel de h(e desde su valor en 1 mA a su valor en 10 mA. Especifique la región de operación para un transistor que tenga las características de la figura 3.:' y VCEm:. VCEm~x=17V.8 si lcmó:< = 6 mA.' dibuje los límites de operación para el dispositivo. Determine f3ac en lc = 1 mA Y VCE = 8 v.23. ¿Es significativo el cambio para el rango de temperatura especificado? ¿Se trata de un elemento que deba considerarse en el proceso de diseño? * 38.f3 27. Suponiendo que el voltaje del emisor siga exactamente el vohaje de base y que Vbe (rms) = 0. calcule la amplificación de voltaje del circuito (A" = V o I Vi) Y la corriente del emisor para RE = 1 kG.ICm:. Utilizando las características de la figura 3. ¿Cómo se compara el rango de h FE (figura 3. 34.23f.7 Configuración de colector común 28. Se aplica un voltaje de 2 V nns (medidos de la base a tierra) al circuito de la figura 321.yPcmó:<=40mW. VCBmó:< = 15 V. 29.x=7mA. a) b) e) d) e) f) Utilizando las características de la figura 3. Con base en los datos de la figura 3. Detennine (3.e en le = 1 mA Y VeE =8 V. § 3. normalizada a partir de h FE := 100) con el rango de hlc (fIgura 3. * 37. Obsérvese que la escala vertical es una escala logáritrnica que puede referirse a la sección 11.8 limites de operación 30. ¿cuál es el valor esperado de promedio de J3dC ? lCEO utilizando el valor 35.14 si/c mó.1 mA a 10 mA? 36.23b..9 Hoja de especificaciones de transistores 32. detenmne el nivel de fidc en le= 10 mA en los tres niveles de temperatura que aparecen en la figura.23j.

Sin embargo.CAPÍTULO Polarización en dc-BJT 4. El nivel de de de un transistor en operación es controlado por diversos factores. Aunque en este capítulo se analiza cierta cantidad de redes. Las ecuaciones para JB son tan familiares para una cantidad de configuraciones que una ecuación puede derivarse de otra sólo 144 Capítulo 4 Polarización en dc-B. Este aspecto también se investigará en una sección posterior del presente capítulo.1) (4. Muy a menudo se asume que un transistor es un dispositivo mágico que puede elevar el nivel de una señal de entrada de ac. las relaciones de las ecuaciones (4.3) pueden aplicarse para encontrar las cantidades de interés restantes.IT .7V (4. Las similitudes en el análisis serán inmediatamente obvias según vaya avanzando en este capítulo.1) a (4. y viceversa. en este capítulo se analizan varias de estas redes. Por fortuna. se debe construir una red que establecerá el punto de operación deseado. qué tan sensible es el sistema a las variaciones de temperatura. Por tanto.2) (4. que son importantes para un transistor: VBE = O. el teorema de la superposición puede aplicarse y la investigación de las condiciones de de puede separarse por completo de la respuesta de ac. el análisis o diseño de cualquier amplificador electrónico tiene dos componentes: la porción de dc y la porción de ac. es decir. incluyendo el rango de puntos de operación posibles sobre las características del dispositivo.2 se especifica el rango para el amplificador a BIT.3) Una vez que estén analizadas las primeras redes. En realidad. la elección de los parámetros para los niveles requeridos de dc afectarán la respuesta en ac. Una vez que lB se conoce. la solución de las siguientes se tornará más clara. En la mayoría de los casos la corriente base lB es la primera cantidad que debe determinarse. se debe tener en cuenta que durante el estado de diseño o síntesis. el nivel de potencia de salida de ac mejorado es el resultado de una transferencia de energía desde las fuentes de dc aplicadas. Cada diseño también determinará la estabilidad del sistema.1 INTRODUCCIÓN El análisis o diseño de un amplificador a transistor requiere de un conocimiento tanto para la respuesta en de como para la respuesta en ac del sistema. sin la asistencia de una fuente externa de energía. Una vez definidos los niveles de voltaje y de corriente de dc. En la sección 4. existe una similitud fundamental entre el análisis de cada configuración debido al uso recurrente de las siguientes relaciones básicas.

lc(mA) 80l1A / Cmáx 25 . definida por VCE '. o bien la destrucción del dispositivo. El punto Q que se elige a menudo depende del empleo del circuito.1 muestra una característica general de salida de un dispositivo con cuatro puntos de operación indicados. OJiA. La principal función de este capítulo es desarrollar un nivel de familiaridad con el transistor BJT. El circuito de polarización puede diseñarse para establecer la operación del dispositivo en cualquiera de estos puntos o de otros dentro de la región activa. pero el resultado de tal operación podría ser un recorte considerable de la vida del dispositivo. Debido a que el punto de operación es un punto fijo sobre las características. De cualquier manera. también se le !lama punto de reposo (abreviado punto Q. Cuando se confina la región activa pueden seleccionarse muchas áreas o puntos de operación diferentes. Para los amplificadores a transistores el voltaje y comente de dc resultantes establecen un punto de operación sobre las características que definen una región que se utilizará para la amplificación de la señal aplicada.C 20 pA 5 ¡OpA A 5 10 Corte 15 20 Hgura 4. VCEm ' El dispositivo BJT puede estar en polarización para operar fuera de estos límites máximos. La figura 4. En el extremo inferior de las escalas se encuentra m" la región de corte. se pueden considerar algunas diferen.2 PUNTO DE OPERACIÓN El término polarización que aparece en el título de este capítulo es un término que comprende todo lo relacionado para la aplicación de voltajes de de.. La restricción de máxima potencia se m" define por la curva Pe en la misma figura.. el cual podría permitir un análisis en dc de cualquier sistema que pueda utilizar el amplificador a BJT 4. ~. Y la región de saturación.1 mediante una línea horizontal para la corriente máxima del colector le ' y una línea vertical cuando sea el voltaje máximo del colector-emisor VCE . que ayudan a establecer un nivel fijo de comente y voltaje. quiescent point). Los valores máximos están indicados en las características de la figura 4. definida por ls'.con eliminar o añadir uno o dos términos. 4.2 Punlo de operación 145 . 20 50 IJ-A 15 Saturación s 10 . por la sigla en inglés de.1 Varios puntos de operación dentro de los límites de operación de un transistor.

como la ganancia en corriente del transistor (/3. Ésta es por lo general la condición deseada para los aruplificadores de pequeña señal (capítulo 8). Debido a que es necesario polarizar un dispositivo de forma que pueda responder al rango completo de la señal de entrada. El punto D establece el sitio de operación del dispositivo cerca del nivel de voltaje y potencia máxima. el dispositivo estaría al principio completamente apagado.) y la corriente de fuga del transistor (lew)' Las mayores temperaturas dan como resultado mayores corrientes de fuga en el dispositivo. del circuito de polarización. [Obsérvese que para la polarización directa el voltaje a través de la unión p-n es p-positiva. permitiendo al dispositivo reaccionar (y posiblemente amplificar) tanto ante las excursiones positivas como negativas de la señal de entrada. El punto e pennitiría cierta variación positiva y negativa de la señal de salida. Este énfasis sobre la letra inicial debe ofrecer un medio para ayudar a memorizar la polaridad necesaria de voltaje.1. Para el punto B. los siguientes puntos deben resultar exactos: 1.1 para presentar algunas ideas básicas acerca del punto de operación y. si la señal se aplica al circuito. Por tanto. es preferible operar donde la ganancia del dispositivo es muy constante (o lineal) para asegurar que la aruplificación a través de la excursión completa de la señal de entrada es la misma. saturación y lineal de las características del BJT se ofrecen de la siguiente manera: l. Para que el BJT esté polarizado en su región lineal o de operación activa. también debe tomarse en cuenta el efecto de la temperatura.cias entre los diversos puntos mostrados en la figura 4. En este análisis. Existe otro factor para la polarización muy importante que todavía debemos considerar. por tanto.] La operación en las regiones de corte. el punto A no sería precisamente el adecuado. Si no se utilizara la polarización. pero no necesariaruente es el caso para los amplificadores de potencia. En general. comparada con la estabilidad de varios circuitos polarizados. 2. el voltaje y la corriente del dispositivo tendrán variación. La excursión del voltaje de salida en la dirección positiva se encuentra entonces limitada para no exceder el voltaje máximo. causando un cambio en la condición de operación establecida por la red de polarización.. cero corriente a través del dispositivo (y cero voltaje a través de él). de operación más lineal. pero no la suficiente como para llevar al dispositivo hacia el corte o a la saturación. El resultado es que el diseño de la red debe ofrecer también un grado de estabilidad en temperatura. los cuales serán considerados en el capítulo 16. el punto B parece ser el mejor punto de operación en términos de ganancia lineal y la excursión más grande posible de voltaje y corriente. Este factor ocasiona que cambien los parámetros. ntientras que para la polarización inversa es opuesto (inverso) con n-positiva. La unión base-colector debe tener una polarización inversa (voltaje de la región n más positivo) con un voltaje de polarización inversa resultante de cualquier valor dentro de los límites máximos del dispositivo. nos concentramos básicamente en la polarización del transistor para la operación de amplificación en pequeña señal. Una vez que seleccionamos y polarizamos el BJT en un punto de operación. El punto B es una región de espaciamiento más lineal y.el cual indica el grado de cambio en el punto de operación debido a una variación en la temperatura. Si la señal de entrada se elige correctamente. La operación en el punto e también acarrea inquietud acerca de las no linealidades presentadas por el hecho de que hay un cambio rápido en las curvas de lB en esta región. según se muestra en la figura 4. de tal forma que dichos carubios ocasionen la menor cantidad de modificaciones en el punto de operación. Operación en la región lineal: Unión base-emisor con polarización directa Unión base-colector con polarización inversa 146 Capítulo 4 Polarización en dc-BJT . el dispositivo tendrá una variación en corriente y voltaje desde el punto de operación. es decir. por tanto. Es mejor un circuito de gran estabilidad.dando por resultado un punto Q enA. pero el valor pico a pico estaría limitado por la proximidad de VCE =OVIIe =OrnA.7 V. La estabilidad del punto de operación puede especificarse mediante un factor de estabilidad S.6 a 0. La unión base-entisor debe tener una polarización directa (voltaje de la región p más positivo) con un voltaje de polarización directa resultante de aproximadaruente 0.

Más adelante. El voltaje a través de RE es el voltaje Vcc aplicado en un extremo menos la caída a través de la unión base-emisor (VBE). Las direcciones de corriente de la figura 4.2.3 Equivalente de de de lla figura 4..3.3. Aunque la red utilice un transistor npn.. se obtendrá +Vec . lB ~ V BE Es verdad que la ecuación (4.2 son las reales.4. Cuando escriba la ecuación de voltaje de Kirchhoff en la dirección de las manecillas del reloj. la red debe aislarse de los niveles de ac. .. como se muestra en la figura 4.3 CIRCUITO DE POLARIZACIÓN FIJA El circuito de polarización fija de la figura 4.2 ofrece una introducción relativamente directa y simple al análisis de la polarización en de de transistores.2 Circuito de polarización fija .. la fuente Vee de dc puede separarse en dos fuentes (para propósitos de análisis solamente).lsRB .3 Circuito de polarización fija .. 147 Malla base-emisor. las ecuaciones y los cálculos se pueden aplicar con facilidad a la configuración con transistor pnp. Polarización directa base-emisor Figura 4. reemplazando los capacitares por un equivalente de circuito abierto. Considere primero la malla del circuito base-emisor de la figura 4. la separación es válida. También reduce la unión de las dos corriente que fluyen hacia la base lB' Como se observa.4) RB ~" 1 + R.. Debido a 4. Para el análisis en dc.2. en ac 8+ E L h C + V eE B+ VBE E . Figura 4.4) no es difícil de recordar si se toma en cuenta que la corriente de base es la corriente a través de R B ' Yde acuerdo con la ley de Ohm dicha corriente es el voltaje a través de RB dividido entre la resistenciaRB . para permitir una separación de los circuitos de entrada y de salida. 3. y los voltajes están definidos por la notación estándar de doble subíndice. con el solo hecho de cambiar todas las direcciones de corriente y los voltajes de polarización. Operación en la región de corte: Unión base-emisor con polarización inversa Operación en la región de saturación: Unión base-emisor con polarización directa Unión base-colector con polarización directa 4. . como lo muestra la figura 4. Vee Re RB sena! de enrrada o en ac C..2.V BE =O + Nótese la polaridad de la caída de voltaje a través de RB establecida por la dirección indicada de lB' Cuando se resuelve la ecuación para la corriente lB da por resultado lo signiente: I lB - - V cc .4 '\\ .iFlgura 4. donde V ce está conectada directamente a R8 y Re' justo como en la figura 4. L h señal de v cc Re RB V ee ~salida e + VCE V ¿-B c.VBE (4.

Pero en este caso.7. lB Q e leQ . recuerde que (4.. respectivamente. La aplicación de la ley de voltaje de Kirchhoff en la dirección del sentido de las manecillas del reloj alrededor de la malla cerrada indicada en la figura 45 dará por resultado lo siguiente: y (4.6) la cual establece que el voltaje a través de la región colector-emisor de un transistor en la configuración de polarización fija es el voltaje de alimentación menos la caída a través de Re Como un breve repaso de la notación de subíndice sencillo y doble. ya que (4.6. Es interesante observar que debido a que la corriente de base está controlada por el nivel de R B y que le está relacionada a lB por la constante {3.9) .. Comprender la diferencia entre ambas medidas puede ser muy importante para la localización de fallas en las redes de transistores . como se verá más adelante.6 E 1. Malla colector~misor + La sección colector-emisor de la red aparece en la figura 4... b) VeEQ . . Figura 4.que el voltaje Vee y el voltaje base-emisor son constantes RB . . Hgura 4.5 Malla colector-emisor. se tiene que = (4. a la terminal del emisor según se muestra en la figura 4. y que VE = O Y. Ve es el voltaje del colector a la tierra y se mide según la misma figura. EJEMPLO 4. En este caso las dos lecturas son idénticas.8) Además.7) donde VCE es el voltaje colector-emisor y Ve y VE son los voltajes del colector y del emisor a tierra. la magnitud de le no es una función de la resistencia Re El cambio de Re hacia cualquier nivel no afectará el nivel de lB o de le mientras se permanezca en la región activa del dispositivo. Sin embargo. el nivel de Re detenninará la magnitud de VCE ' el cual es un parámetro importante. fija el nivel de la corriente de base para el punto de operación. entonces (4.10) Medición de VCE Y VC' Tenga presente que los niveles de voltaje como VCE son determinados mediante la colocación de la punta de prueba roja (positiva) del voltímetro en la terminal del colector y la punta de prueba negra (negativa).5 con la dirección de la corriente le indicada y la polaridad resultante a través de Re La magnitud de la corriente del colector está directamente relacionada a lB mediante (45) ..1 a) Determinar lo siguiente para la configuración de polarización fija de la figura 4. c) d) VByVe VBC' 148 Capítulo 4 Polarización en dc-BJT .. pero en las redes que siguen las dos pueden ser muy diferentes. debido a que VE O Y.

Las condiciones de saturación se evitan normalmente porque la unión base-colector ya no se encuentra con polarización inversa y la señal de salida amplificada se dístorsionará. Solución a) Ecuación (4..83 V V BC = VB - d) La utilización de la notación del subíndice doble da por resultado Vc = 0. En la figura 4. y se proporciona en la hoja de especificaciones. entrada \ en ac --. como debe Ser para la amplificación lineal.6): VCE = Vee .8b la corriente es más o menos alta y el voltaje VCE se asume de O volts. Un punto de operación en la región de saturación se describe en la figura 4.¡eRe Q c) VB Ve = V8E = 0.4): Ecuación (4.' Además.en ac 10 .5): 12 V . El cambio en el diseño puede ocasionar que el nivel de saturación correspondiente pueda llegar a incrementarse O descender.(2.83 V b) Ecuación (4. 240 ka 1 e.1. Saturación del transistor El término saturación se aplica a cualquier sistema donde los ni veles han alcanzado sus máximos valores.3 Circuito de polarización fija 149 . Al aplicar la ley de Ohm.08 !lA 240kQ le Q = {HB Q = (50)(47.7 Circuito de de polarización fija para el ejemplo 4.1--0------\ 10 .35 mAl (2. Una esponja saturada es aquella que no puede contener otra gota de líquido. Si se aproximan las curvas de la figura 4.uF \ ¡ Va fi= 50 Ftgura 4.2 kQ) = 6. la corriente del colector es relativamente alta en las características.8a.8a a las que aparecen en la figura 4.7 V = 47. puede calcularse la resistencia entre las tenninales.0.del colector y las del emisor de la siguiente manera: 4. Para un transistor que opera en la región de saturación la corriente es un valor máximo para el diseño en particular.VCc =+12V R.35 mA = 12 V .8b.6.83 V = -6.7V . el método directo para detenninar el nivel de saturación se toma aparente..uF salida +-:-+--. Nótese que se trata de una región donde las curvas características se juntan y el voltaje colector-emisor se encuentra en o por debajo de VCE .13 V y el signo negativo revela que la unión tiene polarización inversa. el nivel más alto de saturación está definido por la corriente máxima del colector. Desde luego.uA) = 2.~--.08.7 V = VCE = 6.

' de poiarización fija es (4. Por tanto. sólo se inserta un equivalente de corto circuito entre el colector y el emisor del transistor y se calcula la corriente resultante del colector. - - Vee Re = 12 V 2.10 el corto circuito se aplicó.7.2 kQ = 5.. Para la configuración de polarización fija de la figura 4. En resumen. sólo haga VeE = OV.8 Región de saturación a) real b) aproximada. Una vez que le se conoce puede tenerse idea de la corriente máxima posible del colector para el diseño escogid~.l e = l e '"l) Figura 4. y el nivel bajo el cual debe permanecer si se espera una amplificación lineal. causando que el voltaje a través de Re se convierta en el voltaje aplicado Vce La corriente de saturación resultante para la configuración RCE=OQ (Va = OV.9 Determinación de 1C". y para el futuro.o (al (bl Figura 4.2 Determine el nivel de saturación para la red de la figura 4.11) + Figura 4. La aplicación de los resultados al esquema de la red resultaría en la configuración de la figura 4. EJEMPLO 4. Solución l e. .10 Determinación de le para la configuración de polarización fir~...9.45mA 150 Capitulo 4 Polarización en dc-BJT . si existiera una necesidad inmediata de conocer la comente máxima del colector (nivel de saturación) para un diseño en particular.

El método más directo para graficar la ecuación (4. se encuentra que y (4.12) sobre las características de salida es mediante el hecho de que una línea recta se encuentra definida por dos puntos.leRe I (4.11 Análisis de la recta de carga a) la red b) las características el dispositivO.11b. Ahora. 4.Jlb. entonces se especifica el eje horizontal como la línea sobre la cual está localizado un punto. le (mA) sf7 6 50 )1A 4Ol1A f/'" 30)1A 5 4 20 )1A 3 !O)1A + 2 1" t I I lB = 0}. Esto es similar a encontrar la solución para dos ecuaciones simultáneas: una establecida por la red y la otra por las características del dispositivo.12. se investigará la forma en que los parámetros de la red definen el rango posible de puntos Q y la manera en que se determina el punto Q real. se tiene una ecuación de redes y un conjunto de características que utilizan las mismas variables.13) definiendo un punto para la línea recta de acuerdo con la figura 4.3 Circuito de polarización fija 151 . Análisis de recta de carga El análisis hasta el momento se hizo utilizando el nivel de f3 correspondiente con el punto Q resultante. Ahora. La solución común de las dos sucede donde se satisfacen las restricciones establecidas por cada una de manera simultánea. Las características del dispositivo de le en función de VCE se ofrecen en la figura 4.12) sobre las características.35 mA. se debe superponer la línea recta definida por la ecuación (4.12) Las características de salida del transistor también relacionan las dos variables le y V CE como se muestra en la figura 4.El diseño del ejemplo 4. La red de la figura 4. el cual se localiza lejos del punto de saturación y aproximadamente a la mitad del valor máximo del diseño. Si se elige que le sea O mA.12). En esencia.lA o 5 t lceo 10 15 V CE (V) (a) (bl Figura 4.11a establece una ecuación de salida que relaciona las variables le y VCE de la siguiente manera: I VCE = Vce .1 dio por resultado lco = 2. Al sustituir le = O mA en la ecuación (4.

15.14). __~ o p:-u_nt_O. lo que establece al eje vertical como la línea sobre la cual estará definido el segundo punto..13. Vee R...12 se le llama recta de carga debido a que es definida por el resistor de carga Re Mediante la solución para el nivel resultante de lB puede establecerse el punto Q real que se muestra en la figura 4.12.. \ Vee RJ 1 " FIgUra 4.l2).A la línea resultante sobre la gráfica de la figura 4.13 Movimiento del punto Q con niveles crecientes de lB' recta de carga y el punto Q. el punto Q se desplaza como se indica en la misma figura.-----""'~~:.14) según aparece en la figura 4. se tiene que le está determinado por la siguiente ecuación: O = Vee . si se elige que V eE sea O V.:Q:.:--- Reotade oru-g' V ee Figura 4.12 Recta de carga para polarización fija.V eE =~II~_____~. le le Vcc Re 1.14 Efecto de los niveles crecientes de Re sobre la Figura 4._ _ _ I'Q \I.12.... 152 Capitulo 4 Polarización en dc-BJT .leRe e (4. la recta de carga se mueve igual que en la figura 4. se puede dibujar la línea recta establecida por la ecuación (4. Si Vcc se conserva fijo y se cambia Re' la recta de carga se moverá de acuerdo con la figura 4.14.. punto Q Vee R.13) y (4. Ahora. Si lB se mantiene fijo. Si Re se mantiene fijo y Vcc varía. Al unir los dos puntos definidos por las ecuaciones (4. Si el nivel de lB cambia al variar el valor de R B ' el punto Q se desplaza hacia arriba o hacia abajo sobre la recta de carga como se indica en la figura 4.

3.3 Circuito de polarización fija 153 .7 V 25 pA = 772kQ 4. Dada la recia de carga de la figura 4.! y 20V .16 y el punto Q definido.15 Efecto de valores pequeños de Vec sobre la recta de carga y el punto Q.0.y VeE = OV y Re = -ee = le V 20 V lOmA = 2kf. calcule los valores requeridos de Vcc ' Re y RB para la configuración de polarización fija.16 Ejemplo 4.. o 5 10 15 20 Solución A partir de la figura 4.16 Va = Vcc = 20V Re e le = O mA Vcc le = . EJEMPLO 43 60pA 12 10 8 6 4 2 Figura 4.Figura 4.

(f3 + I)laRE = O La agrupación de los términos ofrecerá lo siguiente: -IB(RB + ({3 + I)RE) + Vcc . La ley de voltaje de Kirchhoff alrededor de la malla indicada en el sentido de las manecillas del reloj dará por resultado la siguiente ecuación: (4. Figura 4.laRB . si la ecuación se utiliza para dibujar una red en serie que pudiera resultar en la misma ecuación.V BE con y resolviendo para lB da + (4.VBE = O (4. e. El análisis se llevará a cabo cuando examinemos en primer lugar la malla base-emisor. que Capitulo 4 Polarización en dc-8JT 154 .16) Multiplicando por (-1) se tiene IB(RB + ({3 + I)R E) .17 contiene un resistor en el emisor para mejorar el nivel de estabilidad respecto al de la configuración de polarización fija.17 Circuito de polarización para BlT con resistor de emisor.4.. Malla emisor-base La malla emisor-base de la red de la figura 4.17 puede dibujarse de nuevo igual como se indica en la figura 4.Vcc + VBE = O IB(R B + (f3 + I)R E) = Vee .18. ~ - - " o~--1)II---+--'----I L. Nótese que la única diferencia entre esta ecuación para lB Yla que se obtuvo para la configuración de polarización fija es el término (f3 + I)RE.17) . Existe un resultado interesante que puede derivarse a partir de la ecuación (4.15) resultará V cc .18 Malla base-emisor.4 CIRCUITO DE POLARIZACIÓN ESTABILIZADO EN EMISOR La red de polarización de de de la figura 4..15) Recuerde del capítulo 3 que lE = (f3 + I)IB Sustituyendo por lEen la ecuación (4. y posterionnente utilizando los resultados para investigar la malla colector-emisor.VBE . La mejor estabilidad se demostrará a través de un ejemplo numérico que veremos posterionnente en esta sección. Figura 4.17).

el resistor RE se refleja de regreso al circuito de entrada de la base por un factor ({3 + 1).VBE " Los niveles de resistencia son RB más RE reflejado por ([3 + 1).le(Re + RE) El voltaje de un único subíndice VE es el voltaje del emisor a la tierra y se determina por (4.24) 4. Debido a que {3 es normalmente 50 o más. h (4.20 Nivel reflejado de impedancia de RE' como" ({3 + I)REen la malla de la base al emisor. el resistor del emisor. En otras palabras. que fanna parte de la malla colector-emisor. el voltaje neto es Vcc .18) La ecuación 4.17). Malla colector-emisor La malla colector-emisor está dibujada de nuevo en la figura 4.20) emisor.19 Red derivada de la ecuación (4.19) Hgura 4.4 Circuito de poIarlzación estabilizado en emisor 155 .18 puede ser de utilidad en el análisis que seguirá a continuación.17). Para el circuito de la base al emisor.20.23) o (4.22) (4.19. Por tanto. Ofrece una forma relativamente sencilla para recordar la ecuación (4. (4. el resistor del emisor aparenta ser mucho mayor en el circuito de la base. La ley de voltaje de Kirchhoff para la maHa indicada en la dirección de las manecillas del reloj dará por resultado Sustituyendo IE= le y agrupando términos da Va . para la configuración de la figura 4. es el caso de la red de la figura 4. B figura 4.21) o El voltaje en la base respecto a tierra puede determinarse a partir de (4.Vee + leCRe + RE) = O + y 1. El resultado es la ecuación (4. Utilizando la ley de Ohm. La solución para la corriente lB dará por resultado la misma ecuación obtenida.21.21 Malla colector- V CE ' = V ee . mientras que el voltaje del colector a la tierra puede determinarse y (4.17).R. "'aparece figura 4. se sabe que la corriente a través de un sistema es el voltaje dividido entre la resistencia del circuito. Obsérvese que además del voltaje de la base al emisor VBE .

98 V e) VE = Ve ..4 Para la red de polarización en emisor de la figura 4.VCE = 15.: leRE = (2.leRe = 20 V .Ve = 2.01 V = 2.01 mA)(2 kO + 1 kQ) = 20 V .98 V = -13.!?OC.02 V = 15.22 Circuito de polarización con estabilización en emisor para el ejemplo 4.le(Re + RE) = 20 V .-_ = .0.01 mA Ecuación (4..01 V f) VB = VBE + VE =0..1)lA b) le = f3IB = (50)(40.(2.: 2.Q 10.(2.4. "=" Solución a) Ecuación (4.17): Vee .uF ":'" Figura 4.22.27 V (con polarización inversa como se requiere) 156 Capitulo 4 Polarización en dc-BJT ..1 !lA) .7V + 2.98 V .7 V lB = _----="----.01 mA)(1 kO) = 2.3 V 481 kO = 40.13.71 V g) VBC = VB .03 V e) = 13..97 V = 2.01 mA)(2 kO) = 20 V .71 V .97 V d) Ve = Vec .4.15.uF v.19): VCE = Vee .6. calcule: lB' a) b) e) le' VCE ' Ve VE' VB' VBC +20 V d) e) f) g) 2 kQ 430 k. o~--':)II-_'-- _ _-I P=50 1 ka I4o.~< '------------------------------------------------------------EJEMPLO 4.01 V o VE = IpRE .RB + (f3 + I)R E 430 kO + (51)(1 kQ) = 19.VBE 20V .

83 1. Para la figura 4.23 Determinación de re para el circuito de polarización co~ estabílidad en ~miSQr. y luego se calcula la coniente del colector resultante. Solución Si se utilizan los resultados calculados en el ejemplo 4.97 9. Compare también los cambios en /c y VCE para el mismo incremento en f3. puede obtenerse una comparación de la mejoría como lo demuestra el ejemplo 4.71 6. La adición del resistor de emisor reduce el nivel de saturación del colector.5 f3 so 100 47.22.7 y la figura 4.Estabilidad de la polarización mejorada La adición del resistor del emisor a la polarización en de del BJT ofrece una mejor estabilidad. /B es el mismo y VCE disminuye 76%.Jo siguiente: EJEMPLO 4.08 47. Prepare una tabla y compare las corrientes y voltajes de polarización de los circuitos de la figura 4. se genera.ül 3.08 2.35 4.7 para el mismo cambio en f3.5. Nivel de saturación El nivel de saturación del colector o la coniente máxima del colector para un diseño de polarización en emisor puede determinarse si se utiliza el mismo método aplicado para la configuración de polarización fija: se aplica un corto circuito entre las terminales del colectoremisor como se muestra en la figura 4. Utilizando los resultados del ejemplo 4. para el valor dado de f3 = 50 Y para un nuevo valor de f3 = 100.12. La red de la figura 4.25) Flgura 4. El cambio en VCE ha caído cerca del 35%.4 Circuito de polarización estabilizado en emisor 157 . 4.1 36.23.3 2. esto es. y ayuda a mantener el valor de le o por lo menos reduce el cambio total en /e debido al cambio en f3. más estable que la de la figura 4.22 es. tia lo siguiente: 50 100 40. por tanto. la coniente del colector del BIT se incrementa aproximadamente 81% debido al 100% de incremento en f3.1 y se repiten para un valor de f3 = 100.11 Ahora. como la temperatura y la beta del transistOfo Mientras que un análisis matemático se ofrece en la sección 4. Nótese cómo lB disminuye. abajo del que se obtuvo con una configuración de polarización fija utilizando el mismo resistor del colector. los voltajes y conientes de polarización de de permanecen más cerca de donde los fijó el circuito cuando cambian las condiciones externas.64 Se aprecia un cambio del 100% en la coniente del colector de BJT debido al cambio del 100% en el valor de f3.23: (4.63 1l.4 y después repitiéndolos para un valor de f3 = 100.

La elección de VCE = O V da (4. debido a que f3 es sensible a la temperatura.24. Los diferentes niveles de lB desplazarán. La ecuación de la malla colector-emisor que define la recta de carga es la siguiente: L~ selección de le = O mA da (4.24 Recta de carga para la configuración de polarización en emisor.--< ---------------------------------------------------EJEMPLO 4.6 Determine la comente de saturación para la red del ejemplo 4. especialmente para los transistores de silicio.4. El nivel de lB como lo determinó la ecuación (4.26) según se obtiene para la configuración de polarización fija.24 (denotado lBQ)' o Flgura 4.27) como se muestra en la figura 4. y de que el valor real de beta por lo general. Sin embargo.67mA que es más o menos el doble del nivel de IC para el ejemplo 4. no está bien definido. Q 4.17) define el nivel de lB sobre las características de la figura 4. V ee Re Solución 1C'~l = + RE 20V = 2 kQ Q + 1 kQ = 20V 3kQ = 6. lo mejor sería desarrollar un capitulo 4 Polarización en dc-BJT 158 . desde luego. el punto Q hacia arriba o hacia abajo de la recta de carga.5 POLARIZACIÓN POR DMSOR DE VOLTAJE En las configuraciones de polarización previas a la corriente de polarización le y el voltaje VCEQ de polarización eran una función de la ganancia en corriente ({3) del transisto~. Análisis por recta de carga El análisis por recta de carga para la red de polarización en emisor es poco diferente de la que se encontró para la configuración de polarización fija.4.

Si se analiza sobre una base exacta la sensibilidad a los cambios en beta. Al segundo se le llama método aproximado y puede introducirse sólo si son satisfechas las condiciones específicas.25.---+------Ik c. En conjunto. Recuerde que en análisis anteriores el punto Q estaba definido por un nivel fijo de leo y de VCEQ ' como se muestra en la figura 4. El motivo principal para elegir los nombres en esta configuración será más obvio en el análisis que sigue.26 Definición del punto Q para la configuración de polarización por divi. Figura 4.25 Configuración de polarización por divisor de voltaje.25 puede volver a dibujarse según se muestra en la figura 4. o~-~"lt-. circuito que fuera menos dependiente o. el método aproximado puede aplicarse a la mayoría de las siruaciones y.27 para el análisis en de. 4.R. independiente de la beta del transistor. pero el nunto de operación definido sobre las características por leQ y VCEQ puede permanecer fijo si se utilizan los parámetros adecuados del circuito. resulta ser muy pequeña.. v.26. . Como antes se observó. Análisis exacto El lado de entrada de la red de la figura 4. También es más útil en el modo de diseño que será descrito en una sección posterior. El nivel de ISQ cambiará con el cambio en beta. debe ser examinado con el mismo interés que el método exacto. o Figura 4. existen dos métodos que pueden aplicarse para analizar la configuración del divisor de voltaje. El primero que vamos a demostrar es el método exacto que puede aplicarse en cualquier configuración de divisor de voltaje. .25. La red equivalente Thévenin a la izquierda de la terminal de la base puede encontrarse de la siguiente manera: s Thévenin Figura 4. Si los parámetros del circuito se eligen adecuadamente..27 Redibujo de la malla de entrada de la red de la figura 4. por tanto. los niveles resultantes de 1CQ y de V CEQ pueden ser casi totalmente independientes de beta. El método aproximado permite un análisis más directo con un mayor ahorro en tiempo y en energía.sor de voltaje. de hecho. La red a la que nos referimos es configuración de polarización por divisor de voltaje de la figura 4.5 Polarización por divisor de voltaje 159 .

29 se calcula de la siguiente manera: La aplicación de la regla del divisor de voltaje: R Th : Figura 4. Sustituyendo lE = (/3 + I)lB Y resolviendo para lB lB = --~~--~--- ETh - VBE (4. EJEMPLO 4. Esto es.31) Figura 4. obsérvese que el numerador es. las cantidades restantes de la red pueden establecerse de la misma manera como fueron desarrolladas para la configuración de polarización en emisor. La fuente de voltaje se . 160 Capítulo 4 Polarización en dc-BJT .29 Determinación deETh .R.31.30) aparece al principio diferente de las que se desarrollaron antes.28 Determinación de RTh " (4.19). Las ecuaciones restantes para VE' Ve y VB son las mismas que se obtuvieron para la configuración de polarización en emisor. (4.9 k.31 Circuito para beta estabilizada para el ejemplo 4.Q FIgura 4.30 e lB Q puede calcularse al aplicar primero la ley de voltaje de Kirchhoff en la dirección de las manecillas del reloj para la malla que se indica: Figura 4.reemplaza por un corto circuito equivalente como se indica en la figura 4.7 Determine el voltaje de polarización de de V eE y la corriente le para la siguiente configuración de divisor de voltaje de la figura 4.30) RTh + (/3 + I)RE B + Aunque la ecuación (4. una diferencia de dos niveles de voltaje y que el denominador es la resistencia de la base más el resistor de emisor reflejado por (/3 + 1). ciertamente muy similar a la ecuación (4.17).28) ETh! La fuente de voltaje V ce regresa al circuito y el voltaje de circuito abierto Thévenin de la figura 4. +22 V 10 kQ 39 kQ IOpF " ----nI--+-------'--1 3. una vez más.30 Inserción del circuíto equivalente de Thévenin. que es exactamente la misma que la ecuación (4. Una vez que lB se conoce.7. (4.28.29) + + Después se vuelve a dibujar la red Thévenin como se muestra en la figura 4.

:: 12 YR] YR2 pueden considerarse elementos en serie. la comente lB será mucho menor que 12 (la comente siempre busca la trayectoria de menor resistencia). como se vio en la sección 4.9.78 V = 12.'.9 kQ) = 39ka + 3.9ka = 3. -1. Si R¡ es mucho mayor que la resistencia R2 ..5 Polarización por divisor de voltaje 161 .29): ETh = (3.VBE RTh + ([3 + l)R E = 2V-0.(0.32 Circuito de polarización parcial para calcular el voltaje de base aproximado VB " 4.3 V = 6.85 mA)(10 kQ.4 [ecuación (4. la resistencia reflejada entre la base y el emisor está definida por R¡ = ([3 + I)R E ...9 ka)(22 V) =2V 39 Ka + 3. I I I R.28): RTh = R.55 ka + 211.31): VCE = Vcc -lc(Rc + RE) = 22 V .5 kQ) = 22 V . 1. e 12 será aproximadamente igual a 1].Solución La ecuación (4.9 Ka ---"'----"=--- = La ecuación (4.. R¡ »R2 v.32. (39 kQ)(3..5 kQ) =------3..22 V Análisis aproximado La sección de entrada de la configuración del divisor de voltaje se representa por la red de la figura 4. (11 ~:d2) Figura 4. t ~ : ..IIR. - I I ! I .5 kQ 1.05 )lA) = O. I + R.05)lA le = [3lB = (140)(6..30) : lB = ETh .7V 3.55 ka La ecuación (4. r -. 1 .. El voltaje a través de R" que en realidad es el voltaje 1.55 ka + (141)(1.18)]. La resístenciaR¡ es la resistencia equivalente entre la base y tierra para el transistor con un resistor de emisor RE' Recuerde que. Si se acepta la aproximación de que lB es esencialmente cero comparada con II o /2' entonces 1] :. + 1. ~ R.8SmA La ecuación (4..

Q o Solución Probando: {3RE .33) a la ecuación (4. la condición que definirá.9 ka) 210 ka . Q EJEMPLO 4.37) que beta no aparece y que lB no fue calculada.37) Nótese en la secuencia de cálculos desde la ecuación (4. 10(3.32): (3.V BE (4. = ({3 + I)R E". IOR. Una vez determinado VB' el nivel de VE puede calcularse a partir de I VE = V B .IT .:.32) Debido a que R. El punto Q (según se determinó mediante lco y V CE ) es por tanto independiente del valor de beta. si beta a veces es el valor de RE es por lo menos 10 veces el valor de R 2. la aproximación podrá aplicarse con un alto grado de precisión. (140)(1. en caso que pueda aplicarse a la aproximación. {3R E.34) y la corriente del emisor podrá calcularse a partir de I e lE = VE RE I (4.8 Repita el análisis de la figura 4. puede calcularse mediante el uso de la regla del divisor de voltaje (de abí el nombre para la configuración). (4.:.36) .5 ka) . Esto es.33) En otras palabras. El voltaje del colector-emisor se encuentra determinado por (4. 39 ka (satisfecha) La ecuación (4.base.9 ka = 2V 162 Capitulo 4 Po1arización en dc-B.:. será la siguiente: (4.31 utilizando la técnica aproximada y compare las soluciones para lc y para VCE .9 ka)(22 V) = 39 ka + 3.35) I lc o '" lE I (4.

Finalmente.7.81 ¡JA) = 0.55 kQ + 106..9..5 kQ) = 11. Sin duda.10 hace una comparación sobre las soluciones a un nivel muy por debajo de la condición establecida por la ecuación (4.5kQ comparada con 0. = Vee .03V contra 12. RTh y ETh son los mismos: RTh = 3.0. ETh = 2 V lB = --~_-".83 mA Ve¡¡.97 V = 12.5 Polarización por divisor de voltaje 163 .867 mA)(1O kQ + \. Repita el análisis exacto del ejemplo 4. esencialmente la"principal diferencia entre las técnicas aproximada y exacta es el efecto de RTh en el análisis exacto que separa ETh y V B' La ecuación (4. sino de probar cuánto se moverá el punto Q si el nivel de f3 se corta por la mitad.3 V ."-- ETh - V BE RTh + (f3 + I)R E 2 V .0. VeEQ Vee .Obsérvese que el nivel de VB es el mismo que para ETh calculado en el ejemplo 4.7 si f3 se reduce a 70 y compare las soluciones para leQ y para V CEQ ' EJEMPLO 4.(O .81 ¡JA le Q = f3I B 3. Por tanto. más cercana será la solución aproximada sobre la exacta. Mientras más grande es el nivel de R¡ comparado con R2 .83 mA)(lO kQ + 1.7 V == 1.7 V .3 V 1. 3..46 V 4. El ejemplo 4.22 V obtenido en el ejemplo 4..(0. 1..33).3 V = 0.85 mA con el análisis exacto.le(Re + RE) = 22 V .867 mA \. los resultados paraJe y para VCEQ se encuentran cercanos.le(Re + RE) = 22 V .55 kQ + (71)(1.7.9 Solución Este ejemplo no trata de la comparación de los métodos exactos en función de uno aproximado..5 kQ = (70)(11.5 kQ) = 12.55 kQ.5 kQ) = 22 V . y si se toma en cuenta la variación real en los valores de IÓs parámetros. puede considerarse tanto a unO Como al otro.34): VE = VB - V BE = 2 V .

55 kQ = 39.tF + Q o "o ~F ".Ic(Rc + RE) = 18 V .22 v 12..83 mA 12. En este caso las condiciones de la ecuación (4..IT ..33): f3R E ~ IOR 2 ~ (50)(1..35 kQ + (51)(1.33) no serán satisfechas..2 ka Figura 4.11 V RTh + (f3 + I)RE 17.98 mA Vct.35 kQ = .2 kn) = 4. = Vcc .. 220 kQ (no satisfeciUl) RTh = R.6 }lA) = 1.Al tabular los resultados se obtiene: f3 140 70 0.= ETh . Aunque f3 se corte drásticamente a la mitad.33).54 V 164 Capitulo 4 Polarización en dc-B. de 140 a 70. pero los resultados revelarán la diferencia de la solución si se ignora el criterio de la ecuación (4. V CEQ f3 = 50 22kQ 1. Q EJEMPLO 4..85 mA 0. 18 V ? 5..33.0. utilizando las técnicas exacta y ~proximada para comparar las soluciones.2 kQ) 10(22 kQ) 60 kn 'f.Q >82 k!2 " o~~--Il'l--~-+~~~-I 10 t 1C 10:1¡.33 Configuración de divisor de voltaje para el ejemplo 4. Solución Análisis exacto: La ecuación (4.6 k.V 3.= ..7 V 3..10 Determine los niveles de IC Q y de VCE para la configuración del divisor de voltaje de la figura 4...46 V Los resultados muestran claramente la relativa insensibilidad del circuito hacia el cambio en f3..6 kQ + 1.10.98 mA)(5.. IIR2 = 82 knl122 kn = 17.6 }lA ICQ = f3IB = (50)(39.2 kn) 78.(1. los niveles de ICQ y de V CE son en esencia los mismos.= 3.81 V .81 V 82 kQ + 22 kQ 22 kQ(l8 V) lB BE = --=--""-.

54 V 3.6 kQ + 1.Análisis aproximado: VE = VB .2 kQ) = 3.59 mA)(S.11 V 1.98mA 2.2 ill = 2.81 V . 4. la recta de carga tendrá la misma apariencia que la de la figura 4. para el futuro el análisis será dictado por la ecuación (4.11 V 3. Por tanto.38) Análisis por recta de carga Las similitudes con el circuito de salida de la configuración de polarización en emisor dan como resultado las mismas intersecciones para la recta de carga de la configuración del divisor de voltaje. mientras que VCE es másQo menos 10% menor.(2. que fue analizado en la sección 4. le es aproximadamente 30% más grande con la solución aproximada. con (4. se tiene: Exacta Aproximada 1. la misma que se obtuvo para la configuración de polarización en emisor.39) y (4. (4.88 V Tabulando los resultados.5 Polarización por divisor de voltaje 165 .VBE =3. Sin embargo. Saturación del transistor El circuito de salida del colector-emisor para la configuración del divisor de voltaje tiene la misma apariencia que el circuito de polarización en emisor.24.4. los resultados son todavía cercanos uno del otro. La ecuación resultante para la corriente de saturación (cuando VCE se hace cero volts) es. Esto es. Los resultados son notablemente diferentes en cuanto a magnitu~.40) El nivel de lB desde luego se determina mediante una ecuación diferente para las configuraciones de polarización por divisor de voltaje y de polarización en emisor. pero aunque [3R E es sólo tres veces más grande que R 2 .33) para asegurar una similitud entre las soluciones exacta y aproximada.59 mA = 18 V .7 V = 3.59 mA 4.0. por tanto.88 V Los resultados revelan la diferencia entre las soluciones exacta y aproximada.

el nivel de le e l~ supera por mucho el nivel normal de lB y la aproximación l' e "le por lo general se utiliza.f3l sRc .¡. Malla base-emisor La figura 435 muestra la malla base-emisor para la configuración de retroalimentación de voltaje...I~Re . el análisis se hará examinando en primer lugar la malla emisor-base y aplicando los resultados a la malla colector-emisor.4. la trayectoria de retroalimentación da por resultado un reflejo de la resistencia Re de regreso al circuito de entrada.34.6 POLARIZACIÓN DE DC POR RETROALIMENTACIÓN DE VOLTAJE Un nivel mejorado de estabilidad también se obtiene mediante la introducción de una trayectoria de retroalimentación desde el colector a la base.41) El resultado es muy interesante en cuanto a que el formato es muy similar a las ecuaciones para lB obtenidas para configuraciones anteriores.o---Ue. se tiene Vee .f31S<Re + RE) . lB ~ + V SE _ -t RE lE ) "- + - > . La aplicación de la ley de voltaje de Kirchhoff alrededor de la malla en el sentido de las manecillas del reloj dará por resultado Vee .35 Malla bas~misor para la red de la figura 4.I~E = O Vee Re J+ - Re -tl~ + - '. Sustituyendo l~" le = f3IB e lE" le resultará Vee . ".34 Circuito de polarización de de con retroalimentación de voltaje.. ~ RB -tIc ( e.f3lsRB = O Si se arreglan los términos. Es importante observar que la corriente a través deR e no es le sino l~ (donde l~ = le + lB)' Sin embargo. la ecuación para lB ha tenido el siguiente formato: 1 =---- V' B R B + f3R' 166 Capítulo 4 Polarización en dc-BJT .IsRB . la sensibilidad a los cambios en beta o a las variaciones en temperatura son normalmente menores que las encontradas en la configuración de polarización fija o de polarización en emisor. De nuevo.34. Aunque el punto Q no es totalmente independiente de beta (aun bajo condiciones aproximadas).VBE .IsRB . Por tanto.!: ti. Figura 4.IsRB = O y resolviendo para lB dará (4. El numerador es de nuevo la diferencia entre los niveles disponibles de voltaje. como se muestra en la figura 4. mientras que el denominador es la resistencia de la base más los resistores del colector y del emisor reflejados por beta.VBE . o VO Vee + VeE "F ct . muy similar al reflejo de RE' En general. Figura 4.VBE .

la sensibilidad a las variaciones en beta será menor.37. Debido a que R' normalmente es mayor para la configuración de retroalimentación de voltaje que para la configuración de polarización en emisor.. si f3R' "" RB Y RB + f3R'" f3R'.3 V \O V .07mA ¡J.3 V 9.con la ausencia de R' para la configuración de polarización fija. menor será la sensibilidad de le a las variaciones en beta. Determinar los niveles de reposo de le Q y de V CE Q para la red de la figura 4.uF VeEQ = Vcc . Ya que le = f3IB .6. R' es cero ohms para la configuración de polarización fija y por tanto bastante sensible a las variaciones en beta.31 V = 3.41): = .7 V IOV 4.le(Re + RE) = 10V . Desde luego.Vee = O Debido a que I~" le y que lE" le' se tiene Ic(Re + RE) + VCE y - VCC = O (4.0.91 p.6 Polarización de de por retroalimentación de voltaje 167 .34. I VCE = Vcc . Obviamente.11 Solución Ecuación (4.07 mA)(4.7 ka + 1. El voltaje V' es la diferencia entre los dos niveles de voltaje.36 Malla colector-emlsor para la red de la figura 4.37 Red para el ejemplo 4..2 ka) 1.. entonces Q ------= f3R' f3V' f3V' V' R' e lCQ es independiente al valor de beta.Ic(Re + RE) la cual es exactamente la obtenida para las configuraciones de polarización en emisor y de polarización por divisor de voltaje. La aplicación de la ley de voltaje de Kirchhoff para la malla indicada en la dirección de las manecillas del reloj dará por resultado IERE + VCE + I~Re . Malla colector-emisor La malla colector-emisor para la red de la figura 4.Q 250 ka + 531 ka = 11.2 ka) 250 k.Q + (90) (4.91 = 1. En general.(1.A ICQ 9.7kn = f3IB = (90) (11.2kQ = 10V .34 se presenta en la figura 4..7 =------= 781 k.69 V Ftgura 4. R' = RE para la configuración de polarización en emisor (con (13 + 1) " /3).36.42) figura 4.-ka +. EJEMPLO 4.11. 4. mientras más grande sea f3R' comparado con RB .A) 10 . y R' = Re + RE para la configuración de retroalimentación del colector.1..

13 Determine el nivel de lB y de Ve para la red de la figura 4. " <>---}II---+.11 utilizando una beta de 135 (50% más que en el ejemplo 4....12 Repetir el ejemplo 4. es más importante observar en estos ejemplos que una vez que el segundo término es relativamente más grande comparado con el primero...08 V ka + 1.------..2 ka) Aunque el nivel de {3 se incrementó 50%.92 V 7.. lo cual hará que aumente la magnitud de este segundo término aún más comparado con el primero. Sin embargo.IT .. 18 V 91 kO llOkO 3..- EJEMPLO 4. menor será la sensibilidad a los cambios en beta.11. la sensibilidad a los cambios en beta resulta ser significativamente menor.. R.. Solución Es importante observar en la solución para lB en el ejemplo 4. Recuerde que en uno de los análisis anteriores.-4V\I\...VBE RB + (3(Re + RE) = 250 = 10 V .--------I P=75 51OkO I ":" 50 ¡tF Figura 4.2mA con VaQ = Vce .7 kQ + 1...Ic(Rc + RE) = 10 V .89 J1.5 ka 8.7 = 10 V = 2..5 kQ 1046.. mientras mayor es este segundo término comparado con el primero.. 168 Capítulo 4 Polarización en dc-8.89 J1.A e leQ = f3IB = (135)(8.38 Red para el ejemplo 4.(1.2 ka) 9.! + (135)(4..3 V = 9.2 mA)(4.0.-+--I{-c---o " R. un incremento del 50% en {3 hubiera causado un aumento del 50% en le • y un cambio drástico en la localización del punto Q.. En este ejemplo... Si la red fuera un diseño de polarización fija.38.. 1O¡tF I 1O¡tF' .7 V kí. el nivel de leQ únicamente se elevó al 12.1 %.. que el segundo término en el denominador de la ecuación es mayor que el primero.. mientras que el nivel de VeEQ decayó aproximadamente 20.A) = 1.11).. el nivel de beta se incrementa en 50%.9%. Resolviendo para lB da lB = Vcc . Q EJEMPLO 4.3 kU lO ¡tF r-"-.3V 250 ka + 796.13..

18 V .51 kQ) .66 mA)(3.66mA !lA) Ve .leRe = 18 V . 4. 35. Esto es (4.(2. el capacitar es equivalente a un circuito abierto y RB = R 1 + R2 .Re + RE) =------------------------(91 kQ + 110 kQ) + (75)(3.22 V Condiciones de saturación Utilice la aproximación de 1~ = le que es una ecuación para la corriente de saturación. Para el modo de de.7 V =---486.75 kQ 17. la corriente del colector y los niveles de voltaje del 4. 17.8. Vcc .0.5 .3 kQ) . Vcc .VBE RB + ¡3(. existen variaciones en el diseño que hubieran requerido más páginas de las que son posibles de ofrecer en un libro de este tipo.3 kQ + 0. el principal propósito en esta edición es el de hacer énfasis en las características del dispositivo que permiten un análisis en de de la configuración.43) Análisis por recta de carga Proseguimos con la aproximación l~.75 kQ 18 V .: Vce . el primer paso es la derivación de una expresión para la comente de la base. para establecer Un procedimiento general hacia la solución deseada. Una vez que se conoce la corriente de la base.78 V = 9. Para cada configuración que hasta ahora se ha analizado. Sin embargo.3 V . le y da por resultado la misma recta de carga definida para las configuraciones del divisor de voltaje y de polarización en emisor.3 V 201 kQ + 285. Resolviendo para lB se obtiene lB . De hecho.7 Diversas configuraciones de polarización 169 .I~Re .5 !lA le = j3IB = (75)(35.Solución En este caso la resistencia de la base para el análisis en de está compuesto de dos resistores con un capacitar conectado a partir de la unión con tierra. El nivel de lB será Q definido por la configuración de polarización elegida.7 DIVERSAS CONFlGURACIONES DE POLARIZACIÓN Existen ciertas configuraciones de polarización para BJT que no se asemejan al molde básico de las analizadas en las secciones previas. y resulta ser la misma que se obtuvo para las configuraciones del divisor de voltaje y de polarización en emisor. 2.

El análisis es muy similar. pero requiere de la eliminación de RE de la ecuación aplicada.86 mA)(4. b) Encontrar VB• Vc.7 kQ) = 19.7 V 680 kQ + (120)(4.39: a) Determinar Iq.11.51}lA) = 1.26 V VB = VBE = 0.244 MQ b) = 15. y VcE¡¡ . se reduce a lB = = V cc .(1.26 V VE = O V V. Pero esto no implica que todas las soluciones tomarán la misma trayectoria. Figura 4. pero una aplicación de la ley de voltaje de Kirchhoff al circuito base dará por resultado la corriente de base deseada. 170 Capítulo 4 Polarización en dc-BJf .7 = 11.V' E RB + f3Rc 20 V .39 Retroalimentación en colector con RE'" On.34. = (120)(15. Solución a) La ausencia de RE reduce la reflexión de los niveles resistivos sólo al de Re y la ecuación para l.0.51 }lA ICQ = f31.3 V 1.leRe = 20 V . El primer ejemplo explica cómo el resistor de emisor se elimina de la configuración de retroalimentación de voltaje de la figura 4.7 V Vc = VCE = 11. Al principio.7 kQ ¡J= 120 e. EJEMPLO 4.circuito de salida pueden elegirse prácticamente en forma directa.14 Para la red de la figura 4.7 V .26 V = -10.86 mA VCEQ = Vcc . VE y V. parece ser algo no ortodoxo y muy diferente a los que se encontraron hasta ahora.56 V En el siguiente ejemplo el voltaje aplicado está conectado a la terminal del emisor y Rc está directamente conectada a la tierra. C kQ) = VB - VC = 0. pero sí sugiere una ruta a seguir si se encuentra una nueva configuración. e Re 4.

.15.7 V 100kQ 8. se encontrará que tanto las señales de salida como la de entrada están en fase (una siguiendo a la otra) y que el voltaje de salida es ligeramente menor que la señal aplicada.3 V 100 kQ = 83 ¡.15 1.2 kQ) = -4A8 V VB = -lsRB = -(83 ¡.---l{---o '" c. 4. 1O¡LF /Jo 45 Figura 4..7 Diversas configuraciones de polarización 171 . Solución La aplicación de la ley de voltaje de Kirchhoff en la dirección de las manecillas del reloj para la malla base-emisor dará por resultado y La sustitución genera lB = = 9 V .lA)(100 kQ) = -8.lA le = f31B = (45)(83 ¡.. Para el análisis en de el colector se conecta a tierra y el voltaje se aplica en la terminal del emisor.735 mA)( 1.lA) = 3.0.. . EJEMPLO 4. Cuando la misma red se analiza en ac.2 kQ c.40 Ejemplo 4.40.3 V El siguiente ejemplo utiliza una red denominada configuración emisor-seguidor..Determinar Ve y VE para la red de la figura 4.735 mA Ve = -leRe = -(3.

(f3 + 1)lsRE.lsRB = O con Sustituyendo los valores queda lB = -------240 kQ + (91)(2 kQ) 20 V .16 Detenninar VCEQ elE para la red de la figura 4 Al. C.(91)(45.l¿E + V EE = O pero y lE = (f3 + l)IB VEE .VBE .73 )lA le = f3l s = (90)(45.V BE . ~-I\-(..73 )lA)(2 kQ) = 11.' o v.3 V 240 kQ + 182 kQ =---422 kQ 19.----1 IOpF C. " 0---1)1---.-( ---------------------------------------------------EJEMPLO 4.0.3 V = 45.(f3 + l)lsRE = 20 V .41 Configuración de colector común (emisor:"seguidor). IOpF VEE -20V Figura 4.12 mA La aplicación de la ley de voltaje de Kirchhoff al circuito de salida resultará -VEE + I¿E + V CE = O pero y lE V CE Q = (f3 + l)ls = V EE .16 mA 172 Capítulo 4 Polarización en dc-BJT . . Solución La aplicación de la ley de voltaje de Kirchhoff al circuito de entrada dará por resultado -IBRB .7 V = 19.68 V lE = 4.73 )lA) = 4.

Hasta ahora todos los ejemplos usan una configuración de emisor común o de colector común. En el siguiente ejemplo se investiga la configuración de base común. En dicha situación el circuito de entrada se utilizará para deternlÍnar lEen lugar de 1S' Después la corriente del colector queda disponible para realizar un análisis del circuito de salida.

Determine el voltaje V eB y la corriente 'B para la configuración de base común de la figura 4.42.

EJEMPLO 4.17

"~~
"R,
Vu

r~~~
4V

Vec

lOV

...
Figura 4.42 Configuración de base común.

Solución La aplicación de la ley de voltaje de Kirchhoff al circuito de entrada da

y

Sustituyendo los valores, se obtiene
4 V - 0.7 V
= 2.75 mA

1.2 ka
La aplicación de la ley de voltaje de Kirchhoff al circuito de salida da
-VCB + leRc - V ee Y V CB

=O

= Vec

- lcR-c con le ~ lE

= 10 V - (2.75 mA)(2.4 ka) = 3.4 V lB =

í
f3
2.75 mA 60

= = 45.8

!lA

El ejemplo 4.18 utiliza una fuente doble y requiere de la aplicación del teorema de Thévenin para detenninar las incógnitas deseadas. 4.7 Diversas configuraciones de polarización

173

EJEMPLO 4.18

Especifique Ve y VB para la red de la figura 4.43.
Vcc =+20V

Re R,
8.2kQ

2.7Hl

e
B

e,

,;

,{

o v"

e,
v, o

10 ¡..LF

10 IlF

1:

~
E

.Jl=12ij
1.8kn

R,

2.2kn

RE

VEE =-20V

Figura 4.43

Ejemplo 4.18.

Solución La resistencia y voltaje Thévenin se calculan para la red a la izquierda de la terminal de la base. como se muestra en las figuras 4.44 y 4.45.

8.2kil
>~~~~~~----~--~--QB

JI1
8.2 k.!l

+

Figura 4.44

Determinación de RTh ,

figura 4.45

Determinación de ETh'

RTh = 8.2 kQ

112.2 kQ

= 1.73 kQ

1=

Vec + VEE

=

20 V + 20 V 8.2 ka + 2.2 ka

=--10.4 kQ

40 V

R¡ + Rz
= 3.85 mA

= (3.85 mA)(2.2 ka) - 20 V = -11.53 V
Luego la red puede ser redibujada según se muestra en la figura 4.46, donde la aplicación de la ley de voltaje de Kirchhoff da por resultado

-ETh
174 Capítulo 4

-

leRTh -

V BE -

I~E

+

V EE

= O

Polarización en dc-BJT

p= 120
E
11..53 V

VEE =-20V

Figura 4.46 Sustitución del circuito equivalente de Thévenin.

Sustituyendo lE = (¡J + 1)18 da
Va - ETh - VBE -

(¡J + I)IBRE - IBRTh = O
VBE
I)R E

e

VEE RTh +

ETh -

(¡J +

20 V - 11.53 V - 0.7 V 1.73 ka + (121)(1.8 kQ)

=---219.53 ka

7.77 V

= 35.39
le = ¡JIB

j.iA

= (120)(35.39 ¡lA)

= 4.25

mA

Ve = Vcc - ¡eRe = 20 V - (4.25 mA)(2.7 ka)
= 8.53 V

VB = -ETh - IsRTh = -(11.53 V) (35.39 ¡LA)(1.73 ka)
= -11.59 V

4.8 OPERACIONES DE DISEÑO
Hasta ahora los análisis se enfocan al estudio de la~ redes existentes. Todos los elementos están en su lugar, y sólo es cuestión de resolver para determinar los niveles de corriente y de voltaje de la configuración. El proceso de diseño es donde se especifican la corriente y/o e! voltaje, y deben detenninarse los elementos requeridos para fijar los niveles de! diseño. Este proceso de

síntesis requiere de una muy clara comprensión de las características del dispositivo, las ecuaciones básicas para la red y un gran conocimiento de las leyes básicas del análisis de
circuitos, como la ley de Ohm, la ley de voltaje de Kirchhoff, y así sucesivamente. En la mayoría de las situaciones se reta al proceso de pensamiento en un grado alto durante el proceso de diseño, mucho más que durante la secuencia de análisis. La trayectoria hacia la solución está menos definida, y puede requerir de cierta cantidad de suposiciones básicas que no se tienen que hacer cuando simplemente se analiza una red.

4.8 Operaciones de diseño

175

Es obvio que la secuencia de diseño es sensible a los componentes que ya se han especificado ya los elementos que deben determinarse. Si se han especificado tanto el transistor como las fuentes, el proceso de diseño simplemente determinará los resistores que se requieren para un diseño en particular. Una vez que se han decidido los valores teóricos de los resistores, normalmente se escogen los valores estándares comerciales más cercanos, y se aceptan cualesquiera de las variaciones debidas a la no utilización de los resistores de los valores exactos. Es cierto que se trata de una aproximación válida,considerando las tolerancias que con frecuencia se asocian a los elementos resistivos y a los parámetros de los transistores. Si se deben determinar valores resistivos, un~ de las ecuaciones más poderosas es simplemente la ley de Ohm, de la siguiente manera:

I

Ru"" =

R

V

IR

I

(4.44)

En un diseño particular, el voltaje a través de un resistor a menudo puede detenninarse a partir de los niveles que se especificaron. Si existen especificaciones adicionales que definan el nivel de corriente, la ecuación (4.44) puede utilizarse para calcular la resistencia requerida. Los primeros ejemplos demostrarán la forma en que los elementos particulares pueden determinar,e a partir de los nivel"" ""peciflcados. Má, adelante ,e presentará un procedimiento completo de diseño para dos configuraciones comunes.

EJEMPLO 4.19

Dadas las características del dispositivo de la figura 4.47a, determinar Vce RB y Rc para la configuración de polarización fija de la figura 4.47b.

8

lB = 4O).IA

~~~~-

Q

o
(a)

(b)

figura 4.47 Ejemplo 4.19.

Solución De la recta de carga
V cc = 20 V

y

20 V 8 mA

= 2.5 ka

lB
con

=

Vcc - VBE RB Vcc - VBE lB
21l V - 1l.7 V 4O¡JA

RB =

=
176
capítulo 4 Polarización en dc-B.IT

=

19.3 V 40 ¡JA

= 482.5

ka

Los resistores de valores estándar:
Rc = 2.4 kQ

R B = 470 kQ El uso de resistores de valores estándar dan lB = 41.1 !lA

la cual se encuentra dentro del 5% del valor especificado.

Dado ICQ = 2 mA y VCEQ = 10 V, determinar R¡ y Rc para la red de la figura 4.48.
v

EJEMPLO 420

!O¡¡F

',o-----~r----+-------~
¡8 kil

1.2kQ

Figura 4.48 Ejemplo 4.20.

Solución
VE = I~E '" leRE

= (2
VB

mA)(1.2 kQ)

= 2.4
V

V

V B = V BE + VE = 0.7 V + 2.4 V = 3.l V
2 CC = --~.=- = 3.l

RV

R¡ + R2

y

(18 kQ)(18 V)
R¡ + 18 kQ

= 3.1

V

324 kQ = 3.l R¡ + 55.8 kQ 3.l R¡ = 268.2 kQ
R¡ = - - - - = 86.52 kQ

268.2 kQ 3.l

La ecuación (4.44): con

RC = VR , le

= Vec - Ve
le

Ve = V CE + VE = 10 V + 2.4 V = 12.4 V

y

18 V - 12.4 V

2 mA

= 2.8 kQ
Los valores estándar comerciales más cercanos a R¡ son 82 kQ Y 91 kQ. Sin embargo, el empleo de la combinación en serie de los valores estándar de 82 kQ Y 4.7 kQ. = 86.7 kQ resultaría en un valor muy cercano al nivel de diseño.
4.8 Operaciones de diseño

177

EJEMPLO 4.21

La configuración de polarización en emisor de la figura 4.49 tiene las siguientes especificaciones: leo = Ve"Je",= 8 mA, Ve = 18 V Y f3 =110. Detenninar Re' RE y RB •
r-------~--~28V

FIgUra 4.49

Ejemplo 4.21.

Solución

=

28 V - 18 V

= 2.5 ka

4 mA

y

RE

=

Vee le",

28 V

=

8 mA

=

3.5 ka

RE = 3.5 ka - Re

= 3.5 kQ - 2.5 kQ

= 1 ka
lB
Q

=

le
-Q-

f3

= - - = 36.36 J1A
110

4 mA

y

con

= - - - - - (lll)(l ka)
36.36 J1A

=---36.36 J1A
= 639.8 ka
178
Capitulo 4 Polarización en dc-BJT

27.3 V

111 ka

Para los valores estándar:
Re = 2.4 ka RE = 1 ka

RB = 620 ka

El análisis que sigue presenta una técnica para el diseño de un circuito completo, pensado para operar en un punto de polarización específico. A menudo, las hojas de especificaciones del fabricante ofrecen infonnación sobre un punto de operación sugerido (o región de operación) para un transistor en particular. Además, los otros componentes del sistema conectados a una etapa de amplificación dada pueden definÍr también la excursión de la corriente, la excursión del voltaje, el valor del voltaje de la fuente común, y así sucesivamente para el diseño. En la práctica real, muchos otros factores deben considerarse, porque pueden afectar la selección del punto de operación que se desea obtener. Sin embargo, por el momento nos concentraremos en la determinación de los valores de los componentes para encontrar un punto de operación específico. El análisis estará limitado a las configuraciones de polarización en emisor y a la de polarización por divisor de voltaje. aunque el mismo procedimiento puede aplicarse a una variedad de otros circuitos de transistores.

Diseño de un circuito de polarización con retroalimentación en el resistor de emisor
Considere primero el diseño de los componentes de polarización de de de un circuito amplificador, que posee la estabilización mediante el resistor de emisor, igual que en la figura 4.50. El voltaje de la fuente y el punto de operación se seleccionaron a partir de la información que ofreció el fabricante sobre el transistor utilizado en el amplificador.

R,

c,

C,
entrada \ de ac ----,I----+-----t VB 2N4401 10 ¡iF (p. 150)

'"---tI-- salida + deac
T

1O¡tF

Figura 4.50

Circuito de polarización

con estabilización en emisor para consideración de disefio.

La selección de los resistores de colector y emisor 00 pueden proceder directamente de la información recién especificada. La ecuación que relaciona los voltajes alrededor de la malla colector-emisor tiene dos incógnitas, los resistores Re y RE. En este momento se debe hacer un juicio de ingeniería, como comparar el nivel del voltaje del emisor con el voltaje de la fuente. Recuerde la necesidad de incluir un resistor del emisor a tierra para ofrecer un medio de estabilización de la polarización de de, de tal forma que el cambio de la corriente del colector debido a corrientes de fuga del transistor y la beta del transistor no ocasionen un gran cambio en el punto de operación. Por lógica, el resistor de emisor no puede ser demasiado grande, porque su voltaje limita el rango de la excursión de voltaje colector-emisor (que debe observarse cuando la respuesta en ac se analice). Los ejemplos examinados en este capítulo revelan

4.8 Operaciones de diseño

179

que el voltaje del emisor hacia tierra es por lo general de un cuarto a un décimo del voltaje de la fuente. Elegir un caso conservador de un décimo pennitirá calcular el resistor de emisor RE y el resistor Re de una manera parecida a los ejemplos recién completados. En el siguiente ejemplo se desarrolla un diseño completo de la red de la figura 4.49 utilizando el criterio que presentamos antes para el voltaje de emisor.

EJEMPLO 422

Determine los valores de los resistores para la red de la figura 4.50 para el punto de operación y el voltaje de la fuente de alimentación.
Solución
VE =",Vec =",(20 V)= 2 V

RE = lE
Re = V Re

VE

VE 2 V '" - - = - - = 1 kQ lc 2mA
= Vcc - VCE - VE = 20 V-lO V - 2 V = ~

le
= 4 kQ

le

2 mA

2 mA

le 1 = -- =
B

2 mA
150

f3

= 13.33 }lA 20 V - 0.7 V - 2 V

RB = -R' - = lB
",1.3MQ

V

--~--~~---=-

Vec-VBE-VE

=

lB

13.33 }lA

Diseño de un circuito de ganancia de corriente estabilizada (independiente de beta)
El circuito de la figura 4.51 ofrece estabilización tanto para los cambios por la corriente de fuga como por la ganancia de corriente (beta). Los cuatro valores de los resistores que mostramos deben obtenerse para el punto de operación especificado. El criterio de ingeniena para la selección de un valor del voltaje del emisor VE se utiliza de la misma forma que las consideraciones previas de diseño, porque guían hacia una solución directa para todos los valores de los resistores. Estos pasos del diseño se muestran en el siguiente ejemplo.

Vcc = 20 V

le, = !O rnA

I 't

C,

C, entrada ___ \ de ac ~f---1~----I

¡ " - - - J L - - salida + ,deac 1O¡ñ'
V CEQ

1O¡ñ'

=8V

(3(mín) = 80

...
180
Capítulo 4

...

FIgUra 4.51 Circuito con ganancia en corriente estabilizada para consideraciones
de diseño .

Polarización en dc-BJf

------------------------------------------------------------EJEMPLO 423
Determine los niveles de Re' RE' R] YRo para la red de la figura 4.51 para el punto de operación indicado.
RE

-<;

=- - lE

VE

VE le

2 V lO mA

= 200Q =
20 V - 8 V - 2 V

Re

=~ =
le

VCC - VeE - VE le

10 mA

=

lOV

lO mA

= lkQ
VB

= VBE

+ VE

= 0.7

V + 2 V = 2.7 V

Las ecuaciones para el cálculo de los resistores de base R 1 Y R2 necesitarán de ciertos análisis. Usar el valor del voltaje de la base calculado arriba y el valor del voltaje de la fuente proporcionará una ecuación, pero existen dos incógnitas, R¡ y R2 , Se puede obtener una ecuación adicional entendiendo la operación de estos dos resistores, al fijar el voltaje de base necesario. Para que el circuito opere de manera eficiente se asume que la corriente a través de R 1 Y R2 debe ser aproximadamente igual y mucho mayor que la corriente de la base (por lo menos 1O:1). Este hecho y la ecuación del divisor de voltaje para el voltaje de base ofrecen las dos relaciones necesarias para determinar los resistores de la base. Esto es,

y

La sustitución da
Ro $,),(80)(0.2 kQ)

1.6 kQ
Vs = 2.7 V
y

0.6

kQ)(20 V)

R] + 1.6 ka

2.7R] + 4.32 ka

= 32

ka

2.7R] = 27.68 ka

R] = 10.25 kQ (use 10 ka)

4.9 REDES DE CONMUTACIÓN DE TRANSISTORES
Aplicar los transistores no se limita únicamente a la amplificación de señales. A través de un diseño adecuado pueden utilizarse como un interruptor para computadora y para aplicaciones de control. La red de la figura 4.52a puede emplearse como un inversor en los circuitos lógicos de las computadoras. Obsérvese que el voltaje de salida Ve es opuesto al que se aplicó sobre la base o a la terminal de entrada. También obsérvese la ausencia de una fuente de dc conectada al circuito de la base. La única fuente de dc está conectada al colector o lado de la salida, y para las aplicaciones de computadoras normalmente es igual a la magnitud del nivel "alto" de la señal aplicada, en este caso 5 V.
4,9 Redes de conmutación de transistores

181

5V

5V

.....

OV

Ic(mA)

68 k,Q

hFE = 125

1 ...

-

OV

le"" == 6.1

mA,l-__________________ 50 !lA
6~

71-

r----------------------------~~A

4~~--~~~--------3

5~~--~~-----------------------40~

,r--------=::""'::::~:-------- 20~A
__------------------------~~-----

~
1 t

30 I-lA

2

~ I,=O~
5
Vcc = 5 V

lO~A

2

3

4

ICEO=OmA

(b)

Flgura 4.52 Transistor inversor.

El diseño ideal para el proceso de inversión requiere que el punto de operación conmute de corte a la saturación, pero a lo largo de la recta de carga descrita en la figura 4.52b. Para estos propósitos se asumirá que 1C = 1CEO = OmA cuando lB = O pA (una excelente aproximación de acuerdo con las mejoras de las técnicas de fabricación), como se muestra en la figura 4.52b. Además, se asumirá que VCE = VCE,,, OV en lugar del nivel típico de 0.1 a 0.3 V. Cuando Vi;;: 5 V, el transistor se encontrará "encendido" y el diseño debe asegurar que la red está saturada totalmente por un nivel de lB mayor asociado con la curva lB' que aparece cerca del nivel de saturación. La figura 4.52b requiere que lB > 50 pA. El nivel de saturación para la corriente del colector y para el circuito de la figura 4.52a está definido por

=

1

C sa,

CC =----

V

R

(4.45)

C

182

Capitulo 4 Polarización en dc-BJT

Los resultados del nivel de lB en la región activa justo antes de la saturación pueden aproximarse mediante la siguiente ecuación:

Por 10 mismo, para el nivel de saturación se debe asegurar que la siguiente condición se satisfaga:

(4.46) Para la red de la figura 4.52b cuando Vi =5 V, el nivel resultante de lB es el siguiente:
Vi - 0.7 V
lB =

5 V - 0.7 V
= = 63 J.1A

RB
V ee

68 kQ 5 V
'" 6.1 mA

e

1

c,~,

=-~

R

=

e

0.82 kQ

Comprobando la ecuación (4.46) da
- - - - = 48.8 ¡.tA

6.1 mA 125

la cual es satisfecha. Es cierto que cualquier nivel de lB mayor que 60 ¡.tA pasará a través del punto Q sobre la recta de carga, que se encuentra muy cerca del eje vertical. Para Vi = OV'/B = O¡.tA, y dado que se está suponiendo que le = ICEO = OmA,el voltaje cae a través de Rc como 10 determinó VRc = ¡eRe = O V, dando por resultado Ve = +5 V para la
respuesta indicada en la figura 4.52a. Además de su contribución en los circuitos lógicos de las computadoras, el transistor se puede utilizar como un interruptor, si se emplean los extremos de la recta de carga. En la saturación la corriente lc es muy alta y el voltaje VCE muy bajo. El resultado es un nivel de resistencia entre las dos tenninales detenninado por

y descrito en la figura 4.53.

E E

Figura 4.53 Condiciones de saturación y la resistencia resultante de la tenninal.
VCE~

Si se utiliza un típico valor promedio de

como 0.15 V da como resultado

R

'"

=

- - - = 24.60.

0.15 V

6.1 mA

el cual es un valor relativamente bajo y ::: O Q cuando se coloca en serie con resistores en el

rango de los kilohms.
4.9 Redes de conmutación de transistores

183

Figura 4.54 Condiciones de corte y la resistencia resultante de la terminal.

Para Vi = OV como lo vemos en la figura 4.54, la condición de corte ocasionará un nivel de resistencia de la siguiente magnitud:
ee R con, = - - = l CEO O mA V

5 V

=~Q

resultando en la equivalencia de circuito abierto. Para un valor típico de leEO = 10 ¡LA, la

magnitud de la resistencia de corte es

que se aproxima a la equivalencia de circuito abierto para muchas situaciones.

EJEMPLO 4.24

Determine R B Y Re para el transistor inversor de la figura 4.55 si le
Vcc=lOV

"'

= 10 mA.

v,
IOV IOV

hFE = 250

v

Flgura 4.55

Inversor para el ejemplo 4.24.

Solución En la saturación:

l

e'al

=

y

10 mA

=

así que En la saturación:
lB '"

Re
l

=

IOV

10 mA

= 1 kQ = 40
¡LA

~

f3""

=

10 mA
250

Elija lB = 60 ¡LA para asegurar la saturación, y utilizando
lB = Vi - 0.7 V

RB
184
Capitulo 4 Polarización en dc-BJT

se obtiene

v, -

0.7 V
;

10 V - 0.7 V

155 kQ

60 !lA
Seleccione R B = 150 kQ. el cual es el valor estándar. Luego

v, -

0.7 V
;

- - - - - - ; 62 !lA
150 kQ

10 V - 0.7 V

RB
e
lB ; 62 )lA >

; 40 )lA

Por tanto. use RB

;

150 kQ YRe; 1 kQ.

Existen transistores que se les denomina transistores de conmutación debido a la velocidad con que cambian de un nivel de voltaje a otro. En la figura 3.23c los periodos de tiempo definidos como t s ' td' tI" Y tI se proporcionan en función de la comente de colector. Su impacto sobre la velocidad de respuesta de la salida del colector se define por la respuesta de la comente de colector de la figura 4.56. El tiempo total necesario para que el transistor cambie del estado "apagado" al "encenciido" está designado como tencendido y definido por

I
Transistor "encendido"

tencendido

= t r + td

I

(4.47)

siendo t d el tiempo de retardo entre el estado de cambio de la entrada y el comienzo de una respuesta en la salida. El elemento de tiempo t, es el tiempo de subida del 10 al 90% del valor final.
Transistor "apagado"

1009,

909',

-

-

-

-

-

-

-

- -

_1- _ _ I

I

lOge

,- I - - - - - - - - - -1- - - -1- , , , ,

I

I

- -' o
1,
,

--+<
,

1,

',
--+<,
I[

1,

,tencendido

I

,
~,

tapagado

,,_

Figura 4.56 Definición de los intervalos de tiempo de una forma de onda de pulso.

El tiempo total que requiere un tra.'1sistor para cambiar del estado "encendido" al "apagado" se le conoce como tapagado y se define así (4.48) donde t, es el tiempo de almacenamiemo y tr es el tiempo de bajada del 90 al 10% del valor inicial. 4.9 Redes de conmutación de transistores 185

10 TÉCNICAS PARA LA LOCAUZACIÓN DE FALLAS El arte de la localización de fallas es un tema tan amplio. Cualquier lectura totalmente diferente del nivel esperado de más o menos 0.23c a le. pero debe esperarse una lectura negativa.3VGe Para el amplificador típico a transistor que está en la región activa. Sin embargo. Si VCE = 20 V (con Vcc = 20 Y) existen por lo menos dos posibilidades: O bien el dispositivo (BJT) está ~ E ~ \ ~ -------Va) ~ ~ ~ O (J) + - 0. una condición que no debe existir a menos que se esté usando como interruptor.. Sin embargo: .7 V Si o::O.3 V = satu"ción O v = estado de corto circuito o de conexión pobre Normalmente unos cuantos volts o más Figura 4. Para el transistor que está en la región activa el nivel dc mesurable más importante es el voltaje emisor-base. es mejor verificar las conexiones del dispositivo o la red. Para un transistor pnp pueden usarse las mismas conexiones.Para el transistor de propósito general de la figura 3.58. deben investigarse tanto e1 diseño como la operación. es cieno que es un resultado fuera de lo común. Recuerde las características generales de un BJT.7 V. 4 Y O 12 Y. como O Y. Obsérvese que la punta de prueba roja (positiva) se encuentra conectada a la base para un transistor npn y la negra (negativa) al emisor. Las conexiones adecuadas para medir VaE aparecen en la figura 4.3 V que sugieren un dispositivo saturado. y posiblemente encontrar una solución.?agadQ = + Id I = 13 ns + 25ns=38ns y . y así que I f = 12 ns I. se observa una de las razones para elegir un transistor de conmutación cuando surge la necesidad de éste. V CE está por lo general entre el 25 y el 75% de V cc" Figura 4. t encendido = 12 ns y t apagado == 18 os 4. I tencendido tl.l. Para un transistor "encendido" el voltaje V BE debe estar en la vecindad de 0.58 de de Ver" Verificación del nivel 186 Capítulo 4 Polarización en dc-BJT . por lo mismo. Un nivel de voltaje de igual importancia es el voltaje del colector al emisor.con los niveles de VCEen la vecindad de 0.7 Y.57.57 Verificación del nivel de de VBE" Para V ce = 20 Y una lectura de V CE entre 1 y 2 Y o entre 18 y 20 Y como se mide en la figura 4. Es muy obvio que el primer paso para poder resolver un problema en una red es entender el comportamiento de la misma y tener alguna idea de los niveles de voltaje y corriente esperados. que no puede ser cubierto un rango tan lleno de posibilidades y de técnicas en unas cuantas secciones de un libro.l" Id = 120 ns = 25 ns = 13 ns 1. y a menos que se conozca otro diseño para esta respuesta. o si es negativo el valor se debe sospechar de él.:::0.: 10 mA. un practicante debe estar enterado de unas cuantas maniobras y medidas que pueden aislar el área de problema. se encuentra que t.. + f = 120 ns + 12 ns 132 nS Al comparar los valores anteriores con los siguientes parámetros de un transistor de conmutaCión BSV52L.

o bien una conexión en la mal1a del circuito del colector-emisor o base-emisor está abierta como en la figura 4. Todos los niveles de los resistores parecen adecuados. Parecería obvio.. evitando el nivel adecuado de corriente según lo demanda el diseño de la red.10 Técnicas para la localización de fallas Figura 4. Para V cc. que la sección de vólmetro de un VOM o DMM es muy importante en el proceso de localización de fallas. 187 .: 20 V Y una configuración de polarización fija.7 V VCc =20V lc=OmA +~ Re conexión ___ ~ abierta ----/ I 20 v = 28. se deben leer V cc volts. ¿Podría ser que la conexión interna entre el cable y la conexión final de una punta esté dañada? ¿Cuántas veces el simple hecho de tocar una punta crea una situación "'correcta o incorrecta" entre las conexiones? Quizá la fuente fue encendida y ajustada en el voltaje correcto. haciendo le O mA y VRe = O V.0. La falla en cualquiera de estos dos puntos sirve para registrar lo que podría parecer un nivel razonable y ser autosuficiente para definir la falla o el elemento defectuoso. En los diagramas grandes se ofrecen los niveles específicos de voltaje respecto a la tierra.3 V.V E (la diferencia entre los dos niveles como se midió arriba). En la figura 4.4 pA. porque la red tiene una tierra común para la fuente y los componentes de la red.4 mA es cierto que colocaría al diseño en una región de saturación y es posible que se dañe el dispositivo. ¡una diferencia significativa! Una corriente base de 28. existe la posibilidad de que el BIT esté dañado y presente un equivalente de corto circuito entre las terminales del colector y del emisor. Antes dijimos que si VCE registra un nivel de aproximadamente 0. V C . es una buena inversión de tiempo hacer la medición de un resistor antes de insertarlo en la red. la corriente .4 mA Figura 4.59 Efecto de una conexión pobre o un dispositivo dañado. En la figura 4.60. más extenso el rango de posibilidades. la persona encargada de resolver el problema debe esforzarse para lograr un mayor nivel de sofisticación. Y VR e son valores razonables pero VCE = O V. como señala VCE. Si VR . si la punta roja se conecta directamente a Vcc . Obviamente. porque V ee está bloqueado del dispositivo activo por un circuito abierto. uno de los métodos más efectivos para verificar la operación de una red es probando varios niveles de voltaje respecto a la tierra y al conectar la punta de prueba negra (negativa) de un vólmetro a tierra y "tocando" las terminales importantes con la punta de prueba roja (positiva).:. ¿qué sigue? Ahora. Para las redes cubiertas en este capitulo se deben considerar los niveles típicos dentro del sistema. Ya que los valores reales de los resistores a menudo son diferentes de los valores de los códigos de color nominales (recuerde que los valores de tolerancia de los resistores). la red puede estar saturada con un dispositivo que esté o no defectuoso. Uno de los errores más comunes en la experiencia de laboratorio es el uso del valor erróneo de la resistencia para un diseño dado. en lugar de "romper" la red para insertar la sección de miliamperímetro de un multímetro. los niveles de corriente se calculan a partir de los niveles de voltaje a través de los resistores. En cualquier caso. de base resultante seria 20 V . 4. Imagine el impacto del uso de un resistor de 680 Q para Ra en lugar del valor de diseño de 680 ka.:. a partir del análisis anterior. pero el control de limitación de corriente se dejó en cero. En Ve la lectura debe ser menor por la caída a través de Re y V E debe ser menor que Ve por el voltaje colector emisor V eE . Se habrá verificado el dispositivo en un trazador de curvas u otro instrumento para probar BJT y parecerá correcto. Si el medidor está conectado a la terminal del colector del BJT.dañado y tiene las carf!1cterísticas de un circuito abierto entre las terminales del colector y del emisor. 680 Q en lugar del valor deseado de 28.. Habrá momentos en que surgirá la frustración. para facilitar la verificación e identificación de las posibles áreas de problemas. como 10 definió el potencial aplicado y la operación general de la red. La ausencia de una corriente del colector y de la caída de voltaje resultante a través de Re darán por resultado una lectura de 20 V.60 Verificación de los niveles de voltaje respecto a tierra. mientras más sofisticado es el sistema.59 la punta de prueba negra del vólmetro está conectada a la tierra común de la fuente y la roja a la terminal inferior del resistor.59.. la lectura será de O V. las conexiones se ven sólidas y se ha aplicado la fuente adecuada de voltaje. El resultado será tener valores reales más cercanos a los niveles teóricos y cierta seguridad de que el valor correcto de la resistencia se utiliza. Por 10 general.

. debido a un circuito abierto o a un transistor que no está operando.. ::!ov 3. La experiencia es la clave. y si no 10 está.El proceso de localización de fallas es una verdadera prueba para comprender claramente el comportamiento adecuado de una red y su habilidad para aislar las áreas problemáticas -utilizando unas cuantas medidas básicas con los instrumentos apropiados.. EJEMPLO 426 188 Basándose en las lecturas que aparecen en la figura 4. y ésta vendrá únicamente con la exposición continua a los circuitos prácticos. encontrar la posible causa. EJEMPLO 425 Es importante basarse en las lecturas ofrecidas en la figura 4.3 V 452 kil (/3 + l)R E 250 kQ + (101)(2 kil) = 42.3 kQ 211 Y p= lOO 2kQ .0.= RB + V .= .7 V 19.25 .61 Red para el ejemplo 4. Solución Figura 4.15 V es menor que la necesaria para encender el transistor y proporcionar algún voltaje para VE' Si se asume una condición de corto circuito desde la base al emisor.VR ¡. se obtiene la siguiente corriente a través de R B' 20 V 252 kil la cual asemeja a la obtenida de 19. = 19. Capitulo 4 Polarización en dc-BJT . el resultado es que el transistor está dañado en una condición de corto circuito entre la base y el emisor. == 0. El nivel de VR .7 }lA Por tanto. determinar si el transistor se encuentra "encendido" y si la red está operando de manera correcta.85 V también revela que el transistor está en "apagado" porque la diferencia de Vec .V 20 V ....85 V 250 kil Si la red se encontrara operando de manera adecuada...4 }lA cc BE = ----"''------''''-..62.4 }lA = 79. la corriente de base debería ser lB = 79.61 para determinar si la red está operando adecuadamente.. Los 20 V en el colector revelan inmediatamente que le = O mA.

Sin embargo. O mA. en este caso VBE = -0.7 V Yla sustitución de los valores resultará el mismo signo para cada término de la ecuación (4. Sin embargo. el voltaje VCE tendrá un signo negativo.62 Red para el ejemplo 4. Existen dos posibilidades: o bien puede existir una conexión pobre entre Re y la terminal del colector del transistor. los 20 Ven el colector revelan que le:. la notacíón de doble subíndice continúa de manera normal. Considere que la dirección de lB ahora se definíó como opuesta para un transistor npn. el análisis se ha limitado totalmente a los transistores npn para asegurar que el análisis inicial de las configuraciones básicas sean 10 más claras posible y simplificadas para no intercambiar entre los tipos de transistores. tanto VSE como V CE serán cantidades negativas. Primero se verifica la continuidad en la unión del colector utilizando un óhmetro. La aplicación de la ley de voltaje de Kirchhoffa la malla base-emisor dará por resultado la siguiente ecuación para la red de la figura 4. las direcciones de las corrientes se invirtieron para reflejar las direcciones reales de coriducción. como ya se mencionó.17) excepto por el signo para VBE . y si está bien. o el transistor tiene abierta la unión base-colector. el análisis de los transistores pnp sigue el mismo patrón que se estableció para los transistores npn. En caso de que se utilicen las polaridades definidas de la figura 4.7 V a través de la unión base-emisor del transistor lo que sugiere un transistor "encendido".17). debe verificarse el transistor usando uno de los métodos descritos en el capítulo 3.63..Solución Si nos basamos en los valores de los resistores RI y R 2 Yla magnitud de Vcc ' el voltaje Vs :::.63. 4. (4.3 y 20 kQ 1 kn 4.11 Transistores pnp 189 . pero el signo antes de cada término en el miembro de la derecha ha cambiado.11 TRANSISTORES PNP Figura 4.49) R. dando por resultado la siguiente ecuación: Figura 4.50) La ecuación resultante tiene el mismo formato que la ecuación (4.. Debido a que Vcc será mayor que la magnitud del término subsiguiente.: 4 V parece adecuado (y de hecho lo es). La ecuación resultante es la misma que la ecuación (4. 20 V 4.19).49) y la ecuación (4. Hasta ahora.7 kQ 80 kQ 20\" 4v 3. según la figura 4. aunque la conexión a la fuente debe ser "sólida" o los 20 V no aparecerían en el colector del dispositivo.26.. La única diferencia entre las ecuaciones resultantes para una red en la que se reemplazó un transistor npn por un transistor pnp es la señal asociada con las cantidades en particular. como se pudo observar anteriormente.63: + + La sustitución de lE = «(3 + 1)1B Y solución para lB da por resultado (4. Por fortuna.63 Transistor pnp en una configuración de estabilización en emisor. Como se observa en la figura 4. Los 3.63. Sin embargo. Para V CE la ley de voltaje de Kirchhoff se aplica a la malla colector-emisor. Primero se calcula el nivel de lB' seguido por la aplicación de las relaciones adecuadas de los transistores para determinar la lista de las cantidades que se ignoran.3 Ven el emisor son el resultado de una caída de 0.

16 V + 0. Solución Probando la condición f3R E '" IOR 2 da por resultado (120)(1.7 V = -2.111----+---0------1 t-.V BE sería exactamente la misma.64. se tiene VeE = -Vee + leCRe + RE) 190 Capitulo 4 Polarización en dc-B. V ec R.VBE Sustituyendo los valores.VE = O y VE = V B .1 kf.VBE . o>- -----1-1".46 V Nótese cómo en la ecuación anterior se utiliza la notación de subíndice sencillo y doble..24 mA Para la malla colector-emisor: Sustituyendo lE == le y acomodando los términos. La corriente lE = VE RE = 2. r---------~)-18V 2. + R.l)(-18 V) 47 kQ + 10 kQ = -3.1 kQ = 2.46 V 1.l) '" 10(10 kQ) 132 kQ '" lOO kQ (satisfecha) Si se resuelve para VE' se tiene VB = R. = (10 kf. la única diferencia aparece cuando se sustituyen los valores.1 kQ 8 + Figura 4.4 k.64 Transistor pnp en una configuración de polarización por divisor de voltaje.(-D. se obtiene VE = -3.16 V .EJEMPLO 4.IT .7 V) = -3.Q 47 ka 10 ¡iF t-c--~:~I(f-----<o '" 10 IlF ".16 V Obsérvese la similitud en el fonnato de la ecuación con el voltaje resultante negativo para VB " La aplicación de la ley de voltaje de Kirchhoff alrededor de la malla base-emisor genera +VB .. V eE p= 120 1"E lOkQ 1. Para un transistor npn la ecuación VE = V B .27 Calcule VCE para la configuración de polarización por divisor de voltaje de la figura 4.

48 0.85 0. el nuevo punto de operación puede no ser satisfactorio y ocasionar una distorsión considerable debido al cambio del punto de polarización.l kQ) = -18 V + 7.65 a 0.2 b 20 50 80 120 VSE (V) 0.1 20 3. Recuerde que lB es muy sensible al nivel de V8E • especialmente para los niveles más allá del valor del umbral.65 0. Obsérvese que el incremento significativo en la corriente de fuga no solamente causa que las curvas se eleven sino que también existe un incremento en la beta.65a en lB = 30 ¡lA.1 nA.3 x 10 3 El efecto de los cambios en la comente de fuga (1col y la ganancia de comente (ff¡ sobre el punto de polarización de dc se demuestra por las características de colector para emisor-común de las figuras 4. Debido a que el circuito de polarización fija proporciona una corriente de base cuyo valor depende aproximadamente del voltaje de la fuente de alimentación y el resistor de la base. I 1: = TABLA 4.65 muestra la forma como cambian las caractensticas de colector del transistor desde una temperarura de 25 OC a una temperarura de 100 oC.5 mV por incremento en grado Celsius (oC) en la temperatura leo (corriente de saturación inversa): duplica su valor por cada 10 oC de incremento en la temperatura Cualquiera o todos estos factores pueden causar que el punto de polarización cambie del punto de operación diseñado.24 mA)(2. según se indica en la gráfica de la figura 4.65b.65b. da Ve ~ -18 V + (2. (3 se incrementó de 50 a 80 y VBE cayó de 0. Un mejor circuito de polarización es el que estabilizará o mantendrá la polari- 4. Se marca un punto de forma arbitraria en la figura 4. En cualquier amplificador que utiliza un transistor. Se puede especificar un punto de operación mediante el dibujo de la recta de carga de dc del circuito sobre la gráfica de las características de colector.12 V ESTABILIZACIÓN DE lA POlARIZACIÓN La estabilidad de un sistema es una medida de la sensibilidad de una red hacia las variaciones en sus parámetros. En cualquier caso.Sustituyendo los valores.48 V. Para la misma variación en temperatura. y notando la intersección de la recta de carga y la corriente de base de dc establecida por el circuito de entrada. ninguno se ve afectado por la temperatura o el cambio en la corriente de fuga o en la beta. La tabla 4. A temperatura ambiente (cerca de 25 OC) leo 0. mientras que a lOO oC (punto de ebullición del agua) leo es aproximadamente 200 veces mayor a 20 nA. La figura 4.12 Estabilización de la polarización 191 .1 describe la forma en que leo y V BE camhiaron con el incremento en la temperatura para un transistor en particular. Como lo muestra la figura.3 x 10-·' 0. la corriente del colector le es sensible a cada uno de los siguientes parámetros: [3: se incrementa con el aumento en la temperatura VBE decrece aproximadamente 7.1 Variación de los parámetros de un transistor de silicio con la temperatura T ce) -65 25 100 175 leo (nA) 0. pero existirá la misma magnitud de la corriente de base a altas temperaturas. En el extremo.65a y 4. según se observa a través del mayor espaciamiento entre las curvas.16 4.84 V = -10. el transistor no podría llevarse a saturación. dará por resultado el cambio del punto de polarización de de a una mayor comente de colector y a un menor voltaje colector-emisor en el punto de operación.4 kQ + l.

..__. de forma que el amplificador puede utilizarse en un ambiente de temperatura variable.5 1 a 4_53) como los factores de sensibilidad porque: 192 Capítulo 4 Polarización en dc-BJ'f . dad de dc establecida inicialmente.- Me (4.65 Cambio en el punto de polarización de dc (punto Q) debido al cambio en la temperatura: a) 25°C.. S(IcO>. si un cambio en leo no puede producir un cambio significativo en le' el factor de estabilidad definido por S(leo) = Me /Meo será muy pequeño_ En otras palabras: Las redes que son muy estables y relativamente insensibles a las variaciones en la temperatura tienen bajos factores de estabilidad. Para una configuración en particular...53) "'/3 En cada caso el símbolo delta ("') significa un cambio en dicha cantidad_ El numerador de cada ecuación es el cambio en la corriente del colector..IC (mA) • le (mAl I 670 ¡lA 6O~A I 50 ¡lA 6. Factores de estabilidad. b) 1O()0C. S(VB¡) y S(ft) Se definió un factor de estabilidad S para cada uno de los parámetros que afectan la estabilidad de la polaridad. Parecería más apropiado en algunas ocasiones considerar las cantidades definidas por las ecuaciones (4.. según se lista a continuación: S(lco) = Me Meo (4....40 ¡lA 5 5 30 ¡lA i 4 J 50 ¡lA 4 punto Q 40 ¡lA 2 """ ~ 3 pUnloQ 20 ¡lA 30 ¡lA ~ I 20 ~A 1 - ~ 15 10 ¡lA I 01 5 • (a) ~ 20 IB=O¡lA o 5 10 t (b) 15 20 ICEO=f3lcBO Figura 4... según se estableció mediante el cambio de la cantidad en el denominador.51) S(VBE ) = Me '" VBE (4_52) SCfJJ = .

Sin embargo. la ecuación (4.66 que el valor más bajo de SUco) es 1. 2 ~~~ ________~~______________~ RB ~+1 RE Para RB/R E 4. S(IcO>: CONFIGURACIÓN DE POLARIZACIÓN EN EMISOR Un análisis de la red para la configuración de polarización en emisor dará por resultado (4.66 Variación del factor de estabílidad S(JcJ con el cociente de resistor Rs/RE para la configuración de polarización en emisor. revelando que le siempre se incrementará a un ritmo igualo mayor que lco. la ecuación (4. Factor de estabilidad ~+l Figura 4. el factor de estabilidad se encontrará determinado por (4. mayor sensibilidad tendrá la red a las variaciones de dicho parámetro.= --> 1 (13 + 1) (4.Mientras más alto es el factor de estabilidad. el propósito aquí es revisar los resultados del análisis matemático y realizar una evaluación total de los factores de estabilidad para las configuraciones de polarización más comunes. el resultado es una situación donde los mejores niveles de estabilidad están asociados con un criterio pobre de diseño. y si el tiempo lo permite se le propone leer más acerca del tema.55) según se indica en la gráfica de SUco) en función de R B / RE en la figura 4. 1. debe existir un compromiso que satisfaga tanto a la estabilidad como a las especificaciones de polarización.54) se reducirá a la siguiente: S(/co) = 13 + 1 (4. Obviamente.12 Estabilización de la polarización 193 . considere que un buen control de la polarización normalmente requiere que RB sea mayor que RE" Por tanto.66): S(Ico) = (13 + 1) -------.66.54) Para R si RE'" (13 + 1). Para el rango donde RB IR E fluctúa entre 1 y (13 + 1). Sin embargo.57) 4. Gran cantidad de literatura referente a este tema está disponible. El estudio de los factores de estabilidad requiere del conocimiento del cálculo diferencial.56) revelando que el factor de estabilidad se acercará a su nivel más bajo mientras RE se vuelve lo suficientemente grande.54) se aproximará al siguiente nivel (según se muestra en la figura 4. Es importante observar en la figura 4. 5(1co).

Los resultados revelan que la configuración de polarización en emisor es muy estable cuando la relación de RB f RE es tan pequeña como sea posible. en 2 mA. a) RB / RE 250 (R B 250R E)· b) RB / RE 10 (R B 10RE)· e) RB / RE = 0.28 revela cómo los niveles más bajos de leo para el transistor BIT moderno mejoraron el nivel de estabilidad de las configuraciones de polarización básicas...66. Algunos transistores de potencia exhiben mayores corrientes de fuga.085 mA en el peor caso.58) .01 = 5(1 .53. 20. resultará la siguiente ecuación: I 194 Capítulo 4 Polarización en dc-BJT S(lco) ~ [3 + I (4.9 nA) := 0.el cambio en le de una corriente en de que se fijó.vco) = (9..veo) ~ 1. EJEMPLO 428 Calcular el factor de estabilidad y el cambio en le desde 25 oC hasta 100 oC para el transistor definido por la tabla 4.9 nA) " 0.01 1.54) por RE y se hace a RE ~ O Q. y es "--menos estable cuando dicha relación se acerca a (f3 + 1).-) 51.53)(19. de uno con un factor de estabilidad de 42.01 la cual se encuentra muy cercana al nivel de 1 del pronóstico si Re/ RE Me = [S(Ico)](.01 (RE = 100RB)· = = = = Solución a) I + RB/RE S(leo) = ([3 + 1) . CONFIGURACIÓN DE POLARIZACIÓN FIJA Para la configuración de polarización fija. Aun cuando el cambio en lees considerablemente diferente en un circuito con una estabilidad ideal (S ~ 1). por ejemplo..-( según se muestra en la figura 4.2 Mc ~ [S(Ico)](. sería de 2 mA a 2.1 + [3 + RelRE _5/ 1+ 250 1 _ 51(251) \51 + 2501 301 := 42..2)(19..01 ) 51 + 0.85 }lA b) 1 + RB/RE SUco) = ([3 + 1) ." .1 para los siguientes arreglos de polarización en emisor.53 la cual empieza a acercarse al nivel definido por [3 + 1 = 51. pero para la mayor pane de los circuitos amplificadores los niveles más bajos de leo han tenido un impacto muy positivo sobre la cuestión de la estabilidad.01(19." . Mc = [S(leo)](Meo) = (42." .." . lo cual es obviamente lo suficientemente pequeño como para que lo ignoren la mayoría de las aplicaciones. si se multiplican el numerador y el denominador de la ecuación (4.18}lA e) 1 + Re/RE S(lco) = ([3 + 1) --~'----''----1 + [3 + RB/RE = 51 ( 1 + 0.1 + [3 + RB/RE = 51( 51 ++ 10) = 51 (~) 1 10 61 " 9..1 nA El ejemplo 4.01 ~ := 1.9 nA) ~ l.

Los párrafos siguientes intentan llenar e~te vacio a tIa'Vé~ del uso de algunas de las relaciDnes básicas asociadas con cada conflguración.61 debe incrementarse debido a un incremento en 1co' no existe nada en la ecuación para lB que intente compensar este incremento que no se desea en el nivel de corriente (suponiendo que V BE permanezca constante).59). por 10 mismo.67.68b. también aquí pueden aplicarse las mismas conclusiones respecto a la relación de R B /R e Impacto físico El tipo de ecuaciones que se desarrollaron arriba. En otras palabras.Obsérvese que la ecuación resultante asemeja el valor máximo para la configuración de polarización en emisor.12 Estabilización de la polarización 195 . El resultado sería una caída en el nivel de lB' según se detennina en la siguiente ecuación: 4. Ahora se sabe de los niveles relativos de estabilidad y cómo la elección de los parámetros puede afectar la sensibilidad de la red. el nivel de le continuaría elevándose con la temperatura con lB' manteniendo un valor prácticamente constante.68a.) Debido a que la ecuación es similar en formato a la que se obtuvo para las configuraciones de polarización en emisor y de polarización por divisor de voltaje. la ecuación para la corriente de base es la siguiente: con la corriente del colector determinada por (4.54). Configuración de polarización por retroalimentación (RE = O Q) En este caso. la condición correspondiente es RE > RTh o bien. para la configuración de polarización por divisor de voltaje. Para la configuración de polarización por divisor de voltaje. pero sin estas ecuaciones quizá resulte difícil explicar con palabras por qué una red es más estable que otra. Sin embargo. un aumento en le debido a un incremento en leo causará que el voltaje VE :::lt!<E:sI~E se incremente. El resultado es una configuración con un factor de estabilidad pobre y una alta sensibilidad a las variaciones de leo' Configuración de polarización por divisor de voltaje Recuerde de la sección 4.67 la ecuación para S(lco) es la siguiente: (4.60. Para la red de la figura 4. donde se determinó que S(lco) tenía su nivel más bajo y la red tenía su mayor estabilidad cuando RE > R8' Para la ecuación (4. a menudo fallan en cuanto a proporcionar un sentido físico para el motivo. por el cual las redes se comportan de la forma en que lo hacen. RTh/R E debe ser tan pequeño como sea posible. (4. sería una situación muy inestable. para la configuración de polarización en emisor de la figura 4. Para la configuración de polarización fija de la figura 4.61) Si le como se indica en la ecuación 4.67 Circuito equivalente para la configuración de divisor de voltaje.59) Nótense las similitudes con la ecuación (4. Figura 4.5 el desarrollo de la red equivalente de Thévenin que aparece en la figura 4. RTh puede ser mucho menor que la correspondiente R B en la configuración de polarización en emisor y aun así tener un diseño efectivo.

Vcc Vee + VB. El lector debe estar enterado de que la acción descrita arriba no sucede en una secuencia paso por paso. El resultado es un efecto estabilizador como el descrito para la configuración de polarización en emisor.0:. la red captará el cambio y tendrá lugar el efecto de balanceo que se describió antes.VBE - VR e t (4.. La configuración de retroalimentación de la figura 4." + + VE V BE _ VB Figura 4. ..64) Sustituyendo resultado RE... Si se satisface la condición j3R E :l> IOR" el voltaje VB pennanecerá razonablemente constante para los niveles cambiantes de /e.El voltaje base-emisor de la configuración está deternlinado por V BE ::: VB . R. v" + Re Re ~ lB V BE _ + + V.68d. en el mismo instante en que le empiece a incrementarse.- VCC - V Bo - VE t (4.e polarización y del factor de estabilidad S(lcOJ.68c opera de la misma forma que la configuración de polarización en emisor cuando llega a los niveles de estabIlidad. y por lo mismo compensa la tendencia de le a incrementarse por un aumento en la temperatura. . La más estable de las configuraciones es la red de polarización por divisor de voltaje de la figura 4. se trata de una acción simultánea para mantener las condiciones de polarización establecidas.65) 196 Capítulo 4 Polarización en dc-BJT . VE aumentará como se menciona arriba. Una caída en V BE establecerá un nivel bajo de lB' que tratará a su vez de compensar el nivel de aumento de le El factor de estabilidad definido por ~~ Ll. En su lugar. En otras palabras. como ocurre con la configuración de polarización fija. 0. dará por (4." .62) RB Una caída en lB tendrá el efecto de reducir el nivel de le a través de la acción del transistor. En total.VE' Si / e se incrementa. la configuración es tal que existe una reacción hacia un incremento en le' que tenderá a oponerse al cambio en las condiciones de polarización.68 Revísión de las redes c. VBE resultará en la siguiente ecuación para la configuración de polarización en emisor: (4." (e) (a) (b) (d) 1B 1. Si le se incrementa debido al aumento en la temperatura. y para un VB constante el voltaje VBE caerá. el nivel de VRe se elevará en la siguiente ecuación: Vcc .63) y el nivel de lB se reducirá.

y no pennite el uso de la ecuación (4.3)(-D. La condición (/3 + 1) j¡> RBIR E no está satisfecha.67) Y requiere del uso de la ecuación (4.293 la cual es aproximadamente 30% menor que el valor de polarización fija debido al ténnino adicional (13 + I)RE en el denominador de la ecuación S(VBE)' Me = [S(VBE)](Ll.17 V) En este caso.64).4l7 x lO.65): EJEMPLO 429 f3 100 = --'--'-240 ka = . (/3 + 1) = 101 Y RB I RE = 240.48 V .66) Sustituyendo la condición (/3 + 1) S(V ) " BE j¡> RB IR E resultará la siguiente ecuación para S(VBf·): E" _ _ e -f3!R -f3/R = __ RE 1 (4.417 y X 10-' Me = [S(VBEl](Ll.65 V) = (-D.7 ka RE 4. a) Polarización fija con RB =240 ka y 13 = 100.3)(0. RE = 1 ka y 13= 100.64): -100 240 ka + (101)1 ka x 10-3 = = ---341 ka 100 = -0.0. b) Polarización en emisor con RB =240 ka. Solución a) La ecuación (4. Detennine el factor de estabilidad S(VBE) y el cambio en le desde 25 oC hasta 100 oC para el transistor señalado en la tabla 4. VBE ) = (-D.64) puede escribirse de la siguiente fonna: (4..12 Estabilización de la polarización 197 .- 47 ka = .17 V) _ SOpA e) En este caso.La ecuación (4. (/3+1)= 101 RB j¡> . La ecuación (4.7 ka y 13= 100.67) 13 + 1 13 revela que mientras más grande sea la resistencia RE' menor será el factor de estabilidad y más estable el sistema.VBE) = (-DA17 = 70. RE = 4.0.= 10 (satisfecha) 4.293 x lQ-3)(-D..9 pA b) x 10.1 para les siguientes arreglos de polarización. e) Polarización en emisor con Re = 47 ka.

sin embargo.17 = 36. Utilice el transistor descrito en la tablaº4. Sin embargo. mientras que la notación f32 se usa para describir un nuevo valor de beta como lo establecen causas como un cambio en temperatura..9 pA tendrá un impacto en el nivel de le . puede ser de este nivelo uno menor y todavía mantener buenas características de diseño.7 ka / y /!. El desarrollo matemático es más complejo que el que se encontró para SUco) y para S(VBE)' como lo da a entender la siguiente ecuación para la configuración de polarización en emisor: S(fJ¡ = = __ .0.212 x 10-3)(-0.le = -0.212 x 10-3 = [S(VBE)](L'< VBE ) = (-0.(1 + /3. la corriente resultante del colector aumentará a Q Q le Q = 2 mA + 70.29..68): S(fJ¡ = = le. donde /3.:: 2 mA. se utiliza para definir sus valores bajo un conjunto de condiciones de red. En el ejemplo 4. y /3.La ecuación (4. =50 Y /3.) /3.64) (según se definió en la figura 4.(I + RBIRE) /3.04 pA V) En el ejemplo 4. Para la configuración por divisor de voltaje el nivel de Rs se cambiará aRTh en la ecuación (4.1.32 x 1()-<i)(30) .67): S(VBE ) = = RE 4.64) con RE reemplaz~da por Re S(f3): El último factor de estabilidad que se investigará es el de S(fJ¡.32 x 1~ = [S(fJ¡l[L'<f3J = (8.-e R--.-e_1_+_R. + RBIRE) (2 x 10-3 )(1 + 20) (50)(1 + 80 + 20) = 42 X 10-3 5050 y /!.67). la variación de f3 del mismo transistor o un cambio de transistores.25 mA 198 Capítulo 4 Polarización en dc-BJT . será RTh para la configuración del divisor de voltaje..68) La notación le.le = 8.B_I __ l.29 el incremento de 70.30 Calcule le a una temperatura de 100 oC e le =2 mA a 25 oc. La ecuación resultante para S(VSE) para la red de retroalimentación será similar a la de la ecuación (4.E:. + RBIRE) (4.. al utilizar una de R B = 47 ka resulta ser un diseño cuestionable.9 = 2. =80 Y un ¿ociente de resistencia RB I RE de 20.::.(1 + /3.. Para una situación donde le . Solución La ecuación (4.0709 mA pA un incremento de 3. EJEMPLO 4.5%.

S(VBE) = -D. la ecuación (4.7 n.445 X X 10-6 Y Me = (2. + 35. Ahora.4 p.69) Resumen Ahora que se presentaron tres factores de estabilidad importantes.9 nA l. La configuración de polarización fija está definida por S(fJJ = le.25 mA a 100 oC.{3 = 80 .71) después de sustituir los factores de estabilidad como se derivó en esta sección.2 X 10-3(-D.9 nA) . si se examina la configuración de polarización fija.1 para encontrar el cambio en la corriente del colector para un cambio de temperatura desde 25 oC (temperatura ambiente) a lOO oC (el punto de ebullición del agua).236 mA.48 V .A + 43.(30) 240 ka 50 = 1. el efecto total sobre la corriente del colector puede calcularse utilizando la siguiente ecuación: (4.5%.70) se convierte en la siguiente: (4. la co~ente del colector cambió de 2 mA a una temperatura ambiente a 2.17 V) + 1.89.70) Al principio.65 V = -0. 1{3. = 1.A.236 mA el cual es un cambio significativo debido principalmente al cambio en {3. Además.0. en el sentido que se reconoce en el contenido de esta sección.A.445 1Q-6(30) = 57.68) puede reemplazarse por RTh para la configuración del divisor de voltaje. S(fJJ = (4. Por ejemplo. entonces S(/co) = 2. se usará la tabla 4.12 Estabilización de la polarización 199 .En conclusión. con un cociente de RTh/R E : 2 y RE = 4. Para este rango la tabla revela que Meo = 20 nA . S({3) = 1.A + 1200 p. Si se hubiera utilizado la configuración más estable del divisor de voltaje. la ecuación puede parecer muy compleja.01 p.0.077 mA nA) .17 V) + .1 nA = 19.2 X 10-3 .A 4. Para la configuración de retroalimentación en colector con RE:.89)(19.---(-0. representando un cambio de 12. que la configuración de polarización fija es la de menor estabilidad. el cambio resultante en le debido a un incremento en la temperatura de 7S oC es el siguiente: 50 2 mA Me = (50 + 1)(19..50 = 30 Empezando con una corriente de colector de 2 mA con una RB de 240 ka.51 nA + 34 p. La corriente de colector aumentó desde 2 mA a 3. la Me que debe determinarse simplemente es el cambio en le a partir del nivel a una temperatura ambiente.0. pero esto era esperado..42 p. pero tome en cuenta que cada componente sólo es un factor de estabilidad para la configuración multiplicado por el cambio resultante en un parámetro entre los límites de interés de temperatura.VBE = 0.: O n.9 : 0.17 V y (obsérvese el signo) l. y la RB de la ecuación (4.

comparada con la variación en beta. La red es obviamente mucho más estable que la con~guración de polarización fija. 4.OPTIONS NOPAGE .7 se ha redibujado en la figura 4.69 Red para ser analizada utilizando PSpice.69 VCC 2 o 22V Rl 2 1 39K R2 1 O 3. como se señaló en análisis anteriores.9 Hl 1. se requiere el l V para completar el formato [] 3.1. comparada con los 2. el propósito es desarrollar un alto grado de precau~ ción sobre los factores que se involucran en un buen diseño y para estar más cerca de los parámetros de los transistores y el impacto que ejercen sobre el funcionamiento de la red.MODEL QN NPN(BF-140 IS-2E-15) . OC Biasinq of BJT . Ahora. incluyendo la respuesta en ac.7 y se necesita recurrir tanto a BASIC como a PSpice.077 mA o esencialmente 2. El efecto de SUco) en el proceso de diseño se convierte en una preocupación menor. el análisis únicamente se hará en este nivel. en este caso 1 V.MODEL como lo señalarnos en el capítulo 3.70. debido a que los 22 V se repiten en este enunciado de control .La corriente de colector resultante es de 2. Sin embargo. el paquete desarrollará el análisis a cada nivel en y entre los dos niveles utilizando un incremento definido como la entrada siguiente. En este caso SCf3) no paso por encima de los otros dos factores.. proporciona una excelente oportunidad para comparar las ventajas relativas de cada uno. los resultados del análisis anterior sustentan el hecho de que para un buen diseño estable: El cociente R B I RE o RTh I RE debe ser lo más pequeño posible con las debidas consideraciones en todos los aspectos del diseño.De se especifica la fuente al nivel necesario.13 ANÁLISIS POR COMPUTADORA 22 V ? 10 kQ ~ Esta sección contiene un análisis de la red del divisor de voltaje del ejemplo 4.4) = VCE se requieren en lugar de un simple listado de todos los voltajes nodales.oc VCC 22 22 1 .DC. Además.Fig. En el enunciado . Si el segundo nivel es distinto.0 roA a 25 oC.5 kQ =r: 50 ~F . debido a las mejores técnicas de manufactura que continúan disminuyendo el nivel de leo = 1CBO' También debe mencionarse que para un transistor en particular la variación en los niveles de leBo y VBE de un transistor a otro en un lote es casi despreciable.PRINT OC I(RC) V(3.69.70 Archivo de entrada para el análisis con PSpice de la red de la figura 4. Nótese que todos los parámetros se definieron entre los nodos indicados. debe añadirse un enunciado de control . Además.9]( Re 2 3 lOR RE 4 o l. El formato del enunciado del transistor es su entrada .1 mA. El análisis de las secciones anteriores fue para las situaciones idealizadas con valores invariables de parámetros. =lc YV(3.DC como se indica. CE 4 o SOUF Q1314QH . =39kn ~[l] PSpice (versión DOS) La red del ejemplo 4. Si las cantidades específicas como I(RC) =IR. A temperaturas mayores los efectos de S(leo) y de S(VBE) serán mayores que para SCiJ! para el dispositivo de la tabla 4. y los efectos de S(VBE) y de S(lco) fueron por igual muy importantes. El archivo de entrada aparece en la figura4. asumiendo al primer nodo como el de mayor potencial.SK Figura 4.. 4.J.69 con los nodos escogidos para el análisis PSpice. Para temperaturas abajo de los 25 oC le disminuirá con niveles crecientes de temperaturas negativas. Si se repiten los 22 V como en este caso. F¡gUra 4. se debe estar consciente de cómo puede variar la respuesta en de del diseño con las variaciones de los parámetros de un transistor.4) . Aunque el análisis anterior puede resultar confuso porque las ecuaciones son muy com~ plejas para algunas de las sensibilidades.END 200 Capítulo 4 Polarizacíón en dc-BJT .

. ...(Re) Ve3. con el dispositivo apuntador (mouse).7....slb.l'ItUIT De 1..' VCC 2 O 22V IÚ 2 1 39r: R2 1 O 3.. ..13 Análisis por computadora 201 .242E-04 Vcc • .*"".. de la instrucción.slb y el transistor Q2N2222 en la biblioteca eval.. Obsérvese en eval. .~ ...{ " ) .9 59 Re 10k 1 3.'*'~~~~" . R1 39k 1.5lt CE 4 O SOUY 01 3 1 4 oN .22 1 .69..69. " '.:.*'** ••***'*. IS Bl' 2.200E+Ol FIgUra 4.~~. = L220E+Ol = 12. la red de la figura 4..CURVES YCC 2..220E+Ol Archivo de salida para el análisis con PSpice de la red de la figura 4..4) ..~:....7I I(ac) 8... Tanto para lc() como para VCE los resultados obtenidos.8512 mAy Ve". El transistor y el capacitar no aparecen en redes anteriores..oc Biasinq of BJT ...PRINT puede escribirse después para especificar las c:antidades deseadas en el listado del archivo de salida. El archivo de salida aparece en la fIgura 4. ClRCUIT DBSClUPTrON **.. La instrucción .... pero se omite en la secuencia operacional.*** .911.71 con la lista de parámetros especifIcados del modelo y los niveles que se desean de salida.72 Presentación esq uemática de PSpice (Windows) de la figura 4.IIODI!L QIf_IBF>o140 :[11-2"15)' • OC VCC 22.5l2E-D4 = 0. aparece una descripción (Description) arriba de la selección en la caja de diálogo Get ParL Recuerde que los VIEWPOINT (puntos de vista) se establecen al elegir la opción 8.*It ••••**** .De TRAIISFER ...~. sobre el Q2N2222.DD BJ'l' MODBL PARIIMBTERS QIf 1fPIf . 3 lOr: RE 4 O 1.. 4.Fi9..*..) 1. utilizando PSpice..*... RC 2. son una réplica exacta con las soluciones del ej¿mplo 4.7580 1. lec = 8..000000B-15 140 .50uF Figura 4.512E-04 V(l. '.0P1'1011S IIORoGE ..." . . I 4...69 puede crearse sobre la página esquemática como se muestra en la figura 4..2 V.*: .2588 R2 3. Esto es...9k +----<0>----'1/ CE -'.. Análisis con el centro de diseño PSpice para Windows Con la misma técnica descrita en el capítulo 2.69 .72..slb que cuando se selecciona una parte. pero son parte de la biblioteca Get New Par!.. El capacitar se encuentra listado en la biblioteca analog.

1.7580 V .69 para cada elemento. Obsérvese en el esquema de la figura 4.851 mA para el análisis en DOS y que VBEes 0. La beta de es ahora 55 en lugar del 140 capturado y la beta de ac es 65. el resultado de dicha secuencia es que los nodos tengan asignados valores numéricos de acuerdo con la secuencia en que los elementos fueron capturados. Sin embargo. Se puede encontrar una descripción de todos los parámetros listados en THE DESIGN CENTER Circuit Analysis Reference Manual (manual de referencia del análisis de circuitos del Centro de Diseño) de MicroSim Corporation. emisor) como lo requiere la versión DOS. y las probabilidades serán que no concuerden con el valor numérico asignado a cada nodo en la figura 4. La respuesta de Probe se examinará eI1 el capítulo 8 cuando se analice un sistema eu ac. porque los voltajes y las corrientes pueden observarse directamente sobre el esquema después de la simulación. El cambio no sucedió en la versión DOS porque se pudo seleccionar un transistor npn sin tener que escoger un modelo en particular.688 V o aproximadamente 0. Es muy probable que la mayoría de los usuarios de Windows coloquen primero los resistores.824 mA comparado con 0. al oprimir el símbolo del transistor (sólo una vez) y tecleando Edit.5 V.7 V como se desea. Los parámetros del modelo BIT (BJT MODELPARAMETERS) es un listado de los parámetros más importantes que definen al transistor Q2N2222. Lo mejor sería prever que la introducción de un IPROBE requerirá de la introducción de un nodo adicional entre Vce y la terminal del colector del transistor. porque ésta significa la escala de medición.69. El archivo de la figura 4.slb. las referencias de los nodos pueden cambiarse si se elige Analysis y luego Examine Netlist (examinar lista). Sin embargo. Los cambios adicionales se pudieron haber hecho para crear una similitud más cercana. El uso adecuado de VIEWPORT e IPROBE eliminan la necesidad de estar preocupados acerca de las referencias nodales. Cada VIEWPOINT se coloca con sólo . En la figura 4.desde la biblioteca special. Los números asignados podrán cambiarse con una secuencia insertldeJete (insertarlborrar) y registrar cuando se abandone la caja de diálogo.73 es una versión cortada y pegada para pennitir una concentración de los elementos más importantes del archivo. Lasimulacióu de la red dará I'orresultado el archivo de salida de la figura 4 . seguidos por el capacitar. El voltaje VeE del transistor es de 13. En este caso el nodo adicional (5) fue asignado para asegurar que las referencias de los nodos sean las mismas que la figura 4. Como únicamente estamos interesados en cambiar la beta y establecer 15 para esta red. la cual será utilizada para la respuesta en ac. se escoge Edit Instance Model (elegir modelo ejemplo). pero el detalle que se requiere va más aná de las necesidades de este texto. Nótese que IS es 26·15 y BF (beta) es 140.73 . base.72 como los VIEWPORT e IPROBE reflejan los mismos resultados impresos en el archivo de salida. Obsérvese que la lista neta esquemática (Schematics Netlist) tiene las mismas referencias de nodos que la figura 4. que tuviera todos sus parámetros de definición. Entonces se proporciona una Jista para el transistor Q2N2222 y pueden cambiarse Is(e Ise) a2E-15 y Bra 140.2588 V 12. Los niveles dc para los diferentes nodos (respecto a la tierra) son parte de la solución de polarización en pequeña señal (Sman Signal Bias Solution). Una vez cambiados.69 la beta del transistor es 140 y la corriente de saturación se ha inicializado en 2E-15A. aparecerá una lista de opciones donde Model es una de ellas. Las líneas se capturan por lo general al final para completar la red. transistor y la fuente de voltaje dc. La corriente del colector será recogida por la opción IPROBE de la biblioteca special. Tome en cuenta que la corriente que debe captarse se sitúe en el círculo más cercano a la curva interna. Obsérvese que Ices 0. Antes de simular el programa. y que el transistor se encuentra listado en la secuencia 3-1-4 (colector.69. Esto le ahorrará tener que involucrarse con la respuesta de Probe antes de ver el archivo de salida. como se muestra en la rama del colector de la red. Para terminar el proceso oprima el bot'ón derecho del apuntador. en la barra de menú.slb. que es casi igual a la solución DOS. Una vez en el esquema. Se elige Model y aparecerá una caja de diálogo Edit Model.Pprimir el botón izquierdo del dispositivo apuntador. El siguiente listado incluye los distintos niveles de corriente y voltaje de la red y sus parámetros como se definieron mediante el punto de operación resultante. = 202 Capítulo 4 Polarización en dc-BJT . En la versión de evaluación de PSpice para Windows uno debe elegir un transistor de la lista proporcionada y simplemente modificar los parámetros de definición lo mejor posible. se oprime OK y los parámetros de la red han sido modificados. debe estar seguro de que Probe Setup (inicialización de la prueba) bajo Analysis no esté inicializada para ejecutar automáticamente Probe después de la simulación.

tOOO1) ($N3JO()S) NODE VOLTAGE NaDE VOLTAGE (SN_OOO2) 22...... CURRENT -1.....OOE"'lO O00E"'lO SETMe FT 6............. SMAll SlGNAL BIAS soumON TEMPERATURE" 27.338E-OJ 8....258$ n 0000 VOLTAGESOURCECURRENTS NA.......91 0000E-09 XTB 1....... Q2N22Z2~X v_v: ....02 va VBC RPl RX RO CBE 2.._0004 SOuF SN_OOO3 SN_OOOI SN_OOO4 Q2N2222~X SN _0002 SN_0005 O BJT MODEL PARAMETERS S"-...04E"'l3 I....04 TOTALPOWERDlSSlPATION 2..72. CIRcurr DESCRIPTION oSN 0001 3..5k 0$).. .Z4E-04 68SB-61 -1...306OOOE-\2 MJC . RB 10 RBM 10 RC 1 eJE n.242E..OOE+OI I....3416 TF 411........2841 ISE \4.....Ql WATrS •••• BIPOLAR JUNCTfON TRANSISTO...........50E+Ol GM 3..SQE"'l' 9..........0000 NODE 19469 (SN_OOO3) 13..01OOOOE-12 MJE m CJC 7..94E..000000E.'95-12 O..7 ITF .. • Schcmatic:s Nctlist • RR2 R-RJ R-Re • • .t 5 BF 140 NF 1 VAF 74.........\1E.34ooooE·\5 NE 1301 BR 6...RS NAME Q_QI MODEL lB Q2N=-X l.l1XlOOQE.......73 Archivo de salida para la red de la figura 4.04E"'lS 5..........9k $N 0001 $N ooo239k R-RE C=CE V_Ycc <LQl SN-=..OOO3 SN-:'OOOS 1010: OSN_OOO4 1....... ...6 TR 46. .......47E+07 Figura 4................. NPN (S 2...JIE........5 .000 DEG e NODE VOLTAGE VOLTAGE (St-....091 NR ........... 4_13 Análisis por computadora 203 ...............06&11 CBC CBX ClS 2....03 IKF ......SO&OS le VSE 8.................12 XTF 3 VTF 1......I8E+Ol L2SE+Ol BETADC 5................7580 ($N _0004) 1..................'002 OOC nv ....................

VE La línea 10090 prueba la condición de saturación de un circuito. De otra manera. se trata en esencia de un circuito abierto y que da por resultado una configuración de polarización en emisor. La línea 10020 calcula el voltaje equivalente de Thévenin en la base. la que ocurre si el valor de Vr es menor que V SE . de otra forma. + R.. Por ejemplo. R. La línea 10040 prueba para una condición de corte. R.O. el rango de aplicaciones se expande y limita la biblioteca de programas necesarios para hacer el análisis en un área en particular. obsérvese la correspondencia que está cerca de los resultados obtenidos antes para lc y para VCE .:::. + R 2 R. en cuyo caso lB toma el valor de cero. Las líneas 10060 y 10070 calculan le e lE' respectivamente. lB RTh + (13 + I)R E VT lB BE le = f3l s ~ BETA RE IC lE VE VB VC CE VE = IERE V s = VE + 0. dará por resultado una configuración de polarización fija.is que el otro listado.:: 0. RE) IC = BETA' lB lE = (BETA + 1) .3 Variables para ecuación y el programa para el módulo de cálculos de polarización de dc Variable en la ecuación Variable en el programa RI R2 RT CC Enunciados para el programa = RT . Los pasos del programa principal para imprimir los resultados se proporcionan en la figura 4.74. 18 permanece como se calculó en la línea 10030. en paralelo con R 2 . Luego se determinals en la línea 10030 utilizando un voltaje base-emisor de 0.BASIC El programa que se desarrollará con BASIC llevará a cabo el mismo análd. si R2 se hace igual a 1E30 ohms.7 V.69. En la tabla 4.2 aparece un resumen de las ecuaciones utilizadas junto con un resumen de las variables en la tabla 4.7)I(RT + (BETA + 1) . Si RE se queda en cero ohms con R2 en lE30 ohms. La línea 10130 calcula VCE Y luego el módulo de programa regresa al programa principal. irá un paso adelante y permitirá cambiar la configuración mediante la especificación de un circuito abierto o un corto circuito para los parámetros.2 Ecuaciones y enunciados del programa para el módulo de cálculos de polarización de dc Ecuación R1R~ RTh TABLA 4.IC ' RC CE = VC . De esta manera. y establece le (e lE) con el valor de saturación.(Rl * R2)(Rl + R2) R. Una vez más.::: VT = (R2 ' Cel/(R' + R2) 0. TABLA 4. los valores de le e lE permanecen como se calcularon previamente. La línea 10010 calcula la resistencia de base equivalente de Théveriin de R.7 lB = (VT .leRe VE = lE ' RE VB = VE + 0. Un módulo de programa que empieza en la línea 10000 está escrito en BASIC para realizar los cálculos necesarios para el análisis en de de la red de la figura 4. El programa principal solicita la entrada de todos los datos adecuados del circuito. como el módulo 10000 para hacer los cálculos de polarización de de. V cc ETh .7 V. Por tanto las líneas 10100 a 10120 calculan VE' VE Y Veo respectivamente.7 Ve Vcc .7 vC = CC .3. ETh - R. (1 (1 204 Capítulo 4 Polarización en dc-BJT .

7)/(RT+(BETA+l)'RE) 10040 REM Test for cutoff condition 10050 IF VT<=." *********.VB.8523779 roA Circuit qoltaqes! V8= 1.."lllA" 300 PRINT "IE=".04~233 uA re=: . en ter the following círcuít data:" 140 INPUT "RB1="¡Rl 150 INPUT "RB2(Use lE30 if to pe n'}o::".RE 170 InpUT "RC:" ¡Re 190 PRIN'I' 190 INPUT "VCC=".IB"'1000000J . "vol ts" 370 PRINT :PRINT 380 ERD 10000 REM Module to calculate de bias of BJT circuit 10010 RT-Rl*(R2/(Rl+R2)) 10020 VT==CC*(R2! (Rl'¡'R2») 10030 IB~(VT-.978567 valts VE= 1."vOlts" 340 PRIN'I' "VE=" .VC.IC*1000."mA" 310 PRINT 320 PRIN~ "Circuit voltages:" 330 PRINT "VB="..25811 volts Figura 4.9E3 VCC=? 22 Transistor beta~? 140 The results of de bias calculations are: Circuit currents: lB= 6. First.69.13 Análisis por computadora 205 ." *** *** '* **** *. 4."UA" 290 PRIN'f "Ie=" .********11:**** OC B~AS 30 REM 40 REM 60 REM CALCULATIONS OF STANDARD CIRCUIT 50 REM ***************************************'************* 100 PRHI'l' "This pl:'ogram calculates the de bias" 110 PRINT "for a standard cLrcuLt as shown in figure 4.VE.846:3327 mA lE: .74 Programa BASle para el análisis de la red de la figura 4.CC 200 PRIN'I' 210 INPUT "Transistor beta=" ." 120 PRINT 130 PRIN1' "First.53667 volts VCE"" 12. BETA 220 PRINT 230 REM Now do circuit calculations 240 GOSU6 10000 250 PRINT uThe results of de bias caleulations are:" 260 PRIN'l 270 PRIN'l' "Circui t curnmts: 11 :zso PRINT "18=II.10 REM 20 REH 1t **" **'* '* .69.R2 160 INPUT "RE=". enter the following circuit data: RBl""? 39:E3 RB2(use lEJO if RE=? l."'** *.278567 volts VC= 13..IE*1000."vQlts" 350 PRIN'l' "VC=fl .7 TnEN lB=O 10060 IC=BETA*IB 10070IE==(BETA+l)*IB 10080 REM Test /for saturation condition 10090 IF IC*(RC+RE)-CC TREN lC=CC/(RE+RC) :IE=lC 10120 VC~CC-IC*RC 10130 CE"'"VC-VE 10140 RE'tURN RUN 10100 VE""IE"'RE 10110 VB""VE+. '" 11 .69."volts" 360 PRIN~ "VCE=" ¡CE. s:E:3 RC=? lOE3 'open')~? 3.7 This program calculates the de bias for a standard circuit as shown in Figure 4.

47.PROBLEMAS § 4. Dada la infornlación que aparece en la figura 4.4. 2.. determine: a) lB .61.. ¿Cuál es la potencia dc disipada por el dispositivo en el punto de operación? c) d) e) f) g) h) i) ¿Cuál es la potencia proporcionada por Vee ? j) Detennine la potencia que los elementos resistivos disiparon al tomar la diferencia entre los resultados de los incisos h e i.2 kQ + Figura 4. Determine el valor de RE para establecer el punto de operación resultante. 4.52. Escoja un punto de operación a la mitad entre el corte y la saturación.51. Q e) V CE .) para el diseño? Dibuje la configuración resultante de polarización fija. determine: a) le b) V ee e) d) [3.75.77 Problema 3.) para la configuración de polarización fija de la figura 4.78: a) b) Dibuje una recta de carga sobre las características determinada por E = 21 V Y Re = 3 kQ para una configuración de polarización fija.7kQ figura4. 2. Dadas las características del transistor BJT de la figura 4.56.77. calcule: a) le b) Re e) R . * 5. Dada la información que aparece en la figura 4. b) le' .11.3 Circuito de polarización fija 1.53.75. Para la configuración de polarización fija de la figura 4. 3.. ¿Cuáles son los valores resultantes de le () y de VCE Q? ¿Cuál es el valor de f3 en el punto de operación? ¿Cuál es el valor de a definido para el punto de operación? ¿Cuál es la corriente de saturación (le. RB .76. d) Ve' e) VE' / 16V D VE' 470 kQ 2. 206 Capítulo 4 Polarización en dc-BJT .75 Problemas 1. d) V eE . Encuentre la corriente de saturación (le".

3 2 20. Re RE' RB' VeE' b) e) VE' 8. =i). el RE' d) La potencia disipada por el transistor.81. i .68 k.6 V VB + VCl:" p=. .W 2. Con la información que proporciona ia figura 4. i<-Ij-k-Q--.51. determine: b) e) d) 1/. 9.80 Problema 7.79.35. ¡](Xl : 90'.A '=ti: ~ t"l/~=o~A¡ ° Figura 4. Para el circuito de polarización con emisor estabilizado de la figura 4.78.c:: :50uA ' re-: . . Calcule la corriente de saturación para la red de la figura 4.. Con la información que ofrece la figura 4.19.--. 1. .1 V 0.10.58.leQ 2AkQ 9 " 80~A :70~A: ~+-:---.Q f3 en el punto de operación..54.. determine lo siguiente para una configuración de polarización en emisor si se define un punto Q en le = 4 mA y V CE = 10 V.79.:~~tr 20 V f 110¡¡A.<J ~ VE 4 Figura 4.24.48. VCE(J' ~ RE Ve e) VE' f) VE' 7.~ 510 kQ . 10. Usando las características de la figura 4. V ee RE' + '* 10.le (mA) .4 Circuito de polarización estabilizado en emisor lB 6.2mA Re RB 7.81 Problema 8.¡:-. determine: a) b) e) d) e) 20 . ~ 1.4 V § a) 4. b) t----o 2. e) La potencia disipada por el resistor Re Figura 4.<JVc 8 f3= 100 7 6 5 ::::.36. 9. • Q Q al Re SI Vcc = 24 Vy RE = 1.62.2 kQ.79 Problemas 6.7 kn f3.78 5 10 15 25 30 12V Problemas 5.c :60~A .. Problemas 207 .llA t 2.80. calcule: a) figura 4.

9 Hl .83.-------~~--~18V CC 2.2 kD.p".J) 100%. b) Cambie f3 a 135 y calcule el nuevo valor de le y VCE para la red de la figura 4. VCE ' . § 4.51.75. 13.<.68 U"l 8.gura 4. d) e) f) Ve- Q VE' V•. l.gura 4. 5."'.5 Polarización por divisor de voltaje 12.' I x 100%.52. e) Cambie ¡Ja 150 y determine el nuevo valor de leY VeEpara Ja red de la figura 4.49..24. Para la configuración de polarización por divisor de voltaje de la figura 4.84 Problema 14. 15. Compare el porcentaje de cambio en leY VCE para cada configuración Ycomente sobre cuál parece ser menos sensible a los cambios en /3. 20.neo' I x e..59. a) DeterminelcY VCEpara la red de la figura 4. I c. 16V a) lV 3.63. Figura 4. determine: a) /eb) VE' e) V•.~ . 14. f) Determine la magnitud del porcentaje de cambio en le y VCE usando las siguientes ecuaciones: %tl. . Con la información que ofrece la figura 4. .p.82../ C'p. f) R¡. determine: a) b) c) /•.83 Problema 13.I e = I /e. g) En cada una de las ecuaciones anteriores.84./C'p..75.I c := / Cr"". Con la información proporcionada en la figura 4.2 kQ V. 9.1 kQ ~ .7 kQ 62kU R¡ Ve tICQ t 20 le lBe VB + V CEQ R¡ 10.6kU 1. 18.".. la magnitud de f3 se incrementó en un 50%.2kD. d) R¡."'""" d) Determine le y V CE para la red de la figura 4.55. e) V•.79.79. c) Determine la magnitud del porcentaje de cambio en le y VCf. /e .6 V ~=80 -+ VB ~A + V eE ~= 100 VE 0.82 Problemas 12. utilizando las siguientes ecuaciones: %tl. 208 Capítulo 4 Polarización en dc-BJT .~ . determine: /e b) VE' e) Vee d) VeE .* 11.

P.82. Problemas 209 . 18 v * 16.21.]W1< . " d) Compare la solución del inciso e con las soluciones que se obtuvieron para e y problema 11.78. Para la configuración de retroalimentación del colector de la figura 4. a) Determine lc" ' VCE" e lB . e) Basándose en los resultados del inciso d.85 utilizando la aproximación.33) no esté satisfecha. 6. si R¡ = 24 kQ suponiendo que {3R E > ¡ORz.5 kQ 1 . Determine la corriente de saturación (Ie".acto..33) y obsérvese si la suposición del inciso d es correcta.51 ka 22. Repita el problema 16 empleando el sistema exacto (Thévenin) y compare las soluciones. Para la configuración de retroalimentación de voltaje de la figura 4.64..82. Determine para la siguiente configuración de divisor de voltaje de la figura 4 . 470kn 220 kn el VE' '. 50. calcule: a) b) d) le Ve VeE . Utilice Vcc = 24 V y Rc = 3R E • o '-0 b) Encuentre Vt.' 1 1ooo/c. si se satisface la condición establecida por la ecuación (4. b) Cambie f3 a 120 (50% de incremento) y detennine los nuevoS valores de le y VCE para la red de e) • 20.' .33) está satÍsfecha? aunque la condición establecida por la ecuación (4. ~v 0. CE'p.n. para la red del problema 12 (figura 4. Compare las soluciones y' comente sobre si la diferencia es lo suficientemente grande como para requerir el respaldo de la ecuación (4. - VCE.87 Problema 23.82. ) para la red de la figura 4. 56.87 .86 60. ¿Qué conclusiones generales se pueden hacer respecto a las redes en las cuales se satisface la condición f3RE > IOR2 Y las cantidades le y VCE deben resolverse en respuesta a un cambio en f3? § ~ 4.2 kQ ¡ka 18. Basándose en los resultados.. 1 II Repita los incisos a a e del problema 20 para la red de la figura 4. Si no se llevó a cabo.p"". * 19. e) Calcule f3 en el punto Q.6kQ del 470kO: * 21. 23. * 17.85.86. Cambie {) a 180 en el inciso b.. 17. e) Determine V B' d) Encuentre R].33). detennine Rc y RE para la red del divisor de voltaje que tiene un punto Q de le := 5 mAy Ver: = 8 V.. a) le b) Ver e) d) e) 3. Determine la magnitud del porcentaje de cambio en le y VCE utilizando las siguientes ecuaciones: %M c ~ I 1 c. V CE r .'' .3 kQ 39 kf2 lB' VE' VB . a) Con las caractertsticas de la figura 4.15. f) Pruebe la ecuación (4.82) con el método aproximado b) e) Figura 4.¡ 1 100% X c. ¿cuál configuración es menos sensible a las variaciones en f3'? f +16 v 3. +--=--ov. o--JI--~----I 1.V eE = I veEIP"~'.6 Polarización de de por retroaliinentación de voltaje ~. e lB. 8. Determine Ic".85 Problemas 16. a) Determine le y VeE para la red de la figura 4. obsérvense las soluciones proporcionadas en el apéndice E. utilizando el método ex.33) cuando se determine qué método debe utilizarse. X %t:. ¿es el sistema aproximado una técnica válida de análisis si la ecuación (4.2kU Problemas 22.. 5~F Figura 4.I Cr?-l"'. la figura 4. determine: b) le e) Ve Figura 4.

3 kQ \. 4 V para la red de la figura 4.. resuelva: a) b) e) d) e) VE' le Vc . calcule: a) lB' b) le e) Vcc ' Ve f6V ve d) 12kQ 3..89 empleando el potenciómetro de l-MQ. Con Ve = 8 V para la red de la figura 4. VeE ..92 Problema 28. 18 V Para la red de la figura 4. Figura 4. Figura 4..88 Problema 24.7 kQ 2.lkQ fi .91. 1 x 100% VeE. VCE ' lB' f) +22V 13 +12Y 18 v 9. Determine el rango de posibles valores para Ve para la red de la figura 4....91 Problema 27..92.IT 15kQ -12 V Figura 4. ¿Cómo se compara la red de retroalimentación del colector en función de las otras configuraciones respecto a la sensibilidad a los cambios en j3? 25. a) Determine le y VCE para la" red de la figura 4.p"rt.. § 4..1 kQ j3 = 120 .-N~~""" Ve 1MQ P=180 P=90 9.' .".. determine: a) lB' b) le e) 13.ll"I<."..9 kQ 560 k. Dado VB ::.P. %!>V CE = 1 Vcc . Capítulo 4 Polarización en dc-B.".. d) * 28.7 Diversas configuraciones de polarización 27.Q t le + V e1=: r---"oIV".1 kQ 330 kQ Ve + VeE VE 3. * 26. " d) Compare los resultados del inciso e con las soluciones de los problemas 11 c.".90.89 Problema 25. b) Cambie f3a 135 (50% de incremento) y calcule los nuevos niveles de le y VCE ' c) Resuelva la magnitud del porcentaje de cambio en le y VeE usando las siguientes ecuaciones: %!::J e == 11c.1 kQ 470 kQ ISO kQ 4. . 1 x 100o/c. FIgura 4.1 elo""o..p. Figura 4.90 Problema 26.88. - VCE """. e.* 24.2 kQ ~NV\. 210 . 11 f y 20 c.o Ve = le 8V + 9.-h-.

Utilice los valores estándar. Diseñe una red de polarización por divisor de voltaje utilizando una fuente de 24 V. Con las características de la figura 4.93 Problema 29.78. Figura 4.5 kQ ].95 Problema 31. determine: 1é" b) Ve c) V cr +18V 6Y 330 kQ 5JükQ "Ie ~ 9.2 kD 1. La fuente que está disponible es de 28 V Y VE Y debe ser un quinto de VCC' La condición establecida por la ecuación (433) también debe cumplirse para ofrecer un alto factor de estabilidad.9 Redes de conmutación de transistores * 36. Con las características de la figura 4. * 31. * 35. Diseñe el inversor a transistor de la figura 4.4kQ 180 ka v. Q (1 33.1 kQ + Ve P=130 ~= 120 + 510 kQ 1. Figura 4. diseñe una configuración de divisor de voltaje que tenga un nivel de saturación de 10 mA. IOV 2. y V ccQ lc = 10 mA. Y un punto Q a la mitad entre el corte y la saturación.97 para operar con una corriente de saturación de 8 mA empleando un transistor con una beta de 100. * 30. y un punto de operación de lc(. Detennine la resistencia colector a emisor en saturación y en corte. Utilice un nivel de lB igual a1120% de lB y valores es. = +VcC' Utilice V cc = 20 V. § 4.94 -6\/ 10Y Problema 30. e le. un transistor con una beta de 110.8 kD '-----+----0 -18 v Figura 4. Calcule Rc y R B para una configuración de polarización fija si Vcc = 12 V. Determine el nivel de VE e lE para la red de la figura 4. Diseñe una red con estabilización en emisor a lc~ = flc. Elija VE = +Vcc Utilice valores estándar. f3 = 80 e le = 2. cuando Vi = 10 V...96. determine la apariencia de la forma de onda de salida para la red de la figura 4. especifique: a) lB' b) le e) VE' d) Vet.78. Para la red de la figura 4. f3= 120 Y Rc = 4RE • Utilice los valores estándar. * 37. Problemas 211 .94. OY 5Y p= lOO ov F'lgura 4.tores. § 4.5 roA con V CE = 6 V. 34. = 8 V..8 Operaciones de diseño 32.* 29.97 Problema 37.93.96 Problema 36.95. Y determine lB' lB~. """ 10 V 5Y v. a) Para la red de la figura 4.tándar de resis.. =4 mAy VCE (. Utílice valores estándar. FIgUra 4. Incluya los efectos de V CE".

Enliste las posibles razones para las mediciones que se obtuvieron. 16V 16V 91 kn VB =9.2 kíl ~---_-<O 18 kíl +Vee = 16 V 1. ¿Cómo han cambiado tencendido y {apagado con el incremento de corriente del colector? e) Dibuje para los incisos a y b la forma de onda del pulso de la figura 4.64 v 9------1 fi=IOO 4V 18kn 1.7kn 470kn 470kn 4. determine teTlcendido y tapagado para una corriente de 2 mA.6kn C.2kf! C. 212 Capítulo 4 Polarización en dc-BJT .23c. Para el circuito de la figura 4.) Cb) Figura 4.05 V 1.98 revelan que la red no está funcionando de manera adecuada.10 Técnicas para la localización de fallas * 39. Las mediciones que aparecen en la figura 4. Con las características de la figura 3 . a) ~ § 4.6 kn 91 kn 3.2kf! 1.99 revelan que las redes no están operando adecuadamente. Sea específico al describir por qué los niveles reflejan un problema en el comportamiento esperado de la red. 41.7kn 470kn 20V 4. los niveles obtenidos señalan un problema muy específico en cada caso.2kf! 1.Se incrementa o disminuye Ve si R B aumentó? b) ¿Se incrementa o disminuye le si f3 se incrementa? c) ¿Qué sucede con la corriente de saturación si f3 aumenta? d) ¿Se incrementa o disminuye la corriente del colector si Vce se disminuye? e) ¿Qué sucede a VCE si el transistor se reemplaza con uno con una {3 más pequeña? Hgura 4.6 kn fi= 100 2. * 40.7kn + 20V OV 0. b) Repita el inciso a para una corriente de 10 mA.99 Problema 40. En otras palabras.100 Problema 41. Obsérvese cómo se utilizan las escalas logarítmicas y la posible necesidad de referirse a la sección 11.2 kn Re 3. 20V 20V 20V 4. '.100: a) (.2.38.98 Problema 39.4V 3. Todas las mediciones de la figura 4.) Cb) Co) Hgura 4.56 y compare los resultados.

Figura 4. ¿qué le pasará a VE? e) ¿ Qué puede motivar que VCE tome el valor de cerca de 18 V? .101.. . -22 V -12 V 2. FIgura 4. * 43. a) ¿Qué le sucede al voltaje Vc si el resistor Rs se abre? b) ¿Qué le pasa al voltaje VCE si f3 se incrementa debido a la temperatura? c) ¿Cómo se verá afectado VE cuando se reemplace el resistor de colector con uno cuya resistencia está en el extremo inferior del rango de tolerancia? d) Si la conexión del colector del transistor se abre.101 Problema 42 . a) ¿Qué le sucede al voltaje Vc si el transistor se reemplaza con uno que tenga un mayor valor de {3? b) ¿Qué le pasa al voltaje VCE si la terminal de tierra del reslstor Rs se abre (no se conecta a la tierra)? ' c) ¿Qué le sucede a le si el voltaje de la fuente es bajo? d) ¿Qué voltaje VCE debe ocurrir si la unión del transistor base-emisor falla al convertirse en abiera? e) ¿Qué voltaje V CE debe resultar si la unión del transistor base-emisor falla al convertirse en corto circuito? +Vcc = 20 V Re IOkQ V CC =+18V /3= 80 Re R.103. 45.2 kQ 510 kQ Ve lB 82kQ ~c /3=2W + VCE 16kQ /3= 100 0. Conteste las siguientes preguntas acerca del circuito de la figura 4.103 Problema 44. Problemas 213 . 46.2 kQ . FIgura 4. /3=90 Conteste las siguientes preguntas acerca del circuito de la figura 4.42.. Detennine Ve e 1s para la red de la figura 4..102 Problema 43..104.11 Transistores pnp 44. Figura 4. § 4.104 Problema 45. Figura 4..1 05.75 kQ .105 Problema 46..102. 10 kQ 2. Calcule Vc' VCE e lc para la red de la figura 4. DetermÍne lEY V C para la red de la figura 4...

79. S(VBE). b) S(VBE ). Repita el problema 53 para la red de la figura 4. Repita el problema 57 para la red de la figura 4. 64. Para la red de la figura 4.§ a) 4. Repita el problema 61 para la red de la flgura 4. 63. Lc~.l.5 V Y un incremento de f3 del 25%. * 51. e) S({J) utilizando T1 como la temperatura en la que los valores de los parámetros 6stán especificados y f3(T. una caída de VBE de 0.79.91. 55. b) Compare los niveles de estabilidad para la configuración de divisor de voltaje del problema 49. d) Determine el cambio neto en le si resulta un cambio en las condiciones de operación con un incremento de 'ca de 02 j. o no existe un patrón general sobre los resultados? § 4. Desarrolle un análisis de la red de la figura 4. 57. Para la red de la figura 4.A.82. *Los asteriscos indican problemas más difíciles.. detennine: a) S(lco).5 V Y un incremento de j3del25o/c. b) S(VBE).) como el 25% mayor que f3(T]). e) S({J) utilizando T) como la temperatura en la cual las valores de los parámetros están especifi- cados y {3(T2 ) como e125% mayor que {3(T 1).86.86.1. c) S(fJJ utilizando T) como la temperatura en la que los valores de los parámetros están especificados y f3(T. detennine: a) b) S(lco). d) Detennine el cambio neto en le si resulta un cambio en las condiciones de operación con un incremento de lea de 0. . a) Compare los niveles de estabilidad para la configuración de polarización fija del problema 47 .iAa 10 J1.79.2 ~A a 10 f. Lleve a cabo un análisis PSpice (versión OOS) de la red de la figura 4.7 V a 0. 56. * 48. Determine lo siguiente para la red de la figura 4. d) Determine el cambio neto en le si resulta un cambio en las condiciones de operación con un incremento de leo de 0. Repita el problema 57 para la red de la figura 4.75. 54. c) ¿Cuáles factores de los inciso a y b parecen tener mayor influencia sobre la estabilidad del sistema.) como el 25% mayor que f3(T. * 50.75.7 V a 0.7 V a 0. una caída de V BE de 0.) como el 25% mayor que f3(T]).82. Es decir. Esto es . 59. 60. Repita un análisis PSpice (versión Windows) para la red de la figura 4.5 V Y un incremento de f3 del 25%.13 Análisis por computadora 53. determine: a) S(lco). Para la red de la figura 4. ¿Se pueden derivar algunas conclusiones generales a partir de los resultados? * 52.2 J1A a 10 J1A. 61. Repita el problema 53 para la red de la figura 4. resultados para los ejercicios 47 y 49 pueden encontrarse en el apéndice E. ~~~.7 Va 0.2 ~A a 10 j1A.A. Repita el problema 61 para la red de la figura 4. 214 Capitulo 4 Polarización en dc-BJT .12 Estabilización de la polarización 47. 58. d) Determine el cambio neto en le si resulta un cambio en las condiciones de operación con un incremento de 1ca de 0. S(lco). Repita el problema 53 para la red de la figura 4.86. una caída de VBE de 0. detenrune lC' VCE e lB' 62..75 utilizando BASIC.5 V Y un incremento de f3 del 25%.75.determine IC' VCE e lB. Repita el problema 61 para la red de la figura 4.· c) S(fJJ utilizando T) como la temperatura en la cual Jos valores de los parámetros están especificados y j3(T. Compare los valores relativos de la estabilidad para los problemas 47 a150.82. Repita el problema 57 para la red de la figura 4.82. una caída de VBE de 0.79. * 49.

a las del transistor BJT descrito en los capítulos 3 y 4. Sin embargo. en un caso se trata de un nivel de corriente y en el otro de un voltaje aplicado. los electrones y los huecos. de electrones (canal-n) o de huecos (canal-p).1 (a) (b) Amplificadores controlados por a) corriente y b) voltaje. Aunque existen importantes diferencias entre los dos tipos de dispositivos.. es importante considerar que el transistor BJT es un dispositivo bipolar. De la misma manera que existen transistores bipolares npn y pnp.. El campo magnético del imán permanente envuelve las limaduras y las atrae al imán por medio de un esfuerzo por parte de las líneas de flujo magnético con objeto de que sean lo más cortas posibles. (Corriente de controi) 18 BJT FET . Toda la gente conoce la capacidad de un imán permanente para atraer limaduras de metal hacia el imán sin la necesidad de un contacto real.1 INTRODUCCIÓN El transistor de efecto de campo (FET) (por las siglas en inglés de Field Effect Transistor) es un dispositivo de tres terminales que se utiliza para aplicaciones diversas que se asemejan. En cada caso. En otras palabras. El FET es un dispositivo unipolar que depende únicamente de la conducción o bien. mientras que el transistor JFET es un dispositivo controlado por voltaje como se muestra en la figura 5 . Para el FET un campo eléctrico se 215 . hay transistores de efecto de campo de canal-n y canal-p. la corriente del circuito de salida está controlado por un parámetro del circuito de entrada.1 a.CAPÍTULO Transistores de efecto de campo -----------------------IDDivp--5.. el prefijo bi indica que el nivel de conducción es una función de dos portadores de carga. + (Voltaje de control) V GS FIgura 5.1a es una función directa del nivel de lB' Para el FET la corriente ID será una función del voltaje VGS aplicado al circuito de entrada como se muestra en la figura 5.lb.. La diferencia básica entre los dos tipos de transistores es el hecho de que el transistor BJT es un dispositivo controlado por corriente como se describe en la figura 5.lb. en una gran proporción. El ténnino "efecto de campo" en el nombre seleccionado merece cierta explicación. también es cierto que tienen muchas similitudes que se presentarán a continuación. la corriente le de la figura 5.

s normales de voltaje en ac para los amplificadores a BJT son mucho mayores que para los FET. Eta Kappa Nu establece mediante las cargas presentes que controlarán la trayectoria de conducción del circuito de salida. el JFET es un dispositivo de treS terminales. con una tenninal capaz de controlar la corriente de las otras dos. Miembro de la National Science Board Presidente del National Advisory Committee on Semiconductors G. La parte superior del canal de tipo n se encuentra conectada por medio de un contacto óhmico a la terminal referida como el drenaje (D). y los primeros son por lo general más pequeños en construcción que los BJT. la variación en la corriente de salida es obviamente mucho mayor para el BJT. Cambridge University Presidente emérito de AT &T BeU Labs Socio de IEEE. el transistor BJT tiene una sensibilidad mucho más alta a los cambios en la señal aplicada. Recuerde también que la región de agotamiento es aquella que no presenta portadores libres y es. los arreglos de polarización se cubrirán en el capítulo 6. Por esta razón. Dacey desarrollaron juntos en 1955 un procedimiento experimental para medir las características de un transistor de efecto de campo. un punto muy importante en el diseño de amplificadores lineales de ac. Su estabilidad térmica y otras características generales lo hacen muy popular en el diseño de circuitos para computadoras. Junction Field Elfect Transistor) y el transistor de efecto de campo metal-óxido-semiconductor (MOSFET) (por las siglas en inglés de Metal-OxideSemiconductor Field Elfect Transistor). incapaz de soportar la conducción a través de la región.) Jan Munro Ross El doctor Ross nació en Southport. (Cortesía de AT&T Archives. como elemento discreto en un encapsulado típico de sombrero alto. Obsérvese que la mayor parte de la estructura es del material de tipo-n que forma el canal entre las capas interiores del material de tipo p. Uno de los rasgos más importantes del FET es una gran impedancia de entrada. En el análisis del transistor BIT se utilizó el transistor npn a través de la mayor parte de las secciones de análisis y diseño. La construcción básica del JFET de canal-n se muestra en la figura 5. Inglaterra PhD Gonville and Caius College. que la que produce en el FET para el mismo cambio de voltaje aplicado.2. Integrated Circuits). Por otro lado.Dacey El doctor Dacey nació en Chicago. el dispositivo de canal-n aparecerá como el dispositivo importante y se dedican párrafos y secciones al impacto del uso de un JFET de canal-p. los FET son más estables a la temperatura que los BJT. En este capítulo se presentarán dos tipos de FET: el transistor de efecto de campo de unión (JFET) (por las siglas en inglés de. lllinois PhD California Institute of Technology Director de Solid State Electronics Research de Bell Labs Vicepresidente de Investigación en Sandia Corporation Miembro de fRE. La categoría MOSFET se desglosa después en los tipos decremental e incremental. A un nivel desde 1 a varios cientos de megaohms excede por mucho los niveles típicos de resistencia de entrada de las configuraciones con transistor BJT. el drenaje y la fuente se hallan conectadas a los extremos del canal de tipo n y la entrada a las dos capas de material tipo p. Sin embargo. 216 Capítulo 5 Transistores de efecto de campo . Por tanto. también se dedicó sólo una sección al impacto del uso del transistor pnp. como se muestra en la figura 5.2. las características de construcción de algunos FET los pueden hacer más sensibles al manejo que los BIT. es decir.Los doctores Jan Munro Ross y G. lo cual los hace mucho más útiles en los circuitos integrados (le) (por las siglas en inglés de.las ganancia. Existe una tendencia natural cuando se presenta un segundo dispositivo con un rango de aplicaciones similar a uno que se dio a conocer previamente. se debe manipular con cuidado (tema que se analizará en una sección posterior)~ Una vez que se hayan presentado la construcción y las características del FET. Tau Beta Pi. para comparar algunas de las características generales de cada uno. sin la necesidad de un contacto directo entre las cantidades controladoras y controladas. C. Sin embargo. El transistor MOSFET se ha convertido en uno de los dispositivos más importantes en el diseño y construcción de los circuitos integrados para las computadoras digitales. El análisis que se desarrolló en el capítulo 4 utilizando' transistores BJT será muy útil para derivar las ecuaciones importantes y para el entendimiento de los resultados obtenidos para los circuitos a FET. Gale). 5. los mismos que describiremos. Para el transistor JFET. mientras que el extremo inferior del mismo material se conecta por medio de un contacto óhmico a una terminal referida como lafuente (S) (por su sigla en inglés. En general. C. Los dos materiales de tipo p se encuentran conectados entre sí y también a una terminal de compuerta (G) (por la sigla en inglés de.la cual se asemeja a la región de un diodo sin polarización. por tanto. Source). Durante la ausencia de cualesquiera potenciales aplicados el JFET tiene dos uniones pon bajo condiciones sin polarización. El resultado es una región de agotamiento en cada unión.2 CONSTRUCCIÓN Y CARACTERÍSTICAS DE LOS JFET Como se indicó anterionnente.

'otamienlo Hgura 5. a través de la llave (fuente). La "compuerta".2 porque la terminología está definida para el flujo de electrones. mediante una señal aplicada (potencial). VGS Fuente Compuerta ofFr LDrenaje figul1l 5. (5) Región de a!. controla el flujo de agua (carga) hacia el "drenaje". La fuente de la presión del agua se parece al voltaje aplicado desde el drenaje a la fuente que establecerá un flujo de agua (electrones). el flujo de carga se encuentra relativamente sin ninguna restricción y sólo lo limita la resisten~ cia del canal-n entre el drenaje y la fuente.2 Construcción y caracteristicas de los JFET 217 . y la entrada se conectó directamente a la fuente con objeto de establecer la condición VGS = O V. Bajo las condiciones que aparecen en la fIgura 5.vés de la terminal de compuerta y acerca de lo adecuado de la terminología aplicada a las terminales del dispositivo. = D Po CanaJ-n + Región de agotamiento 'N---~'-t'----.3 Analogía hídráulica para el mecanismo de control del ¡FET. 5. figura 5.4 JFET en Ves'" OV Y VDS>Ov. G + SG. El resultado es que la compuerta y la fuente tienen el mismo potencial y una región de agotamiento en el extremo inferior de cada material-p similar a la distribución de la condición de sin polarización de la figura 5. la analogía del agua de la figura 5. sin embargo.3 proporciona cierto sentido sobre el control del JFET a tI ~. = O V. Las terminales del drenaje y de la fuente se encuentran en los extremos opuestos del canal~n como en la figura 5.Drenaj¡. En raras ocasiones son perfectas las analogías y a veces pueden causar confusiones. En el instante en que se aplica el voltaje V DD (= VDS)' los electrones serán atraídos a ia tenninal del drenaje. estableciéndose la corriente convencional ID con la dirección detlnida de la figura 5A.2 Transistor de efecto de campo de unión OFET). VDS algún valor positivo En la figura 5 A se ha aplicado un voltaje positivo VDS a través del canal. La trayectoria del flujo de carga revela con claridad que las corrientes de drenaje y fuente son equivalentes (lD 15).4.2.: Contactos óhmico~ Canal-11 Cumpuerta(G) 0--'----1--1 Región de agotamiento ruentc.

5 V. ocasionando una reducción notable en el ancho del canal. Sin embargo.4 se harán más amplias. D + Estrechamiento JI) I 1 xivel de saturación Vc.6.)l'. como 10 muestra la figura 5. Pinch-off).6. Recuerde a partir de la discusión de la operación del diodo. como se muestra en la figura 5.al-/1 s o Figura 5. La relativa rectitud de la gráfica indica que para la región de valores pequeños de VDS' la resistencia es en esencia constante. la corriente aumenta como lo determina la ley de Ohm y la gráfica de ID en función de VDS aparece de acuerdo con la figura 5. de ahí que la distribución de la región de agotamiento es como se muestra en la figura 5. ov Figura 5.6.5.7 Estrechamiento (Ves" OV.5. Suponiendo una resistencia uniforme en el canal-n. Es importante observar que la región de agotamiento es más amplia cerca de la parte superior de ambos materiales de tipo p.J. La trayectoria de conducción reducida causa que se incremente la resistencia. El resultado es que la región superior del material de tipo p estará polarizada de manera inversa con cerca de 1. que mientras mayor es la polarización inversa aplicada. Mientras más horizontal es la curva. Al nivel de VDS que establece esta condición se le conoce como voltaje de estrechamiento y se denomina como Vp (por su sigla en inglés. La corriente ID establecerá los niveles de voltaje a través del canal que se indican en la misma figura.6. lo que sugiere que la resistencia está alcanzando un número "infinito" de ohms en la región horizontal.7. 218 Capítulo 5 Transistores de efecto de campo . más ancha es la región de agotamiento. como se muestra en la figura 5. El resultado sería una pérdida de la distribución de la región de agotamiento que motivó el estrechamiento inicial. el término ·'estrechamiento·· es un nombre inapropiado que sugiere que la corriente ID se detiene y que cae a O A. En realidad. aún existe un pequeño canal con una corriente de densidad muy alta.=OV G -(~ 1 [ Aumento de I~ resistencia debido al del canal + estrechamH~nt\) [ [ [ Re~lst<:ncia dd c.6.6. con la región inferior polarizada en forma inversa únicamente con 0. El hecho de que le = O A es una característica importante del JFET.5 Potenciales variables de polarización inversa a través de la unión pon de un JFET de canal·n.5 V. mayor la resistencia. Cuando VDS se eleva y se acerca al nivel referido como V p en la figura 5. Si VDS se eleva a un nivel donde parece que las dos regiones de agotamiento se "tocan". El hecho de que ID no caiga con el estrechamiento y mantenga el nivel de saturación indicado en la figura 5. resultará una condición referida como estrechamiento. En realidad.6 v. las regiones de agotamiento de la figura 5.5. este difícilmente es el caso. El OOffio de que la unión pon esté polarizada de forma inversa a través de toda la longitud del canal ocasiona una corriente en la entrada de cero amperes como se muestra en la misma figura. porque ID mantiene un nivel de saturación definido como lDSS en la figura 5. Figura 5. la resistencia del canal se puede desglosar en las divisiones que aparecen en la figura 5. VDS'" Vp).6 se verifica con el siguiente hecho: la ausencia de una corriente de drenaje eliminaría la posibilidad de niveles de potencial diferentes a través del canal del material-n con objeto de establecer los niveles variantes de polarización inversa a lo largo de la unión pon. En cuanto el voltaje VDS se incrementa desde O a unos cuantos volts. La razón por el cambio de tamaño de la región se describe mejor por medio de la ayuda de la figura 5. lo que ocasiona la curva en la gráfica 5. ID en función VDS para Ves'" O V.

una vez que VDS> VP' ellFET tiene las características de una fuente de corriente. Así como se establecieron varias curvas para JC en función de VCE para diferentes niveles de lB Y para el transistor BJT.8. Como se muestra en la figura 5. Obsérvese también en la figura 5.10 para VGS -1 V. Es decir. VDS> V po VGS<OV El voltaje de la compuerta a la fuente denotado por V GS es el voltaje que controla al JFET. la corriente está fija en ID = 1DSS' pero el voltaje VDS (para aquellos niveles> Vpl está determinado por la carga aplicada. En resumen: = + G Vos>ÜV + + S~ Agura 5. En la figura 5. Short) de la entnida a la fuente. foss t I I + VDS o ---+Carga O I DSS es la corriente máxima de drenaje para un JFET y está definida mediante las condiciones V GS = O V Y VDS> l. El efecto del Ves aplicado de polaridad negativa es el de establecer regiones de agotamiento similares a las que se obtuvieron con V GS = O V. por otro lado. Para el dispositivo de canal-n el voltaje de control Ves se hace más y más negativo a partir de su nivel Ves::: O V.6 resultan afectadas por los cambios en el nivel de Ves' Figura 5. pero a ' niveles menores de VDS' Por tanto.6 que Ves = O V para toda la curva. Vas será lo suficientemente negativo como para establecer un nivel de saturación que será en esencia OmA.2 Construcción y caracteristicas de los JFET 219 . Obsérvese en la figura 5.9 Aplicación de un voltaje negativo a la entrada de un JFET. el resultado de aplicar una polarización negativa en la compuerta es alcanzar un nivel de saturación a un nivel menor de VOS como se muestra en la figura 5. 5. para todos los propósitos prácticos el dispositivo ha sido "apagado". Por tanto. Eventualmente. Mientras continúa la investigación de las caracterÍsticas del dispositivo.10 la manera en que el voltaje de estrechamiento continúa cayendo en una trayectoria parabólica confomle VGS se hace más negativo. Los siguientes párrafos describen la manera en que las características de la figura 5. La elección de la notación IDSS se deriva del hecho de que es la corriente del Drenaje a la fuente (por la sigla en inglés de.8 Fuente de corriente equivalente para VGS = OV. V p l. la terminal de la compuerta se hace a niveles de potencial más y más bajos en comparación con la fuente. se pueden desarrollar curvas de ID en función de VDS para varios niveles de Ves para el JFET. pero el nivel de ID pennanece esencialmente constante.IDDIVp Mientras VDS se incremente más allá de V p' la región del encuentro cercano entre las dos regiones de agotamiento incrementa su longitud a 10 largo del canal. Source) con una conexión de corto circuito (por la sigla en inglés de. tenemos que: f o ::.9 se aplica un voltaje negativo de -1 V entre las tenninales de la compuerta y la fuente para un nivel bajo de VDS. El nivel resultante de saturación para ID se ha reducido y de hecho continuará reduciéndose mientras Ves se hace todavía más negativo. cuando VGS= -Vp .

.. I Región de saturación f-$~~~.1) dará por resultado 40 kQ en VGS = -3 V Dispositivos de canal-p El JFET de canal-p está construido exactamente de la misma manera que el dispositivo de canal-n de la figura 5.. En esta región al JFET se le usa en realidad como un resistor variable (posiblemente para un sistema de control de ganancia automática) cuya resistencia se encuentra controlada por medio del voltaje de la compuerta a la fuente. en este capítulo se revisará una hoja de especificaciones cuando hayan sido presentados los elementos básicos más importantes.'-" .. =I\' o ."-t.I~-:". ~ 7 6 5 4 3 .' "T • j Lti·· L • 0' :. 5 10 15 '0 15 FIgUra 5.10 Características del JFET de canal-n con loss '" 8 mAy Vp '" -4 V. . En la mayor parte de las hojas de especificaciones. la pendiente de cada curva se hace más horizontal.: . y se le refiere como la región de corriente constante. es una función del voltaje aplicado VGs ' Mientras lIGS se convierte en más negativo. La región a la derecha del estrechamiento en la figura 5.10 que la pendiente para cada curva. Vp =-6 V).. ..__ Región .- 11 ~+-.___-:-_.:: O V Y rd es la resistencia en un nivel particular de VGS' Para un JFET de canal-n con r.' :.2 con una inversión de los materiales tipo p y tipo n. __ " :..IJ-~... correspondiendo a un nivel creciente de resistencia. la ecuación (5.1 ) donde roes la resistencia con Ves..-~'. I-i-J. como se muestra en la figura 5..~.."I: ~.. Obsérvese en la figura 5. La siguiente ecuación ofrecerá una buena y primera aproximación del nivel de resistencia en términos del voltaje aplicado V GS' (5. El nivel de V GS que da por resultado ID = O mA se encuentra definido por V GS = V p' siendo Vp un voltaje negativo para los dispositivos de canal-n y un voltaje positivo para los ]FET de canal-p. ' . y por tanto la resistencia del dispositivo entre el drenaje y la fuente para VDS < Vp . saturación o región de amplificación lineal.ID (mA) 1 / Ubicación de los valore~ de estrechamiento ~ /.t-~~ _' I ! I .10 es conocida como la región óhmica o de resistencia controlada por voltaje.-~-..11. igual a 10 kQ (VGs=OV. 220 Capítulo 5 Transistores de efecto de campo .a.. '... -·_:·:. Resistor controlado por voltaje La región a la izquierda del estrechamiento en la figura 5...l0 es la región empleada normalmente en los amplificadores lineales (amplificadores con una mínima distorsión de la señal aplicada)... el voltaje de estrechamiento se encuentra especificado como VGS(apagado) en vez de Vp' Más adelante. 1....

Se observa en los niveles altos de VDS que las curvas suben repentinamente a niveles que parecen ilimitados. Ves =+2V Región de ruptura o ~5 ~1O ~lS -20 -25 Figura 5.la cual tiene una 1DSS de 6 mA y un voltaje de estrechamiento de Ves = +6 V. El crecimiento vertical es una indicación de que ha sucedido una ruptura y que la corriente a través del canal (en la misma dirección en que normalmente se encuentra) ahora está limitada únicamente por el circuito externo. y la notación de doble subíndice para Vos' por tanto. Aunque no aparece en la figura 5.2 Construcción Y características de los JFET 221 .11. No se debe confundir por el signo de menos para VD.12. Esta región puede evitarse si el nivel de VDS m .10 para el dispositivo de canal-n. sucede para el canal-n cuando se aplica suficiente voltaje. y el diseño es tal.12 Características del JFET de canal-p con IDSS '" 6 mAy Vp '" +6 V. Las direcciones de corriente definidas están invertidas. éste será estrechado mediante voltajes crecientes positivos de la compuerta a la fuente." • de las hojas de especificaciones.D ~ I 'n + + ts f Figura 5. como las polaridades reales para los voltajes Ves y VDS' Para el dispositivo de canal-p. JFET de canal-p.' Éste simplemente indica que la fuente se encuentra a un potencial mayor que el drenaje. dará como resultado voltajes negativos para VDS sobre las características de la figura 5. que en nivel real de VDS es menor que el valor máximo para todos los valores de V cs' 5.

lD " IDSS . Para todos los niveles de Ves entre O V Y el nivel de estrechamiento. Obsérvese que la flecha se encuentra apuntando hacia adentro para el dispo~vo de canal-n de la figura 5. como se encuentra en la jigura 5. con objeto de representar la dirección en la cual fluiría IG si la unión p-n tuviera polarización directa.14 a) Vcs " OV. D D ·h G + G L + + + vc. b) de canal-p.DSS cuando VGS es menor o igual a O V Y mayor que el nivel de estrechamiento. cuya referencia será frecuente en el análisis de este capítulo. Otros.13a.) Símbolos del JFET: a) de canal-n.13 ¡. como aparece en lajigura 5. La única diferencia en el símbolo es la dirección de la flecha para el dispositivo de canal-p (figura 5. 1 S ¡b) I[)=O A VD!) IVGGI~I (a) vpl D G OmA_ln</DSS < Figura 5. S VDS s (b) Figura 5. Ce) 222 Capítulo 5 Transistores de efecto de campo .l4c. Para los voltajes de la compuerta a lafuente Ves menores que (más negativos que) el nivel de estrechamiento. la corriente de drenaje es igual a OA (ID = OA).13. b) corte (ID" O A) VGS es + S menor que el nivel de estrechamiento.l3b). así como en el siguiente para los JFET de canal-n.14b.14a . e) ¡D se encuentra entre OA ef. la corriente ID se encontrará en el rango entre IDSSY OA..Símbolos Los símbolos gráficos para los JFET de canal-n y de canal-p se presentan en la figura 5.V ee G D + V ee + Vc. Resumen Una cantidad importante de parámetros y relaciones se presentaron en esta sección. se describen a continuación: La corriente máxima se encuentra dejinida como 1DSS y ocurre c:lando Ves = O V Y V DS ~ IV p I como se muestra en la jigura 5. respectivamente. Se puede desarrollar una lista similar para los jFET de canal-p. D ves =.

En la figura 5.3) con objeto de representar el dispositivo.¡r=~.3 CARACTERÍSTICAS DE TRANSFERENCIA Derivación Para el transistor BJT la corriente de salida fe y la corriente de control!B fueron relacionadas por beta.variable de control le ~ f( 8 ) ~ /¡PB i I (5. la aproximación gráfica requerirá de una gráfica de la ecuación (5.lO. 1936 Director del Transistor Physics Department .--_ _ _ _ _ _.3) con stantes T William Bradford Shockley (19101989) coinventó el primer transistor y formuló la teoría de "efecto de campo" que se utilizó en el desarrollo de los transistores y el FET. 0 I - ¡? es Vp )2 variable de control (5.3 Características de transferencia 223 . Por tanto: Las características de transferencia definidas por la ecuación de Shockley no resultan afectadas por la red en la cual se utiliza el dispositivo.. considerada como constante para el análisis que fue desarrollado. La solución está definida por el punto de intersección de las dos curvas. La relación entre ID Y Ves se encuentra definida por la ecuación de Shock/e)': ID ~ IDSS .5.2) existe una relación lineal entre le e ¡ B" Si se duplica el nivel de 1H e le' se incrementará también por un factor de 2. Inglaterra PhD Harvard. (Cortesía de AT&T Archives). en general.. Profesor Poniatoff de Enginnering Science en Stanforc University Premio Nobel en física en 1956 junto con los doctores Brattain y Bardeen El ténnino cuadrático de la ecuación dará por resultado una relación no lineal entre ID Y Vcs' produciendo una curva que crece exponencialmente con las magnitudes decrecientes de V cs' Para el análisis en dc que será desarrollado en el capítulo 6.BeU Laboratories Presidente de Shockley Transistor Corp. Se puede obtener la curva de transferencia utilizando la ecuación de Shockley o a partir de las características de salida de la figura 5.3) permanece sin resu\tar afectada. Shockley nació en Londres. Sin embargo.15 VU _\=---4 V 5 10 15 20 25 Obtención de la curva de transferencia ·para las características de drenaje. un sistema gráfico más que matemático será. pero la curva de transferencia definida por la ecuación (5. Desafortunadamente. y una gráfica de la ecuación de red que relacione las mismas variables. . En fanna de ecuación . esta relación Ilneal no existe entre las cantidades de salida y de entrada de un JFET. más directo y fáci1 de aplicarse. La ecuación de la red puede cambiar con la intersección de las dos curvas. 5. Es importante considerar al aplicar la aproximación gráfica que las características del dispositivo no serán afectadas por la red en la cual se utilice el dispositivo.2) constante En la ecuación (5..l5 se proporcionan dos gráficas lv(mAl 1010 9 9 //) (mA) -8 IDs~ __ - Ves=OV 11 Ves =-3 v Figura 5.

porque el espaciamiento vertical entre los pasos de Ves sobre las características del drenaje de la figura 5. Seguimos con VGS. Si se dibuja una línea horizontal desde Ves = -1 V hacia el eje ID Yluego se extiende hacia el otro eje.l5 se demuestra mejor al examinar unos cuantos niveles específicos de una variable y encontrando el nivel resultante del otro de la siguiente manera: Sustituyendo VGS = O V da VGS~' Ecuación (5. ID = O mA. se puede localizar otro punto sobre la curva de transferencia. En resumen: Cuando VGS = O V. utilizando la curva a la izquierda de la figura 5. la curva que resulta es parabólica. definiendo otro punto sobre la curva de transferencia.4) 224 Capítulo 5 Transistores de efecto de campo . existe una "transferencia" directa de las variables de entrada a las de salida.15. ya que el eje --vertical está definido como VGS == O V. pero el cambio resultante en ID es bastante diferente.con la escala vertical en miliamperes para cada gráfica. Esto es: Cuando VGS = Vp. y no precisamente las características de drenaje de la figura 5. Precisamente es la curva de ID en función Ves la que recibirá un amplio uso en el análisis del capítulo 6.15. Por tanto.~ Vp . Una es una gráfica de ID en funcÍón VDS' mientras que la otra es de ID en función Ves. Los siguientes párrafos presentan un método rápido y eficiente para graficar ID en función Ves' usando únicamente los niveles de IDss y V p y la ecuación de Shockley.0)2 e (5. Aplicación de la ecuación de Shockley La curva de transferencia de la figura 5.15 decrece notoriamente mientras Ves se hace más y más negativo. La validación de la ecuación (5.5 mA.3). ID = loss' Cuando Ves == Vp == -4V.3) como una fuente de la curva de transferencia de la figura 5. . la corriente de drenaje es de cero miliamperes.15 también puede obtenerse directamente a partir de la ecuación de Shockley (5. Nótese que en la definición de ID cuando Ves == O V Y -1 V que se utiliza los niveles de saturación de iD Y la región óhmica se ignora. Antes de continuar. ambos ejes están definidos por variables en la misma región de las características del dispositivo.Con las características de drenaje a la derecha del eje "'y" es posible dibujar una línea horizontal desde la región de saturación de la curva denotada Ves == O Val eje ID' El nivel resultante de corriente para ambas g!'áficas es lDss' El punto de intersección en la curva ID en función Ves será el que se mostró antes. simplemente dando los valores de loss y VP' Los niveles de loss y V p definen los límites de la curva sobre ambos ejes y dejan la necesidad de encontrar sólo unos cuantos puntás intennedios.. El cambio en Ves es el mismo. Si la relación fuera lineal. Compare el espaciamiento entre Ves == O V Y Ves = -1 V con aquel entt=e Ves = -3 V Yel estrechamiento. es importante comprender que las características de drenaje relacionan una cantidad de salida (o drenaje) a otra cantidad de salida (o drenaje). Las características de transferencia son una gráfica de una corriente de salida (o drenaje) en función una cantidad controladora de entrada. Obsérvese que en VGS = -1 V la curva de transferencia tiene un valor de ID = 4.::: -2 V Y-3 V se puede completar la curva de transferencia. la gráfica de ID en función V GS sería una línea recta entre 1DSS y Vp ' Sin embargo.3): ID = IDss (.

6) si se localiza el nivel de Ves que dará por resultado una corriente de drenaje de 4. La pérdida de un signo daría un resultado totalmente erróneo.. con objeto de graficar la curva de la manera más eficiente mientras se mantenga un grado aceptable de precisión.15.25) = -1 V como se sustituyó en el cálculo anterior y siendo verificado por la figura 5.3) es tal.15. Si se especifica que Ves sea la mitad del valor de estrechamiento V p' el nivel resultante de ID será el siguiente.5 mA para el dispositivo con las características de la figura 5.:t"ad::. Obsérvese el cuidado que se necesita tomar con los signos negativos de Ves 'J Vp en los cálculos anteriores.: ~1 V. Ves) ID = loss ( 1 .6) Puede probarse la ecuación (5. La derivación es bastante directa y dará como re. si se sustituye Ves. El formato de la ecuación (5.(5.15. Debe resultar obvio a partir de lo anterior que dados Vos s y Vp (como normalmente se proporciona en las hojas de especificaciones) el nivel de ID se puede encontrar para cualquier nivel de Vcs' Recíprocamente.4 Y(l . Método manual rápido Debido a que la curva de transferencia debe graficarse con mucha frecuencia.5625) = -4 Y(l .75)2 como se muestra en la figura 5.5625) = 4.5 mA -l Y)' ( -4Y 8mA(1 - ~)' =8mA(0.5)2 5. utilizando álgebra básica se puede obtener [a partir de la ecuación (5.0. de acuerdo con la determinación de la ecuación de Shockley: _ 12)2 __ 1DSsC0.15. que los niveles específicos de Ves darán niveles de ID que podrán ser memorizados para proporcionar los puntos necesarios con objeto de graficar la curva de transferencia. = .- 2 Vp =8mAI--= 8 mA(0.5) Para las características de drenaje de la figura 5. Ves = Vp(l - ~ ID I Dss ) (5.:s. podría resultar muy ventajoso tener un método manual rápido.75) = -4 Y(0.o=--_ _ _ _ ----:===----.-) 0.::ul:.3 Características de Transferencia 225 .3)] una ecuación para el nivel resultante de Ves para un nivel dado de ID..

I DSS IDSS IDSsI2) = Vp(l .{j v. El resultado especifica que la corriente de drenaje siempre será de una cuarta parte del valor de saturación 1DSS' mientras el voltaje-fuente sea de la mitad del valor de estrechamiento.3 (-6 V) -1. En la mayoría de las ocasiones. Los cuatro puntos están bien definidos sobre la figura 5.6). En ID I Dss /2 12 rnA/2 6 mA el voltaje de la compuerta a la fuente se encuentra determinado por Ves'" 0.3vp l¡o.3Vp O.7) no es para un wel de V p en particular.5Vp ID lDSS 1DSS/2 Ve l/Jss/4 DmA EJEMPLOS.15.e (5.::on la curva de transferencia completa.3 Vp 0.. se encuentra que Ves =V p = Vp 0 ~) 0. Si se elige ID = I DSS /2 y se sustituye en la ecuación (5. TABLA 5.8) y VGS == o.1 VGS en función ID utilizando la ecuación de Sbockley Ves O O. Solución Los dos puntos de la gráfica están definidos por I DSS = 12 mA y y e ID = OmA En Ves = V p l2 =..7) Ahora es importante estar consciente de que la ecuación (5. = = = = = 226 Capítulo 5 Transistores de efecto de campo .-{65) = Vp(0. sino es una ecuación general para cualquier nivel de Vp mientras que Ves = V p12. en el análisis del capítulo 6 se utiliza un máximo de cuatro puntos con objeto de trazar las curvas de transferencia.=IDss /2 Pueden determinarse puntos adicionales. Obsérvese el nivel de ID para Ves = Ve 12 = -4 V/2 = -2 V en la figura 5.{j V/2 =-3 V la corriente de drenaje está dada por ID =IDSs /4 = 12 mA/4= 3 mA.1 f.l Trazar la curva definida por I DSS = 12 mA y Vp = . utilizando sólo el punto de la gráfica definido por Ves == V p /2 y las intersecciones de los ejes en 1DSS y Vp' se obtiene una Curva lo suficientemente precisa para la mayoría de los cálculos.1.293) (5. pero la curva de transferencia puede trazarse con un nivel satisfactorio de precisión utilizando simplemente los cuatro puntos definidos arriba y revisados en la tabla 5 .8 V. De hecho.~ .

5. tanto Vp como VGS serán positivos. Para los dispositivos de canal-p.ID (mA) 12ID =/DSS=12mA 11 9 S 7 6 5 4 3 2 \lGS = Vp =-6 V "'" Figura 5. 5.lD= I Dss l4 = 4mA14= l mA. la ecuación (5. Trazar la curva de transferencia para un dispositivo de canal-p con 1DSS.1. En este caso. 4 mA y V p = 3 V. Ves = 0. l 8. EJEMPLO 52 Solución En Ves = Vp l2 = 3 VI2 = 1. En ID = IDssl2 = 4 mAI2 = 2 mA.9 V.3) de Shockley puede todavía aplicarse exactamente como aparece.4 HOJAS DE ESPECIFICACIONES (JFE1) Aunque el contenido general de las hojas de especificaciones puede variar desde el mínimo absoluto hasta una gran cantidad de gráficas y tablas.2... La hoja de especificaciones para el JFET de cana1-n 2N5457 proporcionado por Motorola se ofrece en la figura 5. Los más importantes se analizan en los siguientes párrafos. Los dos puntos de la gráfica aparecen en la figura 5.17 junto con los puntos definidos por medio de loss y Vp ' losS = 4 mA Vp =3 V o 2 3 Vp Figura 5.3 Vp = 0..4 Hojas de especificaciones (JFEl) 227 . y la curva tendrá la imagen en espejo de la curva de transferencia que se obtuvo para un dispositivo de canal-n y los mismos valores limitantes.5 V.16 Curva de transferencia O VGS -6 -5 -4 -3 -2 -1 para el ejemplo 5. existen unos cuantos parámetros fundamentales que proporcionan todos los fabricantes.17 Curva de transferencia para el dispositivo de canaI~p del ejemplo 5.3 (3 V) = 0.

uAdc) 2N5457 VIBRIGSS I GSS - -25 - - Vd...5 7. T. I Yh i 1000 pmho~ 2N5457 I 10 5000 pmho~ y.5 3.: 50 e". VGs=O.junto con los voltajes máximos entre las terminales específicas.18 JFET de canal-n 2N5457 de Motorola. Valores nominales máximos La lista de valores nominales máximos por 10 general aparece al principio de la hoja de especificaciones. 25 25 VOSR lo PD -25 Vdc mAdc mW JO JlO 2..::'. T A = 100°C) Voltaje de corte: compuerta fuente (VDS = 15Vdc. 2N5457 - - CARACTERíSTICAS "ENCENDIDO" Corriente de drenaje con voltaje de cero en la entrada" (VDS = 15 Vde. VGS =0.82 mW/oC oC oC Refiérase al 21'04220 para ~ráficas. VDS=O) Corriente inver'ia de la compuerta (Ves = -15 Vdc.0 I 10% Figura 5.: "..5 -1..:ompuerta-fuente Corriente de la I:ompuerta Disipacion total del dispositivo @T A = 25 oC Pérdida de dlsipación arriba de 25 oC Rango de temperatura de la unión Rango de almacenamiento de temperatura del canal T.V GS =O.5 Ves --6.0 Vd. Vd. L-.l~ado) -2.. Vos =0. Los niveles máximos especificados para VDS y VDG no deben excederse en ningún punto del diseño de la operación de] dispositivo. ESTILO 5 TO-92 (TO-226AAl Símbolo VD' VDO Valor Lnidad Vd.f= 1.0 pF 1 I 1. Vos =0) (V GS = :"15 Vdc. La fuente aplicada VDD puede exceder estos niveles.~bajo:.. los niveles máximos de las corrientes y el nivel máximo de disipación de potencia del dispositivo. Todo buen 228 Capítulo 5 Transistores de efecto de campo .~ E?\CAPSULADO 29-04.f= LOkHz) Admitancia dI: salida para fuente común' (VDS = 15 Vde. Vos = O) 2N5457 CARACTERÍSTICAS ES PEQUEÑA SEÑAL Admitaneia de transferencia directa para fuente común' (Vos'" 15 'Vde. C.f= 1. nAde VGS(~p.0 MHz) ·l'T1Jeb.oho del pul'oO 5630 m" ciclo dc t.0kHz) Capacitancia de entrada (Vos = 15 Vdc.0 MHz) Capacitancia ele transferencia inversa (Vos = 15 Vde.l o = 100. pero el nivel real de voltaje entre estas terminales nunca debe exceder el nivel especificado. de pul". f= 1..2N5457 VALORES !\'OMINALES MÁXIMOS Clasificación Voltaje drenaje-fuente Voltaje drenaje-compuerta Voltaje inverso . pF - 4. VGS = O. 125 -65a+150 CARACTERÍSTICAS ELÉCTRICAS (T" = 25 oC a menos que se especifique lo contrario) Característica CARACTERÍSTICAS "APAGADO" Voltaje de ruptura compuerta-fuente (iG=-IOtlAdc.0 -200 Vdc -0.lo= lOnAdc) Voltaje compuerta fuente (Vos = 15Vdc.

5.18.82 m W/oC revela que el valor de disipación decrece en 2.82 mW por cada incremento en la temperatura de 1 oC arriba de 25 oC. La identificación de las terminales también se proporciona directamente debajo de la figura. Características eléctrícas Las características eléctricas incluyen el nivel de Vp en las CARACTERÍSTICAS DE APAGADO e lDSS en las CARACTERÍSTICAS DE ENCENDIDO. Además los JFET se encuentran disponibles en encapsulado de "sombrero alto". El hecho de que ambos tengan -una variación de dispositivo a dispositivo del mismo tipo.diseño intentará evitar estos niveles COn un buen margen de seguridad. como se muestra en la figura 5. En este caso V p = VCs<.0 e lDSS entre 1 y 5 roA. ID Ubicació~ los nive~es de estrechamiento 1/ 1 \ \ FIgUra 5.20 Región de operación normal para el diseño de amplificación líneal. JFET DE USO GENERAL CANAL-P Hgura 5. 2N2844 CÁPSULA 22-03. En algunas hojas de especificaciones es referido BV[)SS' el voltaje de ruptura con el drenaje y la fuente en corto circuito (VDS == O V) se encuentran referidas como BVDSS' Normalmente está diseñado con objeto de operar con le = O A. La disipación total del dispositivo a 25 oC (temperatura ambiente) es la máxima potencia que el dispositivo puede disipar bajo condiciones normales de operación y está definida por (5.20.p"'do) tiene un rango entre -0.19 con su identificación de tenninales. se debe al proceso de fabricación. pero por el momento reconocemos que el valor de 2. La región óhmica define los valores máximos permisibles de VDS en cada nivel de V CS' y VDS mh especifica el valor máximo para este parámetro. ESTILO 1::: To-n. pero si se fuerza a aceptar una corriente de la entrada podría soportar 10 mA antes de que suceda cualquier daño. Las otras cantidades están definidas bajo las condiciones que aparecen entre paréntesis. Las características de pequeña señal se discuten en el capítulo 9. El factor de pérdida de disipación se analiza con detalle en el capítulo 3.4 Hojas de especificaciones (JFE1) 229 . (TQ-206AA) Construcción del encapsulado e identificación de terminales Este JFET en particular tiene la misma apariencia que proporciona la hoja de especificaciones de la figura S . El término inverso en V esR define el voltaje máximo con la fuente positiva respecto a la compuerta (como si estuviera polarizada normalmente para un dispositivo de canal-n) antes de que ocurra la ruptura.:S l Fuente Región de operación La hoja de especificaciones y la curva definida por los niveles d$oestrechamientü a cada nivel de Ves definen la región de operación para la amplificación lineal sobre las características de drenaje como Se muestra en la figura 5. 3 Drenaje (encapsulado) com~o.19 Encapsulado de ~sombrero alto" e identificación de las terminales para un JFET de canal-p.5 a -6.9) Nótese la similitud en formato con la ecuación de disipación máxima de potencia para el transistor BJT.

cada división vertical (en centímetros) refleja un cambio de ¡-mA en le' mientras que cada división horizontal tiene un valor de ¡ V.5 V. En este caso.5 V. el trazador de curvas presentado para el transistor BJT puede también mostrar las características de drenaje del transistor JFET a través del ajuste adecuado de varios controles. V p es cierto que es más negativo que -2 V Yquizá Vp se encuentre cercano a -2._--_..5 INSTRUMENTACiÓN Recuerde que.---_.. ImA{ di" . V '-. .-. y el nivel máximo de disipación de potencia define la curva dibujada de la misma manera que para los transistores BJT.. Una instrumentación similar no está disponible con objeto de medir los niveles de I DSS y Vp .í ~ /7 '1. pero tomando en cuenta la distancia más pequeña entre las curvas mientras VGS se hace todavía más negativo.21.2 (VGS = -0.21. ImA por división ! ! ! ! .-gm 2m por división ~. Yque la siguiente curva hacia abajo -0.5 mI. 1 1 1 j . 5._. El nivel de Vp se puede estimar si se observa el valor de Ves de la última curva hacia abajo.21 Características de drenaje para el transistor JFET 2N4416 como se presenta en un trazador de curvas. Para el JFET de la figura 5 . I \ 1 I .. \ I I - I i I i . . I . Al dibujar una línea a partir de la curva superior sobre el eje ID se puede estimar el nivel de I DSS de cerca de 9 mA. La escala vertical (en miliamperes) y la escala horizontal (en volts) se han ajustado para mostrar las características completas. i .. como se vio en el capítulo 3. lo que revela que la curva superior se encuentra definida por VGS == OV. por lo que quizá Vp == -3 V es una / I i ves= ov IDSS=9mA lI ¡ lDSS = 4.5 V para el dispositivo de canal-no Con el uso del mismo paso de voltaje la siguiente curva es -1 V. \ " iV p =-3 VGS =-2V v Figura 5.9 V) 1(. f-I " I I . I / .. La región sombreada resultante es la región de operación normal para el diseño de amplificadores. Sin embargo. El paso del voltaje es de 500 mV/paso (0.La corriente de saturación loss es la corriente máxima de drenaje.--' IV t. como se muestra en la figura 5.~_. ¿- i ! ! ! ! \ ! I . luego -1.5 V/paso).. hay instrumentos disponibles para medir el nivel de f3dc para el transistor BJT. Sin embargo. i ! / Yt i". Y finalmente -2 V..1iv _.- i i I -1 i . \ ! ! ¡f ! -~ Sensibilídad vertical I i . I . tenga en cuenta que las curvas VGS se contraen muy rápidamente cuando se acercan a la condición de corte. 1 "" : Sensibilidad horizontal IV por división I ¡ j ! .• . 230 Capítulo 5 Transistores de efecto de campo . 500 rnV- por paso - i I I i I 1---. .L ____ ~--.

con Vp = -3 V.5 V.7 V 5. La curva Ves = -2. 5.25 mA. luego VGS.21 se describen en el capítulo 8 cuando se examinen las condiciones de ac en pequeña señal. el cual será nuestra selección para este dispositivo.. En un esfuerzo por aislar y enfatizar su importancia.21 que el nivel correspondiente de Ves es de aproximadamente -0.9 V..::: O.21. Con este valor encontramos. 1') s lb) E figura 5.25 V.5 mA. Las ecuaciones JFET están definidas para la configuración de la figura 5. mientras que las ecuaciones para el B1T se relacionan a la figura 5. -0.22a. que en VGS:. ID =I DSS/2 = 9 mA/2 =4. Esto es. También es importante revÍsar que el control del paso se ajusta para una pantalla de cinco pasos limitando las curvas mostradas a VGS = O V.5 V la ecuación de Shockley dará por resultadoI D =0. -1.22 a) JFET contra b) BJT.21. JFET BJT (5. En Ves = -2.6 Relaciones importantes 231 .. el voltaje por paso se puede reducir a 250 mV = 0. = = = ID = IDSS 1 = 9 mA V)' ~ V - GS p f¡ _ -2 vV ~ -3 V! _ 1 mA como se fundamenta en la figura 5. Si el control del paso se incrementa a 10.3Vp ' Para las caracterÍsticas de la figura 5. -1 V.3 -0. cuando ID == 1 DSS /2.1.6 RELACIONES IMPORTANTES Una cantidad de ecuaciones importantes y de características de operación se presentaron en las últimas secciones.3 -3 V. particulannente importantes para el análisis que sigue para las configuraciones de dc yac.9 V/O.25 V se hubiera podido incluir. el nivel de Vp se puede estimar con un grado razonable de exactitud simplemente aplicando la condición que aparece en la tabla 5. Por fortuna. lo cual revela con claridad cuan rápido las curvas se contraen cerca de Vp ' La importancia del parámetro gm y la forma en que se determina a partir de las características de la figura 5.5 V Y -2 V. así como una curva adicional entre cada paso de la figura 5.22b.mejor elección.25 V hubiera indicado la rapidez con que las curvas se están cerrando una sobre la otra para el mismo paso de voltaje. se repiten a continuación en seguida de su ecuación correspondiente para el transistor BJT. -2 y.10) {::} le" lE {::} VSE " 0.21. y es tan visible en la figura 5. Con esta información se encuentra que Vp Ves /O. Y la curva para Ves = -2.

Los MOSFETse desglosan más adelante en tipo decremental y en tipo incremental. Recuerde que VBE = 0.Entender bien el impacto de cada una de las ecuaciones anteriores es suficiente antecedente para atacar las configuraciones de de más complejas. La compuerta se encuentra conectada también a una superficie de contacto metálico. Debido a que existen diferencias en las características y en la operación de cada tipo de MOSFET. lB por lo general es el primer parámetro que debe determinarse. que es la base sobre la que se construye el dispositivo. 232 Capítulo 5 Transistores de efecto de campo . la condición le = OA es a menudo el punto de inicio para el análisis de una configuración a JFET. mientras que la etiqueta MOSFET significa transistor de efecto de campo metal-óxido-semiconductor. Sin embargo. es un tipo particular (Drenaje) D Canal-n Substrato Substrato . muchos dispositivos discretos ofrecen una terminal adicional etiquetada SS.23 MOSFET de tipo decrementa! de canal-n.23. 5. Para la configuración BJT.23.7 V a menudo se tomó como clave para inicializar un análisis de una configuración a BIT. El SiO. como el que aparece en la figura 5. De forma parecida. Las terminales de fuente y compuerta están conectadas por medio de contactos m~tálicos a las regiones dopadas-n unidas por un canal-n como se muestra en la figura. Una placa de material tipo p está formada a partir de una base de silicio y se le conoce como substrato. Los términos agotamiento e incremental definen su modo básico de operación. En algunos casos el substrato se encuentra conectado interiormente con la teoninal de la fuente. pero permanece aislada del canal-n por medio de una capa muy delgada de dióxido de silicio (Si0 2). dando por resultado un dispositivo de cuatro terminales. existen dos tipos de FET: los JFET y los MOSFET. En esta sección se examinará el MOSFET de tipo decremental. se han cubierto en secciones por separado. Para el JFET normalmente es V cs' La cantidad de similitudes entre las configuraciones de dc para BIT y JFET se podrá apreciar mejor en el capítulo 6. el cual tiene las características similares a aquel1as de un JFET entre el corte y la saturación en l DSS' pero luego tiene el rasgo adicional de características que se extienden hacia la región de polaridad opuesta para Ves' Construcción básica La construcción básica del MOSFET de tipo decremental de canal-n se proporciona en la figura 5.P S (Fuente) Regiones dopadas-n Figura 5.7 MOSFET DE TIPO DECREMENTAL Como se observó en la introducción del capítulo.

y se aplica un voltaje Vos a través de las terminales del drenaje y fuente.24 el voltaje compuerta-fuente se hace cero volts mediante la conexión directa de una tenninal a la otra.la tenninal de la compuerta y el control que ofrece el área de la superficie de contacto~el óxido por la capa aislante de dióxido de silicio y el semiconductor por la estructura básica sobre la cual las regiones de típo n y p se difunden. de entrada del dispositivo. lnsulated Gate). La capa aislante entre la compuerta y el canal ha dado por resultado otro nombre para el dispositivo: FET de compuerta aislada o IGFET (por las siglas en inglés de. muy deseable. para los electrones libres del canal-no y una corriente similar a aquella establecida a través del canal del JFET. la corriente resultante con Ves =:: O V se le sigue denominando Ioss' como se muestra en la figura 5.de aislante conocido como dieléctrico que ocasiona campos eléctricos opuestos (como se indica por el prefijo di) dentro del dieléctrico cuando se expone a un campo externamente aplicado. El motivo de la etiqueta FET de metal-óxido-semiconductor es ahora mucho más obvia: metal por las conexiones del drenaje. aun cuando la impedancia de entrada de la mayoría de Jos JFET es lo suficientemente alta para la mayoría de las aplicaciones.24 MOSFET de tipo decremental de canal-n con VG.25. De hecho. o . Operación básica y características En la figura 5. El resultado es una atracción. . la resistencia de entrada de un MOSFET es a menudo igual a la del JFET nonnal. 5.7 MOSFET de tipo decrementa! 233 . fuente y compuerta a las superficies adecuadas en particular. El hecho de que la capa SiO::! es una capa aislante revela el siguiente hecho: No existe conexión eléctrica directa entre la terminal de la compuerta y el canal de un MOSFET. aunque este nombre es cada vez menos utilizado en la literatura actual. De hecho. Adicionalmente: Se debe a la capa aislante de SiOl del MOSFET explica la alta impedancia. ----- ss + Figura 5. por el potencial positivo del drenaje.. La muy alta impedancia de entrada continúa soportando totalmente el hecho de que la corriente de la entrada (le) es en esencia de cero amperes para las configuraciones de polarización de dc.'l '" OV Y un voltaje aplicado Vnn.

..-----.Ves = O \' _ ..3 V p -5 V O o I 2 Ves =Vp =-6V Figura 5.25 indica que la corriente de drenaje se incrementará de manera acelerada debido a las razones listadas arriba. Para los valores positivos de VGS la entrada positiva atraerá electrones adicionales (portadores libres) desde el substrato de tipo p debido a la corriente de fuga inversa...Ves =-2-V 2 I'-_____________ \/c... Y así sucesivamente. -2 V... hasta el nivel de estrechamiento de -6 V.... por tanto. Capa de SiO~ Canal-n Proceso de recombinaci6n G~---i Substrato de material-p +) Contacto metálico Huecos atraídos a! potencia! negativo en la compuerta + Electrones repelidos por el potencial negativo en la compuerta FIgUra 5_26 Reducción de portadores libres en el canal debido a un potencial negativo en la terminal de la compuerta. = -1 \" _ . =-3 V -4V T VD. Mientras más negativa sea la polarización..26.. Los niveles resultantes de corriente de drenaje y la gráfica de la curva de transferencia se conduce exactamente igual a la descrita para el JFET.25 para VGS = -1 V. 234 Capítulo 5 Transistores de efecto de campo . y creará nuevos portadores mediante la colisión resultante entre las partículas en aceleración..Ve.. la figura 5. En la figura 5. El potencial negativo en la entrada tenderá a presionar a los electrones hacia el substrato de tipo p (cargas similares se repelen) y atrae huecos del substrato de tipo p (cargas opuestas se atraen) como se muestra en la figura 5.s= V.. más alta será la tasa de recombinación.25 Características de drenaje y de transferencia para un MOSFET de tipo decrementa! de canal-n.' -6 -5 --4 -3 -1 Vp Vp \1 0... Dependiendo de la magnitud de la polarización negativa que aplica V cs' sucederá un nivel de recombinación entre los electrones y los huecos que reducirá el número de electrones libres disponibles para la conducción en el canal-n.. Mientras el voltaje compuerta-fuente sigue aumentando en la dirección positiva....---agotamIento Modo incremental -----I ms ~_------.. VGS tiene un voltaje negativo tal como -1 V. reducida con la polarización negativa creciente de VGS como se muestra en la figura 5. El nivel resultante de corriente de drenaje es..26.

como 10 ilustra la misma figura. 5. la cual posiblemente podría exceder el valor máximo (corriente o potencia) para el dispositivo.25. ~ ID = IDSS ~ lOmA 4 4 = -1.28a.El espaciamiento vertical entre las curvas de Ves O V Y Ves + 1 V de la figura 5. En este caso se intentará + 1 V de la siguiente manera: (. 10 mAy V p = -4 V. Esto es.25. ahora existe un substrato de tipo n y un canal de tipo p. Por esta razón la región de voltajes positivos de la entrada sobre el drenaje o las características de transferencia es a menudo conocida como la región incremental.2 mA. ID = = V =-4 V. se tiene que ser conservador con la selección de los valores que deben sustituirse en la ecuación de Shockley. Para ambas regiones simplemente es necesario que se incluya el signo adecuado de Ves en la ecuación. el usuario debe estar alerta del valor máximo de corriente de drenaje porque puede excederse con un voltaje positivo en la entrada. -1 4 1 1 1 MOSFET de tipo decremental de canal-p La construcción de un MOSFET de tipo decremental de canal-p es exactamente el inverso del que aparece en la fIgura 5.63 mA .2 V = 2.27 Características de transferencia para un MOSFET de tipo decremental de canaJ~n con ~)SS:. +IV\' ~ !O mA~ .7 MOSfET de tipo decrementa! 235 .25 es una clara indicación de cuánto ha aumentado la corriente por el cambio en 1 volt en Ves' Debido al rápido incremento. y que el signo sea seguido con cuidado en las operaciones matemáticas.5625) 4 3 2 I DSS : 2 1 1 1 1 IDSS : la cual es lo suficientemente alta como para terminar la gráfica.3V. Esto es. O +1 Yc. p IDSS ID = lOmA ~ OmA VGS = Vp ~ -4V 2 IDSS 2 VGS = -2 V.3(-4 V) 15 14 todas las cuales aparecen en la figura 5.3Vp 2 = 0. Las teITfÚnales permanecen como se encuentran identificadas. con la región entre el nivel de corte y de saturación de 1DSS denominada como la región de agotamiento.27. Antes de graficar la región positiva de V Gs ' se debe tener en cuenta que ID aumenta con mucha rapidez con los valores mayores de V cs' En otras palabras. ~ !O mA(1.25)' '" 15. para el dispositivo de la figura 5.5 mA 17 16 yen ID = O. Como se dijo antes. la aplicación de un voltaje positivo de la compuerta a la fuente ha "incrementado" el nivel de portadores libres en el canal comparado con aquel encontrado con Ves = O V. pero todas las polaridades de los voltajes y las direcciones de las comentes están invertidas. como lo muestra la figura 5.s figura 5. 11: 2 LO. Las características de drenaje podrian aparecer iguales que en la figura 5.-4 V) = 10 mA(l + 0.23. pero -3 -2 -1 v. EJEMPLO 53 Solución En VGS VGS = OV. = = Trace las características de transferencia para un MOSFET de tipo decremental de canal-n con IDss ~ !O mAy Vp = -4 V. la aplicación de un voltaje VGS ~ +4 V podría dar por resultado una corriente de drenaje de 22. Es particularmente interesante y útil que la ecuación de Shockley siga aplicándose para las características del MOSFET de tipo decremental tanto en la región de agotamiento como en la incremental.

--. hojas de especificaciones y construcción del encapsulado Los símbolos gráficos para un MOSFET de tipo decremental de canal-n y p se proporcionan ~n la figura 5.Ves. pero necesita sólo colocar el signo correcto tanto para V GS como para V p en la ecuación..) Figura 5. mientras que en otros no 10 está.28 MOSFET de tipo decreme. En otras palabras. La falta de una conexión directa (debido al aislamiento de la entrada) entre la compuerta y el canal está representado por un espacio entre la compuerta y las otras tenninales del símbolo. Para la mayoría de los análisis que siguen en el capítulo 6. con valores negativos de VDS' ID positiva como se indica (debido a que la dirección definida ahora está invertida) y V GS con las polaridades opuestas como se muestra en la figura 5. y b) MOSFET de tipo decremental de canal-p. la corriente de drenaje aumenta desde el corte en VGS Vp en la región positiva de Ves a 1DSS' y después c~mt.ntal de canal-p con IDSS := 6 roA Y Vp = +6 v.----------------ves __------------------ves =+\ V = +2 V V =+4 V es V =+5 V es -1 O -6 2 3 4 5 6 Vp (b) Ves O S (. La inversión en Ves traerá como resultado una imagen de espejo (con respecto al eje ID) para las características de transferencia como lo muestra la figura 5.28b. La línea vertical que representa el canal está conectada entre el drenaje y la fuente y está "soportada" por el substrato.inúa su crecimiento para valores negativos mayores de V GS. + n ss 3 2 'f~--------------_VGS = +3 V Ves = Vp = +6 y (e) .28c. La ecuación de Shockley todavía se aplica. Obsérvese cómo los símbolos seleccionados intentan reflejar la construcción real del dispositivo. 236 Capítulo 5 Transistores de efecto de campo .29. canal-n canal-p (a) (b) Figura 5.29 Símbolos gráficos para a) MOSFET de tipo decremental de canal-n. el substrato y la fuente estarán conectados y se utilizarán los símbolos inferiores. = Símbolos.::: O V 5 4 G 0--_1. Para cada tipo de canal se ofrecen dos símbolos para reflejar el hecho de que en algunos casos el substrato se encuentra disponible en forma externa. . .ID (mA) ¡D(mA) 9 D 8 7 6 ____-----------~S=-l V ~----------.

t == 1. T. f = 1."'"OC P... 2N3797 60 .El dispositivo de la figura 5. VGS => O. Vos dB =0.Vos= 10V) Voltaje inverso drenaje compuerta (1) (.uA. 2N3797 100O V{BRIOSX 2i'\3797 lGSS Vcc 20 25 - pAdc - V GS(. .. La hoja de especificaciones para un MOSFET de tipo decremental es similar a la hoja de un JFET. 20 ±JO Vdc /t~~..lA) Corriente inversa de la compuerta (1 J (VGs=-lOV.Vos=O.umhos Capacitancia de entrada (\'os = 10v. = 25 uc a meno~ que se especifique lo contrario) Característica Máximo Unidad CARACTERÍSTICAS "APAGADO" Voltaje de ruptura drenaje-fuente (Vos = -7.0 MH. 5. - 6." 2 I 1. Figura 5. \los =0. -7.Z) Capacitancia de transferencia inversa (VDS = 10 V. T.pog¡1<!o) -5.. f = 1.0 kHz.TA -= 150°C) Voltaje de corte compuerta fuente (ID=2.nidad Vd.0 200 Vd. 20 200 1..0 pAdc - - I Ioss 2N3797 CARACTERÍSTICAS "ENCENDIDO" Corriente de drenaje con voltaje de cero en la entrada (Vos'" 10 V'V os ""0) Corriente de drenaje en el estado encendido mAdc 2.0 0. OG= 11.0 14 18 . f = 1.Z) 2N3797 (VDS = 10 V. f = 1. Ves = O.Z) pF C". Rs = 3 megohms) (1) Es[e valor en I~ corriente incluye tallto Ja COlTiente de fuga del FET como la corriente de fuga a.8 0. Los niveles de Vpe 1DSS se dan junto con una lista de los valores máximos y de las caracterís2N3797 ENCAPSCLADO 22-03.30 tiene tres tenninales identificadas en la misma figura.0 MH.0 kHz) 2N3797 Admilancia de salida (Los = 10 V..0 mAdc I I (VDS = 10 V.0 8. Ves = +35 V) 2N3797 9.0 kH.. VOS == 0.Vos=O) (VGs-=~lOV.1 1500 1500 2300 3000 - jlmhos 27 1Y" 1 C".0 1.- I ! I +175 -6S a +200 oC oC Rango de almacenamiento de temperatura dd Lanal CANAL-~-AGOTAM~ I I CARACTERíSTICAS ELÉCTRICAS (T.7 MOSFET de tipo decrementaI 237 .) .0 ¡.0 ID(cllCendido) 2..CARACTERÍSTICAS EN PEQUENA SliNAL Admitancia de transferencia directa (VDS = 10 V..30 MOSFET de tipo decrementa! de canal-n 2N3797 de Motorola.0 1.t~ MOSFET DE AUDIO DE BAJA POTENCIA.9 6. mejores condIcione.'0.14 mAdc mW mW¡OC .. ESTILO 2 TO-18 (TO-206AA) VALORES NOMISALES MÁXIMOS Clasificación Voltaje drenaje·fuente 2N3797 Vahaje comput'rta-fucme Corriente del drenaje Disipación total del dispositivo @ TA = 25 "C Pérdida de disipación arriba de 25 oc Rango de temperatura de la unión V GS Símbolo Vos Valor t.Z) 2~3797 1".ls-=.0 V.0MH. ID = 5.5 pF CARACTERISTICAS FUNCIONALES Datos 'del ruido (Vos = 10 V.ociada con el contacto de prueba y sus conexiones cuando se mide bajo la. alcanzildas.0.. f = 1. V GS == O.

pero se observa en la figura 5. el control de corriente en un dispositivo de canal-n ahora resulta afectado por un voltaje compuerta-fuente positivo en lugar del rango de voltajes negativos encontrados para los JFET de canal-n y los MOSFET de tipo decremental de canal-no Construcción básica La construcción básica del MOSFET de tipo incremental de canal-n se ofrece en la figura 5.5 V. aún está presente para aislar la plataforma metálica de la compuerta de la región entre el drenaje y la fuente. el substrato algunas veces se conecta a la tenninal de la fuente. las características del MOSFET de tipo incremental son bastante diferentes de cualquier otro que hasta ahora obtuvimos. Entonces.8 MOSFET DE TIPO INCREMENTAL Aunque existen muchas similitudes en la construcción y modo de operación entre los MOSFET de tipo decrementa} y de tipo incremental.31 la ausencia de un canal entre las dos regiones dopadas n. excepto por la ausencia de un canal entre las terminales del drenaje y la fuente.d(do) = 9 mA dc con VDS = 10 V Y VGS = 3. Las terminales de la fuente y drenaje se conectan una vez más por medio de contactos metálicos a regiones dopadas n. ya que l D se puede extender más allá del nivel de 1DSS' normalmente se proporciona otro punto que refleja un valor típico de ID para algún voltaje positivo (para un dispositivo de canal-n). La capa de SiO. Además. pero ahora está simplemente separada de una sección de material de tipo p. Esta es la diferencia primaria entre la construcción de los MOSFET de tipo decremental y los de tipo incremental: la ausencia de un canal como un componente construido del dispositivo. Por tanto. De la misma forma que con el MOSFET de tipo decremental.30. y la corriente de drenaje ahora está en corte hasta que el voltaje compuerta-fuente alcance Una magnitud específica. 5. Para la unidad de la figura 5.ticas normales de "encendido" y "apagado".31 MOSFET de tipo incremental de canal-no 238 Capítulo 5 Transistores de efecto de campo . Región dopada-n Sin canal Contactos metálicos Substrato G SS S Región dopada-n F¡gura 5. Una placa de material tipo p se fonna a partir de una base de silicio y una vez más se le Conoce como substrato. La curva de transferencia no está definida por la ecuación de Shockley. mientras que en otros casos hay disponible una cuarta tenninal para el control externo de su nivel de potencial. la construcción de Un MOSFET de tipo incremental es bastante similar a la de un MOSFET de tipo decremental.31. l D está especificado como I D(oo".

la ausencia de un canal-n (con su generoso número de portadores libres) dará por resultado una corriente de cero amperes efectivos.Operación básica y características Si Ves se hace O V Y se aplica un voltaje entre el drenaje y la fuente del dispositivo de la figura 5.31. Ves es O V. estableciendo al drenaje y la compuerta a un potencial positivo respecto a la fuente. El resultado es una región de agotarrriento cerca de la capa aislante de SiO z sin huecos. Threshold). Si VDS es cierto voltaje positivo. y se le da el símbolo de VT (parla sigla en inglés de. la concentración de electrones cerca de la superficie de Si0 2 se incrementará hasta que una región inducida de tipo n pueda eventualmente soportar un flujo mesurable entre el drenaje y la fuente. Mientras Ves aumente en magnitud. En la figura 5. La capa de Si0 2 y sus cualidades aislantes evita que los portadores negativos sean absorbidos en la teOllinal de la compuerta.32 Formación del canal en el MOSFET de tipo incremental de canal-no 5.se fanna al "incrementar" la conductÍ. El nivel de Ves que resulta en un incremento significativo de la corriente de drenaje se le llama voltaje de umbral. Sin embargo. como se muestra en la figura. pero el nombre se aplicó al último debido a que ese es su único modo" de operación. En las hojas de especificaciones se le conoce como VGS(Th)' aunque VT es más corto y será utilizado en el siguiente análisis. Tanto los MOSFET de tipo decrementa! como incremental tienen regiones de tipo incremental. Electrones atraídos por la compuerta positiva (canal·n inducido) Región agotada de portadores de tipo p (huecos) ss + Capa aislante HueCOS repelidos por la entrada positiva Figura 5. Y la tenninaJ SS se conecta directamente a la fuente. Debido a que el canal no existe con Ves::: O V y.32 tanto VDS como Ves están en algún voltaje positivo mayor de cero volts. los electrones en el substrato p (los portadores minoritarios del material) serán atraídos a la entrada positiva y se acumularán en la región cercana a la superficie de la capa de Si0 2 . una diferencia grande con el MOSFET y JFET de tipo decremental donde ID = IDss' No es suficiente tener acumulados una gran cantidad de portadores (electrones) en el drenaje y la fuente (debido a las regiones dopadas n) si no existe una trayectoria entre las dos.8 MOSFET de tipo incremental 239 . existen de hecho dos uniones p-n con polarización inversa entre las regiones dopadas n y el substrato p para oponer cualquier flujo significativo entre el drenaje y la fuente. El potencial positivo en la compuerta presionará los huecos (porque las cargas iguales se repelen) del substrato p a lo largo del filo de la capa de Sial con objeto de dejar esa área y entrar a regiones más profundas del substrato p. este tipo de MOSFET se le llama MOSFET de tipo incremental.vidad mediante la aplicación de un voltaje compuerta-fuente.

Esta reducción en el voltaje de la compuerta al drenaje reducirá a su vez la fuerza de atracción para los portadores libres (electrones) en esta región del canal inducido.111] caerá de -6 Y a -3 Y Y la entrada será cada vez menos positiva respecto al drenaje. el canal se reducirá al punto del estrechamiento y se establecerá una condición de saturación como se describió antes para el JFET y el MOSFET de tipo decremental. la saturación ocurrió en un nivel de VDS ~ 6 Y.33 Cambio en la región de agotamiento y el canal con aumento en el nivel de Vos para un valor fijo de VGS - Si V GS se mantiene fijo en un valor tal como 8 Y Y VDS se aumenta de 2 Y a 5 y. causando una reducción en el ancho efectivo del canal.33. En otras palabras.33 con VGS = 8 y. De hecho. como se muestra en la figura 5. el nivel de saturación para VDS está relacionado con el nivel de VGS aplicado por V DG (5. Sin embargo. dando por resultado un nivel mayor de corriente de drenaje.33 por la localización de los niveles de saturación.otamiento D Substrato tipop Figura 5. es obvio que para un valor fijo de VT' mientras mayor sea el nivel de V cs' mayor será el nivel de saturación para Vos' como se muestra en la figura 5.34 revelan que para el dispositivo de la figura 5. la densidad de los portadores libre en el canal inducido se incrementan. Las características de drenaje de la figura 5.ión de ag. el voltaje [debido a la ecuación (5. Eventualmente. 240 Capítulo 5 Transistores de efecto de campo . se encuentra que (5. si se mantiene Ves constante y sólo se aumenta el nivel de VDS' la corriente de drenaje eventualmente alcanzará un nivel de saturación así corno ocurrió al JFET y al MOSFET de tipo decrementa\. Al aplicar la ley de voltaje de Kirchhoff a los voltajes de las terminales del MOSFET de la figura 5.12) Por tanto. cualquier crecilIÚento posterior en VDS y en el valor fijo de V GS no afectará el nivel de saturación de ID hasta que se encuentren las condiciones de ruptura.33.Cuando VGS se incrementa más allá del nivel de umbral. La saturación de ID se debe a un proceso de estrechamiento descrito por un canal más angosto al final del drenaje del canal inducido.11) Estrechamiento (principio) Reg.

el nivel de saturación resultante para ID también aumenta desde un nivel de O mA a 10 mA. El valor de k se puede calcular a partir de la siguiente ecuación [derivada de la ecuación (5. 6V 10 V 15 V ~ov 25V~ Figura 5.Vos=+6V j. el nivel de V T es de 2 Y. Además.34 indica que cuando el nivel de VGS se incrementa de VT a 8 Y. a su vez.34 da por resultado: 5. k = ____~ID~(~'"~C~en~d~id~O~)____ (VGS(encendido) Sustituyendo 1D(encendido) de la figura 5. Para los niveles de VGs > Vr la corriente de drenaje está relacionada al voltaje compuertafuente aplicado mediante la siguiente relación no lineal: (5. = 0. La figura 5. 2 Vyk" 0.ID (mA) II 10 9 8 7f6 5 4 3 ~__---------------------------.33.. es bastante notorio que el espaciamiento entre los niveles de VGS aumentaron cuando subió la magnitud de Vcs' dando por resultado aumentos siempre crecientes en la corriente del drenaje.34 Características del drenaje de un MOSFET de tipo incremental decanal~n con V ". por el hecho de que la corriente de drenaje ha caído a O mA.2 Y)' (6 Y)2 lOmA 10 mA 10 mA 36 y. la corriente de drenaje de un MOSFET de tipo incremental es de O mA.8 MOSFET de tipo incremental 241 . es el término cuadrático que resulta de la relación no lineal (curva) entre ID y VGs ' El término k es una constante que.14) - VT)2 10 mA donde VGS(encendido) =8 V a partir de las características k = ----=--= (8 Y .278 X 1()-3 AN2 y una ecuación general para ID para las características de la figura 5. ___________________________ VGS:: +5 V 2 o 5 V. es una función de la fabricación del dispositivo.278 x 10-3 AjV2. T Como se indicó para las características de la figura 5.13) Una vez más. Por tanto: Para los valores de V GS menores que el nivel de umbral.34 da =: (5.13)] donde ID(encendido) y Ves(f':nccn(itr:U) son los valores de cada uno en un punto en particular sobre las características del dispositivo.

En la figura 5.12). En Ves == VTel término al cuadrado es O e ID == O mA.3 (4) = 1. limitando de tal modo la región de operación a niveles de VDS mayores que los niveles de saturación como se definió en la ecuación (5. La curva de transferencia de la figura 5. las características de transferencia otra vez serán las que se utilizarán en la solución gráfica.278 x 10.278 x 10-3 (4 V . procede igual que en el ejemplo que antes presentamos para el JFET y el MOFET de tipo decrementa\.35 es bastante diferente de aquellas otras obtenidas.5 x 10-3(5 V = O. Para el análisis en de del MOSFET de tipo incremental que aparece en el capítulo 6. o 20 25\ v es =VT =2V vC._.5 X 10-3(1)2 242 Capítulo 5 Transistores de efecto de campo . En esencia.35 el drenaje y las características de drenaje y de transferencia se han colocado lado a lado para describir el proceso de transferencia tanto de una como de la otra.34._- 3 2 Ves =+4V -------- Ves = +3 V 15 o 2 VT 3 4 5 6 7 8 VG. 1[)(mA) ID (mA) '10 9 10 9 8 7 8 --------7 6 6 5 4 3 2 5 4 • 5 10 \les=+7V ---.36a._--_.278 10.13) para detenninar el nivel resultante de ID de la siguiente manera: 4 V)2 = 0.Sustituyendo VGS = 4 V.5mA 4 V)' = 0.2 V)' = 0. Luego.13). Sin embargo. se encuentra que X ID = 0. Obsérvese que al definir los puntos de la característica de transferencia a partir de las características de drenaje. en este caso se debe recordar que la corriente de drenaje es de O mA para Ves ~ VT" En este momento una corriente que se puede medir será el resultado para ID Y crecerá como se definió en la ecuación (5. Y se sustituye en la ecuación (5. Ahora. sólo se utilizan los niveles de saturación. se elige un nivel de VGS mayor que VT' tal como 5 V. el dispositivo de canal-n (inducido) está totalmente en la región de VGS positiva y no aumenta hasta que Ves = VT' Surge entonces la pregunta sobre cómo graficar las características de transferencia dados los niveles de k y de Vp así como se incluye abajo para un MOSFET en particular: Primero se dibuja una línea horízontal en ID = O mA desde V GS = O mA a V GS = 4 V como se muestra en la figura 5.B mA como se verifica en la figura 5.3(2)2 = 0.35 Trazo de las caracterfsticas de transferencia de un MOSFET de tipo incremental de canal-n a partir de las características de drenaje. Figura 5.\.

14) a los dispositivos de canal-p. como se muestra en la figura 5. Por último se eligen niveles adicionales de V GS y se obtienen los niveles resultantes de ID' En particular. como se = muestra en el diagrama resultante de la figura 5. l{)=(mAl 8 7 6 3 4 " 2 O 2 3 4 V.11) a la (5. Las terminales permanecen tal como se indicaron. 7 V Y 8 Vel nivel de ID es 2 mA. para Ves 6 V. 5. Esto es.35.36 c. pero están invertidas todas las polarizaciones del voltaje y las direcciones de corriente. con niveles de corriente crecientes que resultan del incremento negativo de los valores de VGs . Pueden aplicarse igual que las ecuaciones (5. 4.5 X 10-3 AjV2 Y VT = 4 V.8 7 6 5 4 8 7 6 5 4 3 3 2 2 O 2 3 4 \/T (a) 5 6 7 8 Ve.37a. MOSFET de tipo incremental de canal-p La constnlcción de un MOSFET de tipo incremental de canal-p es exacto al inverso que aparece en la figura 5.31.36 Gráfica de las características de transferencia de un MOSFET de tipo incremental de canal-n con k = 0. O 2 3 4 5 (b) 6 7 8 Ves V. Las características del drenaje aparecerán igual que en la figura 537c. 5 (e) 6 7 8 Ves I-igura 5. y se obtiene un punto en el plano. Las características de transferencia serán una imagen de espejo (respecto al eje ID) de la curva de transferencia de la figura 5. como se muestra en la figura 5 .36b. ahora existe un substrato de tipo n y regiones dopadas-p bajo las conexiones del drenaje y de la fuente.5 mA y 8 mA respectivamente.37b. pero con ID creciendo con los valores cada vez más negativos de V GS después de Vp como se muestra en la figura 5.8 MOSFET de tipo incremental 243 .

. La hoja de especificaciones ofrece el nivel de 1DSS bajo condiciones de "apagado". Símbolos.37 MOSFET de tipo incremental de canal-p con VT : 2 Vy k = 0.. canal-n canal-p G~1 JD ss G~9s JD s (.38 se proporcionan los símbolos gráficos para los MOSFET de tipo increl _. los cuales incluyen ahora una corriente de drenaje máxima de 30 mA de..lD= (mA) I{)=(mA) D 8 7 8 7 6 5 4 6 5 4 ___.) G~1 JD G~9s (b) JD s s Figura 5.38 Símbolos para a) MOSFET de tipo incremental de canal-n. el cual es ahora de sólo 10 nA dc (cuando VDS = 10 V Y VGS = OV) comparado con el rango de miliamperes para el JFETy el MOSFET de tipo 244 Capítulo 5 Transistores de efecto de campo . De hecho... esta es la única diferencia entre los símbolos para los MOSFET de tipo decremental y de tipo incremental.Ves = -5 V n -o SS 3 3 2 2 -5 -4 + D (a) -3 -2 -1 VT (b) O Vas O (e) Figura 5. Una vez más podemos ver la manera en que los símbolos intentan reflejar la construcción real del dispositivo.. hojas de especificaciones y construcción del encapsulado En la figura 5. Se eligió la línea punteada entre el drenaje y la fuente para reflejar el hecho de que no existe un canal entre los dos bajo condiciones de no polarización..5 x 10--3 AjV2.. y b) MOSFET de tipo incremental de canal-p..39 se proporciona la hoja de especificaciones para un MOSFET de tipo incremental de canal-n de Motorola_ Se proporcionan la construcción del encapsulado y la identificación de las tenninales junto a los valores nominales máximos.tal para el canal-n y p. En la figura 5.

f= 140kHz) Capacitancia drenaje-substrato (V DISl. ns ns t d:..uA) Voltaje en encendido drenaje-compuerta (ID = 2.0 mA.m\\' mW/oC oC oC 300 1.l o = 2. decremental.BI = 10 V.0 ID(clICcnd. 3.= 150°C Corriente inversa de la compuerta (V Gs =± 15Vdc. 1.0 mA.2N4351 VALORES ~OMINALES MÁXIMOS Clasificación Voltaje drenaje-fu~nte EI\CAPSULADO 20-03. - Admitancia de transferencia directa (Vos = 10 V.OkHz) fd.8 MOSFET de tipo incremental 245 .9 se revisan los requerimientos de manejo de los MOSFET. = 25°C T". ID 3 mA. (V Gs = lOVdc) " I 1.ccn«nd¡do' CARACTERÍSTICAS DE CONMUTACIÓN Retardo de encendido (figura 5) Tiempo de subida (figura 6) Retardo de apagado (figura 7) Tiempo de bajada (figura 8) 1" - 45 6S 60 I n = 2.J".ubl 1. f= 140 kHz) Capacitancia de transferencia inversa (VDs=O. Vd. En lugar de proporcionar un rango de k en la ecuación (5. Ves == Ol Símbolo I Mínimo 25 :\11íximo Unidad I V¡BRlDSX loss I - Vdc Corriente de drenaje con voltaje de cero en la compuerta (VDS = ro v. se especifica un nivel normal de 1D(encendido) (3 mA en este caso) en un nivel de VGS1"OOndidO) en particular (lO V para el nivel especificado de lo).. El voltaje de umbral está especificado ~omo V GS{Th) y tiene un rango de 1 a 5 V de.0 5 Vdc V mAd. f = 140 kHz) k' C 1000 . CONMUTACIÓN DEL MOSFET CANAL·N. ESTILO 2 TO-72 (TO-206A¡:.14) y escribir la ecuación general para las características de transferencia. = 5.0 '" pF pF pF ohm~ C.INCREMENTAL T'l~ CARACTERÍSTICAS ELÉCTRICAS (T A = 25 oC a menos que se especifique lo contrario) Característica CARACTERÍSTICAS "APAGADO" Voltaje de ruptura drenaje-fuente (ID = 10 IlA. ID PD Valor 25 t:nidad Vdc Voltaje drenaje-compuerta Voltaje compuerta-fuentc' Corriente del drenaje Disipación total del dispositivo @ T.39 MOSFET de tipo incremental de canal-n 2N4351 de Motorola. Los niveles que se dieron de VGS(Th).umho 5. f == 1. dependiendo de la unidad que se utlice.13).3 5. ID = 1O.') Símbolo Vos V DG V(.f". VGS =0. VDS = 10 Vdc. Cdl.V DS =0) CARACTERISTICAS "ENCENDIDO" Voltaje de umbral de la compuerta (Vos = 10 V.0 300 Resistencia drenaje-fuente (V GS '" 10V'!o=0. VGS = IOV) Corriente de drenaje en encendido (V Gs = lOV. (Ver figura 9: veces que se detenninó el circuito) 100 "' Figura 5. cuando Ves = 10 V.'1 . 1D(encendido)' y VeS(enccndido) permiten determinar k a partir de la ecuación (5.. mAdc .. VGS == O) T . En otras palabras.V DS = 10 V) " CARACTERISTICAS EN PEQUENA SENAL - 10 10 :t 10 nAdc IlAdc pAdc less - VeS(Thl V OS(cnccnd.\ = 25 OC Pérdida de disipación arriba de 25 'C Rango dc temperatura de la unión Rango de temperatura de almacenamiento 30 30 30 Vd.0 kHz) Capacitancia de entrada (Vos = 10 V.0 mAdc. En la sección 5.0 1.d. 1. 1.VGs=O.7 175 -65a+175 T.

En la figura 5. 10 Y.9 MANEJO DEL MOSFET La delgada capa de SiO. 4.061 x 10-3 b) La ecuación (5. pero por esta capa extremadamente delgada se deben tener precauciones para su manejo.061 X 10-3(2)2 = 0. ¡D(mA) 8 7 6 5 4 3 2 o 2 3 4 5 6 7 8 9 10 11 12 13 J4 15 Ves Figura 5.~"d~id~O~)______ (VGS(encendido) - 3mA = -----= (JO Y . b) Las características de transferencia. que se encuentra situada entre la compuerta y el canal de los MOSFET tiene el efecto positivo de ofrecer una característica de alta impedancia de entrada para el dispositivo. 5.3 Y)' = . respectivamente.94 mA y 7.Vr )2 AJV2 = 0.525 mA.EJEMPLO 5.ID será de 1.AN2 (7 y)2 49 3X 1{}" = 0..061 x 10-3(5 Y ..40 Solución al ejemplo 5.061 X 10-3(Ves . Solución a) La ecuación (5. ID = 0. 3 mA (como se definió).4.40 están trazadas las características de transferencia.4 Determine a partir de los datos proporcionados en la hoja de especificaciones de la figura 5.061 x 10-3(4) = 0. de tal forma que puede romper la capa y establecer la 246 Capítulo 5 Transistores de efecto de campo .14): k = ______I~D~(. 12 Y Y 14 Y. que no eran necesarias en los transistores BJT o JFET.38 mA.13): lo = k(Ves .39 un voltaje promedio de umbral de VGS(Th) = 3 V: a) El valor de k que resulte para el MOSFET..3 Y)' = 0.244 mA Para Ves = 8 Y.~"~. A menudo existe suficiente acumulación de carga estática (la cual se capta de los alrededores) que establece una diferencia de potencial a través de la delgada capa.3 Y)' Para Ves = 5 Y.

siempre se debe mantener apagado el sistema cuando se haga cualquier cambio en la red. Normalmente se proporciona el voltaje compuerta-fuente máximo en la lista de valores nominales máximos del dispositivo. El resultado es un voltaje máximo de 30 V de la compuerta a la fuente. El resultado es una reducción de la resistencia de entrada. a una con una estructura vertical como la que se señala en la figura 5. Construcción 5. la conexión de la superficie metálica a las terminales del dispositivo. Los niveles de transitorios con frecuencia pueden ser mayores de los que puede soportar el dispositivo. Sin embargo.41 MOSFET protegido por un Zener. 5..42 deunVMOS. Todos los elementos del MOSFET planar están presentes en el FET vertical de metal-óxido-silicio (VMOS) (por las ini- ciales en inglés de Vertical Metal~Oxide-Silicon). todavía es mejor manejar con cautela los dispositivos MOSFET discretos.42.conducción a través de ella. G -1 1 1 1 1 1 1 J S L.10 VMOS Una de las desventajas del MOSFET típico consiste en los reducidos niveles de manejo de potencia (por lo general. como se muestra en la figura 5. la capa de Si0 2 entre la compuerta y la región de tipo p que se encuentra entre el drenaje y la fuente con el objeto de crear el canal-n inducido (operación en Terminales de la fuente conectadas de forma externa Longitud efectiva del canal n+(substrato) n+ Canal más ancho D + Figura 5. Por tanto. el Zener inferior se "disparará"" a 30 V Y el D --- superior se encenderá con una caída de cero volts (de fonna ideal. es muy importante que se deje el papel de embarque (o anillo) de corto circuito (o conducción) porque interconecta las terminales hasta que el dispositivo se va a insertar en el sistema. A menudo existen ciertos transitorios (cambios bruscos en el voltaje o la corriente) en una red cuando los elementos son retirados o insertados cuando se encuentra encendido. Se puede superar esta carencia de un disposítivo con tantas características positivas mediante un cambio en la forma de construirlo de una naturaleza planar como la que se muestra en la figura 5. siempre se debe hacer tierra para permitir la descarga de la estática acumulada antes de manejar el dispositivo. por tanto. Los diodos Zener están situados uno junto al otro para asegurar protección para cualquier polarización. y siempre levantar el transistor por el encapsulado. La mayor parte de los dispositivos discretos tienen en la actualidad la protección Zener de tal fonna que los cuidados anteriores no resultan tan problemáticos.10 VMOS 247 . para la región de "encendido" positiva de un diodo semiconductor) a través del otro diodo. Un método para asegurar que no se exceda este voltaje (debido quizá a efectos transitorios) para cualquier polarización es mediante la introducción de dos diodos Zener. El anillo para corto circuito evita la posibilidad de aplicar un potencial a través de dos terminales cualquiera de) dispositivo. ___ Figura 5. Con el anillo la diferencia de potencial se mantiene en O V entre dos terminales cualquiera.41. menos de 1 W) comparado con los transistores BJT..23. pero aun así es lo suficientemente alta para la mayoría de las aplicaciones. Si ambos diodos Zener son de 30 V Y aparece un transitorio positivo de 40 V. U na desventaja que se presenta con la protección Zener consiste en que la resistencia de "apagado" de un diodo Zener es menor que la impedancia de entrada'que se estableció por medio de la capa de Si0 2 . Por lo menos.

La aplicación de un voltaje positivo sobre el drenaje y de un voltaje negativo sobre la fuente con la compuerta en O V o en algún nivel positivo de "encendido" típico . tiene extensas aplicaciones en el diseño de lógica de computación. como 10 muestra la figura 5.42 también tiene la apariencia de un corte en V en la base del semiconductor.como el que se muestra en la figura 5.43. La configuración que se conoce como un arreglo complementario de MOSFET. y se abrevia CMOS. el área de contacto entre la región n+ se incrementa mucho debido a la construcción vertical.42. las rápidas velocidades de conmutación. Además. como se muestra en la figura 5. el canal de la figura 5. causando con esto una reducción de la corriente de drenaje en vez de un incremento. De hecho. La construcción de la figura 5. para los dispositivos de canal-p y de canal-n.11 CMOS Puede establecerse un circuito lógico muy efectivo al construir un MOSFET de canal-p y de canal-n sobre el mismo substrato. Se observa a la izquierda el canal-p inducido y a la derecha el canal-n inducido. en vez de la dirección horizontal para el dispositivo planar. el nivel de disipación de potencia del dispositivo (potencia disipada en fonna de calor) se reducirá en los niveles de operación de corriente. como sucede con un dispositivo convencional. Los niveles de resistencia se incrementarán si la temperatura del dispositivo aumenta debido al medio que lo rodea o a sus corrientes. los FET VMOS tienen niveles reducidos de resistencia en el canal y mayores valores nominales. El resultado neto es un dispositivo con corrientes de drenaje que pueden alcanzar niveles de amperes con niveles de potencia que exceden los 10 W. una característica importante de la construcción vertical es: Los FET VMOS tienen un coeficiente positivo de temperatura que atacará la posibilUlad de avalancha térmica.modo incremental). La impedancia de entrada relativamente alta.42 es muy simple en naturaleza al eliminar algunos de los niveles de transición de dopado. Sin embargo.42. Se pueden controlar las capas de difusión (de la misma forma que la región p de la figura 5. 5. y los bajos niveles de potencia de operación de la configuración CMOS dan por resultado una disciplina totalmente nueva que se le llama diseño lógico CMOS. de corriente y de potencia. la longitud del canal está limitada de 1 a 2 micrómetros (pm) (1 pm = 10-6 m). 248 Capítulo 5 Transistores de efecto de campo . Otra característica positiva de la configuración VMOS es: Los niveles reducidos de almacenamiento de carga dan por resultado tiempos de conmutación más rápidos en la construcción VMOS comparados con los tiempos de la construcción planar convencional. Dado que las longitudes decrecientes de canal dan como resultado niveles reducidos de resistencia. Por lo general: Comparados con los MOSFET planares disponibles en el mercado. dará por resultado el canal-n inducido en la región angosta de tipo p del dispositivo. Además. Sobre un plano horizontal. . Los coeficientes negativos de temperatura dan por resultado menores niveles de resistencia con Un incremento en la temperatura que aumenta los niveles de corriente y genera mayor inestabilidad de temperatura y avalancha ténnica.42) en pequeñas fracciones de un micrómetro. Por tanto. los dispositivos VMOS tienen tiempos de conmutación menores de la mitad de los tiempos que se encuentran en el transistor BJT normal. 10 que contribuye a una reducción mayor en el nivel de resistencia y a una área mayor para corriente entre las capas dopadas. que se destaca como característica para la memorización mental del nombre del dispositivo. pero a su vez permite una descripción de las facetas más importantes de su operación. También existen dos trayectorias de conducción entre el drenaje y la fuente para contribuir a un mayor valor de corriente. respectivamente. se define la longitud del canal mediante la altura vertical de la región p. que puede ser mucho menor que el de un canal de construcción plano. El término vertical se debe básicamente al hecho de que el canal se encuentra ahora formado en la dirección vertical.

\. estableciendo el proceso de inversión deseado..== O V (estado O) R] + R~ L-~"""1 + Ves. "encendido" '----v MOSFET de canal-p Substrato de típo n '-. Ves. _-v . Esto es.v.. como se muestra en la figura 5. El resultado consiste en que Q. está "encendido"..44. encendido" p MOSFET de canal-n Figura 5.43 CMOS con las conexiones indicadas en la figura 5. Para los niveles lógicos definidos arriba. Debido a que la corriente de drenaje que fluye en cada caso está limitada por el transistor "apagado" en el valor de fuga. = O V.44 Inversor CMOS. oVu=OV (estado O) Q} apagado R]VSS + 5V (estado 1) V" = . De l~ misma mai.45 Niveles relativos de resistencia para VI'" 5 V (estado 1). v. encendiendo el MOSFET de canal-p.44.1era que se presentó para los transistores de conmutación. lo cual es menor que el VT necesario para el dispositivo y da por resultado un estado "apagado". Se absenta en la figura 5. presentará un 'pequeño nivel de resistencia y Q¡ una gran resistencia y Vo == Vss = 5 V (el estado 1).. estará apagado con Vss . un inversor es un arreglo complementario de uso muy efectivo. la aplicación de 5 V en la entrada deben dar por resultado una salida aproximada de O V.. Figura 5. - I Q] encendido MOSFET Q. la potencia que disipa el dispositivo en cada caso es muy bajo. Una aplicación simple de la regla del divisor de voltaje indicará que V u se encuentra muy cerca de O V o en el estado O. Ya que Vi y Vss están en 5 Y. un nivel de entrada de O V dará por resultado un nivel de 5 V Y viceversa. = = V GS . = Vi Y Q. un inversor es un elemento lógico que "invierte" la señal aplicada. El nivel de resistencia resultante entre el drenaje y la fuente es muy alto para Q2' como se muestra en la figura 5 AS.) está conectada a tierra.._t ~ V . Como muestra la figura 5.s=5V MOSFET de canal-p + Q. En el capítulo 17 se presentan más comentarios sobre la aplicación de lógica eMOS. O V Y Q. dando por resultado una resistencia muy baja entre el drenaje y la fuente. Ves.) está conectada directamente al voltaje aplicado Vss ' mientras que la fuente del MOSFET de canal-n (Q. -5 V.l! CMOS 249 .44 que ambas entradas están conectadas a la señal de entrada y los dos drenajes a la salida VO ' La fuente del MOSFET de canal-p (Q. Para un voltaje aplicado Vi de O V (estado O). Con 5 Ven Vi (respecto a la tierra). S. si los niveles lógicos de operación son O V (estado O) y 5 V (estado 1). Figura 5.45. V GS. de cana!-n .

5..Ves / D(cncend.Q C.12 TABLA RESUMEN La tabla 5. y después establezca una base de comparación para cada dispositivo. (1 . Entender bien todas las curvas y parámetros de la tabla ofrecerá una formación suficiente para los análisis en de y ac que siguen en los capítulos 6 y 8. I I I --2 loss 4 'oss vp R¡> 100 Mil C./D=Is G u k= 9 S JDVT I VGS(=ndido) D(~~"dido) (n? . 0. Tome un momento para asegurar que se reconoce cada curva y que está clara su derivación..: (1 .: (1 .do) : O V GS(Th) V GSlcnccndldo) Ves (VGS(.ncendido) .VGS(Th? 250 Capitulo 5 Transistores de efecto de campo .2 Transistores de efecto de campo Tipo JFET (canal-n) ID 1DSS -SímboloRelaciones básicas I Curoa de transferencia Resistencia y capacitancia de entrada IG=OA. I I I I I I I Ri> lOlOQ C.2 se desarrolló para presentar de manera clara las diferencias entre un dispositivo y otro debido a que las curvas de transferencia y algunas características importantes varían de un tipo de FET a otro.10) pF -f-- : vp O V 2 lo=IDSS 1-~ eJ vp V.3 T Ves lo=OA.ID=ls ~: ( MOSFET tipo decremental (canal-n) I Dss .ID =ls rD ~~: ( MOSFET tipo incremental (canal·n) ) f DSS I DSS Vp ID=IDSsl-Vp eJ V ' V. / ID ._--}: -------I I R. > 10 1O .10) pF I ID = k(Ves .10) pF O Ves Ves Ic=OA. de los niveles de los parámetros importantes deR i y ei · TABLA 5.

mientras que PJF explicaría un JFET de canal-p.MODEL JN ·NJF(VTO =-4V. se debe introducir el nombre del modelo con objeto de proporcionar una ubicación que definirá los parámetros del JFET. Por último. Se debe empezar a reconocer la similitud de las instrucciones utilizadas para tener acceso a los parámetros a la red. los JFET están listados en la biblioteca eval.15) Por ejemplo. 5. En el capítulo 6 se explicará la especificación de VTO y de BETA para el JFET seleccionado. si Vp = -4 V e 1DSS = 8 mA. Se puede especificar una selección de hasta 14 parámetros.SE . Ambas instrucciones aparecerán en un análisis de PSpice que se desarrollará en el capítulo 6 en una configuración de divisor de voltaje. el análisis procederá de la misma forma que el sistema manual.5 X 10-3 AN'. El formato para un dispositivo de canal-p o n es el siguiente: JI 3 D G 4 JN nombre del modelo nombre S El formato es muy similar al que se usa para el transistor BJT. Continúan las similitudes para una amplia variedad de dispositivos.3) especificaciones de parámetros nombre del modelo El . Como se mencionó para la configuración a BJT. el BASIC se utiliza para investigar una de las configuraciones del amplificador JFET más comunes. junto con las ecuaciones de la red con el objeto de obtener una solución matemática. Los nodos a los cuales se conectan las terminales están listados en el orden en que aparecen en el ejemplo anterior.slb en el listado de Partes (Get New Part). PSpice (versión DOS) Para PSpice se debe utilizar un formato específico para introducir los parámetros JFET de manera adecuada. Análisis del centro de diseño de PSpice para Windows Para la versión de PSpice para Windows. junto con el número l. que es un designador para JFET. En el capítulo 6. se generarán los valores ')ue aparecen en la instrucción anterior del modelo. lo cual permite un ajuste relativamente fácil al análisis de las redes que contienen una gran variedad de elementos. El siguiente es el formato para la descripción del.13 ANÁLISIS POR COMPUTADORA El análisis por computadora de un amplificador a FET en el modo dc utilizando BASIC necesita que se utilice la ecuación característica para el dispositivo que se utilizará.13 Análisis por computadora 251 .5. modelo: . Se utiliza el mismo procedimiento para colocar un JFET sobre la pantalla esquemática que el descrito para los transistores en los capítulos 3 y 4. para estos propósitos será suficiente especificar VTO y BETA. VTO =-4 Vy BETA =IDss/1 Vp l' = 8 mAl (4V)' =8 mAl 16 V' = 0. BETA = .MODEL requerido es seguido por el nombre del modelo como se listó en la instrucción anterior. El nombre consiste de la literal J.BETA no es la f3 definida para los transistores BJT sino la que se determina en la siguiente ecuación: (5. Sin embargo. Esto es. NJF especifica que se trata de un JFET de canal-n. VTO es el voltaje de umbral que se especifica normalmente como Vp.

c) Compare las características de los incisos a y b. 6 mA utilizando las características de la figura 5. Determine VDS para Ves = -1 Ve ID::. d) Repita el inciso a entre VGS = -3 V Y -4 V.46: a) Trace las características de transferencia directamente a partir de las características de drenaje. En general. determine ID para los siguientes niveles de Ves (con VDS> V p ). = -4 V.5 mApara VGs =-2 y. Basándose en los resultados de los incisos g y h.2 Construcción y características de los JFET 1. c) Haga otra vez el inciso a entre VGS = -2 V Y-3 V.1) y compárela con los resultados del inciso d. b) Aplique la polarización correcta entre el drenaje y la fuente y dibuje la región de agotamiento para VGs=OV.5 mA.1) ser una aproximación válida? 4. ¿Cómo reacciona le ante los niveles crecientes de lB contra los cambios en ID respecto a jos aumentos negativos en los valores de V GS? ¿Cómo se comparan los espaciamientos entre los pasos de lB con los espaciamientos entre los pasos de VGS? Compare Ve . para un transistor JFET. calcule la resistencia del JFET para la región JD = O mA a 1. Con los resultados del inciso e. Después de definir el resultado del inciso b como T o ' precise la resistencia para VGS . a) Describa con sus propias palabras por qué.10. b) Utilizando la figura 5. 3 mA.SY. Dadas las características de la figura 5.46 para establecer los valores de 'DSS y Vp . 8.: -1 V utilizando la ecuación (5. b) VGs=-IV.10. Detennine VDS para V GS::. § 5. dibuje las características de transferencia utilizando la ecuación de Shockley.8 V. ¿Cuáles son las diferencias principales entre las características del colect. calcule la resistencia del JFET para la región ID = O mA a 6 mApara Ves=Ov. comente acerca de la polarización de los varios voltajes y la dirección de las corrientes para un JFET de canal-n contra un JFET de canal-p. b) Repita el inciso a entre V GS = -1 V Y-2 V. a) Dibuje la construcción básica de un JFET de canal-p.PROBLEMAS § 5.: -2 Velo = 1. Con los resultados del inciso a. 3.a. con Vp al definir la región no lineal en los niveles bajos del voltaje de salida. ¿Existen algunas diferencias importantes? 252 Capítulo 5 Transistores de efecto de campo .10: a) Precise la diferencia de comente de drenaje (para VDS> V p ) entre V GS = O V Y V GS = -1 V. a) b) e) d) e) D g) h) i) VGs =-6Y.10). a) VGs=OV. Utilizando las características de la figura 5. Dados 1DSS = 12 roA YIVpi = 6 V..3 Características de transferencia 9. 6. y compare los resultados con el inciso f. d) e) f) V GS VGS =-1. l G es efectivamente igual a cero amperes. Calcule VDS para Ves = O V e ID::. O rnA a 3 mApara Ves =-l V. b) ¿Por qué es tan alta la impedancia de entrada a un JFET? c) ¿Por qué es adecuado el ténnino efecto de campo para este importante dispositivo de tres tenninales? 7. Con 'las características de la figura 5. Usando los resultados del inciso e. calcule la resistencia del JFET para la región ID::.)r de un transistor BJT y las de drenaje de un transistor JFET? Compare las unidades de cada eje y la variable de control. 5. e) VGs =-I. e) ¿Existe un cambio marcado en la diferencia en los niveles de corriente cuando VGS se aumenta en fonna negativa? f) ¿Es lineal o no lineal la relación entre el cambio en VGS Yel cambio que resulta en ID? Explique. ¿aparenta la ecuación (5. 2. trace una distribución probable de las curvas características para el JFET (similar a la figura 5. Repita el inciso g para V GS= -2 V utilizando la misma ecuación.

b) trace las características de drenaje para el dispositivo del inciso Q.21.6 V. 4V I SV 5 10 .1.6 v VDS (V) O 15 20 25 Figura 5. § 5. 15. d) VGs=-S V 12.5V. Dado un punto Q en IDQ = 3 mA Y Ves = -3 V. Dados Ioss=9 mAy Vp =-3. I _1 -3V .i. 19.ID (mA) VGS=üV IÜ 9 8' 1/ 1 -IV 7 6 5 4 1/ I I 2V f-- 3 2 . dibuje la curva de transferencia definida por elloss y Vp máximos y la curva de transferencia definida por ellDSS y V p mínimos. 13.46 si Vos max . dibuje las características de transferencia utilizando los datos de los puntos de la tabla 5 . Repita lo anterior para Ves:.Esto es.:: 25 V YP Om. sólo sustituya en la ecuación de Shockley y resuelva para Vp.21 utilizando loss e ID en algún valor de VGS' Esto es. Dados I DSS = 6 mAy Vp = -4. 17. Dados loss = 16 mA y V p =-5 V. Con el uso de las características de la figura 5. Problemas 253 .Compare el resultado con el valor supuesto de -3 V de las características. 17.46 Problemas 9.5 V. Defina la región de operación del JFET de la figura 5. 10. Al referirse a la figura 5. determine ID cuando Ves = --0. Precise e1 va10r de 1D a partir de la curva. Determine V p para las características de la figura 5.18 utilizando el rango proporcionado de I DSS y Vp. Un JFET de canal-p tiene parámetros del dispositivo de loss = 7. 14. b) Determine Ves cuando ID = 3 mA y 5. 11. cuando VGS -= -3 V Y compárelo con el valor determinado al utilizar la ecuación de Shockley. a) Dados 1DSS = 12 mA y V p = -4 V.detennine ID cuando: a) VGs=OV b) VGs =-2V el VGs =-3. Defina la región de operación del JFET 2N5457 de la figura 5.7 V Y VDS = 10 V. Señale después el área resultante entre las dos curvas. ¿se encuentran los valores de estrechamiento definidos por la región VDS < IVpl =3V? 20. § 5.5 V: a) Calcule ID cuando Ves =-2 Vy -3. Trace las características de transferencia.5 mA y V p = 4 V. determine loss si V p = -6 V.5 Instrumentación 18.4 Hojas de especificaciones (JFE1) 16. dibuje las características de transferencia para el transistor JFET. = 120 mW.::: -1 V.5 mA..21.

describa brevemente la operación básica de un MOSFET de tipo incremental.30. 30.4 X 10-3 A/V 2 e ID(enCendidO) = 3 mA con Ves{enCendido) = 4 V.3 AN2. precise la corriente de drenaje en Ves = -1 V. Dado ID = 4 mAy Ves = -2 V. 31. Utilizando un valor promedio de 2. En la región positiva.5 mApara un MOSFET de tipo decremental. eanal-n con VT~ 3. determine k y escriba la b) e) 35.:: 14 mAy Ves = 1 V.9 mA para el I DSS del MOSFET 2N3797 de la figura 5. a) Trace las características de transferencia y de drenaje de un MOSFET de tipo incremental de b) Repita el inciso a para la característica de transferencia si se mantiene V T en 3. 33. 27. ¿se incrementa la corriente de drenaje en una proporción significativamente mayor que para los valores negativos? ¿Se hace la curva lo más y más vertical al aumentar los valores positivos de Ves? ¿Existe una relación lineal o no lineal entre ID Y Ves? Explíquela. Dado ID:. 28. prec·ise el nivel de VGS que dará por resultado una corriente máxima de drenaje de 20 mA si V p ~-5 V.30 es de 8 mA. Explique con sus propias palabras por qué la aplicación de un voltaje positivo a la entrada de un MOSFET de tipo decremental de canal-n dará por resultado que una corriente de drenaje exceda I DSS' 26. Utilizando IDSS = 9 rnAy Vp =-3 V para las características de la figura5. Compare la diferencia con los niveles de corriente entre -1 y OV con la diferencia entre 1 y 2 V. 1 V Y 2 V. a) Dibuje la construcción básica de un MOSFET de tipo decremental de canal-p. 22.4 X 10-3 AJV'. ¿cuál es el valor máximo permisible de VDS si se utiliza el valor nominal máximo de potencia? § 5.7 MOSFET de tipo decremental 23. utilice la ecuación (5.21. calcule lo cuando Ves = -1 V usando la ecuación de Shockley y compárela con el nivel que aparece en la figura 5. Trace las características de transferencia y de drenaje de un MOSFET de tipo decremental de canal-n con I Dss = 12 mAy V p = -8 V para un rango de Ves = -Vp a l/es::: 1 V.21. OV. b) Repita el inciso a para Ves = -0.21. 5 V Y 10 V.1) para determinar r d y compárelo con el resultado del inciso b. determine VT y k Y escriba la ecuación general para lo' 36. c) Al asignar el nombre ru al resultado del inciso a y rd al resultado del inciso b.8 x 10. Dibuje las características de transferencia para el dispositivo del inciso a. § 5. Ves> V r ) e indique el canal.21a para V GS = O V desde ID = O rnA hasta 4 mA. Dados k == 0. 34. determine V r 37. expresión general para ID en el formato de la ecuación (5. Determine ID para el dispositivo del inciso a cuando V GS == 2 V. la dirección del flujo de electrones y la región de agotamiento que resulte.47.06 X 10-3 A/V2 Y VTes el valor máximo. Dado un MOSFET de tipo decremental con IDSS =6 mA Y Vp =~3 V.8 MOSFET de tipo incremental 32.5 Vy k ~ 0. 24. Si la corriente de drenaje para el MOSFET 2N3797 de la figura 5. a) Dado V GS(Th) = 4 Ve lD(encendido) == 4 mA cuando Ves(encendidO) = 6 V. Para el MOSFET de tipo incremental de canal-n. a) ¿Cuál es la diferencia principal entre la construcción de un MOSFET de tipo incremental y un b) MOSFET de tipo decremental? Dibuje un MOSFET de tipo incremental de canal-p con la polarización adecuada aplicada (VDS> O V. Dadas las características de transferencia de la figura 5.5 pero k se incrementa el 100% a 0. 254 Capítulo 5 Transistores de efecto de campo . b) Aplique el voltaje adecuado del drenaje a la fuente y trace el flujo de electrones para Ves = O V. determine Vpsi I DSS= 9. Determine VGS en este nivel de corriente cuando k::: 0. e) Con sus propias palabras. 29.13). la corriente máxima de drenaje es de 30 mA. detennine 1DSS si Vp = -5 V. a) Calcule la resistencia asociada con el JFET de la figura 5.5 V desde lo = O mA hasta 3 mA. ¿En qué formas es similar la construcción de un MOSFET de tipo decremental y un JFET? ¿En qué fonnas es diferente? 25.

¿cuál es la resistencia aproximada del dispositivo? ¿Sugieren los niveles de resistencia que sucederá el nivel deseado de voltaje de salida? 43.5 pA para el transistor "apagado". OV. b) Si el MOSFET "encendido" de la figura 5. y si sus conocimientos en matemáticas abarcan el cálculo diferencial.44 con Vi::.imado de resistencia del dispositivo? Si lo::.5 X 10-3 (\12 es) elD = 0. 0. b) ¿Por qué los FET VMOS tienen niveles reducidos de resistencia del canal? c) ¿Por qué se desea un coeficiente positivo de temperatura? § 5.n CMOS * 42.3 (Ves -4)2 para Ves desde O a 10 V.¡D(mA) 25 20 5 . Problemas 255 .44 (con Vi::. 5 10 38. O V) tiene una corriente de drenaje de 4 mA con VDS::. calcule dIDI dVesY compare sus magnitudes.5 x 10. ¿Tiene un impacto significativo VT = 4 V sobre el nivel de ID en esta región? § 5. ¿cuál es el nivel aprox. a) Describa con sus propias palabras por qué el FET VMOS resiste unos valores mayores de corriente y potencia que la técnica estándar de constrUcción.45 X 10-3 AN2 40. 39. Trace las características de transferencia de un MOSFET de tipo incremental de canal-p si Vr = -5 V Y k = 0.1 O 5 o Figura 5. "'Los asteriscos indican problemas más difíciles. Investigue en su biblioteca escolar la lógica eMOS y describa el rango de operaciones y de ventajas básicas de esta tecnología. Dibuje la curva de ID = 0. a) Describa con sus propias palabras la operación de la red de la figura 5.1 V. ¿Aumenta la corriente de un MOSFET de tipo incremental en la misma proporción que un MOSFET de tipo decremental en la región de conducción? Revise con cuidado el fonnato general de las ecuaciones.47 Problema 35. 0.10 VMOS 41.

Sin embargo. Una solución gráfica limita las soluciones a una precisión de décimas. Las relaciones lineales resultan en líneas rectas cuando se dibujan en una gráfica de una variable en función de la otra. en ambos casos la variable de salida controlada es un nivel de corriente que también define los niveles importantes de voltaje del circuito de salida.CAPÍTULO Polarización del FET 6.3) 256 . Las relaciones generales que pueden aplicarse al análisis en dc de todos los amplificadores a FET son (6.1 INTRODUCCIÓN En el capítulo 5 se estudió que para una configuración de transistor de silicio se pueden obtener los niveles de polarización al utilizar las ecuaciones características VBE = 0. El duplicar el valor de lB duplicará el nivel de le y así sucesivamente. la cual asumió una magnitud fija para el análisis que se llevó a cabo. le = f3'B e le ::= lEo La relación entre las variables de entrada y de salida la proporciona /3.7 V. Para el transistor de efecto de campo la relación entre las cantidades de entrada y de salida es no lineal. El hecho de que beta sea una constante establece una relación lineal entre le e lB.2) La ecuación de Shockley se aplica con objeto de relacionar las cantidades de entrada y de salida para los JFET y los MOSFET de tipo decremental: (6.1) e (6. mientras que para el FET la variable de control es un voltaje. debido al término cuadrático en la ecuación de Shockley. el análisis de este capítulo tendrá una orientación más gráfica en vez de técnicas matemáticas directas. Debido a que el sistema gráfico es por lo general el más común. La relación no lineal entre ID Y VGS puede complicar el método matemático del análisis de dc de las configuraciones a FET. mientras que las relaciones no lineales dan por resultado curvas como las que se obtuvieron para las características de transferencia de un JFET. Otra diferencia distintiva entre el análisis de los transistores BIT y FET es que la variable de entrada que controla un transistor BJT es el nivel de la corriente. pero resulta un método más rápido para la mayoría de los amplificadores.

Ambos métodos están incluidos en esta sección con dos objetivos: para demostrar la diferencia entre ambas filosofías y para establecer el hecho de que puede obtenerse la misma solución utilizando cualquier método. se investigarán los problemas de diseño para probar los conceptos y procedimientos presentados en el capítulo. la cual es una de las pocas configuraciones a FET que pueden resolverse directamente tanto con un método matemático como con uno gráfico. V DD RD D I. El MOSFET de tipo decremental se examinará después con su rango aumentado de puntos de operación seguido por el MOSFET de tipo incremental. La red sólo define el nivel de corriente y el voltaje asociado con el punto de operación por medio de su propio conjunto de ecuaciones.2 CONFlGURACIÓN DE POLARIZACIÓN FIJA En la fIgura 6.Para los MOSFET de tipo incremental puede aplicarse la siguiente ecuación: (6.1 incluye los niveles de ac Vi y Vo y los capacitores de acoplamiento (C 1 y C2 )· Recuerde que los capacitares de acoplamiento son "circuitos abiertos" para el análisis en dc e impedancias bajas (esencialmente cortos circuitos) para el análisis en ac. o------l C. i '=' V ee 1 '=' Figura 6. La solución puede determinarse con el uso de un método matemático o gráfico. 6."-----lf----o v. Finalmente. figura 6. para el análisis en ac (capítulo 9). D+ G v.1 Configuración de polarización fija. hecho que se demostrará en las primeras redes a analizar. la solución de las redes de BJT y de FET es la solución de ecuaciones simultáneas establecidas por el dispositivo y la red. como el que aparece en la red de la figura 6.o OA y VR .2 Configuración de polarización fija 257 . Como se mencionó anteriormente.1 aparece el arreglo de polarización más simple para el JFET de canal-no Conocido como la configuración de polarización fija. Las primeras secciones de este capitulo están limitadas a los JFET y al sistema gráfico con objeto de analizarlos. Red para el análisis 6.2 en de. siempre y cuando el dispositivo se encuentre en la región activa.2 redibujado de manera específica para el análisis en de. La configuración de la figura 6.' Éstas no cambian con cada configuración de red.. El resistor Re está presente para asegurar que Vi aparezca en la entrada del amplificador a FET.4) Es particularmente importante observar que todas las ecuaciones anteriores son ¡ sólo para el dispositivo. l' + cc -. el método gráfico es el más popular para las redes FET y es el que utilizamos en este libro. = leRe = (OA)R e = OV La caída de cero volts a través de Re permite reemplazar VG por un corto circuito equivalente. le . G C. En realidad. Para el análisis en de.L + V GS - s - --~ ~.

Para el análisis de este capítulo serán suficientes los tres puntos definidos por 1DSS' VP Yla intersección recién descrita con objeto de graficar la curva. El punto donde se intersecan ambas curvas Red .El hecho de que la tenninal negativa de la batería esté conectada en fonna directa al potencial positivo definido VGS refleja bien que la polarización de VGS está colocada de manera opuesta y directamente a la de VGG' Al aplicar la ley de voltaje de Kirchhoff en la dirección de las manecillas del reloj en la malla indicada en la figura 6....3 Gráfica de la ecuación de Shockley....VGG - VGS = O (6.....5) y Debido a que VGG es una fuente fija de de..4 Búsqueda de la solución para la configuración de polarización fija. el voltaje VGS es de una magnitud fija.. En la figura 6. o Figura 6...3 se muestra un análisis gráfico que hubiera requerido una gráfica de la ecuación de Shockley. su magnitud y signo pueden sustituirse con facilidad en la ecuación de Shockley... además de calcular el nivel resultante de VD' Este es uno de los pocos casos en que una solución matemática es muy directa para una configuración a FET. lo que da por resultado la notación "configuración de polarización fija".2 se tiene ..4 se ha sobrepuesto el nivel fijo de V GS como una línea vertical en V GS = En cualquier punto de la línea vertical el nivel de V GS es de -VGG ... Ahora. Es importante recordar que la elección de VGS = Vp /2 dará por resultado una corriente de drenaje de 1DSS /4 cuando se grafique la ecuación.. Punto Q -. -VGG' En la figura 6. el nivel resultante de corriente de drenaje ID lo controla la ecuación de Shockley: Ya que VGS resulta una cantidad fija para esta configuración. 258 Capítulo 6 Polarización del FET . (solución) Figura 6.. el nivel de ID simplemente debe estar detenmnado en esta línea vertical..

6) Recuerde que los voltajes de un sOlO subíndice se refieren al voltaje en un punto respecto a la tierra.8) = VGS + Vs Y Ve = Ves (6.a+_ _. Miliamperímetro ID Q \'CSQ f~ I Punta de prueb.4. y no podrá incluirse en la siguiente lista de configuI:~ciones FET más comunes. Es necesario mencionar que una vez que la red de la figura 6. La literal Q será aplicada a la corriente de drenaje.. los niveles de dc de ID Y de Ves que serán medidos por los instrumentos de la figura 6.2.5 son los valores estables que se definen en la figura 6.-" Voltímetm + - ! ~'" S de prueba negm Figura 6.es la solución común para la configuración.5 Medición de los valores del punto de operación estable ID y Ves El voltaje del drenaje a la fuente de la sección de salida puede calcularse si se aplica la ley de voltaje de Kirchhoff de la siguiente manera: y (6.1 esté construida y operando. Se observa en la figura 6."r~oj". su empleo está limitado.7) Con una notación de doble subíndice: VDS = VD VDS Vs + Vs = VDS +OY o VD = Y Además. y el voltaje de la compuerta a la fuente con objeto de identificar sus niveles en el punto Q. Para la configuración de la figura 6.4 que el nivel estable de ID puede determinarse al dibujar una línea horizontal desde el punto Q al eje vertical ID igual que en la figura 6.2 Configuración de polarización fija 259 .~a.9) El hecho de que VD = VDS Yque Ve = Ves parece obvio a partir del hecho de que Vs = O Y. (6. o VD Ves = Ve Ve = VDS Vs Ves + O Y (6. y se conoce como el punto de operación estable.\e dos fuentes de dc.4. pero también se incluyeron las derivaciones anteriores con objeto de enfatizar la relación que existe' entre la notación de doble subíndice y de un solo subíndice. 6. Ya que la configuración necesit~.

~ 10 mA(l .6.~--------------------------------------------EJEMPLO 6. Solución Método matemático: a) Vcs Q ~ -VGG ~ -2V -2 10 mA 1 .7.75V VG ~ VGS ~ -2 V Vs ~ OV f) Método gráfico: La curva de Shoekley resultante y la línea vertical en VGS ~ -2 V se proporcionan en la figura 6.25 V ~ ~ 10 mA(0.11.1.6mA ------"2 4 3 lDss=2. a) V GSo ' b) e) d) e) f) ID' Q VDS' VD' Vc. Vp 2 =-4V 260 Capítulo 6 Polarización del F'ET .0.6 Ejemplo 6. 16V 21& Vs' D G + IMn Ves Ios s = lOmA Vp =-8V S + 2V .-8 V ~ ~ ~ v).IrJl.(5.D ~ 16 V .5625) e) d) e) VDS ~ VDD .5 4 ~ ID Q =5. Es verdad que es difícil leer más allá del segundo decimal sin aumentar lo(mA) [DSS= lOmA 9 8 7 6 .75)' 10 mA(0.75 V VD ~ VDS ~ 4.". FIgura 6.625 mA)(2 kQ) ~ 4..625mA 16 V .6.5mA -8 -7 -6 -5 -4 -3 -2 -1 - o Figura 6.1 Calcular lo siguiente para la red de la figura 6.7 Solución gráfica para la red de la figura 6.25)' 5.

utopo\ari2.7 es bastante aceptable una solución de 5. c.6 mA: Por tanto.11. como ocurrió para la configuración de polarización fija.. o----}r--~--o---. 6. b) c) d) e) f) ID = 5.ación.6mA Vo~ = VOIJ VD - IdlD 16 V . Rs o En este caso podemos ver que Ves es una función de la corriente de salida ID' Y no fija en magnitud.VR .3 Configuración de autopolarización 261 .6 mA)(2 kQ) = 16 V .9 para el análisis en dc. El voltaje de control de la compuerta a la fuente ahora lo detennina el voltaje a través del resistor Rs' que se conecta en la tenninal de la fuente de la configuración como se muestra en la figura 6.8 Configuración de autopolarización para lFET.(5.9 se tiene que -Ves .3 CONFlGURACIÓN DE AUTOPOLARIZACIÓN La configuración de autopolarización elimina la necesidad de dos fuentes de dc.8. El resultado es la red de la figura 6.8 V VDS = 4. s + v.ción de a. FIgUra 6. La corriente a través de Rs es la corriente de la fuente Is' pero Is = ID Y D e + Para el lazo cerrado que se indicó en la figura 6.. pero a partir de la gráfica de la figura 6.significativamente el tamaño de la figura. =0 y Ves = -VRs n (6. Agura 6. 6.8 V Ve = Ves = -2 V Vs OV Los resultados confinnan con claridad el hecho de que los sistemas matemático y gráfico generan sol~cjgl}~S_ muy cercanas.2 V = 4.10) vc. y el resistor Re puede cambiarse por un corto circuito equivalente dado que le = OA. para el inciso a.9 Análisis en de de la configura. Para el análisis en de los capacitares pueden reemplazarse una vez más por "circuitos abiertos". v.

y la ecuación de Shockley relaciona las cantidades de entrada y de salida del dispositivo. loss 4 __ / ~~-L~L-~~ _ __ VGS=OV. primero se identifican dos puntos sobre la gráfica que se localizan sobre la línea y simplemente se dibuja una línea recta entre ambos puntos.La ecuación (6. ya·que da por resultado VGS = -Irfis = (O A)Rs = O V.10) se define un punto sobre la línea recta mediante ID = OAy VGS= O V.11.10) y se obtiene el punto 262 Capítulo 6 Polarización del FET . para la ecuación (6.10) en la ecuación de Shockley como mostramos a continuación: ID = IDss(1 = 1DSS~ _ ~sj 2 • ( - -Irfis)2 ----v. que se selecciona un nivel de ID igual a la mitad del nivel de saturación.:- o Al desarrollar el ténnino cuadrático que se indica y al reorganizar los términos. y penniten tanto una solución matemática como una gráfica. Debido a que la ecuación (6.10. Se supone. La condición más obvia de aplicación es ID = O A. tal como aparece en la figura 6. Luego se dibuja la línea recta por medio de la ecuación (6. ID y calcular el valor correspondiente de la otra cantidad con la ayuda de la ecuación (6.ID=OA(VGs=-lrfis) \lGS Vp Vp O f"lgura 6. Los niveles resultantes de ID y de VGS después definirán otro punto sobre la línea recta y permitirán un dibujo real de dicha línea. El método gráfico requiere que primero se establezcan las características de transferencia del dispositivo como se muestra en la figura 6.10) define una línea recta en la misma gráfica. El segundo punto para la ecuación (6.10). por ejemplo. esto es.10) está definida por la configuración de la red.10 2 Definición de un punto sobre la recta de autopolarización. Ambas ecuaciones relacionan las mismas dos variables.10. puede lograrse una ecuación de la siguiente fanna: IJ) + K/ D + K 2 = O Puede resolverse la ecuación cuadrática para la solución adecuada de ID' La secuencia anterior define el método matemático. Puede conseguirse una solución matemática mediante la simple sustitución de la ecuación (6. Por tanto.10) requiere de la selección de un nivel de VGS o de ID = luego I DSS 2 2 -1 R = _ IDs!?s /Y'S El resultado es un segundo punto con el objeto de dibujar la línea recta como se muestra en la figura 6.

13) y (6. lo que da por resultado y pero y (6. 6. Los valores estables de ID Y de V GS pueden determinarse y utilizarse para encontrar las otras cantidades de interés.14) Calcular lo siguiente para la red de la figura 6. a) EJEMPLO 62 b) e) VGs ' Q ID' Q VDS' d) e) f) Vs.11) Además: (6.loss loss 2 o Figura 6. estable en la intersección de la línea recta y la curva característica del dispositivo.3 kD D + 1M!> Figura 6.2.12) (6.12 Ejemplo 6.11 Trazo de la recta de autopolarización. Puede calcularse el valor de VDS si aplicamos la ley de voltaje de Kirchhoff al circuito de salida.3 Configuración de autopolarización 263 . VG · VD' 20V 3.12.

15. En caso de elegir ID := 8 roA. demostrando que puede seleccionarse cualquier valor adecuado de ID' siempre y cuando se utilice el valor determinado por la ecuación (6.6V Q ID 8 7 (mA) 5 4 3 2 I DQ = 2. / I D =8 mA. La solución se encuentra al sobreponer las características de la red defmidas mediante la figura 6. el valor de VGS resultante seóa de -8 V. como se muestra en la misma gráfica. se tiene que ID = 1DSS / 4 = 8 mA / 4 = 2 mA. 264 Capítulo 6 Polarización del FET .14. Ves =-8 V ~--"---- ID (mA) 8 7 .12.13 sobre las características del dispositivo de la figura 6.12. Si se selecciona VGS = Vp / 2 = -3 V para la ecuación de Shockley.13 como se definió mediante la red.14. la cual representa las características del dispositivo.13 -8 -7 -6 -5 -4 -3 -2 -1 o Ves(V) Trazo de la recta de auto polarización para la red de la figura 6.10) para VGs' Además.6 V figura 6. ID"" 4 mA. En cualquier caso se obtendrá la misma línea recta. El punto de operación resultante está en un valor del voltaje compuerta-fuente estable de VGS = -2.Ves :::-4 V Red- / : 4 3 2 Ves=OV'/o=OmA Figura 6. debe tenerse en cuenta que puede seleccionarse el valor de V GS' y calcular el valor de ID' para obtener el mismo resultado. y resultará la gráfica de la figura 6.Solución a) El voltaje compuerta-fuente se determina por Si se elige ID = 4 mA.6mA -6 -s -4 -3 -2 -1 o VGs(V) -6 -5 -4 VCSQ = -1 O Ves (V) (Vp ) (Vp ) 2 -2. se obtiene VGS = -(4 mA)(l km = -4 V El resultado es la gráfica de la figura 6.15 Cálculo del punto Q para la red de la figura 6.12. y encontrando el punto de intersección de ambas como se indica en la figura 6. Figura 6.14 Trazo de las características del dispositivo para el lFET de la figura 6.

12 si: R s = 100 Q.46 mA Podemos observar cómo los niveles más bajos de Rs acercan la recta de carga de la red hacia el eje JD' mientras que los niveles más altos de Rs acercan la recta de carga de la red hacia el eje Ves' 6.3 kQ) o 11.6 mA)(l kQ) = 2.6V e) La ecuación (6. VesQ =-4.6V = 11.42V VD VDD .ID(R s + RD) = 20 V 20 V (2.6 mA o 111 l' ! e) La ecuación (6. IDQ =6.11): VDS = VDD .42 V a) b) Encontrar el punto de operación para la red de la figura 6.3.6 mA)( 1 kQ + 3.3 Configuración de autopolarización 265 .(2.16 Ejemplo 6.4mA De la ecuación (6.6 mA)(3.82 V d) La ecuación (6. ID Q =0. a) En el eje de ID.3 kQ) 11.6 V o Ves (V) Figura 6.b) En el punto estable: ID = 2.82V + 2. EJEMPLO 63 t 'n Rs =100Q J D = 4 mA.IDR D = 20 V .4 V (mA) Punto Q 5 4 3 Punto Q -6 -5 -4 -3 -2 -1 Ves(J=-4.10).13): La ecuación (6.6V De la ecuación (6.10). Solución Obsérvese la figura 6.18 V = 8.14): Ve = OV f) VD = VDS + Vs = 8.12): Vs = Irfls (2. b) En el eje de Ves.16. Ves == -0. R s = 10kQ.

---------------------------------------------------EJEMPLO 6. En este caso se determinó el segundo punto para el trazo de la recta de carga seleccionando (en forma arbitraria) ID ~ 6 mA y resolviendo VGS' Esto es.8. 266 Capítulo 6 Polarización del FET .ra 6.4 Determine lo siguiente para la configuración de entrada común de la figura 6. 12V t D S<llucióu ID 1. en relación con la estructura básica de la figura 6. VGS ~ Irfis ~ -(6 mA)(680 Q) ~ -4.17. VDS' 1. puede proceder el análisis en de de la misma forma que en los ejemplos recientes.---0 v.-.9..18 posee )~ misma estructura básica que la figura 6.5kQ G + V GS La terminal de la compuerta conectada a tierra y la ubicación de la entrada establecen fuertes similitudes con el amplificador a BJT de base común. Aunque es diferente en apariencia.19.18 Trazo del equivale?te de de de la red de la ligtÍ.2.¡ " .19 Determinación del punto Q de la red de la figura 6. 4 ID (mA) lDSS 12 II 10 5 4.¡:.19.4. Por tanto.17 Ejemplo 6.8mA 3 2 Q -6 Vp -5 -4 -3 -2 -1 o Ves.08 V como se muestra en la figura 6.17.5 k<1 \>-----1(./ D "3. Figura 6.6 V Figura 6. Vs. La curva de transferencia de dispositivo se trazó usando: ID ~ I DSS l2mA ~ S + V Rs 680<1 ~ 3mA 4 figura 6. a) Las características de transferencia y la recta de carga aparecen en la figura 6.17. a) VGSo" b) 1DQ' e) VD' 12V d) e) f) V G. la red de de que resultó de la figura 6.

20 para el análisis en dc. La construcción básica es exactamente la misma.4 Polarización mediante divisor de voltaje 267 .58 V = 3..5 kQ) = 6.3V = 12V .=. + t lo I...5.20 Arreglo de polarización mediante divisor de voltaje. Además. R... + R. Al utilizar el punto de operación de la figura 6. Vemos que todos los capacitares.Vs = 6. Redibujo de la red de la figura 6. Ve. incluyendo el capacitar de desvío es' han sido reemplazados por un "circuito abierto" equivalente. C. Figura 6. Ve ...8mA c) VD = VDD .. . .. "" .OA 1 ..8 mA)(1.y el valor asociado de Ves: 6V 2 como se muestra en la figura 6. VR .. R.21 . 6.6V De la figura 6.8 mA)(680 Q) = 2.3 V . Para los amplificadores FET le = O A..4 POLARIZACIÓN MEDIANTE DIVISOR DE VOLTAJE El arreglo de polarización mediante divisor de voltaje que se aplicó a los amplificadores a transistor BIT también puede aplicarse a los amplificadores a FET. tanto en los circuitos de entrada como en los de salida.58 V VDS = VD . como lo muestra la figura 6. R. Recuerde que lB proporcionó la relación entre los circuitos de entrada y de salida para la configuración de divisor de voltaje para el BIT.19. lCi.19..IrJiD = 12 V .19 se obtiene = .21.7V d) e) f) Ve = OV Vs = Irl's = (3.(3. C.. R..2.3V vGS b) Q '" -2. R.20 como se muestra en la figura 6. pero el análisis en dc de cada una es muy diferente. + t0+ Ve. R. Figura 6. ro ( oVo VDD VDl) RD v. pero la magnitud de lB para los amplificadores de emisor común puede afectar los niveles de corriente y voltaje de dc.72 V 6. o ) c. mientras que Ves hará lo mismo en la configuración a FET. Para el análisis en dc se redibuja la red de la figura 6. se separó la fuente VDD en dos fuentes equivaVDO Ro R. ID Q '" 3....20. .

en esencia se está estableciendo en algún lugar sobre el eje horizontal.16) es aún la ecuación para una línea recta.16). Entonces.16) El resultado es una ecuación que todavía incluye las mismas dos variables que aparecen en la ecuación de Shockley: V GS e f D' Las cantidades V G YRs están fijas por la construcción de la red.f¡}?s = Ve .16) si se procede como se indica a continuación. O mA. (6.21.(O mA)Rs y (6. puede encontrarse si se utiliza la regla del divisor de voltaje de la siguiente manera: (6.16) y encontrando el valor resultante de Ves de la siguiente manera: VGS = VG .17) El resultado especifica que siempre que se grafique la ecuación (6. = fR.10 en la figura 6.22 Trazo de la ecuación de la red para la configuración mediante divisor de voltaje..22. No es difícil el procedimiento para dibujar la ecuación (6. la ley de corriente de Kirchhoffrequiere que fR. Puede calcularse la localización exacta mediante la simple sustitución de ID = OroA en la ecuación (6. en caso de haber seleccionado f D = O mA. si se selecciona JD para ser igual a. el valor de VGS para el dibujo será de VG volts.15) Si aplicamos la ley de voltaje de Kirchhoff en el sentido de las maneciHas del reloj en el lazo indic. Debido a que cualquier línea recta requiere la definición de dos puntos. 268 Capitulo 6 Polarización del FET .lentes con objeto de pennitir una separación mayor de las regiones de entrada y salida de la red. I DSS ID=OmA. primero está el hecho de que en cualquier punto a lo largo del eje horizontal de la figura 6. /' -------4~---------+----------__~~---~ vp O vGs = vG vos +vo Figura 6. Yque el circuito equivalente en serie que aparece a la izquierda de la figura pueda utilizarse para encontrar el nivel de Ve' El voltaje Ve' igual que el voltaje a través de R2 . El punto que se acaba de determinar aparece en la figura 6. se obtiene y Sustituyendo VR = fsRs = f¡}?s' se tiene . Debido a que f G = O A. pero el origen ya no es un punto de la recta.22 la corriente ID = O mA. La ecuación (6.

22.21) "'s : : [Jis IR .22) 6.= [R .16). Una vez que se han calculado los valores estables de [D. siempre que VGS = O. Y de VGS Q ' el análisis restante de la red puede desarrollarse de la manera usual.23 Efecto de Rs sobre el punto Q obtenido.20) (6.18) El resultado especifica que las veces que se grafique la ecuación (6. el nivel de [D está determinado por la ecuación (6.[Jis e Ve [D = . Esto es.= VDD R¡ + Rz (6.[D(R D + Rs) VD = VDD .4 Polarización mediante divisor de voltaje 269 .16).19) (6. Y se resuelve para el valor calculado de ID: VGS = Ve . VDS = VDD . los valores mayores de Rs reducirán el nivel de la intersección ID como se muestra en la figura 6.[JiD (6.1 Rs vc.Para el otro punto se utiliza el hecho de que en cualquier punto sobre el eje vertical VGS = O V. Los dos puntos definidos arriba permiten dibujar una línea recta con objeto de representar la ecuación (6. Esta intersección aparece también en la figura 6. La intersección de la línea recta con la cunra de transferencia en la región a la izquierda del eje vertical definirá el punto de operación y los niveles correspondientes de ID y de Ves' Debido a que la intersección sobre el eje vertical se calcula mediante ID = VG I Rs y VG está fijo debido a la red de entrada.[Jis OV = Ve . Parece muy obvio a partir de la figura 6.s=ov (6.18).23 que: Cuando aumentan los valores de R s dan por resullado valores menores eswbles de 1D' así como valores más negativos de Vcs' figura 6.23.

e )' 5 ~F l270 k. La curva resultante que representa la ecuación de Shock1ey aparece en la figura 6.[D(1.5 kn _L = r: 20 ~F Figura 6. v. La ecuación de la red está definida por (270 kQ)(l6 V) 2.5.82 V lo (mA) 8 (lDSS) 7 5 4 3 2 ID =2.21 mA(VGs = O V) -4 (Vp ) -3 -2 -1 O 12 3 Figura 6.82 V y VGS = VG - Irfls = 1.5 kQ) ID=OmA: VGS = +1. entonces VGS = Vp / 2 = -4 V/2 = -2 V.27 MQ 1.82 V (lo=OmA) Cálculo del punto Q para la red de la figura 6. Solución al Para las características de transferencia. +16V el dl e) VDS' VDG " 2.1 MQ I~~F .24.24 Ejemplo 6.4 kQ >2. V S' y vGS Q .8 V GsQ ve =1.4mA Q ~ 10 = 1. a) ID b) V.25.5 Determinar lo siguiente para la red de la figura 6. 270 Capitulo 6 Polarización del FET .24.~ ------------------------------------------------------------EJEMPLO 6.Q t- I DSs =8mA\\ Vp =--4V >1. si [D = [DSS / 4 = 8 mA / 4 = 2 mA...( o V.82 V .1 MQ + 0.25 V =-1.

82 V = 8.(2A mA)(2.4mA y b) Ves" = -1. el voIta~e VDC puede determinarse así VDe = VD .(2A mA)(2A kQ + 1.26.5 kQ) 3. Se observa que la red utiliza una fuente en el drenaje y en la fuente.25 con los valores del punto de operación in'J = 2. VDD = 20V ~.ID(R D + Rs) = 16 V .4 Polarización mediante divisor de voltaje 271 .Vs = 6.I¡fiD = 16 V .5 kQ La recta de polarización que se obtuvo aparece en la figura 6. a) IDQ yVesQ ' b) VDS' e) d) EJEMPLO 6.26 Ejemplo 6. Determinar 10 siguiente para la red de la figura 6.42 V Independientemente de que la constrUcción básica de la red en el siguiente ejemplo es muy diferente del arreglo de polarización mediante divisor de voltaje. 4 kQ) = 10.lD lvss=-lOV figura 6.3.1.1.6 VD' Vs. 6.6V VDS VDD .Ve 10.6 V e) Aunque raras veces se solicita.24 V .21 mA 1.64 V 10.24 V .64 V o VDS VD .6. las ecuaciones obtenidas requieren de una solución muy similar a la que se describió.5 kQ) d) 6.8 V VD = VDD .82 V ID = = 1.24 V e) Vs = IDRs = (2A mA)(1.

[sRs + V ss = a () Figura 6.16) que puede sobreponerse a las características de transferencia.28.ID (1. El resultado es una eCtlación muy similar en su formato a la ecuación (6. a = lav e . -Ves .23) Cálculo de la ecuación de la red para la configuración de la figura 6.~ o pero y Ves = Vss .5kQ) lOV = 6.G + .5 Ve [D = I Ds!4 = 9 mA/4= 2. Para este ejemplo.28 Determinación del punto Q para la red de la figura 6.26.9mA Q VesQ =-O. /.35V b) Al aplicar la ley de voltaje de Kirchhoff aliado de la salida de la figura 6. Para 11) = amA.28. Vos S .35 V Se graficaron las características de transferencia utilizando el punto de la gráfica establecido por Ves = V/2 = -3 V/2 =-1.26. que también aparece en la figura 6.[sRs [s = 11) (6.5kQ Los puntos que se obtienen para la gráfica están identificados en la figura 6. empleando el mismo procedimiento de la ecuación (6.. 1.26 se obtiene -Vss + [sRs + Vos + ¡¡}ID .16).27 + R. Para Ves = a v.5 kQ Solución al Se obtiene una ecuación para Ves en términos de ID al aplicar la ley de voltaje de Kirchhoff a la sección de entrada de la red como está redibujada en la figura 6.25 mA.27 .V DD =O 272 Capítulo 6 Polarización del FET .. El punto de operación establece los siguientes niveles de estabilidad: ID = 6.67mA 1. ID (mAl 9 (IDSS) 8 3 2 Figura 6. -1 I I O 1 2 3 4 5 6 7 8 9 10 Ves = -0.

42 V = 7. Unos cuantos ejemplos indicarán el impacto del cambio de dispositivo en el análisis obtenido.(6.8 kQ) = 20 V ..7 lDQ y VGS.Sustituyendo 15 = ID Y reorganizando se obtiene I VDS ~ VDS ~ VDD + VSS .81d1 110MO ¡OMU 750 O 6.29.12. La diferencia más importante entre los dos es el hecho de que el MOSFET de tipo decremental permite puntos de operación con valores positivos de V GS y niveles de ID que excedan I Dss .5 MOSFET de tipo decrementa! 273 .58 V d) VDS = VD .VDS o = 7.(6. >1.58 V .5 kQ) = 30 V .9 mA)(1.7. para todas las configuraciones realizadas hasta ahora.24) el cual para este ejemplo resulta 20 V + 10 V .8 kQ + 1.9 mA)(1.29 Ejemplo 6.7.lD(R D + Rsl (6.Vs Vs = VD . el análisis es el mismo si el JFET se reemplaza por un MOSFET de tipo decrementa!. De hecho.loRD = 20 V . Para el MOSFET de tipo decremental de canal-n de la figura 6.5 MOSFET DE TIPO DECREMENTAL Las similitudes que hay en la apariencia entre las curvas de transferencia de Jos JFET y de los MOSFET de tipo decremental permiten un análisis similar de cada uno en el dominio de de. VDS' 18 V FIgura 6. determinar: a) b) EJEMPLO 6.23 V e) VD = VDD .22. ¿Qué tan lejos debe extenderse la curva de transferencia en la región de valores positivos de VGS y valores de ID mayores que 1DSS? Para la mayoría de las situaciones este rango necesario estará bien definido por los parámetros del MOSFET y por la recta de polarización que se obtuvo de la red.77 V 7.23 V = 035 V 6. La única parte sin definir en el análisis consiste en la fonna de graficar la ecuación de Shockley para los valores positivos de VGS .

67 mA ~ +1 V)' 6 mA ~ + ~)' = 6 mA(l.30.. se detalla un punto de la gráfica en VGS = + I V. Sustituyendo la ecuación de Shockley =6mAl---3 V = 10.Solución a) Para las características de transferencia se define un punto de la gráfica de ID:.778) La curva de transferencia que resultó aparece en la figura 6. se obtiene Haciendo VGS = O V.S V 274 Capítulo 6 Polarización del FET .5 V -G .15): Ecuación (6. se obtiene V 1.I D (750 O) lo (mAl -2 -1 : O 2 VGS Figura 6.5 V.30 aparecen tanto los puntos de la gráfica como la recta de polarización obtenida.5 V lOMO + 1l0MO VGS = VG - l"Rs = 1.16): 10 MO(l8 VJ = 1.5 V . Al considerar el nivel de Vp y el hecho de que la ecuación de Shockley define una curva que se eleva con mayor rapidez a medida que VGS se hace más positivo. El punto de operación resultante: I DQ '" 3. vGsQ =-O... 1DSS /4 = 6 mA/4 = 1.5 mAy VGs = V/4 =-3 V/2 =-1. Si seguimos de acuerdo con la manera que se describió para los JFET.30 Cálculo del punto Q para la red de la figura 6.1 mA VGS Q = -O. se tiene: Ecuación (6.8 V Haciendo ID = O mA.29.= 2mA = Rs 750 O En la figura 6.

19): VDS ~ VDD .= .8 kQ + 150 Q) 3.6 IDA V GSQ = +0. EJEMPLO 6.(3.31. se obtiene VG 1.6mA Q -3 Vp -2 -1 O .5 V Haciendo VGS = O V.5 MOSFET de tipo decrementa! 275 . .7 con Rs = 150 Q.6 mA)(1. se obtiene VGS 1.= lOmA 150 Q Rs La recta de polarización está incluida en la figura 6.35 V b) La ecuación (6.18 V 6. Notamos en este caso que el punto de operación estable da por resultado una comente de drenaje que excede 1DSS con un valor positivo para VGS.5 V ID = . V GS 2 =+0..8 Iv (mA) ---.JD =7.8 kQ + 750 Q) _ 10.8.35 Ves v Figura 6.(7.ID(R D + Rs) ~ ~ 18 V .19): VDS VDD .31. Para la recta de polarización.31 Ejemplo 6.1 V Repetir el ejemplo 6.ID(R D + Rs) = 18 V .. El resultado: I DQ = 7. Haciendo ID = O mA.b) La ecuación (6.1 mA)(1. Solución a) Los puntos de la gráfica son los mismos para la curva de transferencia como se muestra en la figura 6.

-------'1---4 1MQ 2. Un punto de la gráfica para las características de transferencia de VGS < OV es ID ~-- I DSS 8mA ~ ~ 2mA 4 Y 4 -8 y ~ ~ VGS ~ Vp 2 -4Y 2 y dado Vp ~ -8 Y.~--------------------------------------EJEMPLO 6. Por tanto.4kU R ~ 2.46 V 276 Capítulo 6 Polarización del FET . ID ~ O mA.2 kU) 9.loRD = 20 Y .32 Ejemplo 6. no existe la necesidad de graficar la curva de transferencia para los valores positivos de VGs ' aunque en esta ocasión se hizo para completar las características de transferencia. en VGS ~ O Y.9. 0>---)11-----.33 aparece la curva de transferencia que se obtuvo.32.2kQ ( o t~.9 Determinar lo siguiente para la red de la figura 6.7 mA)(6.7 mA VGsQ D ~---= VGS --6 Y 2. Para la recta de polarización.5 mA s ~ -4.5 mA = 8mA ~ 1---8 Y +2 Y)2 En la figura 6.4 kQ -------- Figura 6. Solución a) La configuración de autopolarización da por resultado como la que se obtuvo para la configuración JFET.(1. estableciendo el hecho que VGS debe ser menor que cero volts. para VGS > O Y se seleccionará VGS ~ +2 Y e ID~ IDSS~ _ ~:S)2 = 12.3 V b) VD = VDD . Al elegir V Gs = -6 V se obtiene I El punto Q resultante: I DQ = 1. b) a) IDQ y VGsQ ' VD' 20V 6. v.

no existe la necesidad de dibujar la curva de transferencia y VD V DD . El siguiente ejemplo utiliza un diseño que también puede aplicarse a los transistores JFET. Solución La conexión directa entre las terminales de la compuerta y la fuente requiere que EJEMPLO 6. Lo primero y quizá más imponante es recordar que para el MOSFET de tipo incremental de canal-n.10.7mA 1 Q -5 -f4 -3 -2 -1 o 1 2 Ves YasQ = -4.5 kQ) 20 V .32.34 Ejemplo 6. la corriente de drenaje es cero para aquellos niveles de voltaje compuerta-fuente.33 Cálculo del punto Q para la red de la figura 6.6 MOSFET de tipo incremental 277 . Para los niveles de VGS mayores que VGS(Th)' la corriente de drenaje se define mediante 6.6 MOSFET DE TIPO INCREMENTAL Las características de transferencia del MOSFET de tipo incremental son muy diferentes de las encontradas para el JFET y los MOSFET de tipo decremental. menores que el nivel del umbral VGS(Th)' como lo muestra la figura 6.10 20V Debido a que Ves está fija en OV.35. pero a menudo causa cierta confusión cuando se analiza por primera vez debido al punto de operación especial. 1.15 V = 5V figura 6.IrIID = 20 V .34.(10 mA)(1.3 V Figura 6. pero se obtiene una solución gráfica muy diferente a las encontradas en secciones precedentes. 6. la comente de drenaje debe ser I DSS (por definición).5 kQ V Q = OV GS e D ID Q = lOmA ~ + Por tanto. En otras palabras.ID (mA) 6 5 4 3 _2_--ID =1. A primera vista aparece algo simple. Determinar VDS para la red de la figura 6.

Debido a que 1G = OmA y VRe = OV. pueden calcularse otros niveles de ID para los valores seleccionados de V cs.---------. Arreglo de polarización por retroalimentación En la figura 6. la red equivalente de de aparece como se muestra en la figura 6.25) a partir de los datos de las hojas de especificaciones mediante la sustitución en la ecuación (6. Existe ahora una conexión directa entre el drenaje y la compuerta.36 se proporciona un arreglo común de polarización para los MOSFET de tipo incremental.-t: I~ ___________________________ _ ID(cncendidol ----------. as{ como su nivel correspondiente de VG5(encendido)' pueden definirse dos puntos de inmediato como lo muestra la figura 6.35. . Características de transferencia de un MOSFET de tipo incremental (6.25) (obsérvense IDI e IDzen la figura 6. El resistor RG proporciona un voltaje suficientemente grande a la compuerta para "encender" el MOSFET. y tenemos y (6. primero tiene que determinar la constante k de la ecuación (6.26) VGS(Thj)2 Una vez que k está definida. I / lD=OmA VGS(~ncendido) V GS. un punto entre V GS(Th) y VGS(encendido) y uno un poco mayor que Ves(encendido) ofrecerán una cantidad suficiente de puntos para graficar la ecuación (6.37.25) y resolviendo para k de la siguiente manera: ID(encendido) = k(VGS(encendido) - VGS(Th»2 y k = 1D(encendido) ---==='---(VGS(encendido) - (6.25) Ya que las hojas de especificaciones por lo general proporcionan el voltaje del umbral y un nivel de corriente de drenaje (1 D(enCendido).35)."-.35 de canal-n. "YGS " F'tgura 6. Por lo general. Para completar la curva.27) 278 Capitulo 6 Polarización del FET ..

para calcular los dos puntos que defínirán el trazo sobre la gráfica.28) Se obtiene una ecuación que relaciona las mismas dos variables como la ecuación (6.28) es la de una línea recta.38 Cálculo del punto Q para la red de la figura 6.28) aparecen en la figura 6.29) Sustituyendo Ves = O V en la ecuación (6. puede emplearse el mismo procedimiento que se describió con anterioridad.-------<r-------H(-----o~. Ves Figura 6.: Figura 6.36.6 MOSFET de tipo incremental 279 .36. Sustituyendo ID = O mA en la ecuación (6.25) y (6.Ii I .36 Arreglo de polarización por retroalimentación.--------<1 D D + '1.30) Las gráficas definidas por las ecuaciones (6. se tiene (6.28) se obtiene (6. Debido a que la ecuación (6. Para el circuito de salida. O-----)I---______----o--t~l G -:.37 Equivalente de de de la red de la figura 6. . Figura 6. I . permitiendo graficar cada una en el mismo conjunto de ejes.27): (6. 6.38 con el punto de operación resultante.25).28). la cual se convierte en la siguiente ecuación después de sustituir la ecuación (6.

-----. I 10 Mn. O>--U)-- I~F -+----19 1 .3 V)2 6mA 6x 10--3 25 Nv 2 .40 Gráfica de la curva de transferencia para el MOSFET de la figura 6.OC".-l_ __ (VGS(encendidO) - VGS(Th))2 .26): Se definen de inmediato dos puntos como se muestra k = _ _ _I". Figu'ra.11.óo¡ 280 Capítulo 6 Polarización del FET ..16 mA 12 11 10 9 8 7 1D(coccndido) . ('<l V . Resolviendo para k: Ecuación (6.24 x 10-3(6 V .o....39 Ejemplo 6. -----------------------------------------------------EJEMPLO 6.3 V)2 .39.24 x 10-3(9) 2.D".. "''''. 0.d. 12V 2ill ~---+---I~(---o ~..-r:.24 x 10-3 AJV2 Para Ves..39.- 6 5 4 3 2 Figura 6.11 Determinar IDQ Y VDSQ para el MOSFET de tipo incremental de la figura 6. ~F v.40.. Solución Gráfica de la curva de transferencia: en la figura 6. 012345678910 I I VGS(Th) VGSlcncend. 0.6."". 6 V (entre 3 y 8 V): ID . 0..Od.

40.41.29): La ecuación (6.30): Ves ~ V DD = 12VI'D=OmA La recta de polarización que resultó aparece en la figura 6.41 Cálculo del punto Q para la red de la figura 6.24 X j(J-J(lO V .como se muestra en la figura 6.4 V Q IO=mA 12 1\ \0 9 8 7 Voo 6 RD 5 4 ID =-2.3 V)' ~ 0. G Arreglo de polarización mediante divisor de voltaje En la figura 6.Id'D = 12 V .40. Para VGS ~ 10 V (ligeramente mayor que 10 ~ ~ VeS(Th): 11 0.40. Los cuatro puntos son suficientes para grafiear la curva total para el rango de interés como se muestra en la figura 6. El hecho de que IG ~ OmA da por resultado la siguiente ecuación para Vee como se deriva a partir de una aplicación de la regla del divisor de voltaje: + vGS - S Figura 6.76mA como aparece también en la figura 6.24 x 10-3(49) 11. El punto de operación: ID = 2.31) polarización mediante divisor de voltaje para un MOSFET de tipo incremental de canal-no 6.75 mA Q y VGS = 6.6 MOSFET de tipo incremental 281 .42 Arreglo de (6.4 V Q con VDS Q ~ Ves = 6.1D(2 kQ) La ecuación (6.42 aparece un segundo arreglo de polarización común para el MOSFET de tipo incremental.39. Para la red de la recta de polarización: Ves ~ V DD .7SmA-3 Q 2 o 2 3 4 5 8 9 10 11 12 (VDD ) D Flgura 6.

V R s VR D (6.44.42 resulta +VG .= 21.82 ill f"lgura 6.82 kQ) V GS = 18 V . \ EJEMPLO 6.V GS . (6. Cuando VGS =O V. = 18 V VGS = VG - Irfis = 18 V .82 kQ) = 18 V tal como aparece en la figura 6.43 Ejemplo 6.44.ID(O.32): Cuando ID = O mA.o.82kQ 18 V tal como aparece en la figura 6. 0.12 Determinar ID" VGsQ ' así como VDS para la red de la figura 6.Cuando se aplica la ley de voltaje de Kirchhoff alrededor de la malla indicada en la figura 6.32) relaciona las mismas dos variables. pueden graficarselas dos curvas en la misma gráfica y hacer el cálculo de la solución en la intersección de ambas.82 kQ) O = 18 V -ID (O.31): La ecuación (6.95 mA O. 282 Capítulo 6 Polarización del FET ..82 kQ) In = . = O y VGS = VG - VR . 4QV 3 k!l 22k!l 2N4351 VGs(Th) = 5 V ID (encendido) = 3 mA Y Vos (encendido) = 10 V G + 18 M.12.33) o Debido a que las características son una gráfica de''ID en función VcS' y que la ecuación (6.(O mA)(O.. VGS = 18 V .V R.32) o Para la sección de salida: VRs + VDS + VRD y - VDD = O - VDS = V DD . Solucióu Red: (18 MQ)(40 V) 22MQ + 18MQ La ecuación (6. U~ vez que se conocen 1DQ Y Veso' pueden entonces calcularse todas las cantidades restantes de la'red.ID(O. tales como VDS' VD Y VS.43.

ID(R s + RD ) = 40 Y .0 kQ) 40Y-25. se desarrolló la tabla 6. 1Dlenccndido) :::. y para demostrar la similitud del método para una cierta cantidad de configuraciones. De la figura 6.5 V La ecuación (6.12 x lQ-3(VGS .26): k 1D(encendido) 3mA .= 0.12 X IQ-3 NV2 (lOY . Díspositivo: VGS(Th) = 5 Y. y la curva de la red de polarización..ID (mA) 30 = 21.7 mA)(0. entonces puede determinarse la recta de autopolarización de la red y el punto Q en la intersección de la característica de transferencia del dispositivo.82 kQ + 3.5 Y)' e ID = k(V GS .7 TABLA RESUMEN Ahora que se han presentado los arreglos de polarización más comunes para los diferentes FET.1 para revisar los resultados básicos..4 V 6.44. Una vez que se han establecido las características de transferencia.7 Tabla resumen 283 . ID=6. 6.: 3 mA con VGS(encendido) = 10 V La ecuación (6. También indica que el análisis general de las configuraciones de de para los FET no es demasiado complejo..V GS(Th»2 0.95 Rs 20 VG o Figura 6.33): VDS V DD .12.6Y = 14. El análisis restante sólo consiste en la aplicación de las leyes básicas del análisis de circuitos.5)2 la cual se traza sobre la misma gráfica (figura 6..7mA Q VGsQ = 12..44).(6.44 Determinación del punto Q para la red del ejemplo 6.

01 V"" Va' ID Ve.10ft!> O ~ VesiTl'ti ID Ve Ves 284 Capítulo 6 Polarización del FET .~ lD'\S Vss -Vss V. rJ.:YDD + R2 ve R.\.I' pumud .lo(R D + Rsl VOD Ve =--- R~VDD V. Ves = Ye . R' ¡ o ID Ve. Punto Q V. .loRs VDS = V¡:){) + Vs..sQ= O V ID(i == Ivss ) ~ /VesQ ::. positivos donde VGS " + voltaje) POlarizagión fija Voo ~ d'" Ro RD R s Voso = -VCG VOS = VOD -loRs .{ RI RD V _ = R~VDD (. - lo(Ro + Rs) PuulO R. O lo ¡ f>S~ V5_\ Ves JFET (Ves OV) .R 2 Ves = Vo -lsRs Vos = Vuo .loRs VDS = VOD ./?\ VD = V DO Vs = loRs I Vos = VOD - IsRs PunIOQ':J) VplV'GS -ro MOSFET de tipo decremental -(Todas las configu. Ve vr.1'0 O ID Ve.TABLA 6 l Configuraciones polarización de FET Tipo Configuración Ecuaciones pertinentes Solución gráfica In ID. V p VGC Ves JFET con autopolarización d"" Re Ves = -lrfis = Voo -I¡ARo .= JFET (Ro = O a) d'" d" Ro Re Rs Punto Q """ Yc.S = -l. JFET con polarización mediante divisor de voltaje Compuena común JFET 83:'" . '7 ~OQ O Ve Ve~ MOSFET de tipo incremental Configuración por retroalimentación Ro MOSFET de tipo incremental Polarización mediante divisor de voltaje CC S Ro R Ro R: Rs Ves = VDS VGS = VDD -loRD Ro D(encc O ~ Vesnñl lo V GSfcncend.s In Ro Vos = Y ss .. MOSFET de tipo decrementa! Polarización mediante divisor de voltaje tf R] R2 RI .Iv(Ro ~ O v.JoRs Punto aj o Iv 1055 .¡ Ves = Ve.dol VDD Ves V _ G - RT R.RsJ P"UIO~ Vp:v-G. O V O lo loss Ves V(.raciones arriba de los caso. RI + R:! 'DSS ve + Rs) R~ R .\) JFET con polarización fija V CG _i + {'f RIJ RG Ro Rs VDS VCSQ::O -VCiG VDS = Voo ..

Determinar los niveles de VD y Ve para la red de la figura 6. ahora se sabe que VGS es.13.6kn Figura 6045 Ejemplo 6. Debido a que Ves es un valor para el cual no es obvia una solución inmediata. Para VB: 24 kQ(l6 V) 82kQ + 24kQ Con el hecho que VBE = 0. se dará énfasis a la configuración del transistor bipolar. Es fundamental entender que el análisis sólo requiere que primero se estudie el dispositivo que proporcionará un voltaje o un nivel de corriente en la terminal. La configuración mediante divisor de voltaje es una donde puede aplicarse la técnica aproximada (/3RE =(180 x 1. así que no existe la necesidad de desarrollar nuevos métodos de análisis.6 kQ) =288 H. la puerta se encuentra abierta para calcular otras cantidades y concentrarse en las incógnitas restantes. problemas que resultan interesantes.. 6.0.7 V = 2. =240 kQ).l > IOR. por lo general.62 V . Estos son.62 V = VB - V BE = 3. r-----------------~r-016V EJEMPLO 6. una cantidad importante para determinar o escribir una ecuación con objeto de analizar las redes con JFET.45.]3 2. lo cual permite un cálculo de VB utilizando la regla del divisor de voltaje en el circuito de entrada.--t.8 Redes combinadas 285 . debido al reto que implica encontrar la entrada. Solución A partir de la experiencia pasada. y luego utilizar los resultados de las últimas secciones y el capítulo 5 para hallar las cantidades importantes de cada dispositivo.8 REDES COMBINADAS Ahora que se estableció el análisis en de para una variedad de configuraciones a BJT y FET.7 ka 82kn 1Mn p= 180 24kQ 1. se presenta por sí misma la oportunidad de analizar las redes con ambos tipos de dispositivos. por lo general.7 V se obtiene VE = 3. Luego. Las ecuaciones y relaciones que se necesitan sólo son las que hasta ahora se han utilizado en más de una ocasión.92 V 6.

Luego se determina VGSQ al dibujar una línea desde el punto de operación hacia el eje horizontal.7 V) : 7. Luego se establece el nivel de 1DQ por medío de una línea horizontal como se muestra en la misma figura.7 kQ) : 16 V . dando por resultado El nivel de Ve: Ve VB .93 V : 11. 286 Capítulo 6 Polarización del FET ./D(2.4.825 mA)(2. Tanto VCE como VDS son cantidades desconocidas que evitan que se establezca una relación entre VD Y VeO de VE y VD' Un examen más cuidadoso de la figura 6.VGsQ : 3. se regresa al método gráfIco para trabajar sólo en el orden inverso que se utilizó en las secciones precedentes.825 mA RE 1.(1.62 V .45 indica que Ve está relacionado a Vs mediante Ves (suponiendo que VRc : O V).07 V La pregunta sobre cómo calcular Ve no es tan obvia.45. se encuentra que para esta configuración /D:/s:/e y VD : 16 V .92 V : : 1.7 kQ) 16V .46.(-3.32 V ID (mA) 12 'DSS 10 8 6 2 --~~~~~~~~ -6 -5 O Vp - ID =1. Si puede encontrarse VGS' se podrá conocer VB .825 mA A continuación.825 mA Q Figura 6.6kQ con le '" lE : 1.e lE : _R E _ V : VE RE 2. Sin embargo. Primero se trazan las caracteósticas de transferencia del JFET como se muestra en la figura 6. y calcularse Vea partir de Luego surge la pregunta acerca de cómo encontrar el valor de ~sQ a partir del valor estable de ID' Los dos valores se encuentran relacionados mediante la ec~ción de Shockley: y Vese puede detenninarse bajo un esquema matemático al resolver VesQ y sustituir los valores numéricos.46 Cálculo del punto Q para la red de la figura 6.

puede derivarse una ecuación para VGS y así calcular el punto de operación estable resultante con la ayuda de técnicas gráficas. 6.47.5 .4 kQ .125 V 3 1.47 Ejemplo 6. Esto es.8 Redes combinadas 287 .. Sin embargo.7 V 9.---------~-o16V EJEMPLO 6.61 mA l--I D =lmA Q y VE ~ VD ~ VB .= 12.425 V ! VGS Q =-2.lB(470 kQ) = 16 V . ID (mA) e lB = - le f3 1 mA = .47.(12. al revisar el JFET con autopolarización...48 Cálculo del punto Q para la red de la figura 6.. con la cual se logra la recta de autopolarización que aparece en la figura 6.6kf1 470 k. En este caso no existe una trayectoria obvia para determinar un valor de vohaje o de corriente para la configuración a transistores.5. .125 V .48 en VGS Q = -2.VBE -4 -31-2 -1 Vp O ~ 10.14 .14 3.Q fi= 80 2.5 80 8 lDSS J1A 7 6 5 4 VB = 16 V .0.uA)(470 kQ) = 16 V .6 V Para el transistor bipolar.6 V ~ Figura 6.875 V = 10.Calcular VD para la red de la figura 6. 1. Solución Fq¡ura 6.

6. el enfoque es en muchos casos opuesto al descrito en secciones anteriores.9 DISEÑO El proceso de diseño no está limitado sólo a las condiciones de de. 288 Capítulo 6 Polarización del FET .VD)IlD' Desde luego. En algunos ejemplos. el resultado se logra mediante la simple aplicación de la ley de Ohm de la siguiente manera: Rdesconocida = 1R R V (6. -1nRs' Si está especificado V DD .49. para los amplificadores lineales es una buena práctica elegir los puntos de operación que no alcancen los valores de saturación (lDSS)' o las regiones de corte (Vp )' Es verdad que durante el diseño son razonables unos puntos iniciales. Es posible que sólo se hayan especificado V DD y R D junto con el valor de VDS' Pero debe especificarse el dispositivo que se va a utilizar junto con el nivel de Rs' Parece lógico que el dispositivo deba tener un valor máximo de VDS mayor que el valor de diseño especificado con cierto margen de seguridad. y así sucesivamente. puede calcularse el valor de RD a partir de RD .50 Ejemplo 6. y deben calcularse los parámetros de la red como RD .15.15 Para la red de la figura 6. las condiciones de operación como unas cuantas de las condiciones existentes. EJEMPLO 6. Rs' V DD . rara vez causará un problema real'en el proceso de diseño la pequeña variación debida a la selección de valores estándares.5 mA RD F'Igura 6. el nivel de amplificación deseado. Por lo general. Por ejemplo. En el proceso del diseño total entran el área de aplicación. Sin embargo. En particular.34) donde VR e IR a menudo son parámetros que se localizan en forma directa a partir de los valores de voltaje y corriente especificados. la potencia de la señal y Figura 6. en cualquier proceso de diseño no deben excederse los valores máximos de ID ni de VDS que aparecen en las hojas de especificaciones.50 están especificados los niveles de VDQ Y de 1DQ' Calcular los valores necesarios de RD y de Rs' ¿Cuáles son los valores estándar más cercanos disponibles en el mercado? 20V t IDQ = 2. si están especificados los niveles de VD e ID para la red de la figura 6. es posible que los valores de Rs y de RD no sean valores estándar disponibles en el mercado. En cualquier caso. y que requieran del 'USo del valor comercial más cercano.49. Sin embargo. de tal forma que se proporcionan los valores específicos. puede detenninarse el nivel de VGSQ mediante una curva de transferencia y también se puede calcular Rs a partir de V GS .49 Configuración de auto polarización que se diseñará. si se solicitan valores de resistencias. Los ejemplos que siguen a continuación tienen un diseño u orientación hacia la síntesis. primero tiene que concentrarse en el establecimiento de las condiciones de de que se eligieron. junto con las tolerancias (rangos de valores) que normalmente se especifican para los parámetros de una red. para VGSQ los valores cercanos a Vp /2 o de IDss /2 paralDQ • Desde luego. se trata sólo de aplicar la ley de Ohm de una forma adecuada. La anterior es sólo una posibilidad durante la fase de diseño que involucra la red"deJa figura 6. (VDD .

---ID 3 2 Q =2.2 ka => 3.22mA = 3. .3 ka Rs = 0.35 ka El valor más cercano que está disponible en el mercado es de 3..22mA ~ 1.5 mA ID (mA) 6lDSS -(..44 V .44 V = -(2.8 kQ Luego se escribe la ecuación para VGS y se sustituyen los valores conocidos: VGS = VG - - -~ Irfis Figura 6.8kO: 91 ill 47 kQ(l6 V) 47 ka + 91 ka = 5.VD RD 47kQ + 16V .16 r-·------------..1 V) 5 4 .39 ka Para la configuración de polarización mediante divisor de voltaje de la figura 6.. Y la aplicación de VGS =-/rfis establecerá el nivel de Rs' Rs = _ -_(V-"G""SQ.44 V 2. -2 V = 5.5 mA se obtiene VGsQ =-1 V. 6.51 y dibujar la línea horizontal en IDQ = 2.9 Diseño 289 .l2V = = .3 kQ.22 mA)Rs -7._------ .16.4ka 2.2ka 8V 2.5mA - 1 -3 Vp -2 -1..22 mA)Rs y Rs = 7.5mA Al graficar la curva de transferencia de la figura 6. y 20V .Solución Por la definición de la ecuación (6.52 Ejemplo 6.34).44 V 0------0 12 V ~ _ _ _. calcular el valor de Rs si VD = 12 V Y VGsQ = -2 V.= 3.-~16V 1.12V = = 2.(2.--) . Solución Ei nivel de VG se determina de la siguiente forma: VG = EJEMPLO 6..52.5mA 2.4 ka => 0.= 0... o = -1 V V GSQ Los valores más cercanos disponibles en el mercado son RD = 3. t-- con ID = VDD ..

. o entre las terminales de la red. El proceso de localización de fallas que se describió al principio del análisis de las configuraciones a BIT debe cerrar la lista de posibilidades y aislar el área del problema siguiendo un plan de ataque preciso.17 Para la red de la figura 6..34) se obtiene R D = V RD = V DD - VDS = V DD - iVDD = DD ----'=-- +V ID y 1 D(encendido) 1D(encencido) 1D{encendido) = -. Rara vez se miden los niveles de corriente porque estos manejos obligan a modificar la estructura de la red con objeto de insertar el medidor de corriente.5kQ que es un valor estándar disponible en el mercado. para esta configuración.. 6 V. el proceso de localización de fallas puede iniciar con cierta esperanza de éxito si se entiende la operación 290 Capitulo 6 Polarización del FET . Desde luego.. Con ID == 1D(encendido) :. 4 mA Y VGS.~ ---------------------------------------------EJEMPLO 6. pueden calcularse los niveles de la corriente empleando la ley de Ohm. la respuesta es totalmente inesperada y no cumple con los cálculos teóri- cos? ¿Cuál es el siguíente paso? ¿Se trata de una mala conexión? ¿Se trata de una mala lectura en el código de color de un elemento resistivo o simplemente de un error en el proceso constructivo? Parece muy vasto y a menudo es frustrante el rango de posibilidades.::: VGS(encendido) :. una vez obtenidos los niveles de voltaje. se sigue con la verificación de los niveles de voltaje entre las terminales específicas y la tierra.. y = V GS = +VDD 6V = iVDD VDD = 12 V de tal forma que Con la aplicación de la ecuación (6.o.53 están especificados los niveles de 1D{encendido}" Determine los valores de VDD Y de Rv' VDS e ID como VDS = iVDD e ID = 10 M. 6. Por lo general.53 EjeIlll'lo 6.= 4mA 6V 1. debe tenerse una idea del nivel esperado del voltaje o la comente para que la medición tenga cierta importancia. Por tanto.17. En cualquier caso. Luego.10 LOCAUZACIÓN DE FALLAS ¿ Cuántas veces se ha construido una red con cuidado sólo para encontrar que cuando se aplica la potencia. el proceso se inicia mediante una verificación de la construcción de la red y de las conexiones de las terminales. í Solución VDS VGS(eN:rodido) = 6 V JD(enco:lldido) ::: 4 mA VOS(rh) =3v \ Figura 6.

Debe encontrarse la causa de tal situación "'buena o mala" muy sensible o de lo contrario puede volver a ocurrir en el momento más inoportuno.55 para los diversos tipos de FET.: Rs + Figura 6. pero no indican que su rango de operación se ha reducido de manera severa. resulta obvio que no existe una caída a través de RD debido a la falta de corriente a través de RD y deben verificarse las conexiones para revisar su continuidad. pueden destruir el dispositivo. Si el nivel de VDS parece inadecuado. en este caso VGS es positivo (positivo o negativo para el MOSFET de tipo decrementa!) y VDS negati va. se confirma la continuidad de Vs' En este caso es posible que exista una conexión pobre entre Rs y la tierra que puede no Ser muy obvia. lo mejor es no confiarse y continuar Con la construcción. Para el amplificador a JFET de canal-n está entendido con claridad que el valor estable de VGSQ está limitado a O V o a un voltaje negativo. la mejor prueba para el FET es el trazador de curvas. Sin embargo. También existen otras posibilidades como un dispositivo en corto del drenaje a la fuente. El elemento más sensible en las configuraciones a BJT y JFET es el amplificador en sí mismo.11 FET de canal-p 291 . puede verificarse sin problemas la continuidad de] circuito de salida al conectar a tierra la punta de prueba negativa del voltímetro. El desarrollo de buenas técnicas de localización de fallas proviene en gran medida de la experiencia y el nivel de confianza en cuanto a qué esperar y por qué. En estos casos. 6. o el uso indebido de valores incorrectos de resistores que ocasionan altos niveles de corriente. Sin embargo.. VGSQ está restringido a los valores negativos en el rango desde O V hasta Vp" Si se Conecta un voltímetro como lo muestra la figura 6. pero la persona que se encuentre localizando la falla simplemente tendrá que concentrar las causas posibles del funcionamiento erróneo. como se muestra en la figura 6. 6. También es posible que la conexión interna entre el cable de la punta de prueba y el conector de la terminal se encuentren separados. se observa que continúa la notación de doble subíndice para los voltajes tal como se definió para el dispositivo de canal-n: V GS' VDS' y así sucesivamente.54. pero tampoco "encendido". Para la red de la figura 6.11 FET DE CANAL-P Hasta ahora el análisis se ha limitado sólo a los FET de canal-n. Algunos probadores pueden indicar que el dispositivo aún se encuentra básicamente en buen estado. Una lectura de OV para VDS indica que o bien el circuito está "abierto" o el JFET tiene un corto circuito interno entre el drenaje y la fuente. sino también sus rangos de valores de corriente y voltaje.54. Para los FET de canal-p se necesita una imagen de espejo de las curvas de transferencia y se invierten las direcciones definidas de comente. En particular. pero existe continuidad entre VD Y VDD' Si Vs = VDD' el dispositivo no está abierto entre el drenaje y la fuente. Si VD ~ VDD' puede que la corriente a través de RD sea cero. La aplicación de un voltaje excesivo durante las fases constructiva o de prueba. Puede verificarse la continuidad de una red midiendo sólo el voltaje a través de cualquier resistencia de la red (excepto para Re en la configuración JFET).54 Verificación de la operación en de de la configuración del JFET con autopo!arización. s rojo negro Vcs . Desde luego. con la punta de prueba positiva (normalmente roja) a la entrada y la punta de prueba negativa (normalmente negra) a la fuente. la lectura debe tener un signo negativo y una magnitud de unos cuantos volts. ya que no sólo revela si el dispositivo es operable. El nivel de VDS normalmente se encuentra entre el 25 y el 75% de V DD . Cualquier otra respuesta tiene que considerarse como sospechosa y debe investigarse.básica de la red junto con algunos valores esperados del voltaje o la corriente. La indicación de una de O V revela de inmediato la falta de corriente a través del elemento debido a un circuito abierto en la red.55 que cada voltaje de la fuente de alimentación es un voltaje negativo que consume corriente en la dirección indicada. Si se cuestiona la situación del amplificador. y tomando la medición de los niveles de voltaje desde VDO a tierra con la ayuda de la terminal positiva. Se observa en todas las configuraciones de la figura 6. existen ciertas ocasiones en que parecen desaparecer misteriosamente las razones de las causas de una respuesta extraña cuando se verifica una red. Si VD tiene VDD volts.

. . estará correcta la magnitud de cada cantidad.-r:.55 Configuraciones de cana. tls VG O Vp VGS -VDD RD RG tlD + VDS + VGS 1 VGS Figura 6. Rs I~ VGS _ + VDS . -V DD ID IDSS RD h+ + VGS tls Rs O VDS Vp VGS V DD tlD RD ID lDss =R¡ + R.. 292 Capítulo 6 Polarización del FET . Debido a las similitudes entre el análisis de los dispositivos de canal-n y de canal-p. Cuando se obtienen los resultados.l-p. Sin embargo. en realidad puede asumirse como un dispositivo de canal-n con una fuente inversa de voltaje y desarrollar el análisis completo. el siguiente ejemplo demostrará que con la experiencia que se ha logrado a través de los dispositivos de canal-n es bastante directo el análisis de los dispósitivos de canal-p. aunque la dirección de la corriente y la polarización del voltaje tendrán que ¡nvertirse.

8 kQ = 2. Solución .8k!l '-_____ /s +-+t ~F Figura 6.Ves + Irfis = O y Ves = Ve + Irfis Seleccionando ID = O mA se tiene tal como aparece en la figura 6.. Cuando se elige V GS = O V.57...-------------------------------------------------------------~ EJEMPLO 6.11 FET de canaJ-p 293 .4mA.18 y Calcular 1DQ' V esQ VDS para el JFET de canal-p de la figura 6.53mA que también aparece en la ligura 6.4 mA Ves.55 V 20kQ(.56. El punto de operación estable que se obtiene a partir de la figura 6. = 3. 6.55 V 1. se obtiene ID = .20 V) 20 kQ + 68 kQ Con la aplicación de la ley de voltaje de Kirchhoff se obtiene Ve .57: ID.57 Cálculo del punto Q para la coníiguración de JFET de la figura 6.= Rs Ve -4.57.. = 1.-Q -5 -4 -3 -2 -1 o1I I 2 3 4 Vp Figura 6.4 V /D (mAl 8 ID=3.56 Ejemplo 6.56.18. 1..= -4.

4 mA)(2.12 CURVA UNIVERSAL DE POLARIZACIÓN PARA JFET Debido a que la solución de una configuración a FET necesita que se dibuje la curva de transferencia en cada análisis. llamada M. con la indicación IV p 1.Para Vos' con la ley de voltaje de Kirchhoff se obtiene -loRs + Vos .3 V = -4. Se observa también que la escala para ID/IDSS se encuentra a la izquierda en lugar de la derecha como se encontró para ID en los ejercicios anteriores. -0. La escala vertical llamada m puede utilizarse por sí misma para encontrar la solución a las configuraciones de polarización fija. y cuando VGS = Vpel cociente VG / I V p I es de-!. Las dos escalas adicionales a la derecha necesitan presentarse. -0.7 V 6.loRo + Voo = O y Vos = -Voo + lo(Ro + Rs) = -20 V + (3. se desarrolló una curva universal útil para cualquier nivel de I DSS y de Vp. La otra escala. mas no su signo.2 o 294 Capítulo 6 Polarización del FET . '--+¡-" Curva universal de polarización para el JFET.8 -0. se utiliza junto con la escala m !. -h.:-. lo que significa que sólo debe tomarse en cuenta su magnitud.4 -0.58 H.C-e~i-+:.L I DSS m=-- IVpl M=m x Rs IDss IVpl vGO -"-'Figura 6..7 kQ + 1. Para el eje verticalla escala también es un valor normalizado de loilo~s' El resultado es tal que cuando lo = lossel cociente es 1. En la figura 6.-.8 kQ) = -20 V + 15. +-.58 se proporciona la curva universal de un JFET de canal-n o el MOSFET de tipo decremental (para los valores negativos de VesQ )' Se observa que el eje horizontal no es el de VGS' sino el de un nivel nonnalizado definido por V GS/ IV p 1.6 ---~ -! t----.

6 kQ) La recta de autopolarización definida por Rs se grafica al dibujar una línea recta desde el origen y a través del punto definido por m = 0.. Una vez que ha quedado claro el procedimiento. así como se muestra en la figura 6.19 3.31 IDssRs (6 mA)(1..60. sino en la fonna de usar las escalas resultantes para obtener una solución para las configuraciones.18 y IVpl 1-3VI -0.. La siguiente descripción no se concentra sobre el motivo por el cual la escala m se extiende desde O a 5 cuando VGsil Vp I = -0.575 6. El punto Q obtenido: 0.6kO 40 ¡ll' .31.= . con \/G tal como se definió por medio de la ecuación (6.19 ...... 0-0 --. V. Calculando el valor de m.35) (6.05 ¡ll' I o V. 0..= 0.05 ~F lMO 1. a que la sobreposición de la recta de polarización resulta mucho más sencilla y a que son menos los cálculos. Calcular los valores del punto de operación estable tanto de ID como de VGS para la red de la fIgura 6.----. Las ecuaciones de m y de M son las siguientes. se obtiene m = .para encontrar la solución para la configuración mediante divisor de voltaje.. 16V EJEMPLO 6.2. Las escalas para m y M provienen de un desarrollo matemático que involucra las ecuaciones de la red y la escala normalizada recién presentada.9Hl 0..59 Ejemplo 6.12 Curva universal de polarización para JFET 295 . J m=--IDssRs IVpl (6. El uso de los ejes m y M se explica mejor mediante unos ejemplos que utilicen dichas escalas.59.15). Y la escala M desde O a 1 cuando \/GS ~ Vp = 0.36) con VG = R2 VDD R¡ + R 2 Es importante tener en cuenta que la belleza de este método se debe a que ya no es necesario trazar la curva de transferencia para cada análisis..)11----. es mucho más rápido el análisis y más preciso también. Solución Hgura 6.

: + -++ : -0.uF .61.575 IV. +--1 2 ..ID I Dss m=-5 -1 IV..26 IV.3f~'~ o _1..-- ~ . VGS =-0.4 VGS =-0.18(6 mAl = 1.2kO 91OkO 1...08 mA y VGsQ = -0..J __ _ _.I Figura 6.-~ H0. ' PuntOQ:_'J'~~I016~9):_ T ~~t :1:-.20.I Los valores del punto de operación estable de ID Y de V GS pueden calcularse después de la siguiente manera: l DQ = 0.20 Calcule los valores en el punto de operación de ID Y VGS para la red de la figura 6. ...2 kO 296 FIgura 6.20. t· .---1:'(1------<0 V.0 -0.60 Curva universal para los ejemplos 6.575(3 V) = -1.-.2 m O. .uF 220kO 1: 1.I [DssRs GG M=m x IVpl V H--·.5751 Vp 1 = -0.73 V EJEMPLO 6.61 Ejemplo 6.181DSS = 0. ~--------~~--~18V 2.19 y 6. -0.~ ~ .8 -0. Vi 0-0-_~:):~---+---11- 1.2 j.6.

5 6V V) ~ 0. como lo muestra la figura.56 V 6. Esto es. El enfoque de PSpice es muy sinúlar cuando empleamos la configuración a BIT del capítulo 4.60. Después se dibuja una línea horizontal hacia el eje m. Primero se encuentra M sobre el eje M como se indica en la figura 6. Si se elige BASIe se necesitará de un método matemático que incluirá encontrar la solución de una ecuación cuadrática.531DSS ~ 0. se observa que aunque los valores de IDSS y Vp son diferentes para las dos redes.60. 297 . Con el punto que se obtuvo sobre el eje m y la intersección sobre M.62 Red de la figura 6. puede utilizarse la misma curva universal. yen el punto de intersección con el eje se añade entonces la magnitud de m.625 La determinación de VG (220 kQ)(l8 V) ~ = 3.2 kQ) ~ 0.5 V 910 kQ + 220 kQ Al encontrar M se tiene M ~ m x VG I vpl ~ 0. con nodos definidos para un análísis mediante PSpice.13 ANÁLISIS POR COMPUTADORA En esta sección se desarrolla el análisis por computadora de una configuración a JFET mediante un divisor de voltaje usando los programas tanto BASIC como PSpice.61 IIJ.24 mA VGsQ ~ -0.Solución El cálculo de m da m ~ 1Vp 1 -- ~ 1--6 V 1 ----(8 mA)( 1.625 (3. se dibuja una línea recta para intersecar la curva de transferencia y así definir el punto Q.222 x 1O-3AN 2 220kQ m 1.2kQ 9!OkQ VTO_V p __ 6V BETA = IDSS =0.26(6 V) ~ -1. y IDQ ~ e con 0.53(8 mAl ~ 4.365 Ahora que se conocen m y M. Entonces. Los W ¡8V 2.61 usando los nodos y parámetros del dispositivo que se definieron de acuerdo al capítulo 5.62 se redibuja la configuración mediante divisor de voltaje de la figura 6.261 V p 1 ~ -0. puede dibujarse la recta de polarización sobre la figura 6. PSpice (versión DOS) En la figura 6.2kQ IV l2 p figura 6.

Cuando se elige en la biblioteca. según aparecen en la figura 6.***************************. I?ar~metros son capturados.800E+Ol Figura 6. 6. 27. se ha descrito en capítulos anteriores el Figura 6.4} I(RO) . procedimiento para inicializar la red con los enunciados VIEWPOINTS e IPROBE. Q Q Q Análisis del centro de diseño de PSpice para Windows La red de la figura 6.61.Get New Part .OPTIONS NOPAGE • EllO •••• \'TO Junction FET NOOEL PARAMETERS JK NJF -6 BETA 222.64 Representación esquemática de la red de la figura 6.20 con ID = 4. se 298 Capítulo 6 Polarización del FET .57 V (PSpice).000 DEG e VDD 1. la Descripción (Descriplion) que aparece sobre la lista en la caja de diálogo. El JFET J2N3819 aparece dentro de la biblioteca eval. El voltaje que se solicita como V(l.23 mA (PSpice).63 Análisis mediante PSpice de la configuración de la figura 6.oc Bias of JFET confiquration in Fig.20) e ID = 4.Browse.61 •••• CIRCUlT DESCRIPTION •• ********. de igual fonna que en los capítulos previos con el JFET introducido.2" J1 3 143M .slb de la caja de diálogo Gel Part.4) -1.24 rnA (ej¿mplo 6.MODEL JK KJF(VTO--6V BETA-.64 cuando se aplique la versión para Windows de PSpice.222E-3) .000000E-06 **** DC TRANSFER CURVES V(l. Excepto por el JFET. usando los formatos descritos también en el capítulo 5. Se observa cómo son similares los resultados con los del ejempl6 6.56 V (ejemplo 6.62 aparecerá como se muestra en la figura 6.2K RS 4 O 1. y VGS = -1.62.565E+OO i(RD) '.4) es VGS y la corriente I(RD) es ID . VDD 2 O 18V Rl 2 1 910K R2 1 O 220K RD 2 3 2.20) y VGS Q = -1.************************. la cual se seleccionó mediante la secuencia Draw .oc VOD 18 18 1 .63.225E-Ol TEMPERATURE.*******.PRINT OC V(l.

Una vez que se termina. el Editor de Modelo (Model Editor) aparecerá y se podrá inicializar VTO en -{iV y BETA en 0. VIEWPOINTS e IPROBE tendrán toda la información necesaria. aparecerá el símbolo JFET para su ubicación en la pantalla. se selecciona Analysis seguido por Probe Setup y se elige Do Not Auto-Run Probe.65b) VGS = VG con - Irfis (6. la secuencia OK .indica como un JFET de.222E-3.65b): (6. se elige OK para asignar estos valores en la aplicación.Simulation proporcionará los resultados que aparecen en la figura 6.13 Análisis por computadora 299 .076 V =-1.4) =3. tipo decremental de canal-n (n-channel jfet-depletion). entonces es necesario encontrar una solución común mediante el empleo de técnicas matemáticas para las ecuaciones que se definieron por la red y el dispositivo. --)1--+--'" R. VGG (a) vGS (b) Ftgura 6.39) VG = R2 VDD R¡ + R2 Si se inserta la ecuación para ID [ecuación (6. 6. v. sólo se selecciona el símbolo JFET que está sobre el dibujo una vez (pero sólo una vez) y se opta por la selección Edit en la barra de menús. La corriente de drenaje igual a 4. Para acelerar la ejecución.65 Configuración mediante divisor de voltaje Que se analizará mediante el empleo de BASIC.38).38) (6.37) mientras que la red está definida por (figura 6. En este ejemplo.57 V. Para los valores iniciales de VTO y BETA. Siguiendo la secuencia Edit . Se coloca el JFET sobre la localización deseada y se oprime el botón derecho del apuntador (mouse) para terminar el proceso.Analysis . BASIC Si se utiliza un lenguaje como BASIC.Model .23 mA es una réplica exacta de la solución con DOS así como el voltaje VGS = V(l.64.5044 V -5.65a.37)] en la ecuación (6.Edit Instance Model. se observa que el dispositivo está descrito por la ecuación de Shockley (6. Para la red de la figura 6. se obtiene R¡ Ipss V. Una vez inicializados. Si se selecciona OK.

Vs En las tablas 6.41) (6.2 Ecuaciones y enunciados para el módulo 11 000 Ecuación Enunciado para computadora GG = (R2/(Rl + R2)) .42) VDS = VD . En la figura 6.66 aparece el listado del programa junto Con una ejecución con los mismos valores utilizados en el análisis PSpice.-----" a b e Las soluciones a la ecuación cuadrática están determinadas por -b ± -lb' .2 B= 1-2' SS' RSNP C=SS' RS-GG D=B . 2 Vi 2lDssRs 8=1---Vp A=SS'RSNP. Luego. DD VS=ID'RS GS=VG-VS ID = SS' (1 - TABLA 6.3 se proporciona un resumen de las variables y las ecuaciones que se utilizan en el módulo 11000.2-4'A'C VI = (-B + SQR(D))/(2' A) RS RD C=IDssRs-VG D = B2 -4AC -B + 'iD 2A Vz= -B-W 2A V2 = (-B .2 y 6. Una vez más es importante notar la correspondencia tan cercana entre los resultados.40) Vs = IvRs y (6. los voltajes del drenaje y la fuente son (6.SQR(D))/(2' A) VD=DD-ID' RD VS=ID'RS DS=VD-VS VD= VDD-1aRD 300 Capítulo 6 Polarización del FET .3 Ecuaciones y variables del programa para el módulo 11000 Variable de la ecuación Variable del programa VG VS VD GG DD GS DS VP ID SS Rl R2 vG=--VDD R2 R¡ +Rz Vs = l"Rs vGs=vG-VS lD=IDS{ v::] A = IDssRs GSNP) . indicando que no existe solución en caso de tener un valor negativo. cuando se expande. el valor de b2 .la cual.4ac.4ac 2a siendo la solución real aquel valor de VGS que caiga dentro del rango entre Oy Vr El programa probará desde luego.VG) = O Vp ~ '--. TABLA 6. genera la siguiente ecuación cuadrática IDssRs ---V2 + V2 GS p '-~ (1 - 2IDS sRs) Ves + (lDSSRS .

*************.121852 volts 3. IDSS~"¡SS INPUT "Gate-aouree pinoho!f voltaqe.VD.488087 volts Figura 6."mA" PRINT MBias voltages are=~ PRINT "VGS-".RD 11150 OS=VD-vS 11160 RBTURN RUN This program provides the de bias calculations for a JFET or depletion MOSFET yoltage-divider eonfiquration. IO~ 4..2El supply voltage.R2 INPUT "R2 rHPUT "RS-"'. IP-"." PRINT PRINT "Enter the fOllowing cireuit data:~ PRINT 100 110 120 130 140 150 160 170 180 190 200 210 220 230 240 250 260 270 280 290 300 310 320 310 340 INPUT "Rl (use lE30 if open)-".617427 volts VD.RS INPUT "RO-" ¡RO PRINT INPUT "Supply voltage."volts" PRINT ·VS·".VS¡"volts· PRINT "VDS="¡DS¡"volts" 350 END 11000 REK Module for FET dc bias calculationd 11010 GG-(R2(Rl+R2))*DD 11020 A-SS*RS/VP~2 11030 11040 o-SS*RS-GG l1Q50 D-B~2-4*A*C 11060 IF 0<0 THEN PRINT -No solution!!!" :STOP 11070 Vl=(-S+SQR(D))(2*A) 11080 V2-(-S-SQR(D))(2'A) 11090 IV ABS(Vl»ABS(VP) THEN GS=V-2 11100 IF ABS(V2»ABS(VP) TREN GS=Vl 11110 ID-SS*(1-GS/VP)A2 11120 VS=XD*'RS 11130 VG-GG 11140 VD-OD-IO..2.R1 .~09939 volts ~ vs- VDS= 5. .GS¡"volts" PRINT ·Vo--. VOD="¡DD PRIIIT PRINT "En~er the followin9 device data:" INPUT "Oratn-aouree saturation current.*********.**.26821 aias voltaqes are: VGS--l. 301 . VDD=? 18 Entar the followinq de~ee data: Drain-souree saturation current.66 Programa en BASIC para el análisis de la red de la figura 6.2E3 RD-? 2..65. 10S8-? BE-J Gate-souree pinchoff voltage. B-l-Z*SS*RS/VP tnter tha following circuit data: Rl (use lEJO if open)=? 910E3 R2 =? 220E3 RS-? 1.ID*1000. REM 10 REM .. VP=? -6 aias current i_.***.8.************* 30 REM Module tar FET de Bias Calculations 40 REM 60 REM 50 REM ********************************************* PRINT "This program provides tbe de bias calculations" PRINT "for a JFET or depletion MOSFET" PRINT "voltage-divider confiquratlon. VP-"¡VP PRINT :PRINT REH Nov do bias caleulations GOSUB 11000 PRINT "Bia~ current ls.

.69.69 Problema 3..2 Configuración de polarización fija 1.. resuelva IDQ y luego localice VDSQ ' Compárela con las soluciones del inciso c. determine: a) ID Y Ves utilizando un método puramente matemático. . e) Encuentre VDS' VD' VG Y Vs utilizando los resultados del inciso a. . b) R¿pita el fnciso a con un método gráfico y compare los resultados. Para la configuración de polarización fija de la figura 6. 2. Para la configuración de polarización fija de la figura 6. VDS. ------PROBLEMAS § 6. 3. b) Sobreponer la ecuación de la red en la misma gráfica. 1.35.67: a) Trazar las caractensticas de transferencia del dispositivo. Figura6. e) Calcular IDQ y VDSQ ' d) Con la ecuación de Shock. .67 Problemas 1.68..6 kíl VD =9 V + VDS IDSs=8mA Vp =-4 V 302 Figura 6. 12 V IMn .2kíl lvss = 10 rnA + IMíl Vp =-4. 14 V VcC.-r.38. Dado el valor de VD medido en la figura 6.5 V 3V figura 6.41. calcule: a) b) e) [D. 16 V 2..ley.68 Problema 2.

c) Calcule IOQ y V GSQ' d) Encuentre VDS' VD' Ve y Vs' 18 V 1. 7. Para la red de la figura 6. calcule: a) VesQelo ' b) VDS' VD' G y Vs' 9. Para la configuración de autopolarización de la figura 6. calcule: a) I • DQ V b) VGsQ' c) I Dss' d) VD' e) VDS' Problemas 303 . Determine IOQ para la red de la figura 6. Figura 6. * 7. Determine VD para la configuración de polarización fija de la figura 6.2kil 2kil VD 1 Mil 2 Mil 4V-¡ Figura 6.70. 5.71.71 Problema 5.72 Problemas 6.3 Configuración de autopolarización 6. establezca una ecuación cuadrática para ID Y seleccione la solución compatible con las características de la red. 39. 42.72 utilizando un método puramente matemático.73.4. Esto es.7 V para la red de la figura 6. Dada la medíción Vs = 1.70 Problema 4. 8. b) Sobreponga la ecuación de la red en la misma gráfica.5 kil I pss = lOmA Vp =-4 V I Mil 750il FIgura 6.72: a) Trace la curva de transferencia para el dispositivo. Compárela con la solución que se obtuvo en el problema 6. 20V 18 V 2. 36.74. § 6. Determine VD para la configuración de polarización fija de la figura 6.

75 Problema lO. FIgura 6.5 V LIHl FIgura 6.4 Polarización mediante divisor de voltaje 12.2kil 0.2kil 2kil I[)SS = 6 mA Vp =-<:' v IDSS =4.51 kil 0. § 6.39 kil Figura 6.6kil I Mil 0.76 Problema 11.68 kn Figura 6.73 Problema 8.7 V 1. Determine para la red de la figura 6. 13.77 Problemas 12. IDSS=6mA vp =-6 v 14 V 2. = 1.77: a) VD' b) ID Q Y VDS' Q e) VD y Vs' 20 V d) V DS Q ' 910kil IDSS= lOmA Vp =-3.5 roA Vp =-5 V I Mil v. a) Repita el problema 12 con Rs = 0.76. Q Q b) ¿Cual es el menor valor posible de Rs para la red de la figura 6.74 Problema 9. Encuentre V s para la red de la figura 6. 13. ¿Cuál es el efecto de un Rs menor sobre ID Y VGS ? • . Encuentre para la red de la figura 6. * 11. Figura 6.51 ka (aproximadamente e150% del valor de 12).* 10.75: a) ID' VDS' b) C) VD" d) 12V VS' 18 V 20V 2. 43.77? 304 Capitulo 6 Polarización del FET .

14. Calcule para la configuración de la figura 6. Para la red de la figura 6.80 Problema 16.78.82 Problema 18. c) VGS' 12V § a) 6.43 kQ 0... Dado V DS := 4 V para la red de la figura 6.2 kQ + 4V 2kQ 14 V -3V Figura 6.79 Problemas 15. Especifique para la red de la figura 6. VDS' VG' VGs' c) d) a) b) VI" I * 15.39 kQ -4V . encuentre: a) ID' b) VDY Vs.78 Problema 14. Figura 6. Calcular: a) b) ID' Vs.t- 1Vs VDS - 91 kQ 0.37.82: a) ID Q y Ves' Q VDS Y Vs. b) l 18 V 2. * 16. Figura 6.68 kQ Figura 6. Figura 6.80.79: Y V GsQ ' DQ VDSyVS' 18 V f 750 kQ 16 V + Vo + VOS .2 kQ 1 MQ 0.5 I MOSFET de tipo decremental 3kQ 17.81: DQ y V GsQ ' b) VDS Y VD' * 18. VD := 9 V. Problemas 305 .40. 1.81 Problema 17. Calcular para la configuración de autopolarización de la figura 6.

1- ~= 160 VD IDss=6mA Vp =-6V flDQ + VasQ 1~ > 18kQ >I.2kQ 306 Capítulo 6 Polarización del FET * .51 kQ 0.84: a) [Da b) y V GSQ ' VDyVs. § 6.. f) Ve r-------~--------~--~20V $ > 91kQ >330kQ • J. 24 V 22 V 1. Calcular para la configuración mediante divisor de voltaje de la figura 6.75kQ . b) VGS elD • e) lE' Q Q d) e) lB. figura 6. . figura 6. VD.8 Redes combinadas * 21. .84 Problema 20. FE ..6 MOSFET de tipo incremental 19. Para la configuración de la figura 6..8MQ + 5 mA VG5(cncendido) == 6 V + VGSQ VesQ 0.83 calcule: a) IDa b) VeSQyVDSQ' e) VD y Vs· d) VDS- 20.. Calcular para la red de la figura 6.85 Problema 21.§ 6.83 Problema 19.J kQ L:: lB r .85: a) VG .. Figura 6.2 kQ lOMQ 2.2 kQ *lDQ VGS(Th) = 3 V VaS(Th) ID(meendido)== ~IDQ 1MQ + VDSQ =4 V VGS(=udid<l) == 7 V 1f)(cncendidQ) = 5 mA 6.

.87 Problema 26. D = 3RS Y use los valores estándar. * 24.. Diseñe una red de autopolarización empleando un transistor JFET con lvss = 8 rnA Y Vp = -6 V para obtener un punto Q en 1D = 4 mA utilizando una fuente de 14 V.. Detennine para la red combinada de la fígura 6. p= lOO ~ lE 1. Problemas Flgura 6..5R s con R¡ = 22 MQ. 25.86 Problema 22. Q = 10 mA y Vp Diseñe una red mediante divisor de voltaje empleando un MOSFET de tipo decremental con 1DSS = -4 V para obtener un punto Q en 1DQ = 2.5 mA utilizando una fuente de 24 V.. Diseñe una red como la que aparece en la figura 6.. 307 . ¿Qué sugieren las lecturas de cada configuración de la figura 6. § 6.. Además.39 empleando un MOSFET de tipo incremental con VGS(Th) = 4 V. Col .10 Localización de fallas * 26. . Utilice los valores estándar..2 kQ Figura 6. Vc + VCE r ~ 10 kQ .. Utilice una fuente de 16 V Y valores estándar.. k =0. Asuma que J. fije Ve = 4 Vy utilice RD = 2. § 6.9 Diseño * 23.5 x 10--3 AJV2 para obtener un punto Q en 1DQ = 6 mA.87 acerca de la operación de la red? 12 V 12 V 12V 2kQ 2kQ 2kQ 4V 1MQ 1kQ !--oOV 1 Mil + 12 V 1 Mil .86: a) b) e) VB' Vc' VE' lE' le ID' d) e) f) g) lB' Ve> Vs• VD' VCE' VDS' • : 40 kQ • • 2.2 kQ > v.* 22.

12 Curva universal de polarización para JFET 31... -IBV -16V 2.. F"lgura 6.. § 6. 34.2kQ 330kQ 2kQ 14. calcule: a) IDQ y VGsQ ' b) VDS. Repita el problema 6 usando la curva universal de polarización para JFET.91. DQ b) VDS.'" 27. F"lgura 6.89 Problema 28.90.. Para la red de la figura 6. e) VD.11 FET de canal-p 29. 75kQ l ill 6..89 no está operando de manera adecuada.88 por principio sugieren que la red/éstá comportándose de forma adecuada. 30. 308 Capítulo 6 Polarización del FET .51 ill Figura 6. deterrnine una causa probable del estado indeseable dé\a red.2kQ 2kQ IMn VGSml) =-3 V 1D(tllCeDdido) = 4 mA IMn VGS(eocendido) = -7 V 0. '" 28.7V-r---.91 Problema 30.90 Problema 29. ¿Cuál es la causa específica de su falla? 20V 20V 330kQ 2. § 6.25 V 75 kQ 1 ill . 32. F"lgura 6. determine: a) I y VGsQ . Para la red de la figura 6. Vuelva a hacer el problema 12 utilizando la curva universal de polarización para JFET. 33. La red de la figura 6. Repita el problema 15 ayudado con la curva universal de polarización para JFET.88 Problema 27. e) VD. Repita el problema 1 utilizando la curva universal de polarización para JFET.4 V 3.. Aunque las lecturas de la figura 6.

o Q Q *Los asteriscos indican problemas más difíciles. 42. 39. Utilizando BASIC. ~. Desarrolle un análisis con PSpice (DOS) de la red del problema 1. calcule 1DQ Y V esQ para la red del problema 1.§ 6. Q Q 36. Problemas 309 . Calcule Y V GS .13 Análisis por computadora ID Q Q 35. Desarrolle un análisis con PSpice (DOS) de la red del problema 6. Utilizando BASIC. Utilizando BASIC. 37. Desarrolle un análisis con PSpice (Windows) de la red del problema 1. Desarrolle un análisis con PSpice (Windows) de la red del problema 6. Calcule I DQ . calcu¡e ID • Ves y VDS p"'a ¡>red del problema 12.. Desarrolle un análisis con PSpice (Windows) de la red del problema 15. calcule IDQ y VGsQ para la red del problema 6. . Desarrolle un análisis con PSpice (DOS) de la red del problema 15. Calcule ID Y VGS 38. 40. VesQ y VDS Q 41.

.

1.2.2 AMPUFlCACIÓN EN EL DOMINIO DE AC En el capítulo 3 se demostró que se puede utilizar el transistor como un dispositivo amplificador. P. El mecanismo de control es tal. se define una eficiencia de conversión por medio de 7J = P o(ac/Pi(dc)' donde po(ac) es la potencia en ac de la carga. Uno de los primeros intereses en el análisis senoidal en ac de las redes de transistores es la magnitud de la señal de entrada. Luego surge la pregunta sobre la manera en que la potencia en ac de salida puede ser mayor que la potencia en ac de entrada. Existen dos modelos que se utilizan con frecuencia en el análisis en ac de pequeña señal ~ de redes de transistores: el modelo re y el equivalente hlbrido.da mediante una fuente de. 311 . que la aplicación de 1 L- 1. Po' de un sistema no puede ser mayor que su potencia de entrada. En el capítulo 4 se examinó con detalle la polarización de de. La dirección de flujo resultante está indicada en la figura junto con una gráfica de la corriente i en función del tiempo. De hecho.1 1 (constante) o Figura 7. pero la aplicación y la magnitud de las variables de interés relacionadas con las escalas de las características del dispositivo. no puede ser mayor que 1. En este apartado se examinará la respuesta de ac en pequeña señal del amplificador a BJT mediante la revisión de los modelos que se utilizan con más frecuencia para representar al transistor en el dominio senoidal en ac. la apariencia y las características del transistor. No existe una línea divisoria entre ambas.. En otraS palabras.1 INTRODUCCIÓN En el capítulo 3 se presentaron aspectos como la construcción básica. La conservación de la energía establece que a través del tiempo la potencia total de salida. la señal senoidal de salida es mayor que la señal de entrada o. dicho de otra manera. establecen con claridad cuál método es el adecuado. El factor que falta en la presentación anterior que permite que la potencia en ac de salida sea mayor que la potencia en ac de entrada es la potencia aplicada de dc.1 Corriente estable fija. sino que define el papel de cada uno y la relación que hay entre ambos. existe un "intercambio" de potencia de dc al dominio de ac que permite el establecimiento de una mayor potencia de ac de salida. y Pi(dc) es la potencia de de suministrada. aunque parte de ella se disipe por medio del dispositivo y los elementos resistivos. Esto es. La técnica de pequeña señal se presenta en este capítulo y las aplicaciones de gran señal se examinan en el capítulo 16. porque ésta detenninará si deben aplicarse las técnicas de pequeña señalo de gran señal.CAPÍTULO Modelaje de transistores bipolares 7. Ésta es una contribución a la potencia total de salida. la potencia en ac de la salida es mayor que la potencia en ac de entrada. y que la eficiencia definida como r¡ = PJP. Este capítulo presenta no sólo ambos modelos. por lo general. 7. Ahora se insertará un mecanismo de control como el que se muestra en la figura 7. Quizá el papel de la fuente de dc pueda describirse mejor si se considera primero la red de de simple de la figura 7.

pueden derivarse de manera directa a partir de los parámetros híbridos. en el texto se harán todos los esfuerzos para mostrar cuán relacionados están los dos modelos.2 Efecto de un elemento de control sobre el flujo de estado estable del sistema eléctrico de la figura 7. . se pueden eliminar los niveles de de del análisis en ac de la red. esto está claramente expuesto en la figura 7. Es importante asumir por el momento que ya está determinado el circuito equivalente de ac en pequeña señal. Durante muchos años tanto las instituciones industriales como las educativas se apoyaban mucho sobre los parámetros h¡'bridos (los cuales serán presentados en breve). Por tanto. 7. En algunos análisis y ejemplos se requerirá el modelo híbrido. El circuito equivalente de parámetros híbridos sigue siendo muy popular. Para el sistema de la figura 7. Debido a que ambos modelos se emplean en forma extensiva en la actualidad. Los fabricantes continúan especificando los parámetros luaridos para una región de operación en particular en sus hojas de especificaciones. entonces. aunque ahora debe compartir su utilización con un circuito equivalente que se derivó directamente a partir de las condiciones de operación del transistor: el modelo r. mientras que en otros se utilizará el modelo r. el diseño adecuado del amplificador requiere que los componentes de y en ac sean sensitivos a los requerimientos y limitaciones del otro. pero es 312 Capítulo 7 Modelaje de transistores bipolares . de manera exclusiva. Cualquier intento de exceder el límite establecido por el nivel de dc dará por resultado un "recorte" (aplanado) de la región pico de la señal de salida. Debido a que sólo se está interesado en la respuesta en ac del circuito. MODELAJE DE TRANSISTORES BJT La clave para el análisis en pequeña señal de los transistores es el uso de circuitos equivalentes (modelos} que se presentarán en este capítulo. todas las fuentes de de se pueden reemplazar por un potencial equivalente de cero (corto circuito) debido a que sólo aproximan el nivel de de (estable) del voltaje de salida y no la magnitud de la excursión de la salida en ac. Una vez que éstos se fijaron. Por tanto. se seleccionaron el par de capacitores de acoplamiento el y e 2 y el capacitar de desvío e 3 para tener una pequeña reactancia a fa frecuencia de la aplicación. en realidad es una fortuna que los amplificadores de pequeña señal a transistores puedan considerarse lineales para la mayoría de las aplicaciones. el modelo r. Un modelo es la combinación de elementos del circuito.3.. permitiéndose el uso del teorema de la superposición para aislar el análisis dc del análisis ac. Sin embargo. Sin embargo. Además. que mejor se aproximan al comportamiento real de un dispositivo semiconductor que está bajo condiciones especificas de operación. se debe considerar el circuito de la figura 7. y en general. En un esfuerzo para demostrar el efecto que tendrá el circuito equivalente en ac sobre el siguiente análisis. análisis por nodos y el teorema de Thévenin) para determinar la respuesta del circuito. aplicarse los métodos básicos del análisis de circuitos ac (análisis de mallas. i i~JE una señal relativamente pequeña al mecanismo de control puede ocasionar una oscilación mucho mayor en el circuito de salida.2 el valor pico de la oscilación está controlado por el nivel de de establecido. pueden sustituirse mediante una trayectoria de baja resistencia o por un corto circuito de polarización. En contraste. para cualquier propósito práctico. el circuito luarido equivalente se condiciona por estar limitado a un conjunto en particular de condiciones de operación si se debe considerar como preciso. se puede reemplazar en el esquema el símbolo gráfico del dispositivo por este circuito y pueden.1. Hoy en día. fracasa por no considerar el nivel de impedancia de salida del dispositivo.4. Una vez que se determina el circuito equivalente en ac. y cómo el aprovechamiento de uno conduce al aprovechamiento natural del otro. Sin embargo. Los niveles de dc fueron importantes sólo para determinar el punto de operación Q adecuado.~ I~ de control M"anismo Itr v:" ~1 . los dos se examinan con detalle en este texto. Los parámetros (o componentes) del modelo r. Los parámetros del otro circuito equivalente pueden determinarse para cualquier región de operación dentro de la región activa y no están limitados por el conjunto único de parámetros proporcionados en las hojas de especificaciones.3 o Figura 7. ~xisten dos importantes corrientes de pensamiento respecto al circuito equivalente que sustituirá al transistor. ni en el efecto de retroalimentación de la salida a la entrada. seleccionados de forma adecuada.

lo + Re VD .4 La red de la figura 7. Si se establece una tierra común y se reorganizan los elementos de la figura 7.¡. + V. lo que permite un aislamiento entre los estados de los niveles de de y las condiciones estables. 313 Figura 7. E '\¡ -.3 después de la eliminación de la fuente de de y la inserción del corto circuito equivalente para los capadtores. Vi li Zi B Circuito equivalente de ac en pequeña señal para el tran~istor e R¡II R.5 + R. 1 ¡ Figura 7. + R.3 Modelaje de transistores B. evidente que esto ocasionará un "corto" del resistor de polarización RE" Recuerde que los capacitores asumen un equivalente de "circuito abierto" bajo condiciones de estado de de estable.5 Redibujo de la figura 7.L le ¡ 3 Figura 7. Re R¡ e B + . R I Y R 2 estarán en paralelo.5.¡. y Re aparecerá de colector a emisor como lo muestra la figura 7.4.¡. Vi R.4 para el análisis en ac y pequeña señal.. 7. E V.Vee Re R¡ B Vo e e.3 Circuito de transistor bajo examen en esta discusión introductoria. Z. '\¡ -..I E o + R.. + V. '\¡ r ~ + Vi R... . + V.IT . Debido a que los componentes del circuito equivalente del transistor que aparecen en la figura 7. RE -.

el equivalente de ac de una red se obtiene: 1. la impedancia de entrada 2¡ está definida por la ley de Ohm de la siguiente forma: (7. z¡ Sistema de dos puertos Z. para determinar las cantidades deseadas. 1.6.utilizan componentes familiares como resistores y fuentes controladas independientes. se podría esperar alguna indicación acerca de cómo se relaciona el voltaje de salida Vo con el voltaje de entrada Vi' la ganancia en voltaje. se puede calcular la corriente Ií utilizando el mismo nivel de impedancia de entrada. y así sucesivamente. Z¡ Para el lado de la entrada. Eliminando todos los elementos en paralelo con un elemento de desvío mediante los equivalentes de corlo oírcuito que fueron presentados en los pasos 1 y 2 4. el lado de la entrada (el lado en el cual se aplica normalmente la señal) está situado a la izquierda y el lado de la salida (donde está conectada la carga) se localiza a la derecha. Redibujando la red de manera más conveniente y más lógica En las siguientes secciones los circuitos re y el híbrido equivalente se presentarán para completar el análisis en ac de la red de la figura 7. En resumen. Debido a que el transistor es un dispositivo amplificador. En otras palabras: 314 Capítulo 7 Modelaje de transistores bipolares . Para ambos conjuntos de terminales..:: J/Ji" La impedancia de entrada 2¡. 1.5. De hecho. Para el sistema de dos puertos (dos pares de terminales) de la figura 7. 7.1) Si la señal de entrada Vi es cambiada. + V.6 Sistema de dos puertos. Reemplazando todos los capacitores por un corto circuito equivalente 3. F'tgura 7. se pueden identificar las cantidades importantes que se elegirán para el sistema.5. y la impedancia de salida 20 son particularmente importantes en el próximo análisis. + V. para la mayoría de los sistemas eléctricos y electrónicos el flujo general nonnalmente es de izquierda a derecha. primero se estudiarán aquellos parámetros de un sistema de dos puertos que son de vital importancia desde los puntos de vista de análisis y de diseño.:: le' las cuales definen la ganancia en corriente A¡. Zo' Av' A¡ Antes de investigar los circuitos equivalentes para los amplificadores a BIT con mayor detalle. Si se examina con mayor detalle la figura 7.5 se observa para esta configuración que Ji == lb Y que Jo. Impedancia de entrada.. En la figura 7. el teorema de Thévenin. Haciendo todas las fuentes de dc cero y reemplazándolas por un corlo circuito equivalente 2. se pueden aplicar las técnicas de análisis como la superposición.4 LOS PARÁMETROS IMPORTANTES: Z¡. la impedancia entre cada par de terminales bajo condiciones normales de operación es muy importante. En las siguientes secciones se hablará mucho más acerca de estos parámetros.

. Luego se determina la impedancia de entrada de la siguiente manera: v-v." La importancia de la impedancia de entrada de un sistema se puede demostrar mejor por medio de la red de la figura 7. + Vs 600 Q . Además: No se puede emplear un óhmetro para medir impedancia de entrada en pequeña señal debido a que éste opera en el modo de dc. La fuente de la señal tiene una resistencia interna de 600 Q Yel sistema (posiblemente un amplificador a transistor) tiene una resistencia de entrada de 1. pero por la Rfueotc .1) es particularmente útil porque proporciona un método para medir la resistencia de entrada en el dominio de ac. Por ejemplo.los 10 mV completos serían aplicados al sistema.2) y (7.Ambos voltajes pueden ser de pico a pico.2 ka I lOmV - + V. Si la fuente fuera ideal (R. una vez que se ha determinado la impedancia de entrada. r Zi = 1..7 Determinación de Z.4 Los parámetros importantes: Zi' ZfI' Av' Ai 315 . S I (7. ovalares nns.2 kQ. Es muy notable que para las frecuencias dentro del rango bajo a medio-bajo (normalmente $ 100 kHz): La impedancia de entrada para un amplificador a transistor a BiT es puramente resistiva en naturaleza. en la figura 7. = OQ). se puede emplear el mismo valor numérico para los niveles cambiantes de la señal aplicada. De hecho. puede variar desde unos cuantos ohms hasta los megaohms.. Se encontrará en las próximas secciones que la impedancia de entrada de un transistor puede calcularse de forma aproximada mediante las condiciones de polarización de de.8..3) -Zi + V¡ Sistema de dos puertos Figura 7. las cuales son condiciones que no cambian sólo porque varía la magnitud de la señal de ac aplicada. La ecuación (7.7 se añadió un resistor sensor en el lado de la entrada para permitir una determinación de Ji mediante el empleo de la ley de Ohm. Se puede utilizar un osciloscopio o un multímetro digital sensible (DMM) para medir tanto el voltaje V" como el Vi. Amplificador figura 7. y dependiendo de la manera en que se utilice el transistor. siempre y cuando ambos valores utilicen el mismo estándar.Para el análisis en pequeña señal.8 Demostración del impacto de Z¡ en la respuesta del amplificador_ 7.

será del '93.6 kn De este modo sólo el 66. Luego s<t calcula la impedancia de salida de la siguiente manera: 1 = V-Vo ___ 0 (7. " entrada puede tener un i~pacto significativo sobre el nivel de la señal que alcance el sistema (o amplificador).8 mV . 2 mV . si 2.8 !lA li Impedancia de salida. 0.naturalmente se define en el conjunto de terminales de salida.2% de la señal aplicada.1. se debe calcular el voltaje de entrada utilizando la regla del divisor de voltaje de la siguiente malnera: V.10 la señal aplicada se hace cero volts.70/0 de toda la señal de entrada está disponible en la entrada. IkU 2mV '\. Por ejemplo.2 mV 0. emisor común. . .8 !lA Ikn Ikn y 1.:: .impedancia de la fuente.5) 316 Capítulo 7 Modelaje de transistores bipolares . Para determinar 2 0 . 6.1. en la tlgura 7.2m~ l' Zi t I -1 Solución' Sistema de dos puertos Figura 7.2 kQ)(lO mV) "ti -J. :. . se aplica una señal. calcule el valor de la impedancia de entrada.V.cmor +1 V. EJEMPLO 7.9 Ejemplo 7.-~(l0 rnV). Vs' a las:tenninales de salida y se mide el nivel de Vo con un osciloscopio o un DMM sensible. 8. Esto es: La impedancia de s~lida se determina en las terminales de salida viendo hacia atrás al sistema con la seíial aplicada igual a cero. el nivel de la impedancia de .= 0. Desde luego. R. 5 mV o el 50% de la señal disponible. entonces 11'. Si 2i fuera sólo de 600 n.67 mV + Rfuente 1.2 kn + 0. v.2 mV V. pero esta definición es un pocp diferente cuando se trata de la impedancia de entrada. = 1. Por tanto.2 kn. o de cole4tor común y la colocación de los elementos resistivos. . vi = J. v. 2V I S (1. En las sigulentes secciones y capítulos se demostrará que la resistencia de entrada en ac es dependiente en eH caso de que el transistor esté en la configuración de base común.9.5 kQ Z¡= .1 Para el sistema de la figu a 7.4) Rsensor y 8J o =Vo 1 o (7. . Zo La impedancia de salida.

5 kQ Ganancia en voltaje. EJEMPLO 7. Como se demostró en la figura 7. para las frecuencias en el rango bajo a medio (normalmente::.Rfucnlc -"AA + Sistema de dos puertos VD Figura 7. I Av (7. Zo puede variar desde unos cuantos ohms a un valor que puede exceder los 2MQ. 100 kHz): La impedancia de salida de un amplificador a transistor BJT es resistiva por naturaleza y. R L P:'\r3 Ro» R L IL»IR o Figura 7.12 Ejemplo 7. Calcular el nivel de impedancia de salida para el sistema de la figura 7.":' Z" 'VV I _1 + En particular. Av Una de las características más importantes de un amplificador es la ganancia en voltaje en pequeña señal. Para las configuraciones de amplificador donde se desea una ganancia significativa en corriente. En las siguientes secciones y capítulos se demostrará que con frecuencia 20 es tan grande respecto a RL que se puede reemplazar por un equivalente de circuito abierto. A¡ 317 .2 + Sistema de dos puertos Vo = 680 mV -z. el nivel de 20 debe ser tan grande como sea posible.12. Solución 1o = = vVo 1o = 1 V .11 EfectodeZn " Roen la corriente JL de carga o salida. dependiendo de la configuración y la colocación de los elementos resistivos. --lo R 'C. Además: No se puede utilizar un óhmetro para medir la impedancia de salida en pequeña señal debido a que el óhmetro trabaja en el modo de de.6) 7.680 rnV 20 kQ = 320 mV 20 kQ = 16 )lA Rsensor Y 20 = 680 rnV 16 )lA = 42.4 los parámetros importantes: Zj' Zo' A". como se detennina mediante I =:. Vo 20kil Figura 7.2.10 Determinación deZo.1 L si 20 ~ RL' la mayor parte de la comente de salida pasará a la carga.

+ Rs Z.3 Para el amplificador a BJT de la figura 7. Z¡ Z¡ + R. En el capítulo 9 se demostrará que: Para los amplificadores a transistores. un sistema multietapas (multiunidades) puede tener una ganancia en voltaje de varios miles.6) se refiere como la ganancia de voltaje de sin carga. . d) 318 Capítulo 7 Modelaje de transistores bipolares .-1 (7. la ganancia de voltaje Al" o AV:>:L se puede calcular simplemente al medir los niveles de voltaje adecuados por medio de un osciloscopio o un DMM sensible.. V. A". Dependiendo de la configuración. y V. V. Z.. Vo Al'. v.. EJEMPLO 7.. de tal forma que A. v. Esto es: Vo ! . Sin embargo. :-"L \- (7. y sustituyendo en la ecuación correspondiente.13. la magnitud de la ganancia en voltaje para un amplificador a transistor de una etapa normalmente está en el rango de menos de 1 a unos cuantos cientos. detenninar: a) b) e) Vi' li' Z¡.13 Determinación del voltaje de no carga. Para el sistema de la figura 7. Esto es. ZV. V. Vo V. con . no se ha conectado una carga a las terminales de salida y el nivel de ganancia determinado por la ecuación (7. .14. la ganancia de voltaje sin carga es mayor que la ganancia de voltaje con carga.7) RL '" 00 Vi Q (circuito abierto) -Z¡ + Vi + Figura 7. A.Para el sistema de la figura 7. Z¡ + R .8) De manera experimental. Vo V.13 que tiene una resistencia de fuente Rs' el nivel de Vi debería determinarse primero utilizando la regla del divisor de voltaje antes de calcular la ganancia V/Vs.

d) A " = = Zi Z..24 rnV 1.15 Determinación Vi .8 kQ = 13.2 kQ (320) = 192 Ganancia en corriente. sin embargo. e) Zi = V.4 Los parámetros importantes: Zi' Zo' Av' A.33 j1A R. + o li Zi l.. la ganancia en comente normalmente varía desde un nivel apenas inferior a 1 hasta un nivel que puede exceder los 100.2kU + -Zi Vi ~ ---o Amplificador + V. Para la situación con carga de la figura 7. Z. + R. .15. 319 . En general: Para los amplificadores a BJT. 7.=7.8 kQ + 1.14 Ejemplo 7.L -IL--_--<>-~ Figura 7.68 V 320 24 rnV 1. e>------ de la ganancia de corriente cargada. es.8 kQ 1.. r----4~ + I 1.68V o Solución v... 1. V. = 320 V. =40mV '\" BIT AI>¡. AV NL 1.Vi 40 rnV .3. . A¡ La última característica numérica que será tratada es la ganancia en corriente definida mediante (7. b) Y Vi = V.. una cantidad importante que puede tener un impacto significativo en la efIciencia total de un diseño.R. l. Amplificador BIT + Figura 7.33 ¡LA = 1. = Vi e lo = V.2 kQ 24 rnV 13.. V.9) Aunque por lo general ésta recibe menor atención que la ganancia en voltaje. A \} t"L 7.

16a. Resumen Hasta aquí se han presentado los parámetros de importancia primaria de un amplificador: la impedancia de entrada 21' la impedancia de salida Zf)' la ganancia de voltaje Av> la ganancia de corriente A i Y la relación de la fase resultante. = al) para el rango de valores de VCE" La fuente de corriente 320 Capitulo 7 Modelaje de transistores bipolares . La razón de la situación anterior se aclarará en los siguientes capítulos. Zi (7.16b entre las mismas dos terminales parece ser muy apropiada. Otros factores. Afortunadamente: Para el transistor amplificador tipico a frecuencias que permiten ignorar los efectos de los elementos reactivos. La unión en polarización directa se comportará de fonna similar a un diodo (ignorando los efectos de los cambios de valores de VCE) como lo veritlcan las curvas de la figura 3.16b el modelo re para el transistor se ha colocado entre las mismas cuatro tenninales. 7. la equivalencia del diodo de la figura 7.10) RL La ecuación (7. y es necesario para la discusión de las últimas secciones. los resultados obtenidos con el modelo en su lugar deben ser relativamente cercanos a aquellos que se consiguen con el transistor real. En otras palabras. mientras que la otra está polarizada inversamente.16a se ha insertado un transistor pnp dentro de la estructura de dos puertos. De hecho: Los amplificadores a transistor BiT son conocidos como dispositivos de corriente controlada. (como se calculó a partir de l.8 revelaron que le == l. Téngase presente que para el lado de la salida las curvas horizontales de la figura 3. todos los parámetros se determinarán para una variedad de redes de transistores para pennitir una comparación de las ventajas y de las desventajas de cada configuración. Configuración de base común En la figura 7. pero esto se discutirá en el capítulo 11. el modelo (circuito equivalente) se selecciona de tal forma que se aproxime al comportamiento del dispositivo que está reemplazando en la región de operación de interés. En el capítulo 3 se estudió que una unión de un transistor en operación está polarizada de manera directa. afectarán algunos de estos parámetros.7..3. Para la unión de la base al emisor del transistor de la figura 7.10) permite determinar la ganancia en corriente a partir de la ganancia en voltaje de los niveles de impedancia. tales como la frecuencia aplicada en los extremos bajo y alto del espectro de frecuencias.RL y Ai ~ -A .re con A.5 EL MODELO DE TRANSISTOR re~ El modelo r l • requiere un diodo y una fuente de corriente controlada para duplicar el comportamiento de un transistor en la región de interés. Recuerde que una fuente controlada de corriente es aquella donde los parámetros de la fuente de corriente están controlados por medio de una corriente situada en cualquier otro lugar de la red. En las siguientes secciones y capítulos. En la figura 7. ÚlS señales de entrada y de salida están o bien lS(f' fuera de fase o en fase. Relación de la fase La relación de la fase entre las señales senoidales de entrada y de salida es importante por una variedad de razones prácticas. lo ~ ~ Vo/R L V¡/Z¡ VoZ¡ ~ li V. Como se observó en la sección 7.

16 a) Transistor BJT en base común: b) modelo re para la c:onfiguración de la figura 7.16a.1.12) z. Por tanto.. = r L--. donde ID es la corriente de dc a través del diodo en el punto Q (estable).13) = = = 7. una revisión inicial hubiera sugerido que el modelo de la figura 7 . b~------~----~------------~b Figura 7.16b.16b dará por resultado el muy útil modelo de la figura 7. Debido al aislamiento que existe entre los circuitos de entrada y de salida de la figura 7. .l6b es un modelo válido del dispositivo real.'-' CH I Para la configuración de base común. al. e le = al~ ~b ____4-__________ Figura 7. t B~------------~--------------~B (b) -1.. de la figura 7 . obteniéndose una equivalencia de circuito abierto en las terminales de la salida. e 0----":----. En el capítulo 1 se analizó cómo la resistencia en ac de un diodo puede detenninarse por medio de la ecuación r" = 26 mVI1D .17. (7. Para la impedancia de salida. en la figura 7.16b establece el hecho de que le = ale' apareciendo la corriente de control!e del lado de la entrada del circuito equivalente como se detenninó en la figura 7 . (7.0.. es obvio que la impedancia de entrada Z¡ para la configuración de base común de un transistor es simplemente re' Esto es. 321 .17. se ha establecido una equivalencia en las tenninales de entrada y de salida con la fuente controlada de corriente. proporcionando así un vínculo entre las dos. r-I -----=--. a (O Al = O A. Sustituyendo el valor obtenido de r.'= ..11 ) El subíndice e de re se seleccionó para enfatizar que es el nivel dc de la coniente del emisor la que determina el nivel de la resistencia en ac del diodo de la figura 7. Eo--~~----------~ 1.16a. El resultado es que para el modelo de la figura 7.-1------00 t b~----~~ -1.17. entonces 1.5 E( modelo de transistor r. los valores típicos de Z¡ varían desde unos cuantos ohms hasta un máximo de aproximadamente 50 .----1E~ 26 mV (7.16b si sólo se sustituye la corriente del emisor de la siguiente manera: r.. si se hace cero la señal.17 Circuito equivalente re de base común. Esta misma ecuación se puede utilizar para encontrar la resistencia en ac del diodo de la figura 7 .-'-'_::. O A e 1..0 e le = al.

.13).15) li 1. los valores típicos de Zo están en el rango de los megaohms. y A. y A. ________________~ = 3 mA lE IE= 2 mA 2b-----------------o VeB figura 7. = -a '" -1 ICB + Vi o /.r.19 Definición deAv =VO IV. o 322 Capítulo 7 Modelaje de transistores bipolares . vu y = -loRL = . Ahora se determina la ganancia en voltaje para la red de la figura 7. daría por resultado la conclusión de la ecuación (7. para la configuración de base común. /e (mA) / r" I¿=4mA 4~ ----------~--------~ __ 3~ Pendiente :: .. - RL (7. 1. así que A.(-l. común FIgUra 7.!. 1.18 Definición de 20' En general.14) r. 1o = -1.19.R L IZ = IeTe . para la configuración de base común.En realidad: Para la configuración de base común. = • (7. ICB al Para la ganancia en comente. se obtendrían niveles ubicados normalmente en el rango de 1 a 2 MQ. Suponiendo que las líneas estén perfectamente horizontales (una aproximación excelente). = V. Vo aIeRL V. A. aRL r.18.)R L = al. + Amplificador BIT de base Z. La resistencia de salida de la configuración de base común está detenninada por la pendiente de las líneas que fonnan las características de salida como se muestra en la figura 7... la impedancia de entrada es relativamente pequeña y la impedancia de salida es muy grande. Si se tuviera cuidado para medir 20 de forma gráfica o experimental.

5 Q Vo ~ ~ ~ 307. Ir---------~~~DC f 8°-------------~ 1 = al.98)(0.56 kQ) A. Sustituyendo el circuito equivalente re para el transistor npn se obtiene la configuración de la figura 7.14). el lado negativo está en potencial de tierra) indica que tanto Vo como Vi están en fase para la configuración de base común.86 mV y O A . ~ ~ 84. 6..98)(307..R L ~ (0.98 como se definió por medio de la ecuación (7.20 Modelo aproximado para la configuración de base común para un transistor npn. ex:= 0.21 a. modelo de transistor r. 1. ----~ 168.5 Q lE 4 mA 2 mV -6.4 26 mV 26 mV re ~ . las terminales de entrada son las terminales de la base y el emisor. -o: ~ -0. Solución a) EJEMPLO 7. .69 !lA)(0. E 0---'-----_ _-" 1. Para el transistor npn en la configuración de base común la equivalencia podría parecerse a la mostrada en la figura 7..~ 6.86 mV 2 mV 84.43 a partir de la ecuación (7. e ______________OB bo------~ _____ ~ ____________ ~Db Figura 7.17 con lE = 4 roA.69 !lA I.56 kQ a las terminales de salida. Obsérvese que la fuente controlada de corriente aún está conectada entre las terminales del colector y de la base.19 (~s decir. y el diodo entre las 7. (0. y se aplica una señal en ac de 2 m V entre las tenninales de la base y el emisor: a) Calcular la impedancia de entrada. pero en este caso la salida se establece entre las terminales del colector y del emisor.. ~ .~ . 323 .R L ~ o:I..El hecho de que la polaridad del voltaje Vo como lo detenninó la corriente 1.20. ~ vo V.15) Configuración de emisor común Para la configuración de emisor común de la figura 7.43 r. e) Encontrar la impedancia de salida y la ganancia en corriente.5 F.98.5 Q el 2 0 " 00 Q lo A.. 1. Para una configuración de base común de la figura 7. b) Determinar la ganancia en voltaje si se conecta una carga de 0. sea el mismo que el definido por la figura 7.~ 1.I.------="--0 e le e 0---_--.56 kQ) 168.21 b. la terminal del emisor ahora es común a los puertos de entrada y de salida del amplificador. Además.

(7... Oc E 1') Figura 7. El nivel de r.: Vbe l¡ lb El voltaje Vbe está a través de la resistencia del diodo como se muestra en la figura 7. I le = f3Jb V r. debido a que la beta en ac por lo general es mucho mayor que 1. eo-------~~~----------------~e Figura 7.::: Iere == /3lb re oc 1¡=l" b + V¡ - ~ + V. mientras que la comente de salida aún es le' Según lo estudiado en el capítulo 3.18) La impedancia de entrada está determinada por el siguiente cociente: VI Z¡:.21 figura 7.------oc 1.16) ~or.. se empleará la siguiente aproximación en el análisis: r---------. + lh = f3lb + lb e 1. la corriente a través del diodo está determinada por 1. aún está detenninado por la corriente dc lE.17) Sin embargo. las comentes de base y del colector están relacionadas por medio de la siguiente ecuación: (7. Al aplicar la ley de Ohm da Vi .::: Vbe . tanto. = (13 + l)lb (7. 324 Capítulo 7 Modelaje de transistores bipolares . = 1.22 Determinación de Zi utilizando el modelo aproximado. b) modelo aproximado para la configuración de la terminales de la base y el emisor.21a.. . E eo-----------~------------------_oe lb) a) Transistor BJT en emisor común. la corriente de la base es la corriente de entrada. En esta configuración..22.

t le 10 _ _---.25 Inclusión de ro en el circ. = O ~A '-- Pendiente:::: - 1 r'¡2 O !O 20 FI. 8 _ _ _L-_ _--o e 6 ____ 20IJ._ . pero si ésta se encuentra disponible de un análisis gráfico o de las hojas de especificaciones.. _v/ Z.5 a) = 1. la impedancia de entrada se ha incrementado a un nivel de Z¡ '" {3r. un elemento resistivo en la terminal de emisor se refleja en el circuito de entrada mediante un factor de multiplicación {3.. = (160)(6.. e o---------+---~e tlgura 7. -IO~A ~ 2 .------.25. se puede incluir como lo muestra la figura 7.5 Q como en el ejemplo 7. (7. y . si la señal aplicada se hace cero. Para la configuración de emisor común. El efecto de incluir se considerará en el capítulo 8. Por ejemplo.19) En esencia. Se observa que la pendiente de las curvas se incrementa en la corriente del colector.. Para la impedancía de salida.26 utilizando la suposición de Zo::: 00 Q.19) establece que la impedancia de entrada para una situación como la que se muestra en la figura 7. El modelo re de laflgura 7. los valores típicos de Za están en el rango de los 40 a los 50 kQ.....23 es beta veces el valor de re" En otras palabras. Para la dirección definida de lo y la polaridad de Vo' '0 7. los valores típicos de Z¡ definidos mediante j3re están en el rango desde unos cuantos cientos de ohms al rango de los kilohms con valores máximos de aproximadamente 6 a 7 kilohms..20) Desde luego.04 kQ b ~-----t Para la configuración de emisor común. menores el nivel de impedancia de salida (Z). '" (3r.La sustitución genera 2 1 ::: Vbe =: {3Ib r e lb lb :----_~o.5 El modelo de transistor re 325 .. Ahora se determinará la ganancia de voltaje para la configuración de emisor común de la figura 7.uito equivalente de transistor.4 y {3 = 160 (muy normal).!-...25. las caracteósticas de interés son el conjunto de salida de la figura 7. si re = 6.-_ __ _ _ . ICE -' . mientras mayor es la pendiente.gura 7.--_ _-0 e (mA) ~endiente = .1. si se ignora la contribución debida a ro como en el modelo re' la impedancia de salida se define mediante Zo := 00 Q. '01"-.' 0 0 Z = r I CE (7...24.: : : : : : .21 no incluye una impedancia de salida. la ecuación (7. la corriente le es de O A Y la impedancia de salida es ' . Para el modelo de la figura 7.24 Definición de ro para la configuración de emisor común.23 Impacto de re sobre la impedancia de entrada.A 4 figura 7.

El signo negativo simplemente refleja el hecho de que la dirección de Iu en la figura 7. Para los valores nonnales de los parámetros.21 ) El signo negativo resultante para la ganancia de voltaje revela que los voltaje de salida y de entrada están fuera de fase por 1800 • La ganancia de corriente para la configuración de la figura 7.[31.5 Dados [3 120 e lE = 3. calcular: a) Z.+ 0.R L y de tal fonua que y (7. si se aplica una carga de 2 kQ. con la carga de 2 kQ. EJEMPLO 7.2 mA. una alta ganancia de voltaje y de corriente.- + Amplificador BJT de emisor común Figura 7..26 Determinación de la ganancia de voltaje y corriente para el amplificador o~-- de emisor común. b) A. y una impedancia de salida capaz de incluirse en el análisis de la red. para una configuración de emisor común con ro = ~ Q.R L = ..26 establecería un voltaje Vo con la polaridad opuesta.27 Modelo re para la e e configuración de emisor común.. c) A..26: = y (7.27 puede ser una herramienta útil en el siguiente análisis... Capítulo 7 Modelaje de transistores bipolares = 326 . Continuando se obtiene VD = -loRL = -1. • f31. b lb e I ~ P'.22) Empleando los hechos de que la impedancia de entrada es [3r" la corriente del colector es [3lh' y la impedancia de salida es ro' el modelo equivalente de la figura 7. la configuración de emisor común puede considerarse con un valor moderado de impedancia de entrada. 4 4 4 " Figura 7.

Como se muestran en la figura 7.=r" 8. Va . 7.re Solución al r . ho)' en día se aplica el modelo re con más frecuencia.= 10 V de.2 mA = 8. Una ventaja obvia de la hoja de especificaciones consiste en el conocimiento inmediato de los valores típicos de los parámetros del dispositivo comparado contra otros transistores. 7. ¡ e:: 1 kHz) 2N4400 Admitancia de salida = 1 mA de.21): A" = . es sensible al nivel de operación de dc del amplificador. en lugar de definir un modelo para la configuración de colector común.6 El modelo híbrido equivalente 327 .6 EL MODELO HÍBRIDO EQUIVALENTE En la sección 7. los parámetros híbridos se redibujan a partir de la hoja de especificaciones para el transistor 2N4400 descrito en el capítulo 3. Las cantidades h¡e' h re • hfe y hoe de la figura 7. = f3 = 120 Configuración de colector común Para la configuración de colector común normalmente se aplica el modelo definido para la configuración de emisor común de la figura 7. Va = IOV de.gUra 7. el modelo híbrido junto con todos sus parámetros fue el modelo seleccionado por las comunidades educativas e industriales.21. = (120)(8.125 Q) = 975 Q = -246. Durante años. Para que se describa el modelo híbrido equivalente en esta sección.0 kQ Relación de retroatimentaci6n de voltaje (lc = 1 mA de.28 Parámetros híbridos para el transistor 2N4400. VCE = lOV de.5 75 8.15 RL 2 kQ La ecuación (7. = ID 1.125 Q lE Y Z. se da un rango óe valOTes paTa cada parámetro con el objeto de guiar el diseño o análisis inicial de un sistema.5 se señaló que el modelo r. Sin embargo. fe:: 1 kHz) Ganancia de corriente en pequeña señal = 1 mA de.1 xl()-' (le 20 250 1 ~S {le f e:: 1 kHz) he. breve. se definieron los parámetros en un punto de operación que puede o no reflejar las condiciones de operación reales del amplificador. 26 mV = = 26 mV 3. = b) f3r. Máximo f e:: 1 kHz) 2N4400 h" h" liJe 0.28 se conocen como los parámetros híbridos y consisten en los componentes de pequeña señal del circuito equivalente que se describirá en . Va = lOv de. En los capítulos subsecuentes se investigarán una cantidad de conftguraciones de colector común y será muy claro el impacto del mismo modelo. LO 30 F"J. Además. Se proporcionan los valores a una corriente de colector de dc de 1 mA y con un voltaje colector-emisor de 10 V. 0. pero a menudo el parámetro hoe del modelo híbrido equivalente M' .28.125 Q c) A. Deberán seleccionarse aquellas condiciones de operación que reflejan las características generales del dispositivo.. mImo Impedancia de entrada (lc = 1 mA de. Esto se debe a que las hojas de las especificaciones no proporcionan parámetros para un circuito equivalente en cada punto de operación posible..

23a) [o = h2 ¡!i + h22 Vo I (7. Debido a que las hojas de especificaciones proporcionan los parámetros híbridos y que el modelo híbrido continúa recibiendo mayor atención. Sin embargo. estarán disponibles de forma inmediata los parámetros del otro. se llama parámetro de impedancia de entrada a corto circuito. serán muy aparentes las similitudes entre los modelos re e híbrido.23) es sólo una de las muchas fannas en que se pueden relacionar las cuatro variables de la figura 7. ya que se trata de un cociente entre los valores de los voltajes. es muy importante que el modelo híbrido se cubra con cierto detalle en este libro. Se eligió este término debido a que la mezcla de variables (Ve l) en cada ecuación ocasionan un conjunto "híbrido" de unidades de medición para los parámetros h. se obtendrá lo siguiente: ~i Ji ivo=O ohms (7. y se llama parámetro de la relación de voltaje de transferencia inversa a circuito abierto. No tiene unidades. . Si se hace Ji igual a cero abriendo las terminales de entrada.25) Por tanto. al resolver h ll en la ecuación (7.--'----<>0 2 - + Q t'oo---- -. El primer dígito del 328 Capítulo 7 Modelaje de transistores bipolares . se obtendrá 10 siguiente para h 12 : sin unidad (7.------. el parámetro h 12 es el cociente entre el voltaje de entrada y el voltaje de salida con la corriente de entrada igual a cero. (7.---~--_. El subíndice 12 de h 12 revela que el parámetro es una cantidad de transferencia calculada mediante un cociente entre mediciones de entrada y de salida. La descripción del modelo equivalente híbrido dará principio con el sistema general de dos puertos de la figura 7.23b) Los parámetros que relacionan las cuatro variables son llamados parámetros h. una vez que se hayan definido los componentes de uno para un punto de operación en particular.-------------02' Figura 7..29. 1 00---'-. es el que más se utiliza en el análisis de circuitos de transistores. = O(poniendo en corto circuito las terminales de salida).23a).29 Sistema de dos puertos. Una vez desarrollado. Se puede entender mejor 10 que representan los diversos parámetros h y cómo puede determinarse su magnitud mediante el aislamiento de cada uno examinando la relación resultante. El siguiente conjunto de ecuaciones (7.~ se emplea para proporcionar cierta medida de la impedancia de salida. por la palabra "híbrido". De hecho.29.- + 1. Si de forma arbitraria se hace V.24) Esta relación indica que el parámetro h ll es un parámetro de impedancia con las unidades de ohms. El subíndice 11 en h II indica el hecho de que el parámetro se calculó mediante un cociente de cantidades medido en las terminales de entrada. por lo que se tratará en fonna detallada en este capítulo. - Q 1. Debido a que se trata del cociente del voltaje de entrada entre la corriente de entrada estando en cono circuito las tenninales de salida. <> .

23b). Obsérvese que ahora se cuenta con el cocient~ de una cantidad de salida a una cantidad de entrada. La cantidad h¡2 es adimensional y por tanto aparece simplemente como un factor de multiplicación del término de '"retroalimentación" en el circuito de entrada. Ahora se utilizará el término directo en lugar de inverso como se aplicó para h l '2: El parámetro h 21 es la relación de la corriente de salida a la corriente de entrada con las terminales de salida en corto circuito.31 Circuito equivalente híbrido de salida. -1 7. '" siemens (7.subíndice indica la cantidad medida que aparece en el numerador.. Figura 7.Vo +1 '\. '\IV'>I h. J.. Llevando a cabo esta operación se obtiene en circuito de la figura 7 . Debido a que h 22 tiene las unidades de admitancia. Si en la ecuación (7.23b) tiene las unidades de corriente. + v.. 1. se debe considerar que la resistencia en ohms de este resistor es igual al recíproco de la conductancia (l/h.. El circuito equivalente en "ac" completo para el dispositivo lineal básico de tres tennin-aIes se indica en la figura 7 . ~ h¡. Debido a que el parámetro h ll tiene la unidad ohm. éste se representa mediante un resistor en la figura 7.26) 1. Se llama parámetro de admitanda de salida a circuito abierto.27) o Debido a que se trata de la relación de la corriente de salida al voltaje de salida.32 es de una naturaleza más práctica porque relaciona los parámetros h con el cociente resultante que se obtuvo en los últimos párrafos. Ya que cada término de la ecuación (7. --7 hr o + v. Este parámetro. o Ii h.30. se representa mediante un símbolo del resistor.). o 1t¡:Vo '\. La notación de la figura 7. se obtendrá lo siguiente para h21 : h 21 = 1 " ' ti" =0 sin unidad (7.30 Circuito equivalente híbrido de entrada.23a) tiene la unidad volt. se aplicará la iey de corriente de Kirchhoff "hacia atrás" para lograr el circuito de la figura 7. 1.31. El último parámetro..32 Circuito equivalente híbrido completo. así como h 12 • no tiene unidades debido a que se trata del cociente entre valores de comente. el parámetro de conductancia de salida se mide en siemens (S). Se incluye el término inverso porque el cociente es un voltaje de entrada sobre un voltaje de salida en vez del cociente inverso que por lo general es interesante. las cuales representan la conductancia en el modelo del transistor. Debido a que cada término de la ecuación (7 . Sin embargo. el segundo dígito define la fuente de la cantidad que aparece en el denominador. El subíndice 22 indica que se calculó mediante el cociente de cantidades de salida. h 22 . De manera formal se llama parámetro de la relación de transferencia directa de corriente a corto circuito. se aplicará la ley de voltaje de Kirchhoff"hacia atrás" para encontrar un circuito que se "acomode" en la ecuación. 1 Figura 7. V() se hace cerO una vez más mediante el corto circuito de las tenninales de salida.32junto con un nuevo conjunto de subíndices para los parámetros h.. La elección de las literales es obvia a partir del siguiente listado: h ll ~ resistencia de entrada (input) ~ h¡ h l2 -t relación de voltaje de transferencia inversa (reverse) '.30. El subíndice 21 indica una vez más que se trata de un parámetro de transferencia estando la cantidad de salida en el numerador y la cantidad de entrada en el denominador. 329 . se puede encontrar una vez más al abrir las terminales de entrada para hacer 11 = O Y resolviendo h22 en la ecuación (7.23b): h 22 1" V. + h.6 El modelo híbrido equivalente Figura 7.

los cuales no serán tratados en este texto. el modelo de transistor es un sistema de dos puertos y tres terminales. con la notación estándar. l. En la figura 7.. ho El circuito de la figura 7. aun cuando tiene tres configuraciones básicas. todas son configuraciones de tres terminales. lb + l..34 Configuración de base común: a) símbolo gráfico. (a) Figura 7. 330 Capítulo 7 Modelaje de transistores bipolares . En cada caso.32..b + -lb~ 8 b (a) V'b + V". conductancia de salida (output) . para el transistor. se añadió un segundo subíndice a la notación de parámetros h..---~~--_... así que el circuito equivalente resultante tendrá el mismo formato que el que se muestra en la fIgura 7 . Para distinguir cuál parámetro se ha utilizado o cuál está disponible.33 Configuración de emisor común: a) símbolo gráfico.34..... * ~ e (h) h" + ~. 1. El voltaje de entrada será ahora Vbe con el voltaje de salida Vee . e + V. Vo' Se pueden aplicar las redes de las figuras 7. Además. b) circuito equivalente híbrido. Obsérvese que li = lb' lo = le' y por medio de una aplicación de la ley de corriente de Kirchhoff.. relación de corriente de transferencia directa (forward) .32 aparezcan en el circuito tanto un circuito Thévenin como un Norton dio origen para llamar al circuito resultartte un circuito equivalente h[brido.34 para los transistores pnp o npn.. VC~ hf~ lb 1... l" con V.32 se puede aplicar en cualquier dispositivo o sistema electrónico lineal de tres tenninales sin fuentes independientes internas. -1. dos circuitos equivalentes de transistores.. Y V. mientras que para las configuraciones de emisor común y de colector común se incorporaron las literales e y e.1....32 pueden conectarse como se indica en la figura 7. los parámetros h cambiarán en cada configuración. respectivamente. V. la parte inferior de las secciones de entrada y de salida de la red de la figura 7...33 aparece la red híbrida equivalente. Por tanto. sin embargo.~ h 21 . El hecho de que en la figura 7. li = le' lo . l.~ E V" + V". E 1. Se agregó la literal b para la configuración de base común. debido a que el nivel de potencial es el mismo. e (h) F'tgura 7.. lb hi~ e ~ h". Para la configuración de base común de la figura 7. para la configuración de emisor común. b) circuito equivalente híbrido. h¡ h22 . llamados 8 lb -.33.33 y 7. e '\¡ + + V".. Por tanto.

y ho no se incluyen en el modelo. i. bO-':""---. Debido a que h r por lo general es una cantidad relativamente pequeña. Zo..3' \. v. la magnitud de h r y de ho a menudo es tal que los resultados obtenidos para los parámetros importantes como Z¡.. J ________-4________ j h¡I.35. r--I:~oc -1.. 1. Modelo híbrido contra re: a) configuración de emisor común. o- j Figura 7.. "\.=:::P=-------. y Al apenas se ven afectados si h. eO-----------4-________4-______ ~e e~ -1. dando por resultado un equivalente de corto circuito para el elemento de retroalimentación como se muestra en la figura 7. Para las configuraciones de emisor común y de base común.36 -. ...37 con fines de comparación.". \:... ~ ~ Figura 7..' . b) configuración de base .36 es muy similar a la estructura general de los circuitos equivalentes de base común y de emisor común obtenidos con el modelo r('.A~. 1. los modelos híbrido equivalente y r(' para cada configuración se repitieron en la figura 7. En la sección 7... .35.37 Común. __________.-1. 1. hfb lb 1 -1.''':'' Figura 7. e e . b>--_ _ _..-<>c .circuitos equivalentes de parámetros-z y de parámetros-y.V(}::.--_--001. El equivalente que se obtiene en la figura 7. Modelo equivalente híbrido aproximado. f e~ ~ hk1b ________ ~e -(a) lb 1. 11-. "- 7.6 El modelo híhrido equivalente 331 .J tal. La resistencia detenninada mediante 1Iho a menudo es lo suficientemente grande para ser ignorada en comparación con una carga paralela que pennita su reemplazo por medio un circuito abierto equivalente para los modelos de CE y CB. pero nunca ambos en el mismo circuito equivalente..-------. utilizan ya sea la fuente de voltaje o la fuente de corriente./ '. ¡.35 Efecto de la eliminación de hre y de hoe del circuitc equivalente híbrido.J -(b) I~C bo----. La figura 7. su eliminación se aproxima mediante h r y h. como se muestra en la figura 7. De hecho.37 esclarece que = ° ~ lb -1.7 se encontrarán las magnitudes de varios parámetros a partir de las características de los transistores dentro la región de operación que se obtenga en la red de pequeña señal equivalente deseada para el transistor.~ ¡---¡~ hfl.. bo-:'---. 0...

6. (140)( 1004 Q) kQ ro = = = 50kQ 20J.1. y hj .38..456 ill • 't I 140/. /. se observa que el signo negativo en la ecuación (7. - r----------r--------------~c • h. ho .38 Circuito equivalente híbrido de emisor común para los parámetros del ejemplo 7. = 20 J. A partir de la figura 7.S (J. e -/.1. b ~ 10. = lOA Q ex .1.mho) y hah =0.29) (7.6 Dados lE =2. h ie = 26 mV lE = = 26 mV 2. b) El modelo r.-_ _ _ _ -------+--1 ->0---------0 e b) r.= 2 MQ 0. " Figura 7.S Obsérvese la figura 7.31 ) -ex '" -1 En particular.5 mA.37b. " 'o=2MO b 332 Capítulo 7 Modelaje de transistores bipolares . EJEMPLO 7.S Obsérvese la figura 7.5 J. para base común. ro = hob = .5 J. bo-----..5 mA = lOA = 1.. Solución a) r.456 Q = [3r. = [3" h .1. e < > .: 1.h = r.' 1. Y hjb = I:::-'~ I (7.39 Modelo re de base común para los parámetros del ejemplo 7.31) se toma en cuenta por el hecho de que la fuente de corriente del circuito híbrido equivalente estándar apunta hacia abajo en lugar de la dirección real como se muestra en el modelo re de la figura 7.39. calcular: a) El circuito híbrido equivalente para de emisor común.h ie = [3r. = 140.28) (7.1.40 ¡ 1 e /. f ~=50kO • h~ Figura 7.6.30) (7.37b.S. hj .

34) necesita que se divida un cambio pequeño en la comente del colector entre el cambio correspondiente en la comente de la base. di. Los valores constantes de \/CE e lB se refieren en cada caso a la condición que se debe cumplir cuando se calculan varios parámetros a partir de las características del transistor.35). Después la ecuación (7._O t.8 se demuestra que el parámetro híbrido h fc (f3ac ) es.v be I \/u·=constante oih (ohms) (7.e = . El primer paso para calcular cualquiera de los cuatro primeros parámetros híbridos consiste en encontrar el punto de operación estable como 10 indica la figura 7.33) di == (sin unidad) (7. proporciona una medida del cambio instantáneo en Vi debido a un cambio instantáneo 7. = (}v.En el apéndice A se proporciona una serie de ecuaciones que relacionan los parámetros de cada configuración para el circuito híbrido equivalente. estos cambios deben hacerse lo más pequeños posibles.v b. 7.ve _ t.c están determinados a partir de las características de entrada o de base.40. llv ce I ls=constante (sin unidad) (7. se puede mostrar que la magnitud de los parámetros h para el circuito equivalente de pequeña señal del transistor en la región de operación para la configuración de emisor común puede encontrarse mediante las siguientes ecuaciones: '" h ie = av. En otras palabras. de tal forma que el circuito equivalente será el más exacto que esté disponible. mientras que los parámetros h fe y hae se obtienen desde la salida o de las características del colector.. se tratarán primero las operaciones acerca de este parámetro involucradas con las ecuaciones (7. Debido a que h fe es por lo general el parámetro de mayor interés..7 DETERMINACIÓN GRÁFICA DE LOS PARÁMETROS h Mediante el uso de derjvadas parciales (cálculo). av/a.32) a (7. los parámetros h están determinados en la región de operación para la señal aplicada. av b. porque puede tener un impacto real sobre los niveles de ganancia de un transistor amplificador. Es h¡c = f3r c la que tendrá una variación significativa con 1c y se tiene que calcular a niveles de operación. En la ecuación (7. Por tanto. *La derivada parcial en i.34) la condición V CE.32) = llib h.34) ai/¡ hoe = (siemens) (7. En la sección 7. constante requiere que los cambios en la corriente de la base y en la comente del colector se hagan a lo largo de una línea recta vertical dibujada a través del punto Q que representa un voltaje colector-emisor fijo. Para lograr la mayor exactitud posible. _ avee = di o di. __ . Para las configuraciones de base común y de colector común se pueden lograr las ecuaciones adecuadas mediante la simple sustitución de los valores adecuados de Vi' vo' i¡ e io' Los parámetros h¡e Y h. la suposición de que hfe = f3 es una constante para el rango de interés resulta ser una muy buena aproximación. de los parámetros híbridos.35) En cada caso el símbolo II se refiere a un pequeño cambio en la cantidad alrededor del punto de operación estable. el menos sensible a un cambio en la corriente del colector.7 Determinación gráfica de los parámetros h 333 . di o .

. Todo lo que resta consiste en la sustitución de los cambios resultantes de i h e i l " en la ecuación (7.40 Determinación de h fe " En la figura 7.¡.41 Determinación de h Qe • 334 Capítulo 7 Modelaje de transistores bipolares . 15 1 (8.L7) mA = 111 h =conMante (20 . tú .lA lBl = +10 ¡. esto es. se obtiene ie (mA) 76 5 4 +60 J. I~ 1 10 15 7V 20 " Figura 7. constante. como lo requiere la ecuación (7 .VCE 1 / Punto Q = +20 J.tA '- I B -+15¡....41 se traza una línea recta tangente a la curva de lB a través del punto Q para establecer una línea en JB::.¡.lA +50 ¡lA +40 ¡lA " ~ ~ Punto +30 IlA Q 3 +20 IJA lB ...4 V (constante) +30 ¡lA IJJ~ " ~ ~ '- 1----..4 V) 10 20 U CE(V¡ Figura 7.ie (mA) H6 5 4 3 Aie 2 / " ' Recta de carga _+60 ¡lA +50 1'A +40 ¡lA 8.+15 ¡.7 ..35).-l 5 ~ L lB = O IlA I "'-.. constante respecto al eje vertical.1 1 . Se seleccionó un cambio en v CE y se calcula el cambio correspondiente en ic mediante el dibujo de unas líneas horizontales al eje vertical en las intersecciones sobre la línea en que lB =:: constante. I vel:" .35) para h oe.10) J. Sustituyendo en la ecuación (7.40 se seleccionó el cambio en i/) para extenderse desde I SI hasta lB: a lo largo de la línea recta perpendicular en VCE. El cambio correspondiente en i{" se encuentra más adelante mediante el dibujo de líneas horizontales a partir de las intersecciones de I BI e I Bl con VCE::. (2.A 1 O I .A (constante) .-J 2 1 O 5 ¡ "1 1 +10 I'A lB "'-.1A 10-3 = 10x 10-6 = 100 En la figura 7..34).

VCE == 8.ó.7) V I [. se obtiene (733 .718) mV = /lv b .1 10-3 Ih¡.42 Determinación de hieo I I El último parámetro.2 . I = (20 .43. Después.7 Determinación gráfica de los parámetros h 335 . v ce lB = (733 .44. para establecer una línea en VCE = constante como lo requiere la ecuación (7.32).10) )lA !:J./li. 7. se obtiene Ih 1= " /lVb'l . Sustituyendo en la ecuación (7. Luego se seleccionó un pequeño cambio en vbe ' dando por resultado un cambio correspondiente en lb' Si se sustituye en la ecuación (7.33). se puede encontrar: primero al dibujar una línea horizontal a través del punto Q en lB = 15 )lA. se dibuja una línea tangente a la curva en VCE = 8.4 V a través del punto Q. h".i b vCE =constante = .= 33 0.=+15 d v Cl! 1/B =constante X f'A )1A/V = 33 X 10-6 S = 33 )1S 3 Para determinar los parámetros h ie Y h re primero debe encontrarse el punto Q sobre la entrada o las características de base como se indica en la figura 7..725) mV (20 .32).4 V (con stante) 20 PuntoQ __ 1 Ai b = 10 ~ 15 lO - - L / 0.43.O) V 8 = X 10-3 = 4 X lo-' =constante 20 Para el transistor cuyas características aparecieron en las figuras 7.40 a la 7. Ih)=-.6 Figura 7.2.1) mA (ID . Para h ie .42..I = (2.1 15 = X 10-3 = 1. la selección natural consiste en elegir un cambio en vCE y encontrar el cambio que resulta en vBE como lo muestra la figura 7.5 kQ 10x 10-6 jB(~A) VCE=OV V =lOY CE ¡CE=20V 30 :-. el circuito híbrido equivalente en pequeña señal es el que se muestra en la figura 7.

IlnYr) e I ~ 0 _ _ _-----'- IL______l______oe 33 pAN (h.1 lista los valores típicos de los parámetros para cada una de las configuraciones para el amplio rango de transistores disponibles hoy en día."..43. La tabla 7.98 0.34) cuando una cantidad creció en magnitud.u.I + 4 X 10-4 V.. r-----~-----~·--oc + VI>< '\..43 Determinación de h re . pueden hallarse los parámetros híbridos para las configuraciones de base común y de colector común empleando las mismas ecuaciones básicas con ias variables y características adecuadas.re VCE=ov VCE =lOV VCE =20V 30 20 Punto Q ~ t.. (..44 Circuito híbrido equivalente completo para un transistor que contiene las características que aparecen en las figuras 7.8 ~ .---. Como se mencionó con anterioridad.IVV\. 1 kn 2. El signo negativo indica que en la ecuación (7.5 x IO~ 50 25 I1AN 40 kQ =1 -50 25 1 kn ~AN 40 kn 20 n 3. dentro del cambio seleccionado.5 kQ(h"J 1.6. ~ 1..5 ~AJV 2 :vIQ 336 Capítulo 7 Modelaje de transistores bipolares . 11 0.. TABLA 7.008 V Figura 7.. la otra disminuyó en magnitud...u¡". 'lJBE(V) == 0." == 20 V 15 f--------------'CIH-- 18 = 15 ~ (constante) lO O 0. b + o-----..J Figura 7. h.40 a 7.7 .6 0..1 Valores típicos de los parámetros para las configuraciones de emisor común... colector común y base común Emisor común Colector común Base común Parámetro h.. hj h IIh .0 X \0-' -0.

la frecuencia.: = 50 cuando lc= LO mA.45 se indicó el efecto de la corriente del colector sobre los parámetros h. la corriente y el voltaje del colector sobre los parámetros h. En la figura 7. es de 1. En el capítulo 11 se ex~mínarán las escalas logarítmicas. siempre se ha indicado el punto de operación en el cual se encuentran los parámetros. el punto estable está en la intersección de VCE = S.45 Variaciones de los parámetros híbridos respecto a la corriente del colector.8 Variaciones de los parámetros de transistores 337 . Todos los parámetros se han normalizado a la unidad de tal manera que un cambio relativo en magnitud respecto a la corriente del colector pueda detenninarse con facilidad.8 VARIACIONES DE LOS PARÁMETROS DE TRANSISTORES Existe un gran número de curvas que pueden dibujarse para mostrar las variaciones de los parámetros h debido a la temperatura.2 ! ! ~---hit' ! ! ! 0. como las de la figura 7.5 del 150% de dicho valor. hfl: ha cambiado de un valor 20 lc = 1 mA 5V VCE == T=25°C f=tkHz OOO~ ~ h~ 0.5 o el50% de su valor a 1. y que la relación de la resistencia de salida a la de entrada es de aproximadamente 40: l. Debido a que la frecuencia y la temperatura de operación también afectarán los parámetros h.OV e lc= 1. el voltaje y la corriente.0 mA. 7. Para las configuraciones de emisor común y de colector común se nota que la resistencia de entrada es mucho mayor que la de la configuración de base común. En la sección 7. Para cualquier transistor. En 0.8 se tratan los efectos de la temperatura.5: Acción amplificadora del transistor) que la resistencia de entrada de la configuración de base común es baja. h¡e es aproximadamente 0. 7.t I 0. En la actualidad hay transistores disponibles con valores de h(1' que vanan desde 20 hasta 600.01 O. También hay que tomar en cuenta que para las configuraciones de emisor común y de base común h r es muy pequeña en magnitud. Por esta situación en particular. la región de operación y las condiciones bajo las cuales se esté empleando tendrán un efecto sobre varios de los parámetros h. Lo más interesante y útil en esta fase del desarrollo incluye las variaciones de los parámetros h con la temperatura de la unión y el voltaje y la corriente del colector. También se debe tener en cuenta que la ganancia de corriente a corto circuito es muy cercana a 1.46. si hft.0 mA. En otras palabras. mientras que la resistencia de salida es alta. En cada conjunto de curvas.Se observa en retrospectiva (sección 3.02 0.1 mA. es importante indicar estas cantidades sobre las curvas. Debe tenerse cuidado acerca de la escala logarítmica que se utiliza sobre los ejes vertical y horizontal. mientras que a 3 mA.5 2 5 10 20 ! 50 •Ic(mAl Figura 7.

Para los valores abajo del VCE especificado. puede. de 0.45 y 7.. todos los parámetros aumentan en magnitud con la temperatura. hre es casi constante. Por fortuna. el parámetro menos afectado es hoe' mientras que la impedancia de entrada hie cambia con mayor rapidez. debido a la sensibilidad de r.5(50) = 75 con un cambio de le desde 0. En la figura 7. Por tanto. muy sensibles a la corriente del colector y al voltaje del colector al emisor.46 que el valor de h¡e es el que tiene cambios mínimos. En otras palabras.46 Variaciones de los parámetros híbridos respecto al potencial colector-emisor.(% de Va = 5 V valor de cada cantidad) 3000 2000 \000 700 500 300 lE = 1 mA h h" " h" 200 cE V T=250( --\00 =5V t= t-------------¡~~==~~~~~~~. sea h fe o [3.46 se)ndica la variación en magnitud de los parámetros h sobre una base normalizada ron los cambios en el voltaje del colector. de tal fcnna que / puede establecerse uná comparación entre los dos conjuntos de curvas. varía de manera importante con la corriente del colector. hoe y h re son mucho más sensibles a los cambios en el voltaje del colector.45. una magnitud que no pennite eliminar 'este parámetro del circuito equivalente. = 338 Capítulo 7 Modelaje de transistores bipolares .~~~ h. Este conjunto de curvas se normalizó en el mismo punto de operación del transistor estudiado en la figura 7. En general. hacia la corriente del emisor (lE '" le)' Es por esto una cantidad que debe determinarse 10 más cercana posible a las condiciones de operación. de lo que son hie y hfe' Es interesante observar a partir de las figuras 7.45 Y 7. cambiará desde el 50% de su valor normalizado a -50 oC hasta 150% de su valor normalizado a +150 oC.1 mA hasta 3 mA. El hecho de que h¡. considerarse constante para el rango de la comente y el voltaje del colector. igual a cuando se definió en el punto Q. no existiría una justificación para eliminar hoe del circuito equivalente sobre una base aproximada. Ahora la magnitud de h re es aproximadamente 11 veces. El valor de normalización se tomó a temperatura ambiente: T = 25 nc.2 0. Sin embargo.5(50) = 25 hasta 1. porque so::J. como era de El valor de h" esperarse. pero aumenta de manera considerable para valores más altos. La escala horizontal es lineal y no una escala logarítmica como la que se utilizó en las figuras 7. el valor específico de la ganancia de corriente. sobre una base aproximada y relativa. l hit! 1 kHz 70 50 30L-~~--~--L-~----L-~~~--~--~--__ 0.5 2 5 10 20 50 JOO VCE (V) figura 7. Por tanto. sin embargo. indica que la temperatura de operación debe considerarse con cuidado en el diseño de circuitos de transistores. Este incremento en hoe disminuirá la magnitud de la resistencia de salida del transistor a un punto donde puede acercarse a la magnitud del resistor de carga.47 se graficó la variación en los parámetros h debido a los cambios en la temperatura de la unión. f3r.46. En la figura 7. El parámetro hoe es aproximadamente 35 veces su valor nonnalizado. Se nota que h ie y h fe son relativamente estables en magnitud. mientras que hoe y h re son mucho mayores a la izquierda ya la derecha del punto de operación seleccionado. debe considerarse el punto de operación cuando le = 50 mA. para la mayoria de las aplicaciones tanto la magnitud de h re como la de hoe pueden a menudo ignorarse.

4 0. ~----------~------~------~~----~. . en caso de que su único propósito sea el de establecer la dirección de la corriente de control. como se muestra a continuación: FBJT nombre .9 ANÁLISI5g0R COMPUTADORA Al aparecer de una fuente de comente controlada por comente (CCCS.3.49.~-' 3 (+N) 2 (-N) "---'--. Su magnitud es de OV.49 Modelo de emisor común para PSpice. una línea por separado debe definir el nombre.47 Variaciones de los parámetros híbridos respecto a la temperatura. 7.h eo-------------__--------~~--------__------~e Figura 7.h¡.5 O.0 le = l mA ~'á = 1. Se utilizará el modelo de la figura 7. -100 -50 O 25' 50 100 150 200 T ('C) Temperatura ambiente t Figura 7.0 f=lkHz 0. La literal V debe aparecer antes del nombre de la fuente de voltaje de dc estableciendo la dirección de la corriente de control.48 para la configuración del transistor de base común.ent Source) en el modelo equivalente de un transistor. La fuente de voltaje debe estar en el mismo circuito en serie que la corriente de control y polarizada.5 L~::::::'--.~ fuente controlada por corriente controladora v~~ no'mbre de la fuente de voltaje controlada magnitud del multiplicador para la fuente controlada "º'~ El nombre (hasta siete caracteres) asignado a la fuente controlada está seguido por los nodos positivo y negativo para la fuente. la polaridad y la magnirud de la fuente de de. Current-Controlled Curr. Para la configuración del transistor de emisor común se empleará el modelo de la figura 7. requiere que se introduzca el fonnato de PSpice para tal fuente. El fonnato se inicializa mediante la literal F.:\1agniwd relativa de los parámetros 3. por sus siglas en inglés."-__ h~"~I____~I__+--L____~I______LI____~I______~. de tal fonna que se establezca una corriente en la dirección opuesta de la corriente de controL Se requiere la dirección opuesta porque en PSpice la corriente de una fuente independiente de voltaje está definida para tener una dirección opuesta a la "presión" aplicada de la fuente. 5V T= 25' C "·-1.0 (HP congelada) (HP en ebullición) h" 2.48 Modelo de base común para PSpice.7 0. Figura 7.. V sensor --------~------oc 1~lb I r-------~----~c r 0::=- I (' h" . El último factor del formato es el factor de multiplicación para la fuente de corriente controlada. Debido a que la definición de la fuente de volUUe debe ser parte de la red que aparece en el archivo de entrada.

7 ka 120l h flgura 7.6K Re 3 o 4.*.O) 6.0000 27.7 Escriba el archivo de entrada para el amplificador de emisor común de la figura 7. Las primeras dos líneas describen las dos fuentes de lared con un ángulo de 0° que no está incluido en la descripción de la fuente de ac. 7.** AC ANALYSIS VM(3.OOOE+OO TOTAL POWER DISSIPATION VI O. Compárese la descripción de la fuente de comente controlada con la hecha anteriormente de las fuentes CCCS.AC LIN 1 11< lI<: .OPTIONS NOPAGE elimina parte del material superfluo en el archivo de salida. La impedancia de salida es de 40 kQ entre las terminales 3 y O.0000 ( 0.*** VI 1 o AC 2MV VSENSE 1 2 o RBRE 2 FBETA 3 o VSENSE 120 RO J o 40K o 1.51 Análisis por medio de PSpice para la red de emisor común de la figura 7. Solución En la figura 7.O) .7:K .50.***. debido a que se trata del valor implícito cuando nO se especifica.50.EJEMPLO 7.O) 1.OOOE+03 27.50. La frecuencia seleccionada para el análisis en ac (se debe especificar una frecuencia) es de 1 kHz y la siguiente línea solicita la magnitud y el ángulo de fase del voltaje de salida V o ' Recuérdese que el comando .000 DEe e Figura 7.51 aparece el archivo de entrada de la figura 7. Se define la impedancia de entrada f3r e en la tercera línea y la fuente de comente controlada en la siguiente línea.OPTIONS NOPAGE . Com=on-emitter amplifier of Fig.309E-Ol VP(3.O) VP(3.BIAS SOLUTION VOLTAGE IfODE VOLTAGE 2) 0.*** •••• *.800E~02 FREQ 1.*** ••••• ***** ••••••••••• ** ••• ** ••••••• *.OOE+OO WATTS TEMPERATURE =: *.OOOE+OO VSENSE O.50 **** CIRCUIT DESCRIPTION •• *••••••• **.000 DEG NODE VOLTAGE e VOLTAGE NAIIE SOURCE CURRENTS CURRENT O.50 Ejemplo 7. 340 Capítulo 7 Modelaje de transistores bipolares . el resistor Re es la resistencia de colector del diseño.PRINT AC VM(3.7.0000 TEllPERATUR8 NODE VOLTAGE ( 3) 0.ENO **** ( NODE 1) SMALL SIGNAL. solicitando la magnitud y el ángulo de la fase del voltaje de salida V o ' ~/h Re 4.

10..9 mV 2 rnV = 315. a) Describa la diferencia entre los modelos re e híbrido para un transistor BIT.7.UF a una frecuencia de 1 kHz? Para aquellas redes en las cuales los niveles de resistencia están por lo general en el rango de los kilohms.or = 10 ka: e 10 = 10 ¡. = _0 " . a) Calcular 2¡ si Vs =40 m V.2 kn es de 5 mA y el consumo de una fuente de de de 18V es de 3. 6. c" ( Re + Figura 7 .7 si RL = 2. ¿Puede desarrollarse alguna analogía para explicar la importancia del nivel de dc sobre la ganancia en ac resultante? § 7.. b) Utilizando los resultados del inciso a. e Jamplificador = 6 pA.9 mV.2 kQ. b) Liste. Dada la configuración de base común de la figura 7. para la configuración de la figura 7. para cada modelo. Los resultados también indican un cambio de fase de 1800 entre V v y Vi tal como se esperaba para la configuración de emisor común. Zo' A. Rsensor = 0.Los resultados indican que la magnitud del voltaje de salida es de 630. para la configuración de la figura 7. A. c) ¿Cuál es el coeficiente de eficiencia de un amplificador en el cual el valor efectivo de la corriente a través de una carga de 2.4 Los parámetros importantes: Z. § 7.8 mA? a) PROBLEMAS 2.52 Problema 4.. calcular Vi si se cambia la fuente aplicada a 12 mV con una resistencia interna de 0.45 un nivel que caerá cuando se conecte una carga. 5. § 7. lo que da por resultado una ganancia sin carga de A..52. 7. dibuje el equivalente de ac utilizando la notación para el modelo de transistor que aparece en la fIgura 7.3 Modelaje de transistores BJT 3. calcular I L para la configuración de la figura 7. Problemas 341 .2 Amplificación en el dominio de ac L ¿Cuál es la amplificación esperada de un amplificador a BJT si la fuente de se hace cero volts? b) ¿Qué sucederá a la señal de salida de ae si el nivel es insuficiente? Trace el efecto sobre la fonna de onda. ¿es una buena suposición el empleo del corto circuito equivalente para las condiciones recién descritas? ¿Qué tal a 100 kHz' 4. Rsen.lA. a) Calcular 20 si V = 600 mV. las condiciones bajo las cuales debe aplicarse.4 kQ.5.5 kQ e 1i =20 /lA. b) Utilizando la 20 obtenida en del inciso a.Vi I VI = 1 630. ¿Cuál es la reactancia de un capacitor de 1O-.

a) re' b) Zi' c) le' d) V" e) f) Av' lb' 12.5 El modelo de transistor r. 342 Capítulo 7 Modelaje de transistores bipolares .Q.980. f) A¡ utilizando la ecuación (7.17. 1o Zi + Amplificador a transistor BJT + V.17.A O. si R L = 1. si R L = 1.5 mA.10). 10. ~ RL 0. d) A.2 k. calcular: a) Z¡b) V.6kQ + V. - § 7. 9. Amplificador a transistor BJT + ~= 3.2 kQ.2 k. lidc) = 2 mA y r. =40 kn.. Para el amplificador a BJT de la figura 7. d) A".54. La corriente del emisor es de 3.8.2 kn. Calcular lo siguiente si el voltaje aplicado es de 48 m V y la carga es de 2. \ . e) A¡ = IJI¡. Figura 7.6 V 18mV Zi -. li=IO~A + I v. dando por resultado una corriente del emisor de 0. Se aplica una señal de 10 mV a la configuración de base común de la figura 7. f) lb' 11. b) lb' e) A¡ =IJI¡ =l/lb si R L = 1.54 Problema 9. + l 12rnV IkQ 1 . b) Z¡ c) Vo' d) lo' e) A¡ usando los resultados de los incisos a y d. Si a = 0. Dada la configuración BJT de la figura 7. calcular 10 siguiente para un amplificador de emisor común si f3 =80.Q. Usando el modelo de la figura 7. c) Av= VJVi" d) Zoconro=ooQ.27. a) Z¡.. calcular: a) J¡..51 kQ V¡ = 4 rnV I Figura 7.99 en la configuración de base común de la figura 7.53 Problema 8. calcular: a) Vi' b) Z¡ e) A.2 mA y a = 0.53.

dibujar los: a) Modelo híbrido equivalente de emisor común.e Vo para los valores típicos utilizados en este ejemplo? Problemas 19.57: a) Determinar Vo en términos de V¡" b) Calcular lb en términos de Vi' c) Calcular lb si se ignora h re Vo.4 kQ. '\. e) lc' d) e) ro:.55 Problema 17.57 + e) ¿Es válido el método de ignorar los efectos de h. Dados los valores típicos de h¡C = 1 kQ. h" = 4 x l<r' y h" = 25 pS. (3= 120 Y r.6 El modelo híbrido equivalente 14.. . r. b) Modelo re equivalente de emísor común. Incluir ro. 18.2 mA.13.. Redibujar la red de emisor común de la figura 7. dibujar los: a) Modelo híbrido equivalente de emisor común. Dados [E (de) = 1. La impedancia de un amplificador de emisor común es de 1. Incluir ro' Re V EE -vcc Re R8 C RE + ~e Ce Ce B E v.21. FIgura 7.. '\. Redibujar la red de la figura 7. 17. 16. + V.7 kD.. =40 kQ.3 para la respuesta en ac con el modelo híbrido equivalente aproximado sustituido entre las terminales adecuadas.¡b(con h re ) re x 100% lb(sin h re ) Figura 7. 50 kQ Y R L = A¡ = l/li = ILllb' Av= V/Vi' '-- § 7. h¡e ~ 100. 19. 1 Figura 7..55 para la respuesta en ac insertando el modelo re entre las terminales adecuadas. d) Modelo re equivalente de base común. b) I b siV¡=30rnY.56 para la respuesta en ac insertando el modelo re entre las tenninales adecuadas. 15. Problemas 343 . e) Modelo híbrido equivalente de base común. Dados h¡e = 2.2 ill con f3 = 140. d) Precisar el porcentaje de diferencia en lb con la ayuda de la siguiente ecuacíón: % en diferencia en lb = lb(sin h ) .. ~ R. h rc = 2 x 1()-4 y Av = -160 para la configuración de entrada de la figura 7. d) Modelo re equivalente de base común. b) Modelo re equivalente de emisor común. Redibujar.56 Problema 18. c) Modelo híbrido equivalente de base común. 2.la red de la figura 7 . Calcular: a) re.

calcular la magnitud del porcentaje de cambio en h¡e cuando existe un cambio en le de 0. a) Al revisar las características de la figura 7. ¿puede ignorarse h como una buena aproximación si Av = 21 O? re re * 35. se utilizan las figuras 7. 26.28. a) Determinar h re cuando lB = 20 J.8 \c. 29.lA utilizando las características de la figura 7.45 a 7.43. a) Si hoe = 20 J1. Dados los valores típicos de R L == 2. dibuje el modelo re equivalente para el transistor que tiene las características que aparecen en las figuras 7..2 mA almA utilizando la ecuación % de cambio h¡.3 ka y el valor promedio de hoe en la figura 7. a) Calcular hoe cuando Ic = 6 mA y V CE =: 5 V.(l mAl h¡. a) Si hre = 2 X lQ-4 cuando le = 1 roA en la figura 7.tA Y VCE = 20 V. ¿cuál es el valor aproximado de hoe cuando le = 0.tAy V CE ::: 10 V. ¿Es un buen sistema el ignorar en este caso los efectos de l/h oe? 33. 22.42.1S cuando le = 1 mA en la figura 7. a) b) Determinar hic cuando lB::: 20 ¡. Calcular el modelo re de emisor común cuando lB:: 25 J1A Y \leE::: 12.hf.28 con A.5 V. Repetir el inciso a cuando lB::: 5 ¡. Repetir el problema 19 empleando los valores promedio de los parámetros de la figura 7. ¿Es un buen sistema el ignorar en este caso los efectos de 1lhoe? 34.(O.Q. a) Si hoe = 20 f. utilizando las caracteósticas de la figura 7.20. 31. 30.A. 24.5 V utilizando las caractensticas de las figuras 7.2 mAl . '" 28.40. Realizar otra vez el problema 20 para R L = 3.40 Y 7. Con el uso de los resultados de la figura 7. ¿cuál es el valor aproximado de hre cuandole =O.or resistivo a 10 mA Y compararlo con una carga resistiva de 6.45. a) Empleando la figura 7.S cuando le = 1 mA en la figura 7.45.45. b) Repetir el inciso a cuandofc = 1 mAy \lCE= 15 V. utilizando las características de la figura 7. b) Realizar de nuevo el inciso a cuando le::: 1 mA y V CE::: 15 V 25. a) Determinar hj " cuando fe = 6 mA y \leE = 5 V.40 a 7. Vuelva a hacer el problema 30 calculando hie (con los mismos cambios en le)' 32.7 Determinación gráfica de los parámetros h 23.2 ka y ho~' = 20 pS.1 mA? b) Utilizando el valor determinado de h en el inciso a. ¿cuál parámetro cambió lo menos posible para el rango completo de corriente del colector? bl ¿Cuál fue el parámetro que observó más cambios? e) ¿Cuáles son los valores máximo y mínimo para lfhoe? ¿Es una buena aproximación llhoJ\ RL == R L más adecuada con los valores altos o bajos de la corriente del colector? d) ¿En qué región del espectro de corriente es más adecuada la aproximación hreVce == O? 344 Capítulo 7 Modelaje de transistores bipolares .47.2 mAl x 100% b) Repita el inciso a para un cambio en le de 1 mA a 5 mA. ¿resulta una buena aproximación ignorar los efectos de 1/hoe sobre la impedancia total de carga'? ¿Cuál es el porcentaje de diferencia en la carga total sobre el transistor utilizando la siguiente ecuación? o/e de diferencia en la carga total 21.(O.2 rnA? b) Calcular su valor resistivo a 0.12.8 H2.~-180.41. utilizando las características de la figura 7.44. calcular el modelo híbrido equivalente de emisor común aproximado cuando lB = 25 J1Ay VCE =.40 y 7. Incluir ro' § 7.45. b) Repetir el inciso a cuando lB = 30 J1. § 7.42. 827.45. ¿cuál es el valor aproximado de hoc cuando Ic=lOrnA? b) Calcular su va\.2 mA y compararlo con una carga resistiva de 6.43.42. Utilizando las características de las figuras 7.8 Variaciones de los parámetros de transistores Para los problemas 30 a 34.

h" f : lOOfb t 1 1 '.58 Problemas 37. Escriba el archivo de entrada para la red de emisor común de la figura 7. 20n t : O. ¿Dentro de qué rango de temperaturas cambian menos los parámetros? § 7.2kQ Vo • Figura 7. 40.* 36 a) b) c) d) e) Al repasar las características de la figura 7.. Jo ~ '\.58 y solicite: a) La magnitud y la fase de Vi} b) La magnitud de la corriente de salida lo' e) La magnitud de la corriente Ir. (y compárela contra 1). '.59 Y solicite: a) La magnitud y la fase de Vo ' b) La magnitud de lo' e) La magnitud de la comente Ir (y compárela contra 1).3 kn V" I I I Problemas 38. 40. Escriba el archivo de entrada para la red de base común de la figura 7.59 BASIC 39. Repita el problema 37 utilizando BASIC. 38.9 Análisis por computadora PSpice 37. 1 20 ¡¡S Figura 7. ti" RL + • h¡l.. 50kQ + RL 2.47. d) La magnitud de la comente de entrada lb' + lOrnY I I -lb 2kQ '\. * Los asteriscos indican problemas más difíciles. Repita el problema 38 utilizando BASIC. h~ 3. + ~ =4 mV llL -J.39.98fc 1 '. ¿cuál fue el parámetro que tuvo más cambio debido al incremento en la temperatura? ¿Cuál tuvo menos cambio? ¿Cuáles son los valores máximo y mínimo de h¡) ¿Es significativo el cambio en magnitud? ¿Cómo varía re con respeclO al incremento en la temperatura? Simplemente calcule el valor en tres o cuatro puntoS y compare sus magnitudes. Problemas 345 . d) La magnitud de la comente 1(:.

. L Se observa que la señal de entrada Vi se aplica a la base del transistor mientras que la salida VD está en el colector.2 se observa que la tierra común de la fuente de y la terminal del emisor del transistor permite la reubicación tanto de Rs como de Re en paralelo con las secciones de entrada y de salida del transistor.. 346 . Se incluye un programa en BASIC para permitir una comparación entre el uso de un paquete de programas y un lenguaje de computación... mientras que la corriente de salida lo proviene del colector.. 8. respectivamente.3.. para cada configuración..1 INTRODUCCIÓN Los modelos de transistores que se presentaron en el capítulo 7 se utilizan ahora para llevar a cabo un análisis en ac a pequeña señal de las configuraciones estándar de redes de transistores. L 8. la corriente de entrada Ii no es la corriente de la base sino la corriente de la fuente.. Este programa demuestra el rango y profundidad de los sistemas de análisis por computadora.. La sustitución del modelo Te para la configuración de emisor común de la figura 8...... El análisis por computadora incluye una breve descripción del modelo de transistor empleado en el paquete de programas PSpice.. En la figura 8. los cuales están disponibles en la actualidad y lo relativamente fácil que resulta capturar una red compleja e imprimir los resultados deseados. la colocación de los parámetros importantes de la red Zi' Zo' Ii e lo en la red que se redibujó.. Las modificaciones a las configuraciones estándar se examinarán con relativa facilidad una vez que se revise y entienda el contenido de este capítulo.. Se reserva el efecto de ambos parámetros para un método para sistemas en el capítulo 10. se examina el efecto de la impedancia de salida como es proporcionado por el parámetro hoe del modelo equivalente híbrido.CAPÍTULO Análisis a pequeña señal del transistor bipolar .... lo cual origina la red de la figura 8.. Sin embargo...... Además.. se dedica una sección al análisis a pequeña señal de las redes BJT que únicamente utilizan el modelo híbrido equivalente.. Debido a que el modelo r. es sensible al punto real de operación... mediante cortos circuitos equivalentes.. Nótese además. Las redes analizadas representan la mayoría de aquellas actualmente utilizadas en la práctica.. Para demostrar las similitudes que existen entre los modelos.. será el modelo primario para el análisis que se desarrollará....2 dará por resultado la red de la figura 8. El análisis a pequeña señal comienza por eliminar los efectos de de de Vce y reemplazar los capacitares de acoplamiento C l y C.] r-. El análisis de este capítulo no incluye una resistencia de carga RL o la resistencia de la fuente R.2 CONFIGURACIÓN DE EMISOR COMÚN CON POLARIZACIÓN FIJA La primera configuración que se analizará con detenimiento es la red de polarización fija de emisor común de la figura 8......2.

e figura 8. I Si ro . + V.3 revela que ohms (8.3 Sustitución del modelo re en la red de la figura 8. más de 10 veces (se debe recordar a partir del análisis de los elementos en paralelo que la resistencia total de dos resistores en paralelo siempre es menor y muy cercana a la más pequeña en caso de que una sea mucho mayor que la otra). y ro_ se obtendrán las siguientes ecuaciones para las características importantes de dos puertos del sistema. 1.2. li ~ lb ~ O. z.¡. de Zo para la red de la figura 8. Debe determinarse el valor de re a partir de un análisis en de del sisterna~ por su parte. ~ " fllb -.4 Determinación. dando por resultado una equivalencia de circuito abierto para la fuente de corriente. .JL RB J... ohms (8. Para la figura 8.1 ) Para la mayor parte de las situaciones. Suponiendo que se hayan determinado f3. Re . cuando Vi ~ O. 1. b l /3r.. ..3.4) Figura 8. R B es mayor que f3r.?: Zo ~ Rc11ro ohms (8. lo cual pennite la siguiente aproximación: Zi .. la magnitud de rose obtiene por lo general mediante la hoja de especificaciones o de las características.1 Configuración de polarización fija de emisor común. B v.2 Red de la figura 8. Z¡: La figura 8. El resultado es la config~ración de la figura 8. .. -z. re y ro' La magnitud de f3 por lo general se obtiene mediante una hoja de especificaciones o por medición directa utilizando un trazador de curvas o mediante un instrumento para probar transistores. I 2= lO/3r... o-----}t---+-<>---! e.3.2 Configuración de emisor común con polarización fija 347 . 8.:: Re y 1 . + V..4. Z. Figura 8.3) lORD' con frecuencia se aplica la aproximación Re \\ ro'. El siguiente paso consiste en calcular /3. IZ o "R c I r.: '------'RB f3r. r.~ !ORe (8.1 después de eliminar los efectos de Vco el y e2- Figura 8..h 1..2) Zo: Recuérdese que la impedancia de salida Zo se calculó cuando Vi ~ O.

10) la cual emplea Ao y Z. A.5.7) sugiere que puede desearse el retorno a una ecuación como la ecuación (7.. si ro ~ 1ORe y RB . como se muestra en la figura 8.5 y 8.7) Y Ai = (ro + Re)(R B + ¡3r..6) Se observa la ausencia explícita de ¡3 en las ecuaciones (8. de manera que y (8.' - rol pero ¡3r. Esto es. A.) la cual ciertamente es una expresión compleja y difícil de manejar. > IOP'. lo cual sucede a menudo.lo li = ~ro +ro¡3 ~ ~RB RB¡3r. = -¡3Ih(RcII V lb.¡3 ro + Re ro + Re con El resultado es (RB)(l) lb = RB + ¡3r. =eO~cb~ = 4 ¡.) Re + ¡3RB ro (8.:: . Ai . lb li = RB RB + ¡3r. = y lo li - ¡3RBro (r)(R B) • (8.. V. Sin embargo. = lo 1.5) (8. (8. e lo lb o = r. aunque se reconoce que ¡3 debe utilizarse para determinar re' A i : La ganancia de corriente se calcula de la siguiente manera: Al aplicar la regla del divisor de corriente a los circuitos de entrada y de salida. 348 Capítulo 8 Análisis a pequeña señal del transistor bipolar . Los resistores ro y Re están en paralelo. (r)(¡3lb) 1.JLAv: y .9) Relación de la fase: El signo negativo para Av en la ecuación obtenida indica que ocurre un cambio de fase de 1800 entre las señales de entrada y de salida.::: lOj3re..¡3 1" > IORe La complejidad de la ecuación (8.6)..8) R.

b) 26 mV 26mV 2.071 kQ = 1. Figura 8.1 . 470 Iill ~ 1.7V = 24. t V. O P-tr.6 Ejemplo 8. (cuando re = 00 Q). Calcular Z" (cuando ro = 00 Q).. Z. Encontrar A. (cuando ro = 00 Q). z.6: a) Detenninar r('> EJEMPLO 8.071 kQ = RB 11 {3r.J[ Vee Re Re t Yo I ~.= lE r .(470 kQ> 10. Para la red de la figura 8.: ~ 10{3r.1 b) e) d) e) f) Encontrar Z.71 = 1. Determinar A.2 Configuración de emisor común con polarización fija 349 .0.V --c~-- l2V . r----r--o 12 V 3kQ V.069 3kQ 10.71 Q = -280. = 470 kQ 111. Repetir los incisos e a e incluyendo ro = 50 kQ en todos los cálculos y comparar los resultados.428 mA Q) = 10. I figura 8.LA) = 2.04}lA 470kQ lE = (/3+ l)lB = (101)(24. o-----} 1--+-----1 1. ( 10 ~F 10 ~F - o ~.04 ¡.71 Q {3r.5 Demostración del cambio de fase de 1800 entre las formas de onda de entrada y salida.11 kQ e) Zo = Re '" 3 kQ e) Dado que RB A.428 mA =-.71 kQ) f3 = 100 8. .. . = (100)(10. Solución a) Análisis en DC: ee BE ¡B = ---""---""V . (cuando ro = 00 Q).

8.24 r.~-'---''..:.=. .:. RE CE Figura 8. E --Z.71 Q B _----.. • ~ 'o e h Re ~ Z. 3kQ vs..3 POlARIZACIÓN MEDIANTE DIVISOR DE VOLTAJE La siguiente configuracíón que se analizará es la red de polarización mediante divisor de voltaje de la figura 8.071 kQ) f3R ro = 94.. Re R.:~-"---- vs. -280. V...8 Sustitución del circuito equivalente re en la red equivalente de ac de la figura 8. lOO Como verificación: A.83kQ = . Se observa la ausencia de RE debido al efecto de reducción de baja impedancia del capacitar de desvío. CE' Esto es. ~I /JI.][ f) Zo A~ = rJlRe = 50kQII3kQ = 2.13 vs...16 la cual difiere ligeramente debido sólo a la precisión que se lleva a través de los cálculos. - . 350 Capítulo 8 Análisis a pequeña señal del transistor bipolar .:.7..:.-_-'-.-. + V.-. R. R. la reactancia del capacitar es tan pequeña en comparación con RE que se maneja como un corto circuito para la señal a través de RE' Cuando Vcc se + Vi -li Zi b R. . e.. e 11 ~ 1b e Pr.24)( 1.7 Configuración de polarización mediante divisor de voltaje. ~ Rc = -(-264.-_(ro + Rc)(R8 + f3r. o-----} li Zi e B {----<o v. = -A Z.83 kQ (100)(470 kQ)(50 kQ) = --. - R' '*' Figura 8. 10.069 kQ) 3 kQ = 94.7. e.) (50 kQ + 3 kQ)(470 kQ + 1.= -264... a la frecuencía (o frecuencias) de operación.8. Considérese que el nombre de la configuración es un resultado de la polarización mediante divisor de voltaje en el lado de la entrada para calcular el nivel en de de VE' Vee V.11 ro 11 Re 2. se obtendrá la red de la figura 8. Al sustituir el circuito equivalente r.

como se muestra en la figura 8.13) A. f3r. Zi = Zo: R'II f3r. Para ro. la ecuación para la ganancia de corriente tendrá el mismo formato que la ecuación (8.= Vi Va Rellro r. Zo = RJ ro I (8. Esto es.l y A. a O V se obtiene lb = O ilAy f3lb = O mA. - f3R'r o ro(R' + f3r.8 es tan similar a la de la figura 8.) f3R' R' + f3r e ro ~ lOR c y lo Ai = .8.8.J L iguala a cero coloca una terminal de Rl y Re a potencial de tierra. (8. Va = .14) la cual se nota que es una réplica exacta de la ecuación que se obtuvo para la configuración de polarización fija.(f31b)(R e 11 e r. cuando se hace V.li (8.8. excepto por el hecho que R' = R.15) A i : Debido a que la red de la figura 8. de manera que V = .3.3 Polarización mediante divisor de voltaje 351 .17) 8.: " j (Re 11 r. La combinación de R¡ y R 2 está definida por medio de (8.f3(.l lb = V. se observa que R¡ y R2 permanecen como parte del circuito de entrada mientras que Re forma parte del circuito de salida.: Ya que Re y ro están en paralelo. (8. Además.7).16) Ai = lo 1..11 ) De la figura 8.10) Zi: De la fIgura 8." lOR e (8. 11 Rz = RB . = . (8.12) (8.

81 V = 2. (8. Zo (cuando ro = = O).. o---}l~-+-----1 /. b) e) d) e) f) Z.14) revela un cambio de fase de EJEMPLO 8.9 Ejemplo 8..2 kQ Figura 8. (cuando ro = O). 8.18) Como una opción.2 kO) 135 kO > 82 kO satisfecha Utilizando el método aproximado. Los parámetros de los incisos b a e si ro.7 V = 2.:: 50 kQ Y compare los resultados.19) Relación de la fase: 1800 entre V(J y Vi· El signo negativo de la ecuación (8.9. Solnción a) De: La prueba de .5 kQ) > 10(8. A¡ (cuando ro = = O).2 kO)(22 V) 56 kO+ 8.6RE > lOR 2 (90)(1..J[ y (8. 11 h01' ..81 V VE = VB - VBE = 2.11 V 352 Capítulo 8 Análisis a peqneña señal del transistor bipolar .2 kO .2 Para la red de la figura 8. z. Vcc = (8.0. encuéntrese: a) rlO.2. = 22 v 56Hl 10 ~F V. A.

15 kQ) := . en la mayoría de las situaciones se puede ignorar su efecto._15_k_Q_)(_5_0_kQ_)_ _ (r" + Re)(R' + [3r) 64. 6. = 1...10 aparece la configuración más básica de las que no poseen desvío.44 Q = -324.4 Configuración de E-C con polarización en emisor 353 .11.98 ka vs...- d) Re r = .15 kQ + 1.15 ka 11 (90)(18. = (56 ka) 11 (8.66 kQ) = 16.:[3_R_'r.44Q 1. Sin desvío En la figura 8.76 18.8 kQ) = 68 kQ) No está satisfecha...= 18. Primero se considerará la situación sin derivación y luego se modificarán las ecuaciones obtenidas para la configuración con desvío.2 ka) = 7.J[ V lE = ~ RE 26roV -lE b) 2. Por tanto. por tanto. = .11 V = IAlmA 1.3 VS. y A¡ debido a que no se satisfizo la condición ro..3 VS.76 La condición: r" 2 lOR e (50 kQ...= . 6...15 ka 111.8 kQ . = 7.8 kQ)(7. (50 kQ + 6. A.= -368. -368. no se incluirá en el siguiente análisis..44 a) = 7.. La aplicación de la ley de voltaje de Kirchhoff alIado de la entrada de la figura 8..= .._ _ = _ _ _ (9_0)_O_. y su efecto se discutirá más adelante en esta sección.98 kQ 18. Por tanto.5 ka 26roV r.8 kQ A.11 dará por resultado o 8.4 CONFIGURACIÓN DE E-C CON POLARIZACIÓN EN EMISOR Las redes que se examinaron en esta sección incluyen un resistor en emisor que puede tener o no un desvío en el dominio de ac.. = . (7.6 kQ no está satisfecha.. pero se observa la ausencia de la resistencia ro' Si se considera el efecto de ro' el análisis será mucho más complicado. = - Re 11 ro =- 5. sin embargo.. 11 R.= 73.8 kQ 1150 kQ = 5.66 kQ = 1. A¡ [3R' (90)(7.1 S kQ 2 1O( 1.15 ka Z¡ = R' 11 [3r.15 kQ + 1.c. 10(6.04 R' +[3r. = _ _.66 kQ f) Z. 7. A\. El modelo re equivalente se sustituyó en la figura 8.o.66 kQ) 73..8kQ A.::: 1ORe- 8.04 Existió una diferencia considerable en los resultados de Z().35 ka Zo = Re 11 r" = 6..41 roA R' = R.35 ka e) Z" = Re = 6.44 Q e) La condición R' 2 10[3r.

: f3r e y + f3R E (8. se tiene (8. lb O Y f3lb puede reemplazarse mediante un equivalente de circuito abierto.) Re con A.23) Zo: Al hacer Vi cero..Z.21) puede reducirse aún más a (8.11.+ Z.10 Configuración polarizac}ón de emisor común.25) 354 Capítulo 8 Análisis a pequeña señal del transistor bipolar . R.. + (f3 + I)RE b v. El resultado es = (8. ~ 1.22) Zi: Regresando a la figura 8. Z.20) Ya que f3 por lo regular es mucho mayor que 1.= (fl+ ¡)lb figura 8. El resultado como se aprecia en la figura 8.12 Definición de la impedancia de entrada de un transistor con un resistor de emisor sin desvío. t R/ h . Fagura 8.= f3r.12 indica que la impedancia de entrada de un transistor con un resistor RE sin desvío está determinada por Zb = f3re + (f3 + I )RE (8. lb ~ y Zb Vo = -loRe = -f3l bR e = -f3( .10. la ecuación aproximada es la siguiente Zb .21) Debido a que RE a menudo es mucho mayor que re' la ecuación (8. Re V.-Zb Vi ~r : pr. = -'i. li b .. = Vi R f3 e Zb (8.24) V. • e e I + /5l. y la impedancia de entrada viendo hacia la red a la derecha de RB es Zb = -:. Figura 8.11 Sustitución del circuito equivalente re en la red equivalente de de la figura 8.

30) 8. en cada caso se observa que cuando se cumplen ciertas condiciones.: f3RE' (8. + RE) da . las ecuaciones regresan a la fonna recién derivada. las conversiones de las fuentes.= ---"--R B + Zb li lb R además.25) revela una vez más un cambio de fase de 1800 entre Vo y Vi' Efecto de ro: Las ecuaciones que aparecen abajo revelarán con mayor detalle la complejidad adicional que resulta al incluir ro en el análisis. Al aplicar la regla mediante la división de corriente al circuito de entrada se obtiene e B . Se incluyeron las ecuaciones para eliminar la molesta pregunta del efecto de ro sobre los parámetros importantes de una configuración de transistores.28) o " ElJ A = -A-' .29) e Relación de la fase: El signo negativo de la ecuación (8. e lo = f3 l b de tal forma que y (8. 'R (8.26) y para la aproximación Zb. el teorema de Thévenin y otros. Sin embargo.----------. La derivación de cada ecuación está más allá de las necesidades de este texto y se deja como un ejercicio para el lector. Z¡: (8.JL La sustitución de Zb = f3(r. (8. Cada ecuación puede derivarse mediante la aplicación cuidadosa de las leyes básicas del análisis de circuitos como las leyes de voltaje y de corriente de Kirchhoff.27) Obsérvese una vez más la ausencia de f3 en la ecuación para Av' A¡: La magnitud de R B a menudo es muy' cercana a Zb para permitir la aproximación lb = l¡.4 Configuración de E-C con polarización en emisor 355 .

.= ---'---1O-:-. Zb :. si ro .] ' l f3 re RE Normalmente tanto 1/f3 como r/RE son menores que uno y suman un total que por lo general es menor que uno..34) 356 Capítulo 8 Análisis a pequeña señal del trausistor bipolar ..~ = - -+f3 re RE -+ 100 1 H 0._ _"'----' Cualquier nivel de r" Zo = Re I (8. + (f3 + I)RE la cual puede compararse de manera directa con la ecuación (8. por supuesto es Re Por tanto. r" = lO Q Y RE = l kQ: 1 1 -1--"-. El resultado es un factor de multiplicación para ro mayor que uno. o' (8. ro» re y Zo:' Rcl1ro[' + I + f3 r ] f3 e RE la cual puede escribirse como ZO:'Rcl1ro ['+ .32) Sin embargo. En otras palabras.02 = 50 1000 n y la cual. Debido a que f3 + 1 == {3.33) la cual se obtuvo con anterioridad.:.+-ro o (8.31 ) Z.+ .. A' v' Av = ~= Vi ~ r ] Re 1+-:. la siguiente ecuación resulta excelente para la mayoría de las aplicaciones: (8..20). L-. Para {3 = lOO.? 1O(R c + RE)' se podrán obtener todas las ecuaciones derivadas con anterioridad. f3re (f3 + l)R E + ---"---'---=-l + (Re + RE)/ro Zb:' f3r.][ Debido a que el cociente Relro es siempre mucho menor que ({3 + 1).

Zo' A..56 kU h = (f3 + l)I. _ _ (3R Re Z"h__-.4 Configuración de E-C con polarización en emisor 357 .99.F Vi e __ )1-4----1 el 1.ro.. = = 20Y-O.-h--1r" 2: JURe así como se obtuvo con antes..A) = 4.J[ La relación 1'/1'0 « 1 y Av = Vo V.-Re +ro Para ro '" IOR e (8. Z.35) ' -___ _ _ _ V'-.3 e) d) Z¡. e ---+2..¡. Aj' _ 20 V e) 470kQ 10 ¡.13 Ejemplo 8.34 mA 8. sin CE (sin desvío). pueden aplicarse las ecuaciones (8..13. calcular: a) b) re' EJEMPLO 8. el modelo re equivalente completo puede sustituirse.3. 0.5 ¡. Por tanto.7Y = 35. Solución a) F'lgura 8.34 mA r.36) Con desvío Si RE de la figura 8.. (8. Para la red de la figura 8.. dando por resultado la misma red equivalente que la figura 8. De: lB = Vee-VBE RE + ({3 + I)R E 470kfi + (12\)0..0 4.9). A¡: El cálculo de A i será a la ecuación A.89 ¡. utilizando las ecuaciones anteriores.10 está en desvío mediante un capacitor CE de emisor. = (121)(46.3.A y = 26mY = 5.\) a (8.56kQ 1ICE 10 ~F .

56 ill) 40 k!l 2: 10(2.-------_. e) A = -A -Z.. Zo' A".28 (un incremento significativo) e) A = .28): A.85 cuando se utilizó la ecuación (8.) 67. = = 67."..14. Solucióu a) b) El análisis del dominio de es el mismo y r.70 íl e) Zo = Rc = 2.99 Q. = 5.. == __R = f3 _c Zb _-.2k!l = . .82 EJEMPLO 8. A.:). 2.34 k!l) .2 k!l + 0.8!l 470 kOII(120)(5. Por tanto.76 k!l) = 27.2k!l comparado con 104.34kíl e) Zo = Rc = 2.8!l = 119. = _V V.93 cuando se utilizó la ecuación (8. 358 Capítulo 8 Análisis a pequeña señal del transistor bipolar . Portanto.2kíl d) A. = RBllzb = R IIf3r.5. = _ Re r. {3R B RB + Zb (120)(470 ill) 470 k!l + 7l8.. encontrar (mediante las aproximaciones adecuadas): a) b) e) d) e) re. 2..2kíl ro." d) IOR e está satisfecha..6 k!l satisfecha Por tanto.92 k!l = 59." IO(R e + RE)' 40 k!l 2: 10(2.3 cuando CE está en su lugar. '" f3R B /(R B + Zb)' EJEMPLO 8. J[ b) La prueba de la condición ro. 'R c = 104. Z.4 Repítase el análisis del ejemplo 8. o A. = B = 470 k!lIl718.:..92 k!l = -3.(2_. + RE) Z.99!l + 560 O) = 470 k!l1167.5 Para la red de la figura 8.99!l = -367. Zb y == f3(r.27): Av '" -R¿R E .92 = -(-389) (59.-O_20. RE está "en corto" debido a CE para el análisis ac.2_k:-!l.89 comparado con -3. Z.92k!l RBllzb = l20(5.99!l) == 717.

IOkíl 0..5.7 V = 0.:.2 kil ~ FIgUra 8.324 mA RE 0. la configuración que se obtiene es diferente a la de la figura 8.= 50 kQ I .68k!l 26mV 26 mV = 19.0. eE z. = RBIIZb = 9 k!l11142.9 V = 1.11 sólo por el hecho que RB = R' = RdlR2 = 9k!l " + z..90k!l + 10k!l = V8 . VE + R2 ce .][ 16V tI.2 kO 90kíl o V.68 kil) > 10(10 kfi) 142. = 1..68 kQ I e. • e. 2.-J '=' T 1. Ahora.:. p =210J.64 O r. z..8 k!l = 8.: IOR e se satisfacen. '~ + 10kQ 90kíl 0.68k!l • 2.6 V le = - 0. e 1.14 Ejemplo 8.15 se proporciona el circuito equivalente.8 k!l Z.9 V VE R2 V - IOk!l (16 V) = 1.324 mA = b) En la figura 8.14. Las condiciones de prueba tanto de ro .: IO(R e + RE) como de ro . Solución (210)(0.47kO 8. El empleo de las aproximaciones adecuadas dan Zb"" {3R E = 142.V8E = 1.15 El circuito ac equivalente de la figura 8.8 k!l > 100 k!l satisfecha V8 = R.4 Configuración de E-C con polarización en emisor 359 .6 V . + Figura 8.

.5 figura 8. .--. CONFIGURACIÓN EMISOR-SEGUIDOR Cuando se toma la salida a partir de la tenninal del emisor del transistor como se muestra en la figura 8.. El voltaje de salida siempre es ligeramej'j.47 EjEMPLO 8.02 (un crecimiento significativo) r.68 kO = -3.17. pero la aproximación 360 Capítulo 8 Análisis a pequeña señal del transistor bipolar .= -112.2kil Re 2. debido a la caída de la base al emisor. El análisis en de es el mismo y r.83kO) 2.64 n.64 kO e) A= '~RL -A~= _(_112. Zb = f3r.5 con Solución a) b) e E en su lugar.2 kO = 144. se conoce a la red como emisor~seguidor.12 kO Z¡ = RBllzb = 9 kOIl4.2kO d) A~ = .83kil e) Zo = Re = 2.24 e) e) Z¡ (8. 19.te menor que la señal de entrada.= -.2 kil Re 2. o-}I---"----I Zi Z.64 O) == 4.16 aparece otra variación de una configuración de polarización en emisor.16 Una configuración polarización en emisor con una porción de la resistencia de emisor en desvío en el dominio de ac . = (210)(19.][ Zo = Re = 2. Para el análisis en de la resistencia del emisor es RE + REo' mientras que para el análisis en ac el resistor RE en las ecuaciones anteriores es simplehIente. = 19.2 kO = 12.6 Repetir el ejemplo 8.1 En la figura 8.02)(2.---=.2kO d) A" = .0. 8.RE con RE" en desvío por CE' J --li el V.24) 2.12 kO = 2.RE = .47kO) A¡ = -A~ Re = -( -3..

-:. B 0--)1----+-<>--1 el' Z. el voltaje está en fase con la señal VI' Esto es.. A diferencia del voltaje del colector.::: V¡La configuración de emisor-seguidor se utiliza con frecuencia para propósitos de acoplamiento de impedancia. = + -1. Z¡: La impedancia de entrada se encuentra determinada de la misma manera que se describió en la sección anterior: (8. + (f3 + l)R E (838) 8. Presenta una alta impedancia en la entrada y una impedancia baja en la salida. debido a que el colector está conectado a tierra para el análisis en ac. E?--. tanto Vo corno VI mantendrán sus valores pico positivos y negativos al mismo tiempo.17 que tienen la salida en emisor con Vo . donde se acopla una carga con la impedancia de la fuente para obtener una máxima transferencia de potencia a través del sistema. ~ RE f t 1. En la parte final de esta sección aparecerán otras variaciones de la figura 8. V. Sustitución del circuito equivalente re en la red ac equivalente de ac de la figura 8. Al sustituir el circuito equivalente rl! en la red de la figura 8.5 Configuración emisor-seguidor 361 .37) Zb = f3r.18. e -z. e. El hecho de que Vo "siga" la magnitud de Vi con una relación dentro de fase acredita la terminología emisor-seguidor. + \ 1 COn 1 Figura 8.17.17 Configuración emisor~seguidor.---!!----o 'é. El efecto que se obtiene es muy similar al que se logra con un transformador.J[ _1.17 aparece la configuración emisor-seguidor más común. la cual es directamente opuesta a la configuración de polarización fija estándar. En la figura 8. en realidad es una configuración de colector-común.18. Figura 8.17 se obtiene la red de la figura 8. v. Ar 1 por lo general es buena. De hecho. El efecto de ro se examinará más adelante en la sección.

.: Se puede utilizar la figura 8.. Esto es.: Con frecuencia. Vo -1 .-)V-.(f3_+. RE es mucho mayor que RE + RE Y (8. :-: RE.42) . re' REVi RE + re RE (8. y a menudo se aplica la siguiente aproximación: Figura 8.19 para detenninar la ganancia de voltaje mediante la aplicación de la regla del divisor de voltaje: v= " Vo V. y (8.44) Y A.19 Definición de la impedancia de salida para la configuración emisor-seguidor.z" Por lo general RE es mucho mayor que Te' . o y (8.r.] [./(f3 + 1)] + RE pero y (f3+l)~f3 ---~--=r f3r e f3+1 f3re f3 < de manera que V le == ----'-'-- (8.-i_ f3r. + (f3 + l )RE o 1 = . + re r¡.4l) re + RE " + v. (8. Para detenninar Zo' se hace cero V:. .--l.. -:-:--:-::--~ Vi _____~ [f3r. 'V +1.43) A~. RE Si ahora se construye la red definida por la ecuación (8.40) Zo: La impedancia de salida se describe mejor al escribir la ecuación para la comente lb: lb = - Vi Zb y luego multiplicando por (/3 + 1) para establecer 1".19..::. Zo ~ .41).39) (8.. se obtiene la configuración de la figura 8.. le = (f3 + I)h = (f3 + Vi 1)- Zb Sustituyendo por Z/) se obtiene le = ~-.45) 362 Capitulo 8 Análisis a pequeña señal del transistor bipolar .

I Cualquier r" (8.J[ A.=.REllr. Efecto de ro: Z¡: E {3r.47) Relación de la fase: Como se indicó por medio de la ecuación (8.44) y algunas discusiones anteriores de esta sección.5 Configuración emisor-seguidor 363 .51 ) 8.: De la figura 8. + ([3 + I)R E la cual es similar a las conclusiones anteriores con (8.50) Utilizando í3 + I =' [3. = -({3 + l)h -lo = -({3 + lh 1) de tal forma que =-({3+1) y debido a que R R B + Zb B ({3 + 1) "" {3. (8.48) Si se satisface la condición ro..18.::: 1ORE' Z" = {3r. tanto Vo como VI se encuentran en fase para la configuración emisor-seguidor.49) Z· o' (8. o e o 1..46) o (8. RB + Zh lo = -í.. + -'----"- ({3+ I)R Z" (8. z.

.7.20 Ejemplo 8. = = 2.7V = 220 k!1 + (101)3. 3. Zo' d) e) 1) A". Solución a) lB = R B + ({3 + I)R E l2V-O.tA) = 2.61 n 364 capítulo 8 Análisis a pequeña señal del transistor bipolar .062 roA = 12. A. 25 kQ Ycomparar los resultados. = (101)(20. (8. .3 k!1 = 20. 12 V f 220 ill v. Repetir los incisos b a e cuando ro.42pA h=({3+ 1)/. = ---"--RE re + RE I ~IOR. ro =00 Q -Z.52) ={J. {3R Zb Pero de tal fonna que Zb == {3(r. + RE) y A.062 mA 26mV r. -'--RnE~~ 1+r" Si se satisface la condición ro ~ 1ORE Y se utiliza la aproximación {3 + 1 E Av=-- (8. EJEMPLO 8.20.][ ({3 + I)RElZb A.7 Para la red emisor-seguidor de la figura 8. detenninar: a) re' b) e) Z¡.53) ' .~I-~--I li -10 ~F {3 = 100.-_ _ _ _ _--' ' •.3 kQ Figura 8.42 ¡.

= RBI!Zb = 220 kfili334.261 kfl + 333.-'-'-----'-::-::--[1 + 3.3 kfi 1 +--c -=:-3.72 ka Z" = REllr. se tiene 25 kfl .261 = ro kfi + 294.:. La red de la figura 8.56 kfl = 132.3 kfl) = 1.56 a == r. RE f) Z. R¡ 1\ R2• La red de la figura 8. pero incluye un resistor colector Re En este caso RE se reemplaza una vez más por la combinación en paralelo de R 1 YR2 .61 fl = = 0.3 kfl A. Vo RE 3. = V. = RBllzh = 220 kfl11295. +- 25 kfl con Z. porque Re no se refleja en las redes equivalentes 8.996) .7 kfl =-'-----.06 3.3 kfl = 334.22 también proporciona las características de entrada/salida de un emisor-seguidor. los resultados para Zo y Av son los mismos y únicamente Z¡ es un poco menor.61 fl) + (101)(3.996 ==1 e) A.56 kfl 3 A = -A .= -(0.15 ka A= .J[ b) Zh e) d) {3r. = 33 kfl ({3 + I)R E = (100)(12. .56 O como se obtuvo anteriormente + I)R E /Z b [1 + RE] r" = 0.::: 10R E.21 es una variación de la red de la figura 8.3 kfi1112.-=-3. = 3.72 kfl a la cual se llegó de la manera anterior (lOO + 1)(3.61 fl) RE + (100 + 1)3. 25 kfl Portanto. == contra = (100)(220 kfi) = _ 9.43 kfl 295. Los resultados sugieren que para la mayoría de las aplicaciones se puede obtener una buena aproximación de los resultados reales sólo con el hecho de ignorar los efectos de ro para esta configuración.996 == 1 lo cual es igual al resultado anterior.3 kfl) la cual no se satisface. la cual utiliza una sección de entrada divisor de voltaje para establecer las condiciones de polarización. Las ecuaciones (8.::kfl:=- = 1.72 kfl) = -40.5 Configuración emisor-seguidor 365 . ( 132.17. aunque no se satisface la condición ro .56 kfl == (3R E Z. = 3. ({3 132. 10(3.67 220 kfi + 334. + ({3 + I)R E = (100)(12.47) se pueden cambiar con sólo reemplazar RB por R'.".7 kfl = 126. Por tanto.7 kfl VS. .3 kfl + 12.3 kfl Al verificar la condición ro 2 lOR E .3 kfi)/295.37) a (8.61 fl = 12.3 kfl lJ Zo = REllre = 12. La impedancia de entrada Z¡ y la impedancia de salida Z() no se afectan entre sí. = RE + r.

I i Z " Figura 8.J[ Va 9 v. RE E.23. =Jl" " z. 1. + V.23 con el modelo equivalente r". 1" ~ + lé B Z. Figura 8.l'-1.6 CONFlGURACIÓN DE BASE COMÚN .23 Configuración de base común. vi. al" e ~ tI. -.21 Configuración emisorseguidor con un arreglo polarización mediante divisor de voltaje.lfación emisor-seguidor con un resis!or ' colector Rc de la base o el emisor. La impedancia de salida ro del transistor no está incluida para la configuración de base común debido a que por lo general se encuentra en el rango de los megaohms y puede ignorarse puesto que se encuentra en paralelo con el resistor Re ~. Sin embargo. De hecho. 8. Figura 8.------~--~~.. -.22 Config'. de base común sustituido en la figura 8. La configuración estándar aparece en la figura '8. el único efecto de Re será al determinar el punto de operación Q.55) 366 Capítulo 8 Análisis a pequeña señal del transistor bipolar .~RL -. la ganancia de voltaje puede ser considerable. o \) 1-+~---1 r \ -z Figura 8.24. • e + ~:.24 Sustitución del circuito equivalente r~ en la red equivalente de ae de la figura 8. t I -1. (8.f.La configuración de base común se caracteriza por tener uria impedancía de entrada relativamente baja y una impedancia de salida alta y además una ganancia de corriente menor a uno.54) (8. R.

. a= 0.61 fi == re e) Zo=R e =5kfi Re 5kO d) A '" = .= 250 .3 V -1 kO ~ 1.a"..8.57) Relación de la fase: El hecho de que Aves un número positivo indica que tanto V(J como Vi se encuentran en fase para la configuración de base común. Solución a) lE ~ V EE - V BE RE ~ 2 V . ~ 1 kOl120 O = 19. . ro = l/h oh está por lo general en el rango de los megaohms y es más grande que la resistencia en paralelo Re como para permitir la aproximación ro 11 Re == Re Para la red de la figura 8. = . re 20 O e) A¡ = -0. ¡--) 1. Z" o Figura 8.25 Ejemplo 8.7 V 1 kO ~ 1. lO ~F 1.J[ con I. -Z.3 mA r ~ 26mV ~ 26mV ~ 200 e lE l.. Zo' A r. -1 (8.98 r o = 1 MQ 5Hl 8V h ~ o 1 2v T - \0.3 mA b) Z¡ ~ REllr. d) e) A.8 re' Z¡. ~-' V de tal forma que y (8.6 Configuración de base común 367 .: Al suponer que RE :::p- re se obtiene le = I¡ y lo = -ale = -al¡ A¡ = con 1" 1. Efecto de ro: Para la configuración de base común. -+Ika 10 ~F \0.25.98"" -1 8.0.56) A~.. calcular: a) b) e) EjEMPLO 8.

o el Vi - 8 o-----J f--~-<>--I z.~ V e J. Los efectos de una resistencia de salida roen el transistor se analizarán más adelante en esta sección. tc~v ':' + " Figura 8. e. 8 . + Vi J. l' Z.-t_J"-. Zo figura 8.J[ 8. lo '" f3l& y pero Vv = -(f3l blRc = .26 Configuración de retroalimentación en colector.lugar de la base a la fuente de dc tiene un impacto significativo sobre el nivel de dificultad que se encuentra al momento de analizar la red.Vi RF con e Debido a que Vv = -loRe lo = f3lb + l' /3Ib es mucho mayor que r.26.7 CONFlGURACIÓN CON RETROALIMENTACIÓN EN COLECTOR La red con retroalimentación en colector de la figura 8. No se espera que un nuevo estudiante del tema seleccione la secuencia de los pasos descritos a continuación sin hacer uno o dos pasos de manera errónea. La sustitucíón del circuito equivalente y el redibujo de la red dará por resultado la configuración de la figura 8.27 ':' Sustitución del circuito equivalente Te en la red equivalente de ac de la figura 8.Br. Algunos pasos que serán realizados a continuación son el resultado de la experiencia al trabajar con tales configuraciones. la simple maniobra de conectar un resistor de la base al colector en . Re r-'V\RFI\r-t--.27.l2. J' = Vo . Sin embargo.26 utiliza una trayectoria de retroalimentación desde el colector a la base para aumentar la estabilidad del sistema como se discutió en la sección 4.f3I¡}1c y 368 Capítulo 8 Análisis a pequeña señal del transistor bipolar ..RF + ¡Jlb h .

El efecto de f3rl' se elimina y RF aparece en paralelo con Re y (8. 369 8. y A. = - Vo V. se obtiene r e Iv" f3Ib' VD = -IoRe = -(f3Ib )R e V. [ I + RF 'e = lif3r. V = -f3-Re o 13r.27. I + f3R e RF r o Zi = " Re RF (8.60) ..58) -+ 13 Zo: Si se hace Vi cero como se requiere para definir Zo' la red aparecerá como se muestra en la figura 8. A. t= El res ultado es =---= Vo Vi RF RF V = If3r .: e de la figura 8.7 Configuración con retroalimentación en colector . =O ¡ En el nodo Figura 8. J Re = Re pero Re es por 10 general mucho mayor que re y 1 + de tal fOnTIa que .59) v. f3I b » Sustituyendo lb = V/f3r.28 Definición de Zo para la configuración de retroalimentación en colector. y z r = Vi = _ _ _-'-f3::--'-.- 'li 1+f3r'[I+Rel RF r.I [ I + -Re] f3r V 1 1 e RF 'e e 1 o Vi [ I Re] + -f3r..28.J[ Por tanto. Iv = f3Ib + r Para los valores nOnTIales._ _-. = Re r (8. z= f3r.

O Y al aplicar la condición ro '" !ORe pero por lo general RelRF « 1y Zi=--:---- -+-370 Capítulo 8 Análisis a pequeña señal del transistor bipolar 1 f3r.--. + RF + (3R c ) = liRF O Sustituyendo lb = 1)f3 a partir de lo '" f31" da lo 13({3r. = ~ li = f3R F RF + f3R e (8.--I.Re = O Ih {3r.62) Relación de la fase: El signo negativo de la ecuación (8.JL A i: La aplicación de la ley de voltaje de Kirchhoff alrededor del lazo exterior de la red genera Vi + VRF e Utilizando lo '" f3lh' se tiene ~ Vo = O Ih f3 r . + R. + f3R c Ignorando f3r. Re RFr. y comparar con RF y f3R e A.=- .liRF + (3lbRc = Ib(f3r. + (lh - l¡)R F + (. .60) indica un cambio de fase de 180Q entre V o y Vi' Efecto de ro: Z¡: Un análisis completo sin la aplicación de aproximaciones dará por resultado 1+ Rell ro RF Zi = 1 -+-+ f3r. e + IbRF ..--c--{3r.61 ) y lo A. I. (8. + RF + f3R c ) = IiRF e I" = -=--~{3"-R-.63) Al reconocer que l/R F ".F. RF Rell ro RFre (8.

(8. Zo' A. detenninar: a) EJEMPLO 8.::: lOR e (8. (8. 8.o?: ¡ORe y dado que RelRF es por lo general. Para la red de 1a figura 8.29.68) Debido a que RF» re' (8. Zo: Al incluir ro en paralelo con Re er.28 se obtiene (8. la figura 8.67) A: . r ~ ..JL o z.Q Y comparar los resultados. Re RF (8. d) e) f) Repetir los incisos b a e cuando ro = 20 k.69) Re 1+RF ' -_ _ _ _ _ _.64) - + {3 así. mucho menor que uno.9 re' b) e) Z¡.70) corno se obtuvo con anterioridad. A¡.651 Para r" . como se obtuvo anteriormente..66) igual como se consiguió antes.' r. Para la condición común de RF» Re (8.7 Configuración con retroalimentación en colector 371 .

21 U) = 560. Por tanto.VBE = 180 kU + 9V .7 kQ V.64 X 10 3 0.02 e) Zo = RcllRF = 2. Z" Z. Figura 8..66 kQ anterionnente 372 Capitulo 8 Análisis a pequeña señal del transistor bipolar .= --'-'-'':''::''''=-I Re I 2.7 kU 0.53 ¡LA) = 2.:: IORc no está satisfecha. ~ __ IO~F -/. 32 mA re 11.53 ¡LA I E = «(3 + 1)IB = (201)(11.5 U anterionnente = rollRcllR F = 20 kU112.7 kUII180 kU = 2.21 U = 50(11..006 X 10. = 2. = ---'----'---'--.= 11.21 U b) Z.7 kU) = 50 f) = 11. (200)(180 kU) e) A = (3R F ..015 lB = Vce . r.18 X 10 3 = 617./=ooQ .. 2. Solución a) RF + (3R e = 11.38 kU 1 + 180kU 1 + 0.45 X 10.21 U 11.7 V (200)2.29 Ejemplo 8. 1+ 2.. 560.5 n 2¡: La condición ro. RF + (3Rc 180 kU + (200)(2.005 + 0.013 = = 1.21 n r.0.9.7 kUI120 kU 180kU (l80kU)(I1.3 + 0.7 kU -+(3 RF -+ 200 180 kU 0.86 r.7 kUII180 kU = 2.7 kUI120 kU 180kU 2: o 20 1 + 1 + 2.][ 9V ? 1.21) 2.21 U) (200)(11.66 kn 27kU Re d) Al' = .21 U -240.3 + 1.35 kQ VS.. ~V\II""---<f-'--lf-----o V" 10 ~F 180 ill ~/" f3 =200.7 U vs..32 mA 26mV 26mV = 11.

Figura 8.7-k-:!1= 47._F_R-.E_.56 X 10.21!1 ( ) 1+ X 2 '::"":-'-. C.[~I + ~] (ro¡¡R~) RF re 1R 1+~ R..38 kí1) 1 + 0.72) A' " (8.. v. .71) a (8.38 k!1 8.71) z· " (8.38 k!1 . Las derivaciones se dejan como un ejercicio al final del capítulo.013 = -209.7 Configuración con retroalimentación en colector 373 .7 !1 Para la configuración de la figura 8.74) f3 8. z. las ecuaciones (8.73) 1 A¡"'-----+ (8.[ 1 + 180k!1 11..l_.56)-Z-.86 anteriores A: .- .30 Configuración de retroalimentación en colector con un resistor de emisor RE: Z¡ '" [-i ------=---+ _(_R=.[5.30.94 vs. = -A" Re = -(-209. -240.C':"') RE j (8. o---::-¡ f---"-----I z. C. ~_'VRVF'V-+t!.92 10. Re 1.. 50 anteriores 617.56 VS.180 k!1 2.. Z..)(2.6 - 1 ] 2. A" = --'---r--'¡c-.74) determinarán las variables de interés.-If----<> v.J A: I lrI • L. A.

'" Re I I 'é.32. :::lV' RF .J[ 8.32 Sustitución del circuito equivalente Te en la red equivalente de ac de la figura 8.75) z· o' (8. El circuito equivalente de pequeña señal aparecerá entonces como se muestra en la figura 8.8 CONRGURACIÓN CON RETROALIMENTACIÓN DE DC EN COLECTOR La red de la figura 8. t"-1 . ~'. Z. 1.. Figura 8.31 v. o-:---ll Configuración de retroalimentación de de en colector. te. .31 tiene un resistor para retroalimentación de de con objeto de una mayor estabilidad. A la frecuencia o frecuencias de operación.. z. no obstante que el capacitor C~ cambiará porciones de la resistencia de retroalimentación a las secciones de entrada y d~ salida de la red en el dominio ac.76) (8. "F z" v R' (8. + v.. c.. Figura 8. el capacitor asumirá un equivalente de corto circuito a tierra debido a su bajo nivel de impedancia respecto a los otrOS elementos de la red.77) A' " R' ~ r"ll RF. 1. I + ~ fJJ.I\ Re y V" = -f3I"R' Análisis a pequeña señal del transistor bipolar 374 Capítulo 8 .3!. Lu porción de RF que se cambió al lado de entrada o de salida se caiculará mediante los niveles de resistencia de ac deseados de entrada o salida.

82) Relación de la fase: El signo negativo en la ecuación revela un cambio claro de fase de 180' entre los voltajes de entrada y de salida.R' + Re La ganancia de corriente A.(r"IIR F .) A.l4'. =o.80) 2 L-_ _ _ _ _ _ _ _ _ _ _ _--' R' == r" ... + Re) de tal fonua que (8.. + {3r.R' (R F . R' {3lh lo = R + Re 1 o = -::-:'R'{3 -'-..es por lo general mucho mayor que f3re • RF.81) o (8. + {3r.:::. (8. + f3r e == RF I y lo i3Rt:(r"IIR. y para el lado de salida utilizando R' = ro 11 R F .--= \ . Debido a que RF.78) A. I RF ." =Vi V rJRF. + f3r .][ pero y V = o -{3~ Vi R' {3rl" de tal forma que A.)(R' + Re) I I'RF (8. (8..IIR c r. V. . Ai: V RF.li . o lh = li RF . 8. . = .8 Configuración con retroalimentación de dc en colector 375 .79) r" ~ JOR( Para el lado de entrada In = Rf/i RF ..IIRc r. I = lo = Ji lo Jh Ih R/ Ji R' {3 RF . RFr + Re + f3r(' y A = ~ = li f3R F .

62mA = ({3 + re = 26mV 26mV = 9.OlmF /3= 140. 1 ~ ~ /JI.39 kf1 La red equivalente aparece en la figura 8. Solución a) -1.6 ¡... f3r. = 3 kf1¡¡68 kf1 = 2. Z¡ = RF ...10 Para la red de la figura 8. r . .VBE RF + {3R c 12 V .tA) = 2.37kO + V.395 k..10..tA lE I)IB = (141)(18.33. lOmF O.. 68 kQ ..3 V = 608 kf1 = 18.0.39 kf1 '" 1.J[ ---------------------------------------------------EJEMPLO 8.62 mA b) {3re = (140)(9. =nI. z. 1. 1.=30kQ Figura 8. lo r-"NV---r-'VV\r---+'-'-l (---<> V" Vi o----}f-<--. + V.Q . r.------l IOmF -z.92 f1) = 1. se satisface mediante el signo de igual en la condición.6 ¡. 120kU -1. oC: lB = Vcc .33 Ejemplo 8..87kO 376 Capítulo 8 Análisis a pequeña señal del transistor bipolar . Figura 8.34 Sustitución del circuito equivalente re en la red equivalente de ac de la figura 8. -z. e) Probando la condición ro !ORe' se encuentra 30 kQ ~ 10(3 kQ) = 30 kQ la cual. Zo '" RclIRF .7 V (120 kf1 =~~~~~~--~ + 68 kf1) + (140)3 kf1 11.IIf3re = 120 kf1II1. 11 v Ha 120 kO A..34. Por tanto. 140 lb 30kíl r" 68 kU lkU .33.920 2.. determinar: a) b) e) d) e) re' Zi' Zu' A.

se especifican.35 Circuito equivalente híbrido de emisor común aproximado. utilizando el modelo equivalente híbrido aproximado para 8. hfe • h ib .36 Circuito equivalente híbrido de base común aproximado.38. h -.9 Circuito equivalente híbrido aproximado 377 . Sin embargo.3 e) Debido a que la condición R F . y así sucesivamente. e >h¡~ t I h"lb • • h~ .8 8. cuando se presenta el problema. hfb =-a y h·¡b = re (obsérvese el apéndice A). + -----:c-c--::30kOl168W 3 kO --::----= 1. 2.• l.==:::. debe tenerse en cuenta que los parámetros híbridos y los componentes del modelo re están relacionados mediante las siguientes ecuaciones tal como se discutió a detalle en el capítulo 7: hle = f3r e j e = 13.9 CIRCUITO EQUIVALENTE HÍBRIDO APROXIMADO El análisis de la configuración de emisor común de la figura 8.35 y de la base común de la figura 8. .920 '" -289.14 140 140 '" 122. A\.- RF. Aunque el tiempo y las prioridades no permiten realizar un análisis detallado de todas las configuraciones tratadas hasta ahora.14 1 + 0. .» [3r" se satisface. Figura 8. los parámetros tales como h ie . r------r----~c ~--4----4---~-~h Figura 8.\!R c r.37 aparecerá la red equivalente en pequeña señal en la figura 8. En otras palabras. hoe = llro .36 mediante el empleo del circuito equivalente híbrido aproximado es muy parecido al realizado en el modelo re. A¡ '" _---'--f3__ 1 +--- 140 1 Re r"IIR F.J[ d) ro ~ lOR c por tanto.87 kO 9. en esta sección se incluirá un breve repaso de algunas de las más importantes para demostrar las similitudes en los métodos y en las ecuaciones que se obtienen.920 = 68 k!1113 W 9.h Configuración de polarización fija Para la configuración de polarización fija de la figura 8. Varios de los parámetros del modelo híbrido están especificados en una hoja de datos o mediante el análisis experimental. El análisis en de asociado con el uso del modelo re 00 es una parte integral del empleo de los parámetros híbridos.

+ V" o Figura 8.: A partir de la figura 8. v " de tal forma que A.37 Configuración de polarización fija. = ~ Vi = _ h¡. - Figura 8. V. + v. Compárense las similitudes aparentes con la figura 8.3 y el análisis del modelo Las semejanzas sugieren que el análisis será muy similar y los resultados de uno pueden relacionarse directamente con el otro.38.l Ro: - • h" 1 I -h hOl? + V h¡J. emisor común.J~ .. Z" 1. Z.l (8. ~ 1" ( h" hje 0-)1---+----1 C.(R c Illlho. Z" A. Re 1. T.38. + z.eh.> : Re - z. e.85) h ie (8. (8.38 Sustitución del circuito equivalente híbrido aproximado en la red equivalente de ac de la figura 8.:.-' R' . 1.83) Zo: A partir de la figura 8. 1.86) 378 Capítulo 8 Análisis a pequeña señal del transistor bipolar .84) l/h)1 Re Vo = -loR' = -lcR' = -h¡e1b R' y Ib=~ h ie con Vo = -h.: Utilizando R' = (8.37.

. v. calcule: EJEMPLO 8. /.11...40 Configuración de polarización mediante divisor de voltaje.87) (8. . Z¡ De la figura 8..171 kl1 = _ 262.9 Circuito equivalente híbrido aproximado 379 . Al'.7 W = 2.::. Z¡: 2Q: z" figura 8.34 Configuración de divisor de voltaje Para la configuración de polarización mediante divisor de voltaje de la figura 8. = A partir de la figura 8.----r-.175k!2 ha.l1.:.7:. = 1.(2:.:. figura 8.---o 8 v d) ~ ~ /" :l.:.JL ---------------------------------------------------Para la red de la figura 8.ii:=-SO:.39.40. o • i ll--+----i el ~R z.(I:.'=: 20 !lA/V V" z. ( ' h¡. A¡. = 120 Z" h".. k:::l1::.::2""0)-... ) 1.38.11 a) b) e) Z¡Z". = hae h¡e(Rclll1hae) 50 kl1112. -:F.7kQ ~ 330 k!2 ¿_)f-I_+---_---1 +---11--- 0 1.171 k!l ! 1 =- 2a = e) -IIRe = hae 1 = 20 JLAN = 50kí} hie d) A¡ '" h¡e = 120 A.:.39 Ejemplo 8.k. Solución a) b) Z¡ = RBllh¡.38 reemplazando a R B por R' = R ]11 R2 .56 k!l '" Re ".88) 8. la red equivalente en pequeña señal obtenida tendrá la misma apariencia que la figura 8. R'II h¡e (8. = 330 WII1.38 con RB = K'.175 kl1 r " '" h¡e = 1.

11. y 1.41 Configuración de polarización en emisor sin desvío. de la misma manera Con V. o • )1-------1 -z.: (8.J[ A' " (8. figura 8.41. (8.· El análisis será entonces. mediante hit' y {3If¡ por ht//.91) (8.90) Configuración de polarización en emisor sin derivación Para la configuración de emisor común con polarización en emisor sin derivación de la figura 8.89) hie (8..93) y ~ ~ (8.95) 380 Capitulo 8 Análisis a pequeña señal del transistor bipolar . el modelo de pequeña señal será el mismo que para la figura 8.94) (8.92) Z. reemplazando /3r.

][
o

-A ,

(8.96)

Configuración emisor-seguidor
Para el emisor-seguidor de la figura 8.42 el modelo de pequeña señal igualará la figura 8.18 con f3r" ;; h ie y f3;; h f{'· Las ecuaciones obtenidas serán, por tanto. similares. l¡: (8.97) (8.98)

v, e

z,

1,

---.- )

Figura 8.42 Configuración de emisor-seguidor.

lQ: Para Z() la red de salida definida por las ecuaciones obtenidas aparecerá como se muestra en la fígura 8.43. Al revisar el desarrollo de las ecuaciones en la sección 8.5 y

Z"

-

RE

II~ h
1<'

(8.99)

h"
1 .... h¡e VV\¡

+

v,

I
'\,

I

¡'e
+

o

lt;¡

Z"
Figura 8.43 Definición de Zo para la configuración de emisor-seguidor.

l

o

A~: Para la ganancia de voltaje se puede aplicar la regla del divisor de voltaje a la figura 8.43 de la siguiente manera:

8.9 Circuito equivalente híbrido aproximado

381

J[
pero ya que I +

"fe'" h1,.
A, =

Vu V,

-

RE
RE + h¡/hft

(8. I 00)

A, =

hfc R8

(8.101 )

RB + Zb

o

A, = -A r RE

Z,

(8. I 02)

Configuración de base común
La última configuración que se examinará con el circuito equivalente híbrido aproximado será el amplificador de base común de la figura 8.44. Al sustituir el modelo equivalente híbrido aproximado de base común se obtiene la red de la figura 8.45. la cual es muy similar a la figura 8.24. A partir de la figura 8.45,

+
V,

-J,

h i/¡· hfl,

-z,

-f,

RE
-;; ;;-

L
Re

+
Vo

VEE

T

-

Zo

V

cc

Figura 8.44

Configuración de base común.

-z,

+ -J,-

'--1

---"-'-h-:;'
v"

-

z,.

t
Figura 8.45 Sustitución del circuito equivalente híbrido aproximado en la red equivalente de ac de la figura 8.44.

Z,

(8.103)

;8.104)

382

Capitulo 8 Auálisis a pequeña señal del transistor bipolar

J[
con

1 =e h
ib

Vi

y

de tal forma que

(8.105)

A, =

lo

(8.106)

1,

a)

Para la red de la figura 8.46. determine: Zi' b) Zo'
e)

EJEMPLO 8.12

A,.

d)
1,

Ai'

+

o

I

lr--~--~.

-z,

h", = - 0.99
hin
=:

3.3 kQ

14.3.Q

h"b= 0.5 ~N .

-

Z"

IOV

Figura 8.46

Ejemplo 8.12.

Solución

a)
b)

Zi
ro

= REllh ib = 2.2 kili I14.3 il = 14.21 il == hib =hob

=
l.

1
0.5 ¡.LA/V

= 2 Mil
3.3 kO
14.21

Zo =
eA , d) Ai

-IIRe == Re =
hob

)

=-

hjbRe

=

(-0.99)(3.3 k!l)

h

ib

=.

22991

== hfb

= -1

Las configuraciones restantes de las secciones 8.1 a 8.8 que no se analizaron en esta sección se dejan como un ejercicio para la sección de problemas de este capítulo. Se supone que el análisis anterior revela las similitudes en el método utilizando los modelos re O el híbrido equivalente aproximado y eliminando, por tanto, cualquier dificultad real cuando se analicen !as redes restantes de las secciones previas.

8.10

MODELO EQUIVALENTE HÍBRIDO COMPLETO

El análisis de la sección 8.9 se limitó al circuito equivalente híbrido aproximado además de alguna discusión acerca de la impedancia de salida. En esta sección se utiliza el circuito equivalente completo para mostrar el impacto de h r y para definir en términos más específicos el 8.10 Modelo equivalente híbrido completo

383

J[
impacto de h{J' Es importante entender que debido a que el modelo híbrido equivalente tiene la misma apariencia para las configuraciones de base común, de emisor común y de colector común, se pueden aplicar a cada configuración las ecuaciones desarrolladas en esta sección. Sólo es necesario insertar los parámetros defmidos para cada configuración. Esto es, para tu configuración de base común, se utilizan hth' h¡h Yasí sucesivamente, se emplean para una configuración de emisor común h(('. hi('. Y as(sucesivamente. Se debe recordar que el apéndice A permite hacer una conversión de un conjunto de parámetros al otro si se proporciona alguno y se requiere algún otro. Considérese la configuración general de la figura 8.47 con los parámetros de dos puertos de interés particular. El modelo equivalente híbrido completo se sustituye más adelante en la figura 8.48 empleando parámetros que no especifican el tipo de configuración de que se trata. En otras palabras. las soluciones estarán en ténninos de h¡, h r • h¡ Y ho' A diferencia del análisis de las secciones previas de este capítulo. la ganancia de corriente Al se determinará en primer lugar porque las ecuaciones que se desarrollaron para precisar los otros parámetros.

R,

+
V,

I\¡


Figura 8.47

Z,

1,

+
v,
Transistor

+
v"

-Z"

-1"

RL

C>--

Sistema de dos puertos.

R,

+
V,

I\¡
-1

1,
Z

+
V,

=¡tI"
h,

+

~I

+
"
~;,

=;-¡

1"

h,.V"

"v

t

h,l"

l/f¡

I

Z"

RL

Figura 8.48 figura 8.47.

Sustitución del circuito equivalente híbrido completo en el sistema de dos puertos de la

Ganancia de corriente, Aí = la/lí
Al aplicar la ley de corriente de Kirchhoff al circuito de salida 'e obtiene

Sustituyendo V(J = -loRL se obtiene

Al escribir la ecuación anterior, se tiene

lo
e

+ hoRLl,

= h¡l;

384

Capítulo 8

Análisis a pequeña señal del transistor bipolar

J[
de manera que
A, =
1,

=

(8.107)

Se observa que la ganancia de corriente reducirá el resultado deA i ::: hfen caso de que el factor hoRL sea suficientemente pequeño comparado con uno. .

Ganancia de voltaje, A, = Vo/V¡
Al aplicar la ley de voltaje de Kirchhoff al circuito de entrada se consigue

Sustituyendo l¡ = (l + h"RJI)h¡de la ecuación (8.107) e lo = -V,/RL de arriba, se obtiene

Al resolver la relación

~/Vi

se obtiene (8.108)

En este caso se obtendrá la forma familiar de Al'::: -hrRL/h¡ en caso de que el factor (h/l()h¡hr)R L sea 10 suficientemente pequeño comparado con h i.

Impedancia de entrada, Z¡ = V;Il¡
Para el circuito de entrada
Vi

= h¡l¡ + hrVo
=

Sustituyendo se tiene Dado que

V,

-I"R L

VI = h¡l¡ - hrRLlo

A=I

lo li

lo = A¡l¡
de manera que la ecuación anterior se convierte en

Vi = hJi - hrRLA¡l¡
Al resolver la relación Vi/.. se obtiene , ,

y sustituyendo

= -:I-+-h"-,-,R=-LV,
1,

se obtiene

(8.109)

La forma familiar de Z¡ = h¡ se obtendrá cuando el segundo factor sea lo suficientemente menor que el primero.
8.10 Modelo equivalente hibrido completo

385

J[
Impedancia de salida, Zo = Vo/lo
La impedancia de salida de un amplificador está definida como el cociente del voltaje de salida a la comente de salida cuando la señal Vs se iguala a cero. Para el circuito de entrada, cuando V., = O,

1= -h,Vo Rs + h¡
I

Sustituyendo esta relación en la siguiente ecuación que se obtuvo a partir del circuito de salida se tiene

y

(8.110)

En este caso la impedancia de salida se reducirá a la fonna familiar de Zo = 1/h o para el transistor cuando el segundo factor del denominador es suficientemente más pequeño que el primero.

EJEMPLO 8.13

Para lared de la figura 8.49, calcule los siguientes parámetros empleando el modelo equivalente híbrido completo y compare los resultados obtenidos por medio del modelo aproximado.
a) b)

e) d)

Z¡ y Z;. A, A I =1//I yA'=nr o I () I Zo (dentro de Re) y Z;, (incluido Re)'

18 v
>470Hl

4.7 kQ

R'~:
v, '\¡

+
v,

+f

1Hl

_

z' ,

-J,

Q ......

-1L-______~--------~~~------~------<
1.6kQ.h" "" 2x 1O-4./1,}(. = 20v

pA

Figura 8.49 Ejemplo 8.13.

Solución Ahora que están derivadas las ecuaciones básicas para cada cantidad, el orden en que se calculan es arbitrario. Sin embargo, a menudo es una cantidad útil la impedancia de entrada y por tanto se celculará de manera inicial. El circuito equivalente híbrido de emisor común completo se sustituyó y se volvió a dibujar la red como se muestra en la figura 8.50. Se obtendrá un circuito Thévenin equivalente para la sección de entrada de la figura 8.50 en el equivalente de entrada de la figura 8.51 debido a que ETh" V, Y RTh" R, = I kQ (un resultado debido a que R B = 470 kQ es mucho mayor que R, = 1 kQ). En este ejemplo RL = Re e 1, está definida como la

386

Capítulo 8 Análisis a pequeña señal del transistor bipolar

R,

+
V,

"v -1

-- ~ :l
¡¡
Z,:

J[
=i)l"
L6kn

.!.
Z

+

.

Iko.

+

~l
2xIQ-lV"

V,

470'k12

"v

~

110lb

50kQ

4,7ko.~
I

-Z,;

~

+

-

-1

Théwnin

t:i.gun. S.S(} figura 8.49.

Sus.t\tudón del drc.ui.t0 e<:'¡\i\valente híbúdo c.offi?letQ en la red e<.'¡u\'lalente de ac de la

-- - 9 RJlkQ
(
1,
h
,

Z/

+

::

"

-.::...
-z,;
I

1

z,

I~ z"

v,

v,

"v

hr~ v"
2x 1()-4 v"

"v
-1

~

hIló

hQi' =50kO:

llorb

4.7 kn

h"" =20pS

-1
Reemplazo de la seccióñ de entrada de la figura 8.50 mediante un circuito equivalente

Figura 8.51

Thévenin,

corriente Re igual que en los ejemplos anteriores de este capítulo, La impedancia de salida 20 que está definida mediante la ecuación (8.110) es sólo para las terminales de salida del transistor. No incluye los efectos de Re Z~ simplemente es la combinación en paralelo de Zo y Re La configuración que se obtiene en la figura 8.51 es una réplica exacta de la red definida en la figura 8.48 y pueden aplicarse las ecuaciones derivadas anteriormente.
a)

La ecuación (8,109): Z, =

tV, = h"

hfehreRL

1 + ho,R L
4

1.6 kí1 _ (110)(2 X 10- )(4,7 kD.) 1 + (20 ¡.LS)(4,7 k!1) = 1.6 k!1 - 94.52 !1 = 1.51 k!l
contra 1.6 kQ utilizando sólo h ic '

z; =
b)

470 k!1IIZ, '"
-h¡,R

z, =

1.51 k!l

La ecuación (8. 108): Ac

= ---"- =

V

L ---.,--.,--""==,.----

V,

h"

+ (h"h", - h¡,h,,)RL

-(lIO)(4.h!1) 1.6 kD. + [(1.6 k!1)(20 ¡.LS) - (110)(2 -517 X 10 3 !1 1.6 k!1 + (0.032 - 0.022)4.7 k!1 -517 )( 103 !1 1.6k!1

X

10 4»)4.7 kD.

=

+ 47!1

= -313.9

contra -323.125 al utilizar A,." -h{,RJh".
8.1\\
~l<> "'luiv"",ut,,

hibrld<> <:<>Ulpleto

387

] L,
110 c) La ecuación (8.107):

1

+ (20 ",S)(4.7 kü)

110 = _.:..:..::- = 100.55

J + 0.094

contra 110 mediante el simple empleo de IzV Ya que 470 kQ »Z,.I;= J" y A;= 100.55 también.

d)

La ecuación (8.110): Z

o

Vo = ~ = -~--~~-lo
ho ,
-

[h¡,h"J(h"

+

R,)]

1 =~--------~~--------20 ¡J-S - [(110)(2 X 10 4)/( 1.6 ka + 1 k!1) J
= ------'----

J 1.54 ¡J-S

= 86.66 kfi
el cual es mayor que el valor detenninado mediante l/ho,' = 50 kQ.
Z~ =

RcllZo = 4.7 k!11186.66 ka = 4.46 kfi

contra 4.7 kQ utilizando sólo Re

A partir de los resultados anteriores se observa que las soluciones aproximadas para Al
y Z¡ son muy cercanas a las calculadas con el modelo equivalente completo. De hecho, aún

A¡ se diferenció por menos del 10%. El valor alto de Zu sólo contribuyó a la conclusión anterior que Z() a menudo es tan alto que puede ignorarse comparado con la ca.rga aplicada. Sin embargo, se debe considerar que cuando existe la necesidad de determinar el impacto de hrl' y de huI" debe utilizarse el modelo equivalente como se describió arriba. La hoja de especifIcaciones de un transistor en particular proporciona los parámetros de emisor común, tal como se observó en la figura 7.28. El siguiente ejemplo utílizará los mismos parámetros de transistor que aparecen en la figura 8.49 con una configuración pnp de base común para presentar e1 procedimiento de conversión de parámetros y enfatizar el hecho de que el modelo equivalente híbrido mantiene la misma distribución.

EJEMPLO 8.14

Para el amplificador de base común de la figura 8.52, calcúlese los siguientes parámetros empleando el modelo híbrido equivalente completo y compárese con los resultados obtenidos utilizando el modelo aproximado.
a)

Z, y Z;.
A,.

b)

A,yA;' Zo y Z~.

el
d)

V,

-- -J~ -- -+ 1;
V,

h".= 1.6kQ hr l'=2x 10-:'

h/ r == J 10 h,,,,=20).l.S

lo

1,

3kíl

z;

z,

I\¡

6V

-

Zo

Figura 8.52

Ejemplo 8.14.

-1

e

T

r

t"~~
z;
l2V

Vo

388

Capítulo 8 Análisis a pequeña señal del transistor bipolar

J[
Solución
Los parámetros híbridos de base común están derivados de los parámetros de emisor común empleando las ecuaciones aproximadas del apéndice A.
ú, h'b '" _h:c.._ = 1.6 kn = 14.41 1 + h". 1 + 110

n

Se observa lo cercano que están las magnitudes con los valo::-es detenninados por medio de
-'------ = 14.55

1.6kn
110

n
- 2
X

(1.6 kn)(20 ¡,tS)
1

+ 110

10- 4

hfb ==

-h r,

1 + hf ,
ho ,
1 + h(,

= =

-110 1 + 110
20 ¡,tS

= -0.991 = 0.18 p5

hob

==

1 + 110

Sustituyendo el circuito híbrido equivalente de base común de la figura 8.52, se tendrá la red equivalente de pequeña señal de la figura 8.53. La red Thévenin para el circuito de entrada dará RTh = 3 kQ 111 kQ = 0.75 kQ para R, en la ecuación para Zo'

R,

~ 1 kll
I\¡
i

1

--¡;
1,

,

h;b

o

z;

z,

+1,
V,

~ +
hrb Ve

!

+
V,

]kQ

0.883 x 104 VI)

"v

t

-0.991 le
hfb 1,.

.-:h ob =O.18IlS

-1 Zo
b

~

=7)/0

Z· o

+
Vo

o

~ 2.2 kQ

-

Thévenin b

Figura 8.53 Equivalente a pequeña señal para la red de la figura 8.52.

a)

La ecuación (8.109): Z, ~ Vi = hib _

Ii

hfbh'bRL 1 + hobRL

= 14.41 n - -'--'-'-'-'-'-------'-'----'1 + (0.18 I'-S)(2.2 kn)

(-0.991)(0.883 x 10- 4 )(2.2 kn)

n .;- 0.19 n = 14.60 n
= 14.41

contra 14.41 Q al utilizar Z,;: h'b'

Z; = 3 Wllzi
b) La ecuación (8.107): A

~

Zi

~

14.60 n

= lo = __h..L:/b,--_
Ii
1

,

1 + hobRL

-0.991 = ----,,-,-=.:..:......_-

+ (0.18 ¡,tS)(2.2 W)

= -0.991 = hfb
Debido a que 3 ka »Zi' 1(= f¡ y A;;;:: lo / 1;= -1 también.

8.10

Modelo equivalente híbrido completo

389

J[
e)

La ecuación (S. lOS):

~ ""1-:-4.-:-4-1-=0-+--""-[(:-:-c-.4c-I 0 14 - :::--)(0c-.-=-'¡S:-¡.t-"S=-)----'-'-(--0::-.9:-9=-'1-:-)(::CO.::C8:-83=--X--=¡::C0::-4<:-)]:-:2--:.2--:k~0
~

-( -0.991 )(2.2 kO)

149.25

d)

La ecuación (8.110): Zo = h -[h h /(h
ob fbrb

¡b+

R )]
s

0.18 ¡J.S - [(-0.991)(0.883 x 10 4)/(14.410 + 0.75 kO)] 0.295 ¡.tS 3.39 Mil

=

contra 5.56 MQ utilizando Z(/ == l/hobo Para
Z~ =

Z: como se definió mediante la figura 8.53:
2.199 kil

Rcllzo ~ 2.2 kn113.39 MO =

contra 2.2 kQ utilizando Z; == Re

8.11

TABLA RESUMEN

Una vez expuestas las configuraciones más comunes de los amplificadores de pequeña señal a transistor, se pueden resumir sus características generales en la tabla 8.1. Debe quedar absolutamente claro que los valores que se listan son sólo valores típicos con objeto de establecer una base de comparación. Por lo general. los niveles que se adquieren en un análisis real son diferentes y seguramente no son iguales entre una configuración y otra. Poder repetir la mayoría de la información en la tabla constituye un importante primer paso para familiarizarse con la materia tratada. Por ejemplo, el lector debe ser capaz de establecer con cierta seguridad que la configuración emisor-seguidor casi siempre tiene una impedancia de entrada alta, baja impedancia de salida y una ganancia de voltaje ligeramente menor a uno. No debe existir una gran variedad de cálculos para recordar los hechos sobresalientes como los anteriores. Para el futuro, esto permitirá realizar el estudio de una red o sistema sin involucrarse en la parte matemática. La función de cada componente de un diseño se hará cada vez más familiar cuando los hechos generales tales como los anteriores se conviertan en parte de la experiencia personal. Una ventaja obvia de recordar las propiedades generales como las anteriores consiste en la capacidad de verificar los resultados de un análisis matemático. Si la impedancia de entrada de una configuración de base común se encuentra en el rango de Jos kilohms, existe un buen motivo para volver a verificar el análisis. Por otro lado. un resultado de 22 Q sugiere que el análisis puede estar correcto.

8.12

SOLUCIÓN DE PROBLEMAS

Aunque la tenninología de solución de problemas sugiere que los procedimientos que se describirán están diseñados sólo para aislar una función mal realizada. es importante observar que pueden aplicarse las mismas técnicas para asegurar que un sistema está operando de manera apropiada. En cualquier caso, los procedimientos para probar. verificar o aislar requieren de un entendimiento de 10 que debe esperarse en varios lugares de la red tanto en los dominios de

390

Capítulo 8

Análisis a pequeña señal del transistor bipolar

-------------------------------------------------------------TABLA 8.1 Niveles relativos para los parámetros importantes de los amplificadores de emisor común, base común
y colector común.
Configuración
Polarización fJja:
\l cc

J[

Z,
Medio (1 kQ)

Zo
Medio (2kQ)

A,.

A
\

Alto (-200)
\

Alto (lOO)

RB

,....

Re f-o

~

hll~"
-

I

~ Re ll ,,,

I

I

[E]

~~
(r,,2: 10 Re)

~ 1_ R; ',-1
11
"

I

¡3R B r"
~

(r" + Rc1(R¡¡ + f3r,.l

(R¡¡"2lO,Br,l

~[}]
V,,;::: \O Re)

~0
(r" 2: 1ORe RH"2 IO/3r)

Polarización m\!diante divisor de voltaje·

\/cc

Medio (1 kQ)

Medio (2 kQ)

A\to (-200)

Alto (50)

R,
t'"

...

Re f-o

~I

R,IIR,II~".

I

= Re ll "

I

I

=

1_ Re ll , 1
"

,
~

~~
(ro "2 lORe )

(', +

{J(R, 11 R,)'" Re)(R, 11 R, + /3,,)
(J(R, 11 R,) R, 11 R, + /3".
(r,,"210R e )

R,

RE nCE

~[}] ,
(r,,;::: 10 Re)

-

,¡..
PolarizaCIón de emisor Sin derivación: Alto (100 kQ) Medio (2 kQ)

Bajo (-5)

RBr-Evee

I
\

Alto (50)

~ RBllz

I

b

I

~

~

Z¡, =. /3(r,.+REl

)"
+
Emisor-seguidor

=Re ll /3RE I I
(RE»

(cualquier nivel de rol

I

~ 1- ,,:eRc-1
(RE»

r)
Bajo (20 Q)

rn
R¡.:

~
RlJ + ZI,

10 r,. 'J

Alto (lOO kQ)

Bajo (=.1)
~

Alto (-50)

Re

....
f-o
RE

)

\/ec

~I RBllzb
Z¡) ==

I I

~~

f3(r,. + RE)

=\3]
(R lc » r)

G@
RE ..¡- r,.

-

= IR B II/3R E
(RE » r)

=[0
Alto (200)

[iB
Ro + Zb

+
Base común

Bajo (20 Q)

Medio (2 k.Q)
~

I

Bajo (-1)

°1
o

RE
Vu

U1

¡

Io

i~ee
Re
~

~

=GJ
(RE

~
»

~

=[iJ
"

=8]
I

r,)

Retroalimentación en colector

Medio (1 kQ)
V ec

Medio (2kQ)

Alto (-200)

Alto (50)
=

RF

,
/3

1 Re -+--

"

=hIIRF\
(ro;::: ¡ORe)

/3RF
RF + f3Re

RE

=t=J "
(r" ~ ¡ORe RF »Re)

(r" ~ tOR e )

=[E
I
391

8.12 Solución de problemas

J[
dc como ac. En la mayoría de los casos, una red que se encuentra operando correctamente en el modo dc también se comportará adecuadamente en el dominio ac. Además, una red que proporciona la respuesta de ac esperada está polarizada como se planeó. En una instalación de laboratorio se aplican tanto las fuentes de como ac y se verifica la respuesta de ac en varios puntos de la red mediante un osciloscopio como se muestra en la figura 8.54. Se observa que la punta negra (tierra) del osciloscopio está conectada directamente a tierra y la punta roja se mueve de un punto a otro dentro de la red. con lo cual se obtienen los patrones que aparecen en la figura 8.54. Los canales verticales están en el modo ac para eliminar cualquier componente de dc asociado con el voltaje en un punto en particular. La pequeña señal de ac aplicada a la base se amplifica al nivel que aparece del colector a la tierra. Se observa la diferencia en las escalas verticales para los dos voltajes. No existe una respuesta en ac en la terminal del emisor debido a las características de corto circuito del capacitar en la frecuencia establecida. El hecho que 'l/o se mida en volts y vi en milivolts sugiere una ganancia grande del amplificador. En general, aparece que la red se encuentra operando de forma adecuada. Si se desea. puede utilizarse el multímetro en el modo dc para verificar VBE y los niveles de Va- VCE Y V E con objeto de revisar si caen en el rango esperado. Desde luego, ei osciloscopio también puede utilizarse para comparar los niveles de de tan sólo con cambiar al modo de dc para cada canal. vcc

C,

!---U(-~'

v,

C,

'\

o

~(mv~
O~t

...

Conexión a tierra

...

(Selector AC-GND-DC en AC)

Figura 8.54 Utilización del osciloscopio para medir y observar varios voltajes de un amplificador BJT.

No es necesario decir que una respuesta pobre en ac puede deberse a una variedad de motivos. De hecho, puede haber más de un área con problema en el mismo sistema. Sin embargo, afortunadamente con el tiempo y la experiencia puede predecirse la probabilidad de problemas en algunas áreas, de modo que una persona experimentada puede aislar las áreas problemáticas con cierta rapidez. Por lo general, no hay nada misterioso acerca del proceso general de solución de problemas. Si se decide seguir la respuesta en ac, resulta ser un buen procedimiento el comenzar con la señal aplicada y avanzar a través del sistema hacia la verificación de cargas en los puntos críticos a lo largo de la trayectoria. Una respuesta inesperada en algún punto supone que la red se encuentra bien hasta dicha área, definiendo entonces la región que debe investigarse más a detalle. La forma de la onda que se obtiene en el osciloscopio ayudará con toda seguridad 1" definición de los posibles problemas con el sistema. Si la respuesta para la red de la figura 8.54 es como aparece en la figure 8.55. la red tiene un problema y probablemente se trata del área del emisor. No se espera respuesta a través del

392

Capítulo 8 Análisis a pequeña señal del transistor bipolar

J[

c,

I(

+
V,

i

0:-0

V!

'\.,

Figura 8.55

Formas de onda obten!das a partir de un problema en el área del emisor.

emisor y la ganancia del sistema que está definida mediante vI) es mucho menor. Se recuerda que para esta configuración la ganancia es mucho mayor en caso de que RE se desvíe. La respuesta que se obtiene sugiere que REno está en desvío por el capacitor y las conexiones tennínales del capacitor y el mismo capacitor deben ser verificados. En este caso una verificación de los niveles de de probablemente no aislarán el área del problema debido a que el capacitor tiene un equivalente de "circuito abierto" para de. En general. un conocimiento previo sobre qué esperar. una familiaridad con la instrumentación y. lo más importante. la experiencia. son los factores que contribuyen al desarrollo de un método efectivo en el arte de la solución de problemas.

8.13

ANÁLISIS POR COMPUTADORA

El análisis a una pequeña señal de un amplificador a BJT puede llevarse a cabo utilizando un paquete de programas tal como PSpice o mediante un lenguaje como el BASIC. Ambos serán necesarios en el análisis de la misma configuración de polarización mediante un divisor de voltaje para permitir una comparación de los métodos. PSpice (versión para DOS y Windows) está bien equipado para analizar las redes de transistores y utiliza un modelo Gummel-Poon mejorado. mismo que se describe con detalle en los manuales de PSpice. La utilización de un lenguaje como el BASIC requiere que las diversas ecuaciones que se desarrollaron en el libro se apliquen en un orden específico para obtener las incógnitas deseadas. En realidad la dirección general de un programa en BASIC utilizaría la misma secuencia de pasos que se necesitan para analizar la red de manera manual (con la ayuda de una calculadora). Desde luego, el empleo de BASIC ofrece al usuario la oportunidad de definir el objetivo y el tipo de salida para un análisis. mientras que PSpice está limitado a una lista específica de cantidades de salida. Sin embargo, en general. la lista de PSpice es lo suficientemente extensa para la mayoría de las investigaciones. El análisis primero se describirá utilizando PSpice seguido después por el lenguaje BASre.

PSpice (versión para DOS)
La lista de los parámetros que pueden especificarse para el modelo PSpice es tan extensa (40 en total) que se limitará la atención a aquellos parámetros requeridos para llevar a cabo el tipo

8.13 Análisis por computadora

393

la cual tiene el siguiente formato: QXISTOR requerido 1'------' nombre • ~--' 9 -~ nodo de la base ~--' 7 nodo del colector nodo del emisor de transistor '-=--'-"/ QMODEL nombre del modelo que estará definido mediante la siguiente línea Existen otros parámetros en esta línea. 394 Capítulo 8 Análisis a pequeña señal del transistor bipolar . Según aumente la experiencia.2). Por esta razón VBE rara vez será exactamente igual a 0.0001 pA. PSpice no permite especificar el nivel de VSE para el análisis en dc sino que simplemente necesita la corriente de saturación y una serie de ecuaciones importantes para calcular el nivel resultante de VBE . Según se necesiten ciertos parámetros adicionales en los capítulos subsecuentes. El intento básico de esta sección es ofrecer una introducción lo más clara y sencilla posible para el uso de los modelos.7 V. el paquete de programas utilizará un valor de 100. Debe considerarse que 0. En el modelo la corriente de saturación inversa tiene un impacto importante sobre las características generales del modelo. éstos se definirán con el mismo grado de detalle. La primera es la línea del elemento. (resistcres. pero estará apenas arriba o abajo de este valor.7 V sea un promedio de los niveles esperados al emplear PSpice si se especifica 1s como S x JO-15 A. están disponibles los manuales de PSpice y una larga lista de publicaciones para mayor detalle para una instrucción adicional.MODEL) requerido QMODEI. el paquete de programas utilizará un valor implícito que es típico para el dispositivo que se está investigando. Su valor implícito es de 100.9 (ejemplo 8. ya que el nivel resultante de VBE por lo general es muy cercano a 0.7 V para el rango de nive!es de corriente esperado para el análisis a pequeña señal de BJT. se aplicará una señal de 1 m V y se calculará la ganancia utilizando el nivel de salida. En general. nombre del modelo especificado en la línea de elementos anterior Ji~ tipo de transistor (requerido) parámetros que especifican el modelo ~--------~ (BF = 90. IS = SE - 15) ~ El último agrupamiento de la línea anterior permite la especificación de los parámetros particulares del modelo (una lista que puede incluir hasta 40 parámetros). lo cual indica que si el parámetro no se especifica por arriba. BF representa la beta directa máxima ideal (en este caso f3 = 90). No es necesario especificar todos los parámetros. La siguiente línea que se necesita para definir el transistor es la línea del modelo. En otras palabras. Cambiar el nivel de l. la cual tiene el siguiente fonnato básico: .7 V para el análisis en de de este libro. una vez que los nodos de la red se han definido y se ha capturado la estructura básica. aunque a veces se hace referencia a ellos en el manual PSpice. cuya explicación rebasa las necesidades de este libro. se requiere de un mínimo_ de dos líneas para describir un transistor. debido a que VBE se fija en 0. Ahora se está preparado para aplicar PSpice a la red con divisor de voltaje de la figura 8. se seleccionó un nivel de 5 x 10.) en el archivo de entrada..15 A para 105 . Si se requiere un parámetro en particular para desarrollar un análisis PSpice y no está detallado. capacitares.. fuentes. La red se ha redibujado en la figura 8. etc. cambiará el nivel de importantes voltajes y corrientes de diseño como VBE para el análisis de de e le para el análisis en ac. Su valor implícito es de 1E-16 o 0. Debido a que las características específicas tales como Av Y A¡ no fonnan parte de la lista de opciones de salida en PSpice.J[ de análisis cubierto en este capítulo. Algunos de los parámetros necesitan especificarse sólo en caso de requerir la profundidad del análisis o del diseño.56 con los nodos definidos para el análisis. De hecho.

NF (el coeficiente de emisión de corriente directa).56 Definición de los nodos para un análisis por medio de PSpice de la configuración mediante divisor de voltaje. PSpice está diseñado para llevar a cabo un análisis de automático de la red.2 ka -1 [OJ RE Figura 8.5 ka C E = 20 ~F 8.9285 V V1 = Ve = 2.57 deben resultar bastante familiares y legibles.7089 V V3 = Ve = 13.15 A en la siguiente corrida.354 V V.27 mA(eomparado contra 1A1 mAen el ejemplo 8. f 1 E 0 l.7 V utilizado en el ejemplo 8. Las últimas tres cantidades definen el comportamiento del modelo de una manera que escapa a las necesidades de este libro y que tendrá un impacto despreciable sobre el análisis actual en pequeña señal. Los valores de de VBC y VCE = 8. Después se proporcionan otros niveles de de para las redes tales como lB = 14. no se especificó un valor de IS para demostrar el impacto sobre los resultados obtenidos. 0B v" '\.13 Análisis por computadora 395 . = V aterrizado tpara o.A. y VBE =0. las primeras ocho líneas del archivo de entrada de la figura 8. El único impacto real de la frecuencia aplicada será sobre los elementos capacitivos y su efectividad como corto circuitos equivalentes para el análisis en ac. Debe tenerse en mente el nivel de V BE cuando se repasen los resultados al fijar (. en 5 x 10. Como se requirió para la fuente de ac. se seleccionó una frecuencia de 10kHz para la corrida. (IS) tiene el valor implícito de 1 x lO"" pA. La segunda corrida incluirá el nivel sugerido de IS para propósitos de comparación.6 mW. Se puede ver que f3 (BF) es 90 e l.2). = Vee = 22 V Luego el archivo de salida ofrece la corriente de la fuente para Vce con el nivel de dc de la fuente de ae. Una vez que se ha capturado el archivo de entrada.2). Por tanto.J[ Vcc ==22V Re R.c) = OV V. = VE = 1.0 A. La potencia total disipada por los resistores y el transistor es de 35.78 V (el cual excede el nivel de 0.:= \ mVLO a C C 0 ~=90 r~F R.1 p. Pero. BR (la beta inversa máxima ideal) y NR (el coeficiente de emisión de corriente inversa) toman el valor implícito de uno. se ejecuta PSpice y se enumera una lista de parámetros del modelo BJI. El comando . Los resultados son v. le 1.8 kll o + V. Luego se define el transistor en las dos líneas siguientes y QMODEL es el nombre del modelo del tninsistor. Hasta ahora. V" de 0. Se observa en el renglón del modelo que beta se especificó como de 90.PRINT solicita tanto la magnitud como el ángulo de la fase para el voltaje de salida del colector a la tierra. 56 k!l 6.

14E+01 9.92E-02 1 ..OOB.*** NODE SNALL SIGNAL BIAS SOLUTION VOLTAGE 1) $) TIlMPERATURE = 27...OP 20UF AC 1MV o 1 QMOOEL QHODEL NPN(BF=90) . 396 Capítulo 8 Análisis a pequeña señal del transistor bipolar .MODEL .00E+01 '.4lE-OS 1 .0) VPC3. 27E-03 7.57 3.56{IS •••• CIRCUIT OESCRIPTION default value) VCC 5 O OC 22V RBl 5 2 56K RB2 2 08.OPTIONS NOPAGE .3540 ( NODE 4) VOLTAGE VOLTAGE SOURC! CI1RRENTS NNIE vcc VS C\JRRE1IT -1.END •••• BJT MOOEL PARAMETERS QMODEL NPN 15 BF NF lOO..aooaOOE-la 90 1 BR 1 NR 1 ..56E-02 HATI'S *••• .340E-01 -1.S0E-Ol -1.O) VP(3.068:+01 1.8K el 4 2 lOUY CE 1 O VS 4 o 01 3 2 ..00E+01 7 . OO 1..5K Re 5 3 6..OOE+OO O. FREO e VM(3. 8.56 con IS '" valor implícito. 12 O. 82E+17 AC AHALYSI S TE>!PERATtlRE 27.9285 22.7771+02 Análisis por medio de PSpice de la configuración mediante divisor de voltaje de la figura 8.O) 1.J[ voltage-Divider Bias .000 CEG e 0.* lB IC VBE VlIC OPERATING POINT INFORMATION '!'EMPERATURE "" 27.PRINT AC \'1'1(3.00C>O 2.000E+04 Figura 8.OO O.Confiquration of Fig.OOE..AC LIN 1 lOKH lOKH .. 83E+03 eBE cBe CBX CJS BBTAAC P'1' O.000 DEe e BIPOLAR JOHCTIOH TRANSISTORS Ql QlIODEL RAllE IIODEL /GM ve! IlETADC RPI RX RO 1..000 DEG •• *.. OOE+ao 9.21< llE 1 O 1.OOOE+OO TOTAL POWER DISSIPATIOH 3. 616E-03 O.0000 NaDE ( 2) VOLTAGE ( ( 1.O) .OOE+OO O.7089 ( HODE » VOLTAGE 13.002.*...

El nivel de le es de 1.0235 22 . El siguiente análisis en ac revela que la magnitud de Vo es de 334 m V para una ganancia de voltaje de 334 comparado con una ganancia de 368. algunos de los parámetros probablemente no tengan algún significado por el momento. 0000 2.000 DEG e 0.17 s. El cambio de fase es de 177. y la ganancia de voltaje de ac ahora es de 350.83 ka como está especificado mediante RPI.58 Análisis por medio de PSpice de la confíguración mediante divisor de voltaje de la figura 8. 8.6 V Y 11. 679E-03 O.OP .2. De nuevo.2.56 con 15". es considerablemente mejor si se obtiene la solución exacta en vez de la aproximada en el ejemplo Voltage-Divider Bias .Configuration of Fiq. se obtiene una mejora definitiva cuando se comparan los resultados manuales y mediante el PSpice.3 a) = 1.3 Q..J[ entonces se especifican como -10. respectivamente. Forward Transit) igual a 7.9280 VOLTAGE SOUllCE CURRENTS NAME CtlRRENT VCC VS -1.4 en comparación con 368. Entonces. la impedancia de entrada es f3r.76 calculada en el ejemplo 8.11 V para el ejemplo 8.33 mA comparado con 1.Q) .AC LIN 1 lOxa lOKH . El nivel de VE ahora eS de 1. = (90)(20. Sin embargo.0235 V comparado con 2.58. El efecto de cambiar ( a 5 x 10.15 A se demostrará con claridad mediante la corrida de la figura 8.82 x 10.OPTIONS NOPAGE .7039 12..69E-02 WA'l"TS TOTAL POWER OISSIPATION figura 8.0000 VOLTAGE NaDE ( 2) VOLTAGE NaDE ( 3) VOLTAGE NaDE ( 4) VOLTAGE 2.827 ka o 1.56(specified 15) •• ** CIRCUIT DESCR1PT10N VCC 5 O OC 22V RBl 5 2 56K RB2 2 O 8.MODEL QMODEL NPN(BF=90 15=5E-15) .OOOOOOE-15 90 NF SR NR 1 1 1 SMALL SIGNAL BIAS SOLUTION NODE ( ( 1) S) TEMPERATURE- 21.76 del ejemplo 8.O) VP(l. La transconductancia glll = llre y re.2K RE 1 O L5K Re 5 3 6. Por lo general.8K el 4 2 lOUF CE 1 VS 4 o o 20UF AC lMV o Ql 3 2 1 QMODEL .2.OOOE+OO 3.7º en lugar de 180º debido a los elementos de capacitancia de la red.: 20.41 mA.ElID **** IS BF BJT MODEL PARAMETBRS QMODEL NPN S. 5 x lD-1S A. La resistencia de salida está listada como de 1 x 10 11 a y la beta en ac es de 90 siendo FT (el tiempo ideal de tránsito directo) (por las iniciales en inglés.. La seleccÍón de una frecuencia mayor o el Íncremento del nivel de capacitancia acercaría al cambio de fase a 180°.PRI~ AC VM(l. pero algunos Son muy reconocibles y pueden resultar útiles durante la verificación de un diseño o análisis. 8.4 V. y la beta de de es igual a la beta en ac de 90.13 Análisis por computadora 397 .

J[

.....
* •• *
HAllE

OPERATING POINT INFORMATION

TEMPERATURE

27.000 OEG

e

BIPOLAR JUNCTION TRANSISTORS
Q1 QMODEL
1. 48E-OS

MOOEL lB

VBE
VBC
GM

le

1.)3E-OJ
6.80'f:-Ol

veE
RPl
RX RO

BETAOC

CSE CSC

CBX
CJS

n

BETAAC

-1.02E"Ol 1. 09E+Ol 9.00E+Ol 5.16E-02 1. 74E+03 O.OOE+OO l.OOE+12 O.OOE+OO O.OOE+OO O.OOE+OO O.OOE+OO 9.00E+Ol
8.21E+17

••• *
FREQ

AC ANALYSIS
111<(3,0) VP(3,O)

TEMPERATURE

'C

27.000 DEG

e

1.000E+04

3.504E-Ol

-1.776E+02

Figura 8.58 Continuación.

8.2. En especial se observa que VBE ahora es de 0.68 Y, el cual se compara de manera muy favorable con el valor fijo aproximado de 0.7 V. Por tanto, para el análisis de pequeña señal que se desarrolló en este libro mediante el uso de PSpice, IS se especificará como 5 x 10- 15 A.

Análisis del centro de diseño de PSpice para Windows
Ahora que se presentaron los movimientos básicos para el desarrollo de la red sobre la malla esquemática, la descripción actual se concentrará en las variaciones presentadas mediante el análisis de ac. En la figura 8.56 se desarrolla la red empleando los esquemas, como se muestra en la figura 8.59. Se observan la fuente de ac de 1 mY y el símbolo de la impresora en la terminal de salida de la red.

+

---l-VCC 22V

I

Rl 56k

Re
6.8<
'3.1090 01 02N2222

AC=ok MAG=ok PHASf=ok

2.6 79'

Figura 8.59 Red de la figura 8.56 después de la aplicación de PSpice para Windows.

VS~~. 'mvy ~r 8.~~ ~

e

RE

• +

15k

t

t""-~i-c-,~p
j'20u F

.9911

La fuente senoidal es una parte (New Part) que aparece en la librería source.slb como VSIN. Al oprimir dos veces la fuente sobre el esquema aparece una lista de atributos que deben seleccionarse. Para el ejemplo,

398

Capítulo 8 Análisis a pequeña señal del transistor bipolar

VAMPL = l mV (el valor pico de la señal senoidal) FREQ VOFF AC = 10kHz (la frecuencia de interés) = O (sin desfase o desfasamiento de voltaje de para V)
= 1 mV

PHASE = O (sin ángulo inicial de fase para V)

Después de cada entrada debe asegurarse de guardar los atributos (Save the Attribute) antes de dejar la caja de diálogo. El símbolo de la impresora se obtiene de la librería specíal.slb de la caja de diálogo de Get Part como VPRINTl. Cuando se coloca sobre el esquema, especifica el voltaje en el punto que será impreso en el archivo de salida (.out). Al oprimir dos veces el símbolo sobre el esquema. se produce una caja de diálogo PRINTl en la cual deben hacerse las siguientes selecciones con objeto de obtener la magnitud y el ángulo de la fase del voltaje de salida: AC=ok MAG=ok PHASE=ok
Las selecciones anteriores pueden listarse jumo al símbolo de la impresora sobre el esquema con sólo oprimir la opción cambiar despliegue (Change Display) y seleccionando el nombre del despliegue (Display Value) y el nombre (Name) para cada una. Se insertan los tres puntos de vista (VIEWPOINTS) mediante la siguiente secuencia: Draw - Get New Part - Browse - special.slb - VIEWPOINT. Cada uno se coloca en su lugar y luego se oprime para rntroducirlos al sistema. Cuando se han colocado los tres. el proceso se completa al oprimir el botón derecho del mouse. Antes de ejecutar el programa deben definirse los nodos que sean iguales a los representados en la figura 8.56 de forma que puedan compararse los resultados. En general, cuando se construye una red, se colocan todos los elementos similares tales como el resistor antes de cambiarse a otro elemento como el capacitar. El resultado es que puede no haber un orden lógico para los nodos en la lista neta. Para ajustar los nodos asociados con cada elemento. simplemente se selecciona análisis (Analysis) y luego examinar lista neta (Examine Netlist). El resultado que se obtiene consiste de una lista de los elementos y los nodos asignados a cada uno. Los nodos asignados para cada elemento pueden cambiarse después por medio de una sencilla secuencia de insertarlborrar hasta que concuerden con aquellos de la figura 8.56. Cuando se ha completado, se sale del listado. Surgirá un texto que; pregunta si se desean guardar los cambios, lo cual es áhora el caso. Ahora se está listo para desarrollar el análisis mediante la selección de Analysis seguido por la inicialización (Setup). Dentro de la caja de diálogo de Setup se elige (barrido de ac) (Ae Sweep) aunque la intención sea la de trabajar con una única frecuencia. Después de oprimir dos veces la caja AC Sweep, deben tomarse algunas decisiones acerca de la frecuencia aplicada. Se selecciona tipo de barrido ac lineal (Linear AC Sweep Type) junto con lo siguiente:

Total Pts. End Freq.

=1 = 10 kHz

Start Freq. = 10 kHz

Después de seleccionar OK en las entradas, se elige Probe Setup, seguido de Do not Auto-Run Probe, lo cual ahorrará tiempo en la obtención de los datos deseados al evitar una cantidad de cajas de diálogo de pruebas. Ahora se está listo para simular bajo el encabezado Analysis para obtener los resultados deseados. Si todo se capturó de forma adecuada. aparecerá una caja de diálogo, la cual indicará eventualmente que se ha concluido el análisis ac. Para revisar los resu1tados simplemente se abandona la caja de diálogo, se regresa a Analysis y se selecciona Examine output (examinar salida). El listado es algo extenso y la figura 8.60 incluye solamente aquellas partes que por el momento son de interés.
8.13 Análisis por computadora

399

••••

CIRCV1T DESCRIPTION

............................................................................... .....
R RE e-CE

R:R2 <LQI
V Vs.

oSN_OOO2 8,2k

O $N 0001 LSk OSN:OOOI2Ouf

SN_oooJ SN_OOO2 SN_OOOI Q2N=-X

$N 00040 AC huV +SlN o JmV 10kHz o o o C_C SN_OOO4SN_OOO2 lOuF R_RI SN_OOO2SN_OOOS S6i<

R Re
V=Vc:c

SN 0003 SN OOOS 6.11k
SN)OOSOOC22V

•••• arr MODEL PAIlAMETERS
•..••..••••....•..•....•..••.........••..........•.....•........•........

......

Q2N=-X
NPS IS ,.. OOOOOOE-l S
BF 90 NF 1 VAF 7403 1KF .2141

ISE 14 34OOOOE-1 S
NE 1 307

.BR 6.092 NR I RB 10 R.BM 10 RC I CJE 22.010000E_12 MJE .377 CJC 7.306000E.12 MJC 3416 TF 411.1oooo0E-12
XTF 3

VTF

1.7

!TF .6 TR 46_910000E..()9

XTB

U
SIGNAL BIAS SOLLiIQN
TEMPERATI..;"R.E:- 27.000 DEG

.... s."dAl.L e .......................................................................... .....
NODE VOLTAGE vOLTAGE (SS))OOI)
1.9911

NODE VOLTAGE

:'ItQDE VOLTAGE

NODE

(S"S_0002)
($N -"004)

2.6679

(S" _0003) 13.1090
($N_OOO3) Z2 0000

00000

VOl.. TAGE SO¡;RCE ClJRRE!','TS

NAME

ctJ!UU¡Nf

O.OOOE+OO -1653E"()3

TOTALPOWERDISSlPATION 364E-02 WATTS

Figura 8_60

Respuesta de salida para el análisis en ac de la figura 8.56.

400

Capítulo 8

Análisis a pequeña señal del transistor bipolar

JL
•••• O'PEllATIN:GPOINTINfOllMATION

'I'EMPfllAnJRE= 27.000DEGC

................................•.....•...•...........••.•.....••••.....• .....
•••• BIPOLAR. JUNCfION TRANSIStQR.S

NAME Q..Ql Q2N2222~X MOPEL I8 \.99E-OS le 1.31E~3 VBE 6.77E-OI VBC ·1.04E+01 VCE 1.l1E+Ol 6.SBE-+o} BETAOC GM 5.03E..02 RPl 1.42E+03

R.X

I.OOE+Ol

RO 6.46E.~ CBE 5.80E~11 CBC 2.9OE~12 CBX O.OOE+OO CJS O.OOE-+OO BETAAC 7.l5E+OI Fr 1.32E+08

....

AC ANALYSlS

TEMPERATUltE '" 27.000 DEG e

.......................................•••••.....................••.••.•.

LOOOE-+-04 3073E-Ol -L719E+Q2

Figura 8.60 Continuación.

Se observa que los nodos listados tienen los mismos valores numéricos que los que aparecen en la figura 8.56. Luego. siguen los parámetros del modelo BJT (BJT MODEL PARAMETERS). los cuales indican el valor seleccionado de 90 para la beta dc y 5 X 10- 15 para IS. Se proporcionan los niveles para los varios nodos: luego se igualan los valores que aparecen con los puntos de observación (VIEWPOINTS) de la figura 8.56. El siguiente listado de transistores bipolar es de unión BIPOLAR JUNCTION TRANSISTORS proporciona una variedad de niveles de de y de parámetros de la red. Se observa que ahora la beta de de es de 65.8 con la beta de ac de 71.5 en lugar del valor capturado de 90. La versión para Windows ajusta la beta según las condiciones de operación. Por tanto. los resultados de ac serán un poco diferentes de los obtenidos con anterioridad al emplear el modelo re' Si se requiriera una similitud exacta. no se seleccionaría el símbolo del transistor sino que se insertaría en la red el transistor del modelo re con una fuente de corriente controlada y los niveles de resistores adecuados. La respuesta en ac indica que la magnitud del voltaje ac de salida es de 3()7.3 mV con un ángulo de la fase de 177.9° comparado contra 334.0 mV y 177.7° de la versión para DOS de PSpice. Los capacitares presentes crearon un cambio de fase menor a 180º. Si se desea una impresión del voltaje de salida. puede utilizarse la opción Probe. El primer paso consiste en regresar a la opcíón de análisis (Analysis) seguido por la selección de inicialización (Setup). Ahora se selecciona la opción (Transient) transitorio y se desactiva el barrido (AC Sweep) recién utilizada. Al oprimir dos veces la caja Transient. pueden hacerse decisiones acerca del análisis que debe desarrollarse. El periodo de la señal aplicada de 10kHz es de 0.1 ms o 100 ps. La opción del intervalo de impresión Print Step se refiere al intervalo de tiempo entre la impresión o graficación de los resultados del análisis transitorio. Para el ejemplo. se selecciona I ps para ofrecer 100 puntos por ciclo. El tiempo final (Final Time) es el último instante en que se calculará la respuesta de la red. La selección es de 500 fls o 0.5 ms para proporcionar cinco ciclos completos. Se eligió no imprimir el retardo (No-Print Delay) 8.13 Análisis por computadora

401

JL
en Odebido a que todos los capacitores se encuentran esencialmente en corto circuito a 10kHz. La última selección es el intervalo máximo Step Ceiling que establece un valor máximo entre los cálculos obtenidos para el sistema, que en este caso se fijaron en 1 ps. El tiempo entre los cálculos será ajustado de manera interna por el paquete de programas para asegurar información suficiente en los momentos en que la respuesta deseada cambie más rápido de 10 usual. Sin embargo, nunca estará separado por un periodo mayor que el establecido en Step Ceiling. Ahora se regresará a Probe Setup y se seleccionará la opción Automatically Run Probe After Simulation (ejecutar prueba después de la simulación de manera automática). Al regresar a análisis (Analysis) debe seleccionarse simulación (Simulate) para establecer los datos solicitados para la respuesta de Probe. No se puede ir de manera directa a Run Probe porque aún no se ha establecido el archivo de datos. Una vez que se ha completado el análisis se activa la opción trazar Trace seguida por la opción Add (añadir) para "añadir" un trazo a la gráfica. Ahora aparecerá una lista de opciones, y ya que se desea observar al voltaje de salida en el colector del transistor, debe seleccionarse V(Ql:c). Debido a que no aparece en la lista que se proporciona, se oprime en Alias Names (nombres ficticios) y aparecerá una lista mayor donde aparece V(Ql:c). Al seleccionarse aparece en el comando de rastreo (Trace Command) el cual se activará mediante OK (figura 8.61).
:3.6V

í\
...

\.
! ,

(\

.~.

"3.2V-·

13. av·

\

'.

, ,
\

\ ,
:'2 .av -0'
" V(Ql:cl

V

. ,, , \ :
¡

·v·

\./
200...,s 40C,,!>

\;

lOOus

TlIr.e

Figura 8.61

Voltajes de salida Vo

=Ve para la red de la figura 8.59.

El rango del eje y se seleccionó automáticamente para mostrar con claridad la forma completa de la onda. Se muestran cinco ciclos completos de la forma de salida de la onda (con 100 puntos de datos para cada ciclo) dentro del periodo de tiempo seleccionado de cinco periodos completos de la señal aplicada. El valor entre los picos de la forma de onda es de aproximadamente 13.42 V 12.81 V =0.61 V, como resultado un valor de pico de cerca de 0.61 V / 2 =0.305 V =305 m V, el cual se encuentra muy cercano al valor impreso con anterioridad. Si debe hacerse una comparación entre los voltajes de entrada y de salida en la misma gráfica, puede utilizarse la opción añadir eje (Add Y-Axis) Y dentro de la selección del menú de graficación (Plot). Después de seleccionarse, debe regresarse al comando Trace para utilizar la opción ADD (añadir) una vez más. Esta vez puede procederse con la lista de Alias Names, la cual incluye V(Vs:+) como una opción. Tomar esta opción dará por resultado las formas de ondas de la figura 8.62, la cual incluye una escala para cada forma de onda a la izquierda de la gráfica. Se añadieron los textos en los diagramas al elegir la opción herramientas (Tools) de la lista del menú seguido por la etiqueta (Label) y texto (Text). Una vez que se selecciona Text, aparece una caja de diálogo que solicita el texto que aparecerá en la gráfica. Después de teclear

402

Capítulo 8

Análisis a pequeña señal del transistor bipolar

.JL
1 : 3. bV
: . Cm\.'

l', . \

? \,

/\

i\ ..

,
1).2V
:lV I
Ve (oC)

----~----~----.,_.

.,
I

-,1

lJ

JV·

..
" 8:11V '
.. ¡

..
\/ .Y
100\.1s • V(Vs:+:

.. ,,

-

--.:.---{

,
l.

,

,
,.
V
4001:';

"-~

['

:2

8V

".
~

\~./ ---_.\/
200",0

...

". V

\
.. ve

\)

\ :

.

3CCus

?OCUS

Q

V(Ol:c)

:::

Figura 8.62

Ve y V s para la red de la figura 8.59.

Vs (contra) y oprimir la opción OK, aparecerá Vs en la pantalla y podrá colocarse donde sea necesario. De la misma manera se colocaron las etiquetas restantes en la gráfica. Las líneas se añadieron al seleccionar otra vez la opción Tools y luego la opción línea (Jine). Aparecerá un lápiz y utilizando la misma técnica que la que se emplea para las líneas en los trabajos de arte, pueden añadirse las líneas que se muestran. Se observa la relación fuera de fase entre las dos fonuas de onda y el hecho de que Ve se encuentra sobre un nivel de de 13.1 V. En caso de desear dos gráficas por separado, puede seleccionarse la opción Plot y seleccionar Add Plot (añadir gráfica). Al seleccionarse aparecerá otra gráfica esperando que se tome la siguiente selección por medio del regreso a la opción Trace y Add de V(V s:+) a partir de la lista de Alias. El resultado que se obtiene es el par de gráficas de la figura 8.63 que
! .OmV· .

,, ,

\.
SSL:>;:-

!

-l.O::V V (Vs:':
l3.W~

..

\\
13 .2V '

/~\

\\ /
\

\\
\
\ . .~
40Cu"

,1

¡

/

12

av·

\j

\

\

/

/

/
.,
~CO\J"

..

"

3CO\J~

Y(Q1:c)

Figura 8.63

voy ve como gráficas por separado.

8.13

Análisis por computadora

403

JLpresenta cada fonna de onda de manera separada. Una vez más se añaden las etiquetas Vs y Ve utilizando la opción de herramientas (Tools). Sin embargo. debe tenerse en cuenta que las etiquetas para la primera gráfica deben ser capturadas antes de seleccionar la¡;; etiquetaS para la segunda gráfica. La última forma de onda que se muestra en la figura 8.64 demuestra el empleo de la opción Cursor bajo el encabezado de herramientas (Tools). Al seleccionar Cursor y luego Display (desplegar). aparecerá una línea en el nivel de de de 13.1 V. Al oprimir el mouse. aparecerán una línea horizontal y una línea vertical que se intersecan sobre la curva. Al oprimir sobre la línea vertical y manteniendo oprimido el botón del mouse. puede moverse la línea vertical sobre la forma de onda. Se observa en la caja Probe Cursor que se registra la ubicación de la intersección llamada Al. Si se mueve al valor pico, su valor es de 13.421 V Y el elemento del tiempo es de 75 J.1S. Al oprimir el botón derecho del mouse, aparece una segunda intersección, Hamada A2, la cual también registra su ubicación en la caja Probe Cursor. La información restante en la tercera línea de la caja consiste en la diferencia entre las dos intersecciones sobre los ejes horizontal y vertical, respectivamente. Si se fija A2 al fondo de ve será de 12.807 V a 125 .us (se debe observar la línea del fondo de la figura 8.64). Por tanto la posición del cursor indica la magnitud y tiempo de la localización de la señaL 10 cual puede ser muy conveniente para una gran cantidad de aplicaciones. Obsérvense las etiquetas sobre la gráfica al emplear la opción Tools~text. Puede obtenerse con facílidad al utilizar dos diferentes intersecciones.

13 .4V '

,

!
13 .<,v·:

A--.
I

?'\

!

:\
13 .ov·.

:\

i

\
-.

!

12.8V+·"_._ ...
O, o V(Ql,c)
lOOu~

\)

\

,/

V"

\
200u,

\

/

.\J.
3COu~

4~Ou~

.v. -- '

Al, (75. OOOu, 13.421)

A2, (125. ooo·~, ~2. sel7)

DlFF (111 , (-50. OOCu, 613.907:1'1

figura 8~64

Utilización de la opción Cursor sobre vcpara la red de la figuraS.59.

La introducción anterior fue relativamente breve debido a las restricciones de espacio y prioridad, pero su propósito se cumplió si ahora parece evidente la relativa simplicidad de la aplicación de PSpice para calcular la respuesta a pequeña señal. Cuando el tiempo así lo permita, deben leerse muy cuidadosamente los manuales para entender por completo el efecto de los varios parámetros y las ecuaciones involucradas con el modelo PSpice. Está disponible una versión comercial de PSpice que tiene un catálogo completo de transistores específicos en memoria listos para ser utilizados por el paquete de programas PSpice. En otras palabras. el archivo de entrada puede incluir la referencia a un transistor en particular y el paquete insertará automáticamente los parámetros que describan mejor al transistor para el análisis que se llevará a cabo. Puede obtenerse información adicional respecto a la versión disponible en el mercado

404

Capítulo 8

Aoálisis a pequeña señal del transistor bipolar

J[
al escribir directamente a Microsim Corp. Ahora se comparará el análisis anterior con el análisis del mismo circuito utilizando ahora el lenguaje BASIC.

BASIC
El programa BASIC de la figura 8.65 analizará la configuración de polarización mediante divisor de voltaje de la figura 8.56 con las características adicionales de que también puede proporcionar una solución en caso que una porción del resistor del emisor no presente desvío y pueda también incluir los efectos de una resistencia fuente y de carga. La resistencia del emisor se ha designado como RE: en caso de no estar en desvío y RE" en caso de tener desvío.

10 REM

*****-**********************************************
PROGRAM 8.1

20 REM

******************** •••• ***.*** •••• *.** •• ***.******* 40 REM 83T AC ANA1YSIS 50 REM USING re ANO BETA PA,AAMETERS 60 REM ••• * •• * •• -*** •••••• * •• * ••••••••• *•••••••••••• *••••••
30 REH

70 REH 100 CLS

110 PRINT ftThis program performs the ac ealeulations" 120 PRINT nfor a 8JT vOltage-divider using the re and beta parameters."
130 140 150 160 170 200 210 220 230 240 250 PRINT PRINT "Enter the following eireuit data:" PRINT INPUT "RB1=";Rl INPUT "RB2:";R2

190 INPUT "Re-"iRe 190 INPUT "Unbypassed emitter resistance, RE1-d¡El

INPUT "Bypassed emitter resista~ce, RE2=";E2 PRINT INPUT "Beta-"¡BETA INPUT "Supply voltage, VCC-";CC INPUT "Load resistance, RL=" ¡RL INPUT "Source reslstance, RS-";~S 260 INPUT "Source voltage, VS-"¡VS 270 PRINT!'PRINT 280 cosue 11200:REM Perfor. ae analysis 290 PRINT "The resulta ol the ae analysis are:" 300 PRIN'I' 310 PRINT "Transistor dynamie resistanee, re-";RE;"ohms" 320 PRtNT 330 IF CC-IE*(RC+El+E2)<=O TREN PRI~ "circuit in saturation." :GOTO 420 340 PRINT "1nput impedance. Ri-~:RI~·ohaa" 350 PRINT "Output impedanee, Ro-"iRO;"ohms"

360 PRINT "Voltage-qain(no-load), Aq.";AV 370 PRINT "CUrrent gain, Ai-"iAl 380 PRINT 390 PRINT ·output voltage(no la.d), Voe"¡VO¡"volts·

400 PRINT 410 PRINT "Output voltage(under load), VL-"~VL;"volts· 42.0 PRINT 430 VM~CC-IE*(BETA/(BETA+1»*(RC+El+E2) :REM KaXimum signa1 swinq 440 IF ABSCVL»VM THEH PRINT "but maximum undistorted output is"¡VM;"volts" 450 END 11200 REM ~odule to perform BJT ac analysis using re .odel 11210 RB-Rl.CR2/CRl+P2» 11220 RP-RC*(RL{(RC+RL)) 11230 BB-R2*CC{(Rl+R2) 11240 IE2(BB-.7)*(BETA+l)/(RB+BETA*(El+E2» 11250 REc.026{IE 11260 R3-BETA*CRB+El) ;;2,0 RI=RB*IR3/(RB+83»
11280 Ro-ltC

112'0 11300 11310 11320 11330

AI-(RC{(RC+RL»*BErA*(RB/(RB+83») AV--RC/(El+RE) VI-VS*(RI/(RI+RSll VO=AV*VI VL-VO*CRL/CRO+RL»

113 4 O RE"l'URN

Figura 8.65

Programa BASIC para el análisis en ac de una configuración BJT.

8.13 Análisis por computadora

405

J[
RON Thls proqram performs the ac calculations tor a BJT voltage-divider using the re and beta parameters.

Enter the followin9 circuit data:
RaI-? 56E3 R82-? 8.2E3
RC-'? 6.8E3

Unbypassed emitter resistance, RElc? O Bypassed emitter resistance, RE2=? l.5E3 Beta=? 90 Supply voltage, VeCe? 22 Load resistance. RL-? IOE3
Source resistance, RS-? 600

Source voltage, VS-? lE-3 The results of the ae analysis are: Transistor dynamic resistance, re- 19.24912 ohas Input impedanee, Ri~ 1394.631 obas output iBpedance, Ro- 6800 ohas voltage-qain(no-load), Av--353.263 CUrrent galn, Ai- 29.32569 output voltage(no load), Vo--.2469988 volts output voltage(Under load), VL=-.1470231 volts

Figura 8.65 Continuación.

El módulo de las líneas 11210 a 11260 calcularán los parámetros importantes para el modelo de transistor de la figura 8.66 y llevaría a cabo el análisis requerido. Los pasos secuenciales del módulo deben revisarse con cuidado y compararse con los cálculos desarrollados de forma manual (calculadora).

-+-

1,

-+-

lb

V,

-1 '\¡
Z,

+

R~

+
Vi

"
R, R,

-- -- -1,
1,

+

~

Z,

Re

V,

RL

RE,

'='

'='

'='

.¡.

'='

FIgura 8.66 Red analizada mediante el módulo que se extiende desde la línea 11210 a la línea 11260 del programa BASIC de la figura 8.65.

Una ejecución del programa con los valores de la figura 8.56 proporcionará los resultados que aparecen al final de la figura 8.65. En particular, debe observarse la forma en que puede escribirse el programa BASIC con objeto de proporcionar infonnación acerca del sistema de una manera clara, concisa, tabulada. El nivel de R¡ ; R' 11 f3r, ; 1,394.63 n, el cual es diferente a RI en la versión para DOS de PSpice debido a que RI incluye sólo la impedancia de entrada de la configuración del transistor (f3re). La ganancia sin carga es de 353.26, la cual se compara favorablemente con los 334 que se obtuvieron al emplear PSpice. La ganancia de corriente d" 4.9 x 10-25 A OA, es debida a la ausencia de una carga para definir la corriente de salida. La ausencia de una carga también da por resultado que A}, = A, :->L. ~

=

406

Capítulo 8 Análisis a pequeña señal del transistor bipolar

J[
§ 8.2 Configuración de emisor común con polarización fija
1. Para la red de la figura 8.67: a) Determinar Z¡ y Z". b) Encontrar Al' y A¡, e) Repetir el inciso a cuando r" = 20 k.o. d) Repetir el inciso b cuando ro = 20 H2.

PROBLEMAS

12 \

220 kQ

v,

0---::-11--------1
1,

--Z,

Figura 8.67

Problemas 1,21,

2. Calcular Vce para la red de la figura 8.68 para una ganancia de voltaje de Al' ::: -200.

4.71d2
I

\m

(----<o v,.

Figura 8.68
o;:

Problema 2.

3. Para la red de la figura 8.69: a) Calcular lB" le y re" b) Detenninar Zj y Zo' e) Calcular A .. y A¡. d) Detenninar el efecto de ro =: 30 ka sobre Al' y A¡.

lOY

+lOV

Ftgura 8.69 Problema 3.

Problemas

407

Ji:::

§ 8.3 Polarización mediante divisor de voltaje
4. Para la red de la figura 8.70: a) Determinar r,,' b) Encontrar Z¡ y Z{). e) Encontrar Al' y A" d) Repetir los incisos b y e cuando r" = 25 kQ.

, - - - - 1 - - - - - - 0 Va

39 k!2

82

~
kQ
I

,., kn

~v,
Ce

V,

--1,

I~F

o----jl--+---I
4.7 kn

ft= 100 r" = 50 k,Q

#= lOO
f,,= "" kQ

Z,

5.6kü
1.2W
1 kn

Figura 8.70

Problema 4.

FIgura 8.71

Problema 5.

5. Calcular Vce para la red de la figura 8.71 si A,. = ~ 160 Y rv == 100 ki2. 6. Para la red de la figura 8.72: a) Determinar re' b) Calcular VB y Ve e) Determinar Z¡ y A\, = V/Vi"
Vcc ==20V

6.8 kn
220kn

Ve

f-----o V
Ce
ft=180 r o =50k,Q

o

Vi

-Zi

o----j
Ce

V.

----~r_-o20V

56k!2

Figura 8.72

Problema 6.

Vi

§ 8.4 Configuración de E-C con polarización en emisor
7. Para la red de la figura 8.73: a) Determinar re' b) Encontrar Z¡ y Zv' e) Calcular A\, y A ¡' d) Repetir los incisos b y e cuando r(,

--li

~~.o.-----I

ft=140 r~= IOOkQ

Z,

1.2 k.Q

-Zo

':=

20 kQ.

Figura 8.73

Problemas 7, 9.

408

Capítulo 8

Análisis a pequeña señal del transistor bipolar

J[
8. Calcular RE y RB para la red de la figura 8.74 si Av =- -10 Y re =- 3.8 Q. Suponga que Zb = f3R E 9. Repita el problema 7 cuando Rt encuentre desvío. Compare los resultados.

* 10.

Para la red de la figura 8.75: Detenninar re' b) Encontrar Zi y Av' e) Calcular A¡.
a)

r---~--<>22

V

5.61&
20 V

3301&

8.2 ka

Vi

v, o---)I--~--I

~= 120

-Z,

O---:-:¡'I---<-----I
Ce

li

~ f-----o
lo

V o

Ce

/l= 80
r,,=40kG.

1.2 kQ

T,,=OOkQ

0.47 ka

Figura 8.74

Problema 8.

Figura 8.75

Problema 10.

§ 8.5 Configuración emisor-seguidor
11. Para la red de la figura 8.76: a) Determinar re y f3r e" b) Encontrar Z¡ y Zo. e) Calcular A, y A,.

* 12.

Para la red de la figura 8.77: Determinar Z¡ y 20' Encontrar Av' e) Calcular Vo cuando Vi = 1 m V.
a) b)
16 V

12V

270 kQ
V,

-li

o----JI-L---I

/3= 110
ro =50kn

V,

Z,

2.7 ka

t

f-----o Yo

lo

-

-1,

o-------}t-.-----I

/l= 120
T

o =40k.O:

Zi

t
-8 V
FIgura 8.77

(-------<> Yo
lo

5.6kU

_
Zo

Zo

Figura 8.76

Problema 11.

Problema 12.

Problemas

409

J[
* 13.
Para la red de la figura 8,78: a) Calcular lB e le b) Detenninar re' c) Detenninar Z¡ y Zo' d) Encontrar Av y A¡.
Vcc = 2QV

56 k!l

v, 0---1t--+_--I
/,

-

p= 200
T

o

=40kn

8.2 kQ

Figura 8.78

Problema 13.

§

8.6

Configuración de base común

14. Para la red de la figura 8.79: . a) Determinar re' b) Encontrar Z¡ y ZQ' c) Calcular Al' y Al"
+6V
-IOV

6.8kQ

Z;

Figura 8.79

Problema 14,

* 15.

Para la red de la figura 8.80, determinar A .. y A¡.
8V

L

~,

-v

/,

3.9kQ

-5 V

Figura 8.80 Problema 15.

410

Capítulo 8 Análisis a pequeña señal del transistor bipolar

82 Problema 17. § 8. Z¡ - p= 120 r =40kO Q .81: a) Detenninar re' b) Encontrar ZI y Zo' e) Calcular Av y Al' 3. Para la red de la figura 8. b) Derivar la ecuación aproximada para Aj' e) Derivar las ecuaciones aproximadas para Z¡ y Zo' d) DadosR c = 2..7 Configuración con retroalimentación en colector 16. a) Figura 8.30: Derivar la ecuación aproximada para A. Problemas 411 .2 kQ. calcularlas magnitudes de Av' A¡. Para la configuración de retroalimentación en colector de la figura 8. * 18. * 17.... f3~90 y Vcc = lOV..8 Configuración con retroalimentación de dc en colector 19. Figura 8.83: a) Detenninar Zi y Zo' b) Encontrar Al.2 kQ.'\N\t--+---l~ v..= -160 y Al = 19 para la red de la figura 8. !3=200.. 39 kn 22 kn V¡ o--}I--~------l Z¡ 1 ~F I¡ ¡ IO~F I ~F -Z... -1.A\.][ § 8.82. Para la red de la figura 8.81 Problema 16.83 Problema 19.HU 220kU v. R F = 120 kQ.. R E = 1.' y Al' 9V .. ZI y 20 utilizando las ecuaciones de los incisos (l a c.-'VV\r-. Dados re = 10 Q... o-------}'I--~---I Figura 8. determinar R c' RrY Vcc V¡ o---JI--~--I P=200 r(J=80kO ..

~4Y -"p- 12 Y - v. f3.5 n y ro =40 n. y Ai' e) Determinar ex. e) Detenninar Z¡ y Zo cuando hoe = 50 pS. 2. > >1. (Nota: Las soluciones están disponibles en el apéndice E en caso de no haberse llevado a cabo el problema 1.85 Problema 23. V.2kll 5 ¡1F I oVo hf~ Z. g) Comparar las soluciones anteriores con aquellas del problema 1. o li IO'~F )' -Z.84 Problemas 22. figura 8.992 h.2kO 1.45 O h" = 1 p. d) Calcular Av y A¡ con los parámetros híbridos. Para la red de base común de la figura 8. trazar el modelo re· 21. f) Determinar Av y A¡ cuando hoe = 50 J1S. hit 2..AN + V.2 kll \. b) Encontrar hfe y h ie .][ § 8.84: a) Detenninar Zj y Zo' b) Calcular Av y Aj. Z. Para la red del problema 1: a) Detenninar re.85: a) Detenninar Z¡ y Zo' b) Calcular A. a) Dados f3 = 120.) 22. e) Detenninar re y comparar f3r e con h ie . Para la red de la figura 8. 412 Capítulo 8 Análisis a pequeña señal del transistor bipolar . l8Y 68 kll tI. = 9. hfe = 90 Y hoe = 20 ps. o • ) 5~F -Z. 2. e) Encontrar Z¡ y lo utilizando los parámetros híbridos.75 kO h~=25¡15 =180 = IO~F figura 8. *' 23.9 Circuito equivalente híbrido aproximado 20. re = 4. 24. trazar el circuito híbrido equivalente aproximado. . 1/. l2kO 1. b) Dados h¡e = 1 k..o. re y ro· hJ> =-0. h re =2 x 10--4.7 kll '1 + o .

Repetir los incisos a y b del problema 22 cuando h(e = 2 x 1Q-4 Y compare los resultados.88: a) Detenninar si el sistema está operando adecuadamente basándose en los niveles de polarización mediante divisor de voltaje y en las fonnas de onda esperadas para Vo y VE' b) Determinar el motivo de los niveles de de obtenidos y la razón por la que se obtuvo la forma de onda para v o ' Problemas 413 . determinar: a) 2i' b) A. I.. e) d) Ar' 20' hib = 9.::= 25 fJS lO IlF figura 8. hfe := 140 h ie := 0. +¡'~F+ "v 0.4 v ~ ~ 14V - + o Vo Zo figura 8.997 hob = 0.86 ka h := 1.J[ § 8. Para el amplificador de base común de la figura 8. § 8. Dada la red de la figura 8.86 Problema 25. >i< Vi l..2 kU V.87. * 25.2kU ~lo 1 5 '~F '( Z 2. -. detenninar: a) 2j' b) A..5 x lQ-4 h.2 kQ 1 .2 kU 470kU ~ lo +-----n(---<>o Vo 5 ~F - Zo Z. c) A¡ = IJI¡d) 20' 20V 2.5 pA!V k m = 1 x lQ-4 V.86.87 Problema 26.6 ld1 11 - '¡ \. Para la red de la figura 8.45 a hJ> =0.10 Modelo equivaleute hlbrldo completo * 24. 26.12 Solución de problemas * 27. r=.

6. R. 39kn '\.13 (ejemplo S. a) Escribir un programa en BASIC para calcular Z¡.5kn 10 ~F Figura 8.1) Y solicitar el nivel de Vo para Vi = 1 mY.2. 33. Zo' Al' y A¡ para la red de la figura S. 35. 29.7V O )"' + V.2 kQ vo (V) 10 IlF O ( 10 ~F 01'" O VB =6. R. b) Llevar a cabo el análisis por medio de PSpice y comparar el resultado para Vo con los resultados obtenidos en el ejemplo 8.3.25 (ejemplo 8. a) Escribir un programa en BASIC para calcular Z¡. b) Llevar a cabo el análisis del inciso a y comparar contra los resultados obtenidos en el ejemplo 8. P=70 C.8.S) y solicitar el nivel de Vo para Vi = 1 m V.8. b) Llevar a cabo el análisis del inciso a y comparar contra los resultados obtenidos en el ejemplo 8.8). Zo' Av y A¡ para la red de la figura 8. 30. 150kn 2. Mediante la utilización de PSpice para Windows. a) Análisis por computadora Escribir el archivo de entrada de PSpice para la red de la figura 8. 32. a) Escribir el archivo de entrada de PSpice para la red de la figura 8.3.3) y solicitar el nivel de Vo para Vi = 1 mV.9 (ejemplo 8. b) Llevar a cabo el análisis por medio de PSpice y comparar el resultado para V o con los resultados obtenidos en el ejemplo 8. § 8. + VBE =0. a) Escribir un programa en BASIC para calcular Z¡.25. 414 Capítulo 8 Análisis a pequeña señal del transistor bipolar . b) Llevar a cabo el análisis del inciso a y comparar contra los resultados obtenidos en el ejemplo 8.88 Problema 27.13 28. Mediante la utilización de PSpice para Windows. *Nota: Los asteriscos indican problemas más difíciles. 31.22 V C. Utilice Probe para desplegar las formas de onda tanto de entrada como de salida. b) Llevar a cabo el análisis por medio de PSpice y comparar el resultado para V o con los resultados obtenidos en el ejemplo S. Utilice Probe para desplegar las formas de onda tanto de entrada como de salida. determinar la ganancia para la red de la figura 8. 34.2).1. determinar la ganancia para la red de la figura 8. Mediante la utilización de PSpice para Windows. RE l.6 (ejemplo 8. Zo' Al' y A¡ para la red de la figura 8.25 (ejemplo S.3). Utilice Probe para desplegar las formas de onda tanto de entrada como de salida. a) Escribir el archivo de entrada de PSpice para la red de la figura 8. 36.13 (ejemplo 8.13. determinar la ganancia para la red de la figura 8.J[ Vcc = 14 V v¡(rnV) Re R.

Aunque la configuración de fuente común es la más popular al proporcionar una señal invertida y amplificada. el dispositivo FET controla una corriente de salida (drenaje) mediante un pequeño voltaje de entrada (voltaje en la compuerta). Así que mientras el BJT tuvo un factor de amplificación f3 (beta). La tabla 9. se trata de configuraciones de bajo consumo de potencia con un buen rango de frecuencia y tamaño y peso mínimos. el FET tiene un factor de transconductancia. el circuito con MOSFET decrementaI tiene una impedancia de entrada mucho mayor que una configuración JFET similar. Mientras que la ganancia de voltaje de un amplificador FET es casi siempre menor que la obtenida al utilizar un amplificador BIT. el amplificador FET proporciona una impedancia de entrada mucho mayor que la de la configuración de un BIT. Al utilizar los modelos de transistores de PSpice se puede analizar el 415 . la corriente de entrada por 10 general se asume de OflA Y la ganancia de corriente es una cantidad indefinida. especialmente en los circuitos CMOS que requieren un consumo muy bajo de potencia. Al utilizar PSpice puede llevarse a cabo un análisis en de para obtener las condiciones de polarización del circuito y un análisis en ac para calcular la ganancia de voltaje a pequeña señal. así como circuitos de compuerta común que proporcionan ganancia sin inversión. el modelo equivalente de ae es más sencillo que el utilizado por los BIT. las características importantes del circuito que se describen en este capítulo íncluyen la ganancia de voltaje. Los valores de la impedancia de salida son comparables tanto para los circuitos BIT como para los FET. Los dispositivos IFET y el MOSFET de decremento pueden utilizarse para diseñar amplificadores que tengan ganancias similares de voltaje.CAPÍTULO Análisis a pequeña señal del FET 9. Sin embargo. Los dispositivos FET también se utilizan en las aplicaciones de alta frecuencia y en las aplicaciones de acoplamiento (interfases). el BJT generalmente es un dispositivo controlado por corriente y el FET un dispositivo controlado por voltaje. Debido a la muy alta impedancia de entrada. Mientras que un dispositivo BJT controla una gran comente de salida (colector) por medio de una corriente de entrada (base) relativamente pequeña. Debido a la característica de gran impedancia de entrada de los FET. Por tanto. la impedancia de entrada y la impedancia de salida. pero en ambos casos se observa que la corriente de salida es la variable controlada. De hecho. Al igual que con los amplificadores BJT. Además. también existen circuitos de drenaje común (fuente-seguidor) que proporcionan ganancia unitaria sín inversión.1 INTRODUCCIÓN Los amplificadores con transistores de efecto de campo proporcionan una excelente ganancia de voltaje aunada a la característica de una alta impedancia de entrada. el MOSFET incremental es muy popular en los circuitos digitales. Las redes de amplificadores FET también pueden analizarse mediante el empleo de programas de computadora. gm' El FET puede utilizarse como un amplificador lineal o como un dispositivo digital en los circuitos lógicos. muestra un resumen de los circuitos FET a pequeña señal y sus fórmulas asociadas. L localizada al final del capítulo.

. El voltaje de la compuerta a lafuen/e controla la comen/e del drenaje a lafuen/e (canal) de un FET.VGS IVp )2 El cambio en la corriente del colector que se obtendrá de un cambio en el volt~je de la compuerta a la fuente se puede determinar utilizando el factor de transconductancia gm de la siguiente manera: (9.x (9. Por otro lado.1. es posible desarrollar un programa utilizando un lenguaje como el BASIC que puede realizar tanto el análisis de de como el de ac y proporcionar los resultados en un formato muy especial..2 MODELO DE PEQUEÑA SEÑAL DEL FET El análisis en ac de una configuración FET requiere que se desarrolle un modelo de pequeña señal. .1 Definición de gm utilizando la característica de transferencia. 9.circuito empleando los modelos específicos de transistores. similar a la relación que define la conductancia de un resistor G = II R = l/V. . Al despejar gm en la ecuación (9.2) Determinación gráfica de gm Si ahora se examinan las características de transferencia de la figura 9. Un componente muy importante del modelo hará evidente que un voltaje de ac aplicado a las terminales de entrada de la compuerta a la fuente controla el nivel de corriente del drenaje a la fuente. se indicó que un voltaje en dc de la compuerta a la fuente controlaba el nivel de la corriente de drenaje mediante una relación conocida como la ecuación de Shockley: ID = IDSs(1 . dicho en otras palabras.(= PeTldiente en el punto Q) óVGS MD o 416 Capítulo 9 Análisis a pequeña señal del FET Figura 9.1) se tiene: (9. cuando VGS se acerca a O V. se encuentra que gm es en realidad la pendiente de las características en el punto de operación. /'. . resulta bastante claro que la pendiente.1) El prefijo trans (o tras) que se aplica a gm en la terminología indica que se establece una relación entre las cantidades de salida y de entrada. se incrementa la magnitud de gm' g".3) Al seguir la curvatura de las características de transferencia. Se seleccionó la palabra raíz conductancia debido a que gm se determina por la relación del voltaje a la corriente. En el capítulo 6.:. y por tanto gm' se incrementa cuando se pasa desde Vp a IDSS' O. Esto es.y =-= /'..

5 V I D =8mA\.0 V Puede observarse la disminución en gm cuando Ves se aproxima a V po gm ~-- ~ 8 g". a) VGS ~ -0. VGS)' ______ 4 3 2 -4 -1 V.2) indica que gm puede detenninarse en cualquier punto Q sobre las características de transferencia con sólo seleccionar un incremento finito en Ves (o en ID) cercano al punto Q y luego encontrar el cambio correspondiente en ID (o Ves' respectivamente). Los cambios que se obtienen en cada cantidad se sustituyen después en la ecuación (9. e) VGS ~ -2.5 V.5 mA bl °m o !1/o !1VGS !1/D =2_57 mS ~ el L5mS !1VGS 1.7V 1.8 mA 0. pero entonces puede tornarse un problema engorroso. en-O. Luego se selecciona un incremento adecuado para VGS para reflejar una variación a cualquier lado de cada punto Q. o Vos (V) Figura 9.2) para detenninar gm' a) °m o ~-- !1/D 2.5 Y.2 Cálculo de gm en diferentes puntos de polarización.1 mA !1VGS ~ - ~ 3_5mS 0.6V 1. Definición matemática de gm El procedimiento gráfíco descríto está limitado por la exactitud de la gráfica de transfe~ rencia y el cuidado con que pueden determinarse los cambios en cada cantidad. Cada punto de operación se identifica posterionnente y se dibuja una línea tangente a través de cada punto para reflejar mejor la pendiente de la curva de transferencia en esta región.2) para calcular gm' Determinar la magnitud de gm para un JFET con puntos de polarización. Solución IDSS = 8 mA y V p ::: -4 V en los siguientes EJEMPL09_J Las características de transferencia se generaron como en la figura 9.-4V (.La ecuación (9. Entonces se aplica la ecuación (9.2 al utilizar el procedimiento definido en el capítulo 6. b) VGS~-1.5 Y. Un método alternativo para calcular gm 9_2 Modelo de pequeña señal del FET 417 .

gm = 2IDss Ivpl gmo = ~ ~J 2IDss - y IVpl (9. Sustituyendo VGS = O V en la ecuación (9.VGS ] Vp = 4mS ~ 5V _ -D.5 mS de la solución gráfica) 418 Capitulo 9 Análisis a pequeña señal del FET . gm = gmo [1 .VGS PLQ dID 1 dV GS pLQ gm = = d dV GS lDSS (1 VGS )2] Vp = I Dss _d_ dVGS 0 _ VGS ) Vp 2 = 2lDSS ~ - VGsJ_d Vp dVGS 0_ VGs ) Vp y (9. sólo con objeto de asegurar un valor positivo de gm.4) se convierte en (9. -4 V J l = 3.5mS (contra 3. a) Encontrar el valor máximo de gmo b) Encontrar el valor de gm en cada punto de operación del ejemplo 9. Solución a) gmO . donde se estableció que La derivada de una función en un punto es igual a la pendiente de la línea tangente dibujada en dicho punto.utiliza un enfoque empleado para encontrar la resistencia ac de un diodo en el capítulo 1.5 V.:: = 2(8mA) 4V = 4mS (máximo valor posible de gm) b) Cuando V GS = -D. Ya se mencionó que la pendiente de la curva de transferencia es un máximo cuando Ves = O V.4) donde I Vp 1 denota la magnitud. en el cual se han especificado 1DSS y Vp.1.5) donde el subíndice O que se añadió recuerda que se trata del valor de gm cuando VGS = O V.2 Para el JFET que tiene las características de transferencia del ejemplo 9. Si se toma la derivada de ID respecto a Ves (cálculo diferencial) utilizando la ecuación de Shockley. Entonces la ecuación (9. es posible derivar una ecuación para gm de la siguiente manera: MD 1 t.6) EJEMPLO 9.6) y comparar con los resultados gráficos.4) se obtiene la siguiente ecuación del valor máximo de gm para un JFET.1 utilizando la ecuación (9.

v.4.4) a (9. para usos en el futuro cuando se requiera gm' En las hojas de especificaciones.. EJEMPLO 9.3 Gráfica de gm en función de Vcs.5 V.5 mS de la solución gráfica) Los resultados del ejemplo 9.3.5 mS (contra 1.1 y 9. En fanna de ecuación.6) es menor que 1 para cualquier valor V ción :5 p diferente de O V.5 V. V GS para el JFET de los ejemplos 9.2 de hecho son 10 sufIcientemente cercanos como para validar la ecuación (9. Graficar gm en función de Solución Obsérvese la figura 9. gm tendrá únicamente la mitad del valor máximo. Gráfica de gm en función de VGS Debido a que el factor de V'GS (1 .6) define una línea recta con un valor mínimo de O y un valor máximo de gm como se muestra en la gráfica de la figura 9.J V p = 4 mS 1 [ -2. o V GS(V) FIgUra 9.3 9. La ecuación (9.2 Modelo de pequeña señal del FET 419 .5 V] -4V = 1.) de la ecuación (9.5 V] -4V = 2. La! significa que es un parámetro de transferencia directa (jomará) y la s revela que está conectada con la tenninal de la fuente (source).Cuando VGS = -1. VGS g m mO [1 . = gm = gmo [1 . gm se proporciona como Yjs donde la y indica que es parte de un circuÍto equivalente de admiranda.:GS] 4 [1 mS p - -1.57 mS de la solución gráfica) Cuando = g V GS = -2.6).5mS (contra 2.3 también indica que cuando VGS es igual a la mitad del valor de estrechamiento. (9. la magnitud de gm se reducirá mientras VGS se aproxime a Vp y la relase incrementa en magnitud. Yj' está en el rango desde 1000 a 5000 IlS o de 1 a 5 mS. La figura 9.18. Cuando VGS = Vp ' gm =gmO(J - J) =O.2..7) Para el JFET de la figura 5.

. Impacto de ID sobre gm Puede derivarse una relación matemática entre gm y la corriente de polarización ID al observar que la ecuación de Shock1ey puede escribirse de la siguiente manera: (9.= O.8) en la ecuación (9.3. Solución Ver figura 9..5.8) Al sustituir la ecuación (9. 420 Capítulo 9 Análisis a pequeña señaJ del FET .1 a 9. gm = gmü ~-DS!4 .4 Gráfica de gm en función de VGS para un JFET con 1DSS::: 8 mA y VGS(V) Vf =-4 V..9) Al utilizar la ecuación (9.707gmO IDSS c) Si ID = IDS!4.9) para determinar gm para algunos valores específicos de ID' los resultados son a) Si ID =IDSS' gm = gmiJ -~= gmo I DSS b) SilD = IDSP' gm IDS!2 = grnO ~ .6) se obtiene (9.= O..5g I .4 Graficar gm en función de ID para el JFET de los ejemplos 9._ grnO mo IDSS 2 EJEMPLO 9.4mS ~-----> 2mS -4V -2V o Figura 9.

10) Así como para un JFET un valor práctico de lO' Q (1000 MQ) es un valor característico. esta es una aproximación que se utiliza a menudo. (9. En las hojas de especificaciones de los FET la impedancia de salida aparecerá normalmente como Yos con las unidades de J1S. Impedancia de salida Zo del FET La impedancia de salida de los FET es similar en magnitud a la de los BIT convencionales. Para el IFET de la figura 5. En forma de ecuación.3 y 9.2 Modelo de pequeña señal del FET 421 .11) Con base en la figura 9. Mientras más horizontal sea la curva. mayor será la impedancia de salida. Las gráficas de los ejemplos 9. se tendrá la situación ideal pues será la impedancia de salida (un circuito abierto) infinita.o 3 9 10 JD (mA) Figura 9.12) 9. En forma de ecuación. = Zo(FET) = rd =Yo. 1 (9.4 revelan con claridad que los valores más altos de gm se obtienen cuando Ves se aproxima a O V e ID a su valor máximo de 1DSS' Impedancia de entrada Z¡ del FET La impedancia de entrada de todos los FET disponibles en el mercado es lo suficientemente grande para suponer que las tenninales de entrada son similares a un circuito abierto.y0' tiene un rango entre 10 y 50 /1S o 20 kQ (R = 1/G = l/50 /1S) y 100 kQ (R = 1/G l/lO /1S). El parámetro Yos es un componente de un circuito equivalente de admitanda y el subíndice o significa un parámetro de salida de la red (output) y s la terminal fuente (souree) a la cual está asignada en el modelo. En forma de ecuación.6 puede definirse la impedancia de salida como la pendiente de la curva horizontal característica en el punto de operación.18. Cuando la curva es perfectamente horizontal. un valor entre 10 12 y 10 15 Q es típico de los MOSFET.5 Gráfica de gm en función de JDpara un JFET con IDSS =8 mAy Ves =-4 V. Z¡(FET) = ~ Q (9.

5.5 Determinar la impedancia de salida para el FET de la figura 9.=ov = 0.6 ~M Definición de rd utilizando las caracterfsticas de drenaje del FET.7 2 3 4 5 6 7 8 9 10 11 12 13 14 (V) Características del drenaje de uso para calcular rd en el ejemplo 9.12). Sustituyendo en la ecuación (9.7 para VGS = O V Y VGS = -2 V cuando Vos = 8 V.1 mA.12).2 mA. 8 7 6 5 4 3 2 Vos=~3 V íI vos=-4V VDS o Figura 9. Obsérvese que al aplicar la ecuación (9. rd = ~~S Ivc. EjEMPLO 9. 422 Capítulo 9 Análisis a pequeña señal del FET . Esto se logra dibujando una línea recta aproximada a la línea VGS en el punto de operación.12) el voltaje VGS pennanece constante cuando se calcula rd.Ves'" constante en -1 V Punto Q v / -2V o Figura 9. Solución Para VGS = O V se dibuja una línea tangente y se selecciona d Vos como de 5 V Y así se obtiene un dIo de 0. .2 mA= 2S kQ 5 Para VGS = -2 V se dibuja una línea tangente y se selecciona d Vos como de 8 V Yasí se obtiene un dIo de 0. Luego se selecciona un ~VDS o ~ID y se mide la otra cantidad para utilizarse en la ecuación. Sustituyendo en la ecuación (9.

Obsérvese que el voltaje fuente se representa ahora mediante V" (subíndices en minúscula) para distinguirlo de los niveles de. puede construirse un modelo para el transistor FET en el dominio de ac.. Además. = 3.=50kQ 20 )1S lo cual da por resultado el modelo equivalente en ac de la figura 9.1 mA 8V lo cual muestra que rd sí cambia entre una región de operación y la otra.= 80 ka.8mS y = .6 gm = y¡. La fuente de comente tiene su flecha apuntando del drenaje hacia la fuente para establecer un cambio de fase de \80 0 entre los voltajes de salida y de entrada como sucederá con la operación real. la corriente es común tanto para los circuitos de entrada como de salida.6.8 Circuito para equivalente de ac del FET.ntra incluído como una fuente de corriente gm Vgs conectada desde el drenaje a la fuente como se muestra en la figura 9. el circuito equivalente es una fuente de corriente cuya magnitud se controla por medio de la señal Vgs y el parámetro gm' el cual claramente representa un dispositivo controlado por voltaje.8. 9. G 0 _ _ _0 r------~r-----O D + so------=+-------------~s Figura 9. Circuito equivalente en ac del FET Una vez presentados y discutido los parámetros importantes de un circuito equivalente de ac. El control de Id me·diante V¡:. 0. Dados YI' = 3. y que comúnmente se presentan los valores más pequeños en los niveles bajos de Ves (más cercanos a O V).---t-----'O D + v" Figura 9.s se eneue..8 mS e YM = 20 )1S.2 Modelo de pequeña señal del FET 423 .= . mientras que las tenmnales de la compuerta y el drenaje sólo están en "contacto" mediante la fuente de corriente controlada gm Vgs ' En las situacion-es' donde se ignora r d (se supone que es lo suficientemente grande respecto a los otros elementos de la red como para aproximarla por medio de un circuito abierto). dibujar el modelo en ac del FET.9 Modelo para equivalente de ac del FET para el ejemplo 9. s s La impedancia de entrada está representada por el circuito abierto en las terminales de entrada y la impedancia de salida por medio del resistor r d desde el drenaje hacia la fuente.. Solución EJEMPLO 9.9. G o>---~o .

.11 Sustitución del circuito equivalente del JFET en la red de la figura 9.m 9.11 como se muestra en la figura 9. o de las características.10.10 Configuración JFET con polarización fija . I+VGG ... Una vez calculados los niveles de gm y rd a partir del arreglo de polarización de la hoja de especificaciones..3 CONFIGURACIÓN DE POLARIZACIÓN FIJA PARA EL JFET Ahora que se ha definido el circuito equivalente para FET.' la cual define la dirección de gm Vg.' Cuando Vg. El método será similar al análisis en ac de los amplificadores BJT acompañados de una determinación de los parámetros importantes de Z¡. Luego se redibuja con cuidado la red de la figura 9.12. Batería VDD reemplazada mediante un corto circuito Batería V GG ~ reemplazada mediante un corto circuito S --- FIgUra 9. 424 Capitulo 9 Análisis a pequeña señal del FET . Zo y Av para cada configuración. . RG S -+- -+ Z¡ z. la dirección de la fuente de corriente se invierte.: La figura 9..11.. Z.13) debido a la equivalencia de circuito abierto en las terminales de entrada del JFET. La señal aplicada se representa mediante V. se consideran como cortos circuitos equivalentes para el análisis en ac. y la señal de salida a través de RD se representa mediante VD.12 revela con claridad que (9. Figura 9. el modelo equivalente en ac puede sustituirse entre las terminales adecuadas como se muestra en la figura 9. se investigarán una serie de configuraciones de FET básicas a pequeña señal. y las baterías V GG Y V DD se hacen cero volts mediante un corto circuito equivalente. La configuración de polarización fija de la figura 9. Se observa la polaridad definida mediante Vg. RD -+Z. es negativo.10 incluye los capacitores de acoplamiento el y el que tienen por objeto aislar el arreglo de polarización de la señal y carga aplicados. -+ z. Ambos capacitares tienen el equivalente de corto circuito porque la reactancia Xc = 1/(21ifC) es pequeña comparada con los otros niveles de impedancia de la red.

se encuentra v~ = pero y -gm Vgird 11 R D) v.16) A... ~ f'. Vo ~ -gm V¡CrJ RD ) de tal forma que Av = Vi (9.3 Configuración de polarización fija para el JFET 425 .+ . ....13.0 5 Figura 9..15) .. se hará O V o también.¡}?:\OR D .I ~ O V como se requiere debido a la definición de ZU V.17) Relación de la fase: El signo negativo en la ecuación obtenida para Av revela con claridad un cambio de fase de 180' entre los voltajes de entrada y de salida. como se muestra en la figura 9." ~ V.s + -+- gm~~_' '.------.11.> JOR D (9.. El resultado es gm V~s = O mA y la fuente de corriente puede reemplazarse mediante un circuito abierto equivalente.12 Redibujo de la red de la figura 9. 9.. "RD I (9.----oD ' .. Z: Al hacer V. Figura 9.-... • + V G D 1 ...~ -gmRD 1..13 Determinación de Zo' Al': Resolviendo Vo en la figura 9...----..+ V o ~ ~R0 1 .. ~ I RD Z. lé.12.. La impedancia de salida es ~ Si la resistencia r¡j es suficientemente grande (por lo menos 10: 1) comparada contra R D' a menudo puede aplicarse la aproximación rJ 11 R D " R D Y Z.

85 kQ A..El valor de Jos se proporciona como 40 /lS.= . 426 Capítulo 9 Análisis a pequeña señal del FET .88 mS)(1. = -gmRD = -(1.88 mS)(2 kQ) = -3.VGsQ\ = 2.= IVpl 8V gm = gmo ~ .625 mAcon IDss = 10 mAy Vp =-8 V. se obtuvo una relación de 25 kQ: 2 kQ = 12.uS Yos RG = 1 MQ d) e) Zo = R D11 rd = 2 kQ 1125 kQ = 1.14 Configuración JFET para el ejemplo 9. S +- 2V Figura 9.7 La configuración de polarización fija del ejemplo 6.76 Como se demostró en el inciso (f). ~ v.= 25kQ 4O.48 f) A. La configuración de autopolarización de la figura 9. 9. Se redibuja la red según Q la figura 9.14 con una señ~l aplicada V¡. -T Z. v. = -gm(R D 11 rd ) = -(1.4 CONFlGURACIÓN DE AUTOPOLARIZACIÓN PARA EL JFET Rs con desvío La configuración de polarización fija tiene la desventaja de necesitar dos fuentes de voltaje de. D I vss = 10 mA vp = -8 V lMn ~ z.5 mS Vp ) f¡ _ (-2 V») = \ 1.1 tuvo un punto de operación definido mediante VGS =-2 V e ID = 5.7.5 : 1 entre rd y R D en una diferencia del 8% en la solución.85 kQ) = -3.88 mS (-8 V) b) e) rd Z.. Solución a) 21DSS 2(10 mAl = 2.EJEMPLO 9.15 requiere sólo de una fuente para establecer el punto de operación deseado. . a) Detenninar gm' b) Encontrar r d' e) d) e) f) Determinar Z¡.5mS gmO = . Calcular Zo' Determinar la ganancia de voltaje Al" Determinar Av ignorando los efectos de r d' 20 V 2kº C.

El capacitor es a través de la resistencia de la fuente es un corto circuito equivalente para de.+ V DD Ro C. -Z. G D + Re V " 1 S + 'd g". ____ R s en desvío s mediante Xc. . + v.Vg• Figura 9... Figura 9. Z¡: (9.16 Red de la figura 9..15 Configuración JFET con autopolarización . se reducirá la ganancia según se muestra a continuación.16. Re Rs . Bajo condiciones de ac el capacitar asume el estado de corto circuito y hace "corto circuito" en los efectos de RS' Si se deja en ac. El circuito equivalente a JFET se establece en la figura 9. cs Z.18) 9.. r . Debido a que la configuración que se obtiene es la misma que aparece en la figura 9 .17.12. lo cual pennite que Rs defina el punto de operación.4 Configuración de aulopolarización para el JFET 427 .17 Redibujo de la red de la figura 9. o-------) ( oVo G S ----. las ecuaciones resultantes para Zi' 20 y Ar serán las mismas.15 después de la sustitución del circuito equivalente de ac para el JFET..16 y se redibuja con cuidado en la figura 9. Z.¡.. D e V.. Figura 9.

o . G D + -+ + z. V" l s R.20) " (9.ser muy cuidadoso con la notación.19) Zo A' =R D I rd ?10R D (9.21) A.23) Zo: La impedancia de salida está definida mediante Z o =_0 v I lo vJ=o Al hacer Vi = OV en la figura 9.18.18 se obtiene el circuito que se muestra en la figura 9.z· o' (9.: Debido a la condición de circuito abierto entre la compuerta y la red de salida. = -gmRD I rd ? lORD (9. las polaridades y la dirección definidas. la resistencia Rs será parte del circuito equivalente de ac.ntre V. Rs sin desvío Si se elimina es de la figura 9.no existe una manera obvia de reducir lared con objeto de bajar su nivel de complejidad.15.18 Configuración JFET con autopolarización incluyendo los efectos de Rs' Z. la entrada permanece de la siguiente manera: (9.. RG ~r RD 1" + Z" v" l F'"!gura 9.22) Relación de la fase: El signo negativo en las soluciones para A)' de nuevo indica un cambio de fase de 18('" . -. establecer el voltaje a través de Re igual a O V es como "cortar" los efectos de Re' 428 Capítulo 9 Análisis a pequeña señal del FET . y V.¡ ID ' 'd gm Vg3 ~ v. como se aprecia en la figura 9. Al determinar los niveles de Z" Zo y A" es necesario . En otras palabras. En este caso.19. debido a que la terminal de la compuerta y la tierra estarán con el mismo potencial.

19 Determinación de Zo para la configuración JFET con autopolarización incluyendo los efectos de Rs y rd .-.a D + ID S~ t _ _-1 RD le -+ Z.::: Vi . = rd Al aplicar la ley de corriente de Kirchhoff en el nodo a.. El voltaje V o está definido mediante con ~:.~~. J V o = -IDRD figura 9.24) de manera que Za = RD 1 + gmRs + Ro + Rs rd Para rd ~ IO(R o + Rs)' pueden ignorarse los efectos de rd .V () = O d l' = V ---..s:.. -IDR[/~ El voltaje a través de rd puede encontrarse al aplicar la ley de voltaje de Kirchhoff de la siguiente manera: -vgs o y + V r . Vgs R. = _V"-u_+_"-..!:l. (9. o y Z " = " = lo V -lnRO -ID ~ + gmRs + Ro + RsJ rd (9.4 Configuración de aulopolarización para el JFET 429 . l + -'- .25) A..IDRs 9. . por tanto..18. la aplicación de la ley de voltaje de Kirchhoff sobre el circuito de entrada tendrá como consecuencia: V-V-VR=O 1 gs 5 o Vp . V.: Para la red de la figura 9..

20 con una señal ~plicada de V. =. al Determinar gm. La red se redibuja según Q la figura 9. El valor de Yo. Comparar los resultados.S.El voltaje a través de r d empleando la ley de voltaje de Kirchhoff es vo y V R. si rd " \O(Ro + Rs)' (9..d) Calcular 20 con y sin los efectos de rd . e) Encontrar 2. de manera que una aplicación de la ley de voltaje de Kirchhoff dará gm Vgs + v() rd V Rs Al sustituir la Vgo"de arriba y sustituyendo Vo y VR s se tiene de modo que o ID = gm V¡ I + 8mRs + RD + Rs rd Entonces el voltaje de salida es y A.2 tiene un punto de operación definido mediante V GS = -2. e) Calcular A.27) Relación de la fase: El signo negativo en la ecuación (9. y V" EJEMPLO 9. Capítulo 9 Análisis a pequeña señal del FET 430 . b) Encontrar r d.26) Ro + Rs rd De nuevo.8 La configuración de autopolarización del ejemplo 6.o = V.26) indica que existirá un cambio de fase de 180' entre V. con y sin los efectos de r d . V gmRo I + gmRs + (9. Comparar los resultados. está dado como 20 ¡J.6 mAcon I DSS = 8 mA y V p =-6 V.6 V e ID = 2.

10(3..' IO(RD + Rs) se encontrará que ya está satisfecha.8.3 kQ 3.3 kQ + 1 kQ) Y 50 kQ .51 = 1la1 kQ -:: . -.. 50 kQ .. '2.51 mS)(l kQ) + 3...= = 1.596 3. z.20 Red para el ejemplo 9.51 mS)(1 kQ) + 50kQ = -1.92 9. indicando que rd tendrá el mínimo impacto sobreZo .67 mS 6V = 2..3 kQ + 1 kQ 50kQ 3. o------} 1-----.:-I = 2Jos 2(8 mAl = 2. 43 kQ se satisface.3 kQ =-----.3 kQ + 1 kQ 1 + (1.4 Configuración de autopolarización para el JFET 431 . I DSS = lOmA Vp ==-6V V. Esto es. 1M" 1 k!l -Z" Figura 9.----+1 ---+- ----If-----o 'é. En este caso. el nivel correcto es menor que la mitad del valor definido solamente por RD.3 kQ) =----~-~~~--3.086 2.3kQ = Ro + Rs rd + (1.3kQ = 1 + gmRs 1 + 1.20V 3.51 mS (-6 V) b) e) rd =-=--=50kQ Ym 20l1S Z¡ = Re = 1 MQ ri Zo Ro 1 + gmRs + d) Con 3. Los resultados indican que así es.'.6 V)) = 1.67 mS (1 - (-2.51 2.:"'-- Si se revisa la condición r d .51 + 0.3 kil c. Solución a) g mO = s ¡. También se observa que Zo no es igual a RD • la cual es una suposición que a menudo se aplica de manera incorrecta.51 mS)(3. -(1.27kQ 1 + 1. c.

G -z" 0\.. La red equivalente en ac que se obtiene ahora tiene el formato básico de alguna de las redes ya analizadas.:. : -1.' R.- I t R. 432 Capítulo 9 Análisis a pequeña señal del FET .51 mS)O kQ) .22. fR" o V. el efecto de rd fue mínimo debido a que la condición rd .. Reemplazando la fuente VDu por UD corto circuito equivalente conectado a tierra una terminal de R 1 Y RD" Debido a que cada red tiene una tierra común. como se muestra en la figura 9.22. debe tenerse en cuenta que Z¡ es varias veces mayor que la Z¡ típica de un BJT.21 bajo condiciones de ac. r I e. Sin embargo. R I queda en paralelo con R].. pero en el circuito de salida a través de r d .-(1. R. RD /1. .:' lÜ(RD + Rs) se cumplió.5 CONF1GURACIÓN DE DIVISOR DE VOLTAJE PARA EL JFET La configuración de divisor de voltaje para los BJT también puede aplicarse a los lFET.f 1 . I z" - -=- . ¡~ .51 mS)(3. Figura 9.22 Red de la figura 9. VgJ . La ganancia típica de un amplificador JFET es menor que la que normalmente se encuentra para los BJT de configuraciones similares. D \ '\. figura 9.L -=- Figura 9.Vft" " Z. e I ~ + V Z ~. Configuración JFET mediante divisor Al susütuir el modele equivalente de ac ?aIa ellFET se ebtendrá la configuración de la figura 9. RD también puede conectarse a la tierra. como se demostró en la figura 9.23.....L .. . C.3 kQ) = 1 + (1..21 de voltaje. G D + R. lo cual tendrá un efecto muy positivo sobre la ganancIa total de un sistema..21.23 ~ -l- t g". z. T ~ V . -+ z.98 Como antes. Redibujo de la red de la figura 9.. 9.

v. 9.. e Vi o----}I--~--=G-+I -z¡ z" .Z¡! R 1 Y R::!. están en paralelo con e1 cual se obtiene el equivalente de circuito abierto del JFET (9. La única diferencia es la ecuación para 2 1 que ahora es sensible a la combinación en paralelo de R 1 Y R::!.30) A: .".24.29) Para rd ~ lORD' (9.28) z· o' Al hacer Vi == O V se fijarán ~~S y gn¡ V gs cero y (9.s~n \as mismas que \as obtenlüas para \as configuraciones de polarización fija y autopolarización (con Rs en desvío).32) Se ~bser. \/gs : : .31 ) (9. figura 9. Obsérvese que la salida se toma de la terminal de la fuente y cuando se reemplaza la fuente dc por su corto circuito equivalente el drenaje se conecta a tierra (de ahí la tenninología de drenaje común). 9..6 CONFlGURACIÓN FlJENTE-SEGUIDOR (DRENAJE COMÚN) PARA EL JFET El equivalente a JFET de la configuración emisor-seguidor BJT es la configuración fuenteseguidor de la figura 9.6 Configuración fuenle-seguidor (drenaje común) para el JFET 433 .24 Configuración JFET fuente-seguidor.a que \a's eCUaciones para Zo 'f Al .\ y (9. y 1 de modo que -o V gs (rd On¡ ~ 11 RD ) V1-':.

.26. se pueden reemplazar por el circuito en paralelo que se muestra en la figura 9. D v " S Figura 9.1 como V () se .27 Determinadón de Zo para la red de la figura 9. El resultado es Io~V o [_I_+_I_J_gV rd R m g' S 434 Capítulo 9 Análisis a pequeña señal del FET . encuentren a través de la misma red en paralelo da por resultado Vo .Al sustituir el circuito equivalente del JFET se tiene la configuración de la figura 9.. s -1 V¡.'r t > 8 mVx_\ --1" + v" Figura 9.25.26 Redibujo de la red de la fígura 9..27.: -Vgj . La fuente de corriente invirtió su dirección. La fuente controlada y la impedancia interna de salida del JFET se encuentran en tierra en una terminal y a Rs en la otra junto con Vo a través de Rs' Debido a que gm Vgs ' Td y Rs están conectados a la misma terminal y tierra. . 1 -Zo rd Rs I + Vo Zo -4:Figura 9.ún está definida entre las terminales de la compuerta y la fuente.25... pero Vg.25 Red de la figura 9.. Zi: La figura 9.33) Zo: Al hacer Vi ~ O V da por resultado que la terminal de la compuerta se conecte directamente a la tierra como se muestra en la figura 9.l a. ~ rJ ~ Rs + IL----+----'-----o Al aplicar la ley de corriente de Kirchhoff en el nodo a. El hecho de que tanto Vg.24.24 después de la sustitución del modelo equivalente de ac para el JFET.26 indica con claridad que Zi está definida por (9.

Cr)1 Rs) .tS + V. V.1 -+-+-rd Rs 11gm la cual tiene el mismo fonnato que la resistencia total de las tres resistencias en paralelo.. de la ecuación (9..vo . ¡Mil --11-(--~ 0. -z..Val(r)1 Rs) gm v. Por tanto.J rJ"2 lOR s Debido a que el denominador de la ecuación (9..9 V I vss = 16mA vp=~v Yos = 25 ¡. .-----~o 9. e) Calcular A.::: (9.05 ~F Figura 9....28 dará V GS = -2. (9.. V. ' Relación de la fase: Debido a que A. de manera que o y Vo Vo ~ gm(V.= . Comparar los resultados.6 Configuración fuente-seguidor (drenaje común) para el JFET 435 . = gm(rd 11 Rs) 1 + gm(rd 11 Rs) ..34) (9. Q Q a) Determmar gm' b) Encontrar r d' +9 c) Determinar Z. la ganancia nunca puede ser igualo mayor a uno (como se encontró en la red BJT emisorseguidor).d) Calcular Z.86 V e ID = 4. Un análisis de de la red fuente-seguidor de la figura 9. con y sin r d . L-_ _ _~-----+.35) Av: El voltaje de salida Vo se encuentra determinado mediante y al aplicar la ley de voltaje de Kirchhoff alrededor del perímetro de la red de la figura 9.36) es una cantidad positiva.gm Vo(r)1 Rs) ~ Voll + gm(r)1 Rs)] = gm Vir) 1Rs) A = _o de modo que V .37) ' -_ _ _ _ _ _ _ _ _ _.36) En caso de ausencia de rd o en el caso de rd lOR s' (9. . y Vj se encuentran en fase para la configuración JFET emisor-seguidor. y ~ Vgs ~ Vgs + Vo v ..9. con y sin rd' Comparar los resultados.36) es mayor que el numerador por un factor de uno.26 se obtiene v.28 Red para el análisis del ejemplo 9.= .v. EJEMPLO 9.56 mA. = -------''------. ' \ .

09 kQ) + 4..= 0..28 mS)(40 kQ 112.2 kQ 11438.29. Sin r d : Z" = Rs IllIg m = 2.83 lo cual indica que rd casi siempre tiene poco impacto en la ganancia de la configuración. la cual es paralela a la configuración de base común utilizada con los transistores BJT.2 kQ) .52 Q lo cual revela que Zo a menudo es relativamente pequeña y se calcula básicamente mediante IIg m .Solución 2(16 mAl 4V = 8mS 8 mS l - ~ (-2.02 =0.2 kQ 11112./rd 11 Rs) (2. La aislacíón entre los circuitos de entrada y de salida obviamente se ha perdído debido a que la terminal de la compuerta ahora se encuentra conectada a la tierra común de la red.28 mS = 40 kQ 112. Obsérvese la necesidad constante de que la fuente controlada gm Vgs esté conectada del drenaje a la fuente con r den paralelo.09 kQ) 4.28 mS)(2.2 kQ) = 5.= .02 + 5.6 Q = 365.77 + gmRs 1+ (2.2.6 Q = 362.7 CONFlGURACIÓN DE COMPUERTA COMÚN PARA EL JFET La última configuración JFET que se analizará con detalle es la configuración de compuerta común de la figura 9.1S e) Z¡ = Re = 1 MQ d) Con r d : = 40 kQ 112.. Además..69 Q e) lo cual indica que rd por lo general tiene poco impacto sobre Zo· Con r d : g.. Al sustituir el circuito equivalente JFET se obtendrá la figura 9.28 mS)(2..77 lo cual es menor que 1 como se predijo antes.28 mS)(2.2 kQ) (2. También se puede ver la localización del voltaje controlador ~"'.86 V) ) (-4 V) .28mS ~ = 40kQ 25 f.2 kQ 11438.. Sin ri gmRs (2.\ y el hecho de que aparece directamente a través del resistor Rs' 436 Capítulo 9 Análisis a pequeña señal del FET .30.. 9.28 mS)(2. el resistor conectado entre las tenninales de entrada ya no es Re sino el resistor Rs conectado de la fuente a la tierra..83 + (2.

z. la cual simplemente estará en paralelo con Rs cuando se defina Zi' La red de interés se redibuja como la figura 9.(' b e. I' 9. a S l ~~.29. (~ + Z.s ¡--It-----¡--o--.::) + r" VrJ + figura 9.30 Red de la figura 9.7 Configuración de compuerta común para el JFET 437 . se encuentra la impedancia Z~ de la figura 9.= . -. ~':. Rs .¡ r z'.\ . Al aplicar la ley de voltaje de Kirchhoff alrededor del perímetro se salida de la red se obtiene =- V' . El voltaje V' Y". ~ Figura 9.31. V..: El resistor Rs está directamente a través de las terminales que definen a Z¡O Por tanto..VR = O D y + --r V . ¡--I: Vi z. V' I' (9. ~ v. . de modo que y 2'.38) o .= .29.. Z'(. 'J -AAA G Z. e.29 Configuración JFET de compuerta común.31 Determinación de Z'.V r RD = V' .. z~ D e. RD ~------~------~r---------~----~ +G Figura 9. rd V' .. ~ I . Al aplicar la ley de corriente de Kirchhoff en el nodo a se obtiene e o I' .= . Ro e. R. Z.- gm l D gmVg. para la red de la figura 9.29 después de la sustitución del modelo equivalente de ac para el JFET.. V' Z.I'R D --"'1 gm~~¡ V¡.. v.V " .

30 indica que V =-V .40) Zo: Sustituyendo Vi = O V en la figura 9.R D VoRD = . El resultado es que gm Vg.30 hará corto circuito en los efectos de Rs y hará Vg. o Al aplicar la ley de corriente de Kirchhoff al nodo b se obtiene l.. Por tanto.¡ + ID + gmVgs = O y 1 .39) Si rd ? lORD' la ecuación (9.: La figura 9. = O Y que rd estará en paralelo con R D . a O V.+ gm rd y 438 Capitulo 9 Análisis a pequeña señal del FET .. (9.Vo + gm V] R D rd V.. " y El voltaje a través de r des y V-V.42) A..y Zi=Rsllz..g Vgs D m d de manera que Vo = IDRD rd = [Vi . la cual produce (9.Ir.41) (9.38) pennite la siguiente aproximación porque RJrd« I y a que 1Ird« gm: I y (9.

44) Relación de la fase: El hecho de que A •.=RsII[rd+RDJ=l.lS 1.7 Configuración de compuerta común para el JFET 439 .] Para rd 2': lORD' el factor RO/rd de la ecuación (9.1 kQ Figura 9.32 Red para el ejemplo 9. Si VGsQ = -2.6kQ ] + (2.=-4 V Yos=50j. 3.03 mA.2 V e IDQ = 2.32 puede en principio no parecer de la variedad de compuerta común.10 10 . Solución a) 2(10 mAl = 5 mS 4V 5 mS 1 - ~ (-2. ~ + :. e) Determinar Vo con y sin r d " Comparar los resultados.29. 50. +12 V d) Encontrar 20 con y sin rd\:omparar los resultados.25 mS)(20 kQ) 110.con A" = V _0 = ~mRD + ~: ] (9.uF f---ov" 1D55 = 10 mA V p . es un número positivo ocasionará una relación en fase entre Vo y Vi para la configuración de compuerta común.1 kQ 201d1+3.6 kQ EJEMPLO 9. a) Determinar gm' b) Hallar r d' e) Calcular Z¡ con y sin rd" Comparar los resultados.25mS b) cl rd =-=--=20kí2 Yo.43) se puede eliminar como una buena aproximación y (9.uS Con rd : z.43) V.10. Aunque la red de la figura 9.lkQII[ 1 + gmrd 1 1. un examen cercano indicará que posee todas las características de la figura 9.35 kQ 9.51 kQ = 0.2 V») (-4 V) = 2.

20kQ 8. => Vo = A .::: lORD no está satisfecha.6 kQ) + .05 kQ e) Una vez más la condición Yd .25 mS = 1. 9.18 1 + 0. La única diferencia que proporcionan los DMOSFET reside en que VGSQ puede ser positivo para los dispositivos de canal-n y negativo para las unidades de canal-p. El resultado es que gm puede ser mayor que gmo como se demuestra en el siguiente ejemplo. la diferencia es un poco más notoria pero no de forma drástíca. l/gm fue el factor predominante.31 kQ Aunque la condición rd~10RD = >20kQ~IO(3.6 kQ !120 kQ = 3. en la mayoría de los casos ·se pueden emplear las ecuaciones aproximadas para tener una idea razonable de los niveles particulares con poco de esfuerzo. = (7.25 mS)(3.Y.02)(40 mV) = 280. Con ri Zo = R D 11 rd = 3.02 A. El rango de rd es muy similar al que se encuentra para los JFET.6kQ] [ (2.1 kQ 11112. De hecho.1 + 0. Es más.33. Con r d : 3. pero ambos resultados están razonablemente cercanos uno del otro.10 demuestra que aunque no se satisfizo la condición r d ~ 10RDo los resultados para los parámetros dados no fueron significativamente diferentes utilizando las ecuaciones exactas y aproximadas. El ejemplo 9. RD es ciertamente el factor predominante en este ejemplo.8 rnV A. = Vo V.6 ka) = 8.Zi = Rs IllIg m = 1.18 y 7. el modelo equivalente de ac para los DMOSFET es exactamente el mismo usado en los JFET como se muestra en la figura 9.1 kQ 11 0.44 kQ = 0.1 con Vo = A'Yi = (8.1)(40 mV) = 324 rnV En este caso.8 MOSFET DE TIPO DECREMENTAL El hecho de que la ecuación de Shockley también sea aplicable a los MOSFET de tipo decremental da por resultado la misma ecuación para gm. En este caso.6kQ) =>20kQ~36kQ d) no está satisfecha. ambas ecuaciones obtienen en esencia el mismo nivel de impedancia. 440 Capítulo 9 Análisis a pequeña señal del FET .25 mS)(3. = gmRD = (2.

IDSS=6mA Vp =-3V Y""..6 mA. S Figura 9..34 se analizó en el ejemplb 6. e.8kO Z. f) Encontrar Al'· 1. 9. Se observan las similitudes con la red de la figura 9.lIS !O ).34.5 V)) (-3 V) 4 mSO + 0. . La red de la figura 9. o-~~--t----' z..34 Red para el ejemplo 9.33 • Se vF-' f 3 rn Vg.7 y se obtuvo Ves () = 1.35.35 Circuito equivalente de ac para la figura 9. 'd S Modelo equivalente de ac para el DMOSFET.ce D OG D + ---W S Figura 9.8 MOSFET de tipo decrementa) 441 .. Solución a) 2(6 mAl gmü = 4mS 3V = 4 ruS 1 - ~ (+1. se pueden aplicar las ecuaciones (9. - z¡ c + : 10 \10 : IIOMD D vgs < -- s J ~ I 6 X 10.5) = 6 mS y se encuentra que gm es 50% mayor que gmO' b) rd = )'0. = lO.S 1 e) Obsérvese la figura 9. + v.10 1500 z.. < ~ lOOkD 1. a) Determinar gm y compararla con gmO· ~ b) Encontrar r d" e) Dibujar la red equivalente de ae para la figura 9.23.3 Vg.11 Figura 9. + V.28) a la (9.5 V e ID (! = 7...= 100kQ 10 !... v.34.11. Por tanto.8kO IIOMO EJEMPLO 9.32).1' = . d) Encontrar Zj' lB y e) Calcular Zo.

32): Z. misma que se puede encontrar en las ~ojas de especificaciones como una admitanda Yos' La transconductancia del dispositivo. = R 1 11 R.d) e) f) La ecuación (9. Para los EMOSFET la relación entre la corriente de salida y el voltaje controlador está definido mediante Debido a que gm aún se encuentra definido por puede tomarse la derivada de la ecuación de transferencia para determinar gl1l como un punto de operación. d = k--(V - dV es es = 2k(lies - y (9. Existe una impedancia de salida del drenaje a la fuente rd . El circuito equivalente de pequeña señal de cualquiera de los dos dispositivos se muestra en la figura 9.1 I 1 Figura 9. = r)1 RD = 100 kQ 111.j. así como una fuente de corriente del drenaje a la fuente cuya magnitud depende del voltaje de la compuerta a la fuente.28): La ecuación (9. Yfs' 0---0 G D + v" S ~ gmvK.' "MOS gm 1 =f.36 y proporciona un circuito abierto entre la compuerta y el canal drenaje· fuente.29): La ecuación (9. En el análisis de los JFET se derivó una ecuación paragm a partir de la ecuación de Shockley. = 10 MQ 11110 MQ = 9.9 MOSFET DE TIPO INCREMENTAL El MOSFET de tipo incremental puede ser o bien un dispositivo de canal-n (nMOS) o de canal-p (PMOS).36 Modelo incremental del MOSFET a pequeña sena!.77 kQ A" = -grnRD = -(6 mS)(1.36. 1. como se muestra en la figura 9..8 kQ r d ~ lORD ~ lOO kQ ~ 18 kQ 9.o RD = 1.8 .17 MQ Z.45) 442 Capítulo 9 Análisis a pequeña señal del FET . gm' se encuentra en las hojas de especificaciones como la admitancia de transferencia directa. Esto es.8 kQ) = 10. rd = 1-- }o.8 kQ = 1.

vl g".c"-_ \1" r)iRa Vo == (r)IRD)(l¡ -gnY) Vi . v z. las terminales de entrada y de salida estarían conectadas directamente y Vil = Vi' Voo Ro RF C2 (--oVo D . Se recuerda a partir de los cálculos en dc que Re se puede reemplazar mediante un corto circuito equivalente debido a que IG = O A Y por tanto. Al sustituir el modelo equivalente de ac para el dispositivo se obtiene la red de la figura 9. De otra forma.. Figura 9.(r)\RD)(l¡ .. Figura 9. 1.(r)1 Ro)l ~ ¡. = ¡-)I Ro (9.37 Configuración de retroalimentación en drenaje para EMOSFET. En cualquier otro aspecto. VRG = O V. con e de modo que 1i .38 Equivalente en ac de la red de la figura 9.1¡ + (r)1 RD)gn.37.. para las situaciones de ac se proporciona una impedancia alta muy importante entre Vo y VI.J Z G t - Zo .V" RF VI .37. pero proporciona una conexión directa entre los circuitos de entrada y de salida. + r)1 Rol RF + y finalmente. tome precauciones acerca de las característi· cas de un EMOSFET porque los arreglos de polarización son un tanto cuanto limitados.:: _.38. Z¡: Al aplicar la ley de corriente de Kirchhoff al circuito de saiida (en el nodo D) se obtiene v" ---r)IRo y V" ~ V. 9..Recuerde que la constante k se puede determinar a partir de un punto de operación típico sobre la hoja de especificaciones.10 Configuración de retroalimentación en drenaje para el EMOSFET 443 .46) J + gm(r)l RD ) 9.gil! Vi . Sin embargo. el análísis aC es el mismo que el utilizado para los JFET o los DMOSFET.iR. de manera que o Por tanto.10 CONflGURACIÓN DE RETROALIMENTACIÓN EN DRENAJE PARA EL EMOSFET La configuración de retroalimentación en drenaje para el EMOSFET aparece en la figura 9.gmV) RF f¡R F = Vi VJl + (r tl l! RD.". = . Obsérvese que RF no se encuentra dentro del área sombreada que define el modelo equivalente del disposltivo. Sin embargo.

Rp r d y RD están entonces en paralelo y (9.39. = V-Vo .49) A.: Al aplicar la ley de corriente de Kirchhoff al nodo D de la figura 9. de tal forma que (9.Por lo general.1 = V. - Vo y de modo que y 444 Capítulo 9 Análísis a pequeña señal del FET .I ..38 se obtiene Ji = g m Vg.1 el.¡ f"lgura 9. por tanto. RF» rd 1I RD. + Va _cc-"C- rdllRD pero v g. v.39 Determinacíón de Zo para la red de la figura 9.47) Z: Al sustituir V1 = O V se obtiene Vgs = O V Y g m Vgs = O con una trayectoria de corto o circuito desde la compuerta hacia tierra como se muestra en la figura 9. Con frecuencia RF es mucho mayor que r d 11 R D .48) r.37. de tal fonna que Zo=r)lR D (9.

51 ) Relación de la fase: fuera de fase por 180 0 • El signo negativo de Al' índica que tanto Vo como Vi se localizan El EMOSFET de la figura 9. Solución a) gm ~ 2k(VCSQ - VCS(Th. 20 f..24 x 10-3 AN')(6.== 2.24 x 10-3 AN'.11 con el resultado k ~ 0.42 Mil 1 + 3.pero y de manera que (9.12 a) b) e) d) e) Detenninar gm' Encontrar rd .do) = 6 mA V GS(C11Ccndlllo) "" 8 V \/Gs(Th¡ =3 V Yu" :.11.4 VeI DQ =2. 20l1S Con r d : RF + rdllRD 1 +gm(r)IRD ) =--------¡.92 kQ = ... Comparar los.75mA. Encontrar Av con y sÍn rd ..3 V) = 1.10 Configuración de retroalimentación en drenaje para el EMOSFET 445 .lS Figura 9. Encontrar Z() con y sín rd ..50) (9. 12V 2kfl IOMfl 1D(c~~c~d.40 se analizará en el ejemplo 6.13 9.) ~ 2(0. Calcular Z¡ con y sin rd' Comparar los resultados. VGSe ~6. EJEMPLO 9.63 mS)(50 kD 112 kD) 10 MQ + 50 kQI12 kQ 10 MQ + 1.40 Amplificador con retroalimentación en drenaje del ejemplo 6.4 V .--1 + (1. Comparar los resultados..63 mS ~ - b) e) rd ~ -- = SOkQ Yo. resultados.

• .!J ..lO YIQ I + (1.il r)! RD = 10 MQ 1150 kQ 1I 2 kQ = 49. V. o sin r. R. :) \1. El formato es exactamente igual al usado en una gran cantidad de presentaciones anteriores. = -g". 446 Capítulo 9 Análisis a pequeña señal del FET .21 A. con divisor de voltaje. Red equivalente de ac para la configuración de la figura 9.. -! .(R F 1I r d 1 R D ) = -(1.63 mS)(2 kQ) 2. Con rd : A. 9.63 mS)(lO MQ = 1150 kQ 112 kQ) -(l.53 MQ d) lo cual indica que la condición rJ:?: lORD:::: 50 kQ.42.¡ serán muy' cercanos..23. t.75 kQ IIEQ = 1. Al sustituir la red equivalente de ac para el EMOSFET se obtiene la configuración de la figura 9.11 CONFIGURACIÓN DE DIVISOR DE VOLTAJE PARA EL EMOSFET La última configuración EMOSFET que será examinada a detalle es la red mediante divisor de voltaje de la figura 9.92 kQ e) ofreciendo otra vez resultados muy cercanos.42 .Z " R" -'- . El resultado es que las ecuaciones (9.92 kQ) = -3. Con rd : Z" R. ~Rl 1 I R.. 1 D + °G • .os para Z() cor.63 mS)(2 kQ) = -3.63 mS)(l. la cual es exactamente la misma que la figura 9 ...." ~ ? .41.RD = -(1. = -g".28) a (9.:::: 40 kQ está satisfecha y Jos resülwc.32) pueden aplicarse como se lista a continuación para el EMOSFET..26 la cual es muy cercana al resultado anterior.-' ~ óm " Vg' Figura 9..41. VI e -Z. .41 Configuración EMOSFET ? Figura 9.

= -'-' = -gm(rD 11 RD) V. las diversas ecuaciones desarrolladas se utilizan '''hacia atrás" para definir los parámetros necesarios y para obtener la ganancia. = R¡IIR.56) 9. Z· " Z = r)lR D (9. En la mayoría de los casos. una Rs pequeña también contribuirá a una mayor ganancia. se ha determinado el FET que se empleará y están definidos los capacitares que se requieren para las frecuencias seleccionadas. A lo largo del procedimiento de diseño debe estarse consciente que. recuerde que la resistencia Re podría reemplazarse mediante un corto circuito equivalente en la configuración con retroalimentación porque le == O A para las condiciones de dc. a menudo se utilizan las ecuaciones aproximadas porque se presentarán algunas variaciones cuando los resistores calculados sean reemplazados por sus valores estándar. la impedancia de entrada o la impedancia de salida deseadas.55) Y si rd ? 1OR D' A.52) " (9. Para evitar complejidades innecesarias durante las fases iniciales del diseño. En particular.::. Una vez que el diseño inicial se ha completado. a menudo un parámetro que se seieccione en el ambiente de dc jugará un papel importante en la respuesta en ac.. pueden probarse los resultados y llevarse a cabo los refinamientos mediante las ecuaciones completas. la respuesta en ac. Es necesario determinar los elementos resistivos necesarios para establecer la ganancia o el nivel de impedancia deseados.. 9.12 Cómo diseñar re des de amplificador FET 447 .R D A: . recu. - -gmRD (9. A menudo debe hacerse un balance entre un punto de operación en particular y su impacto er. V (9. I (9. aunque la superposición permita un análisis y diseño por separado de la red desde un punto de vista de de y de ac. = Vo V.54) rJ?: lORD A.gm Z¡: Z.erde que gm es mayor para los puntos de operación cercanos al eje ID (Ves = O V) donde se requiere que Rs sea relativamente pequeña. En resumen. En la red donde Rs no se encuentra en deSVÍO. En la mayoría de los casos se conoce el voltaje de de disponible de la fuente.12 CÓMO DISEÑAR REDES DE AMPLIFlCADOR FET Durante esta fase los problemas de diseño se encuentran limitados a la obtención de las condiciones deseadas de polarización o de la ganancia de voltaje. Los siguientes tres ejemplos determinarán los parámetros requeridos para obtener una ganancia específica. simplemente debe tenerse en cuenta que los parámetros de la red· pueden afectar los niveles de dc y ac de varias maneras.53) Para r d ~ lORD' Z():. pero para el análisis en ac presenta una trayectoria de alta impedancia muy importante entre Vo y Vi' Además. pero para el amplificador fuente-seguidor la ganancia se reduce de su vaJor máximo de l.

. el cual se utilizaría para este diseño.IDQRD = 30 V . 0---11--..tS Re lOMO.---... v..'" 48 100kQ 2..= . respectivamente. 2¡ = RG = lOMO 20 = R D 11 rd ~ 2 kQ 1150 kQ = 1... Esto es.= SOkQ Y".13 Diseñe la red de polarización fija de la figura 9. calcule el valor de RD . = -gm(RD 11 r) = -gmO(R D 11 rd) con go=--~ 2IDss 1 2(10 mAl 4V m vpl S mS E..43 Circuito para la ganancia de voltaje deseada en el ejemplo 9. 0.= 2kQ S mS A panir de las especificaciones de los dispositivos.. Esto es. se encuentra RDh y = RDllSOkQ = 2kQ = 2 kQ RD (50 kO) R D + 50kQ 50RD = 2(RD + 50 kQ) = 2RD + 100 kQ o con y 48RD = 100 kO RD = .13.(ID mA)(2 kO) ~ 10 V Los niveles de Z¡ y de 20 se fijan mediante los niveles de Re y de RD .43 para tener una ganancia ac de 10. Figura 9.: O V. v.08 kO El valor estándar más cercano es de 2 kO (apéndice E). rd = .. Solución Debido a que VesQ ..I resultado es y -10 = -s mS(RD 11 r d ) 10 RDllrd = . t------<> e. El nivel obtenido de VDS se determinará más adelante de la siguíente forma: o VDSQ ~ VDD ...--------- EJEMPLO 9. = 20 ¡. Por tanto la ganancia se encuentra determi- A.1 ~F lnss = 10 mA V p =-4 V Yo.. 448 Capítulo 9 Análisis a pequeña señal del FET .92 kO '" RD = 2 kQ.. el nivel nada mediante qe gm es de gmO.20xlO-6S Sustituyendo.

625 mA '\ (-4 V) ) La determinación de gm' gm o OmO 0(. 9. 1 .(-IV)\'.14 +20 Y Ro C. V DD gm EJEMPLO 9.75 mS La magnitud de la ganancia de voltaje se calcula mediante 1 A. 2..44 con objeto de obtener una ganancia de 8 utilizando un nivel relativamente alto de gm para este dispositivo definido cuandoen Ves::: +Vp .. "" 20 ilS .75 mS .13kQ 3.Vp IJ 4 J 1 .44 Red para la ganancia de voltaje deseada en el ejemplo 9.1 ~F RL ] . 3. 5 mS ~ ... Solución El punto de operación se encuentra definido mediante 1 Ves .. -1 V e 1 f¡ _ Vese\ ' V) p DSS. 50kQ 20 )lS y Con el resultado de el cual es un valor estándar... . lOMO : Re lOMO -=- 1{)Ss::: 10 mA } gmO= 5 mS \/p=-4V Yv. 5.(-4 V) V)) . gm(R D 11 rd ) Al sustituir los valores conocidos se obtiene de manera que El nivel de rd está definido por 8 .14. v" v.IOmAf¡.. esQ V ) Vp (-1 . OY o---}I--~----l~ 0. . - 4 (-4 V) .-----------------------------------------------------------Seleccione los valores para RD y Rs para la red de la figura 9.1 ~F el 0..12 Cómo diseñar redes de amplificador FET 449 . Figura 9.

75 mS)RD 13.177.75 mS)R D ¡.625 mA)R. Al sustituir (por la magnitud especificada de 8 para la ganancia).44 para establecer una ganancia de 8 en el caso de que se elimine el capacítor de desvío Cs' Solución Tanto VesQ como IDQ aún son -1 V Y 5.El nivel de Rs se encuentra determinado mediante las condiciones de operación de la siguiente manera: Ves" . R s continúa siendo el valor estándar de 180 Q que se obtuvo en el ejemplo 9.14.6 kQ + 0..75 mS)(lSO Q) I y S(1 + 0. Para cada parámetro importante se proporcionan la ecuación exacta y aproximada con un rango típico de valOies para cada una.15 Detenninar RD YRs para la red de la figura 9.18 kQ) .8Q 5. EJEMPLO 9. Ahora se puede probar la condición: rd ? lO(R D + Rsl SO kQ ? 10(3. -(5.6 H2.4 3.573 kQ de manera que es así el valor estándar más cercano el de 3. -laRs no ha cambiado. Aunque no están presentes todas las configuraciones posi- 450 Capítulo 9 Análisis a pequena senal del FET . ) Rs.78 kQ) y 50 kQ ? 37. En eSle ejemplo Rs no aparece en el diseño en ac debido al efecto de corto circuito de Cs' En el siguiente ejemplo Rs no está en desvío y el diseño se vuelve un poco más complicado.625 mA. . i -(3.8 kQ la cual se satisface. Isi .625 mA ¡ V El valor estándar más cercano es de 180 Q.13 TABLA RESUMEN Se desarrolló la tabla 9. en esta fase del diseño sólo complicaría el proceso de forma innecesaria.675 1 + (3. 3.¡la solución persiste ~ 9...75 mS . 10(3. (3. -IDRs -1 V . El empleo de la ecuación completa paraA. (3. La ganancia de la configuración de autopolarización sin desvío es Por el momento se asume que rd ? 1O(R D + Rsl..675) .1 en un esfuerzo para proporcionar una comparación rápida entre las configuraciones y ofrecer asimismo un listado que pueda ser útil para una variedad de objetos. y debido a que la ecuación Ves.75 mS)R D 1 + 0.

... =5] ir.·--i c.v)i I "1 I RD ) -8.. Zo I .) \1edia (-10) I 1. b' . Media (-10) I ! I i =~ =~ I = les ~ Z.. ~ ..Rs Ir.. ..~« ~.r RC f----lj:---. . ! .13 Tabla resumen 451 .. Alta (lO "IQ) I I " Media (2 Q) RD ".. Configuración Z...:" R' .' ." S t ? cs i \ IOR!)! 1 ! I "r -g".. ! Alt::!(IOMQ) f----------o \'" /" 1 I I "5] "@J =~ Ir.TABLA 9 1 Zl' Zo y A v para las diferentes configuraciones FET ! .. " - l/o v~ Po]ari!<l\:ión fija JFET u D:\10SFET d'{J/) i I I Media (1 kG.)1 l =I I RD ) R -8 m O <: lORD) i 1 (r. I Alta (lO MQ) Media (2 k..Y.".J.1 RD) I ¡ =~ I I i 1 AUlOpolarización des\. v.z.J "..R.~R{. Rs -" P ... {~~ Ir". . . ! Z.Q) I .11- f-----ij:---..'?:! i I \ I . 9..'ío en Rs JFET o D"IOSFET +v{){) Media (2 kO:) \ledia (-10) o Alta (10 Mn) • Rr e. I i A.¡ R D + Rs Zo . =@J . ~ lOR) "r -g"/.. i ! I \ledi<i (-2) Autopoiarización sin desvío en Rs JFET o D"IOSFET -voo RD c.0-----1... I ..)1 0 lORD) (r.2:10(R1 + R." "~ .:::: IDR¡¡! r-8".".~ ~v(J(j . J . IR ".(.: 101R .JJ Poiarización por di\lisOi de voltaje JFET o D"IOSFET +\'OD j \. .J) ) - - gmRD I + gmRs Ir. ... Rs I I I i == ~ 1 + g". .I _ =~ I I + gmRs + Ro + Rs 'J i = gmRD I + g". 7.. ~ IORI. T.j:----v R\ ~ t ":.Rs + .i~ \ i ~.

v¡o---Ji ? =~ = gm(.:: 10R.I1 'd 11 RDl I I - V" RF ~ Zo =5] iR.! Polarización con retroalimentación en drenaje EMOSFET +VDD Media(l MO) = RF RD RF + 1 + .:<: lORo) Polarización por divisor de voltaje EMOSFET +V~D Media (1 ill) Media (2 kQ) Media (-10) R. Zo 10R.:: lORI» (R" r.TABLA 9..1 (continuación) Configuración Z.) J+ gr¡Rs Ud ~ 10R. Ro T I-~I'----ovo Rs =~ (rd~ J+ Smv)1 Rsl gm Rs ~ ¡.)I R." r.. .IIJIK +VDD m 1 e. Fuente-seguidor JFET o DMOSFET Alta (la MQ) Baja (lOO kQ) Baja« 1) =l. I~ .. Zo Aa = - VD V..) +mRo (rJ ~ I - T ION. .:: 10RIl ) =~gmRD I I (r".. "Z.II I I gm 1 (rd~ =5] (r. 452 Capítulo 9 Análisis a pequeña señal del FET .. d~ S RD e.) R.11 RD gmv. RD =5!SJ = s - =R.. Z. Rs =5] (r".)IR o I I = ~gm(R.L T . e.. Q..)IR.l~ 1 +- Ro 'd 10RI>I Zo 10R.)1 Ro) I I Z. V.'<: =~gmRD I I tORil) 1 + gmRD (rJ.. v.) Compuena común JFET o DMOSFET +VDD Baja (1 kQl Media (2 kQ) 1 + gmrd Media (+ 10) = e..ll RD) Media (2 kQ) Media (-10) = RFII. ..o---i.1 e. Vo Rslfd +RD] gmRo + - Ro '"d '1 gc ~ ~ Rs e.l l ... Df---4~vo =~ =~ = ~gm(.

se tiene que verificar la señal en varios puntos empleando un osciloscopio para ver la fonua de la onda. su polaridad. Debe asegurarse que todas las conexiones a tierra sean comunes. lo que pueda ser un punto de soldadura pobre o cualquier conexión que aparente estar suelta. 9. Verificar el voltaje de ac en cada extremo de las terminales de acoplamiento del capacitar. 2. se incluyeron la mayoría de las que se encuentran con más frecuencia. 4. la solución de problemas en un circuito es una combina~ ción del conocimiento de la teoría y de tener la suficiente experiencia con instrumentos de medición y un osciloscopio para verifícar la operación del circuito. Verificar si existe cualquier señal ac de entrada en la terminal de la compuerta. De hecho. 2.bIes.15 Análisis por computadora 453 . 3. Verificar el código de color de los valores resistivos para asegurarse que son los correctos. 4. Utilizar un medidor dc: tomar algunas medidas como lo marca el manual de reparación que contiene el diagrama esquemático del circuito y un listado de los voltajes dc de prueba. Cuando se construye y prueba un amplificador a FET en el laboratorio: 1. Comprobar si el voltaje de saEda en VD se encuentra entre O V Y VDD' 3. Verificar si existe fuente de voltaje.14 SOLUCIÓN DE PROBLEMAS Como se mencionó con anterioridad. prueba y reparación de muchos circuitos diferentes. 3. 2. lo cual se desarrolla en gran medida mediante la construcción. Síntomas y posibles acciones Si no existe un voltaje ac de salida: l. así como los "centelleos" inusuales en la forma de onda que puedan presentarse. El formato seleccionado fue diseñado para pcnnitir una duplicación de la tabla completa en las dos caras de una hoja tamaño carta. 1. la habilidad para "ver" lo que está suce~ diendo. Observar la tableta del circuito para ver si se pueden detectar algunos problemas obvios: un área quemada debido al exceso de calor de un componente. Un buen reparador tiene un "olfato" para encontrar el problema en un circuito. amplitud y frecuencia. impedancia de entrada e impedancia de salida para los varios circuitos FET requieren del cálculo de los valores de polarización para utilizarse en la detenninación de los parámetros del dispositivo en el punto Q. puede ser muy 9. Medir la señal de entrada para asegurar que proporciona al circuito el valor esperado. mida el valor de la resistencia. porque los componentes que se utilizan con fre~ cuencia pueden sobrecalentarse cuando se utilizan de fonna incorrecta y ocasiona que cambie el valor nominal. cual~ quier configuración que no esté listada probablemente será alguna variación de aquellas que aparecen en la tabla. Para un amplificador FET de pequeña señal puede resolverse un circuito mediante el desarrollo de una cantidad de pasos básicos. En caso de identificar el problema en una fase en particular. 9. Es importante que la señal se encuentre presente para el ciclo completo de la señal. un componente que parezca demasiado caliente como para tocarse. Aplicar una señal de prueba: medir los voltajes empezando en la entrada y trabajando a lo largo hacia la salida.15 ANÁLISIS POR COMPUTADORA Debido a que los cálculos para la ganancia de voltaje. Verificar que todos los voltajes de de estén presentes en las tenninales de los componentes. Aún más. así que por lo menos el listado proporcionará alguna idea de los niveles que deben esperarse y la trayectoria que probablemente darán las ecuaciones deseadas.

PSpice (Versión DOS): DESCRIPCIÓN JFET Línea del elemento del JFET La forma general para una línea del elemento para un transistor de junta de efecto de campo es JXXXX ND NG NS MODNAME donde JXXXX es el nombre del transistor: ND.MODEL JJ NJF VTO: -3 BETA: 889E-6 = Programa 9. 5. dos de los más importantes son VTO : V p: voltaje de corte de la compuerta a la fuente BETA: IDSS IV¡: parámetro que combina los dos parámetros importantes del dispositivo JFET EJEMPLO 9. Solución a) =4 Y b) JUP 5 24 JN . El PSpice proporciona modelos de dispositivos JFET. Suponer que cada dispositivo se encuentra conectado en los nodos: drenaje:. b) Un JFET de canal-n cuyo 1DSS: 8 mA y Vp : -3 V.la salida es esencialmente un circuito abierto. fuente compuerta = 2. El archivo de descripción del circuito se lista en la figura 9. Línea del modelo JFET La forma general para una línea del modelo para un JFET es . por lo que se especifica una resistencia de carga de muy alta impedancia.16 Escriba las líneas del circuito en PSpice para describir los siguientes dispositivos JFET.útil un análisis por computadora. a) Un JFET de canal-n cuyo I DSS : 12 mA y VI': -4 V. 1\G Y NS son los números de nodo para el drenaje. respectivamente: y MODNAME es el nombre del modelo utilizado en la línea . Re Con un valor de 10 Mn. MOSFET decremental y MOSFET incremental. compuerta y fuente.MODEL MODNAME NJF VTO : .45 se muestra un circuito amplificador JFET. así como los datos de salida obtenidos.46 para el circuito que está analizándose (figura 9. PSpice requiere que la trayectoria de salida esté conectada a tierra.45) y que muestra todos los nodos marcados.MODEL MODNAME PJF VTO: BETA: BETA: donde MODNAME es el nombre del modelo dado en la línea del elemento. Unos cuantos ejercicios demostrarán la manera en que se escribe una descripción del programa de un circuito y cómo se pueden obtener los resultados de salida deseados para la operación ac del circuito.1: Circuito amplificador JFET En la figura 9. NJF identifica un dispositivo de canal-n y PJF identifica un dispositivo de canal-p.MODEL que se describe a continuación. La polarización del JFET se proporciona mediante la fuente de voltaje VCG' la fuente de voltaje VIJIJ y la resistencia del drenaje R D' Se aplica un voltaje de ac de entrada a través dei capacitor el' mientras que la salida amplificada se obtiene mediante el capacitar C 2 .MODEL JN NJF VTO: -4 BETA 750E-6 JDOWN524JJ . Algunos comentarios acerca del programa PSpice son: Forma de la línea del componente JFET: JI 3 2 o JFET 454 Capítulo 9 Análisis a pequeña señal del FET . De los varios parámetros del modelo JFET.

. i 1. La polaridad de la batería. el 1 2 O.4998 TEMPERATURE NODE VOLTAGE 27.* CIRCUIT DESCRIPTION •• *********.' ce .OOOE+04 1.AC LIN 1 leRH lOKH .45.!----i 1---.25E-4 ... 521E-ll POWER DISSIPATION AC AHALYS!S 7.5 V 1 O Figura 9..4 . 907E-03 -1..81E-02 WATTS TEMPERATURE 27. el circuito de la figura 9.000E-02 V(J) V(4) 1.46 Salida de PSpice para.Fixed bias = -4V BETA = 6.000000E~06 SMALL SIGNAL BIAS SOLUTION **** ( HODE 1) VOLTAGE 5) NODE ( ( 2) 6) VOLTAGE -1.0000 VOLTAGE Nl\IIE VDD VGG TOTAL SOURCE CURRENTS C\JRRENT -3 .1870 NODE ( 4) VOLTAGE 0.249E-02 6." 10 mA IOMn I.000E-02 6.25E-4 *.**** •• ** vao 6 O OC 20VOLTS VGG O 5 OC 1. -1 I Re IOMn 5 .***** ••• **********.PRINT Ae V(l) V(2) V(3) V(4) . V CG' se proporciona al identificar una fuente de 1.************** •••••••••• **.* ••••• *. \. 3FET Amplifier .0000 -1.==!OmV'\.45 JFET amplificador para el análisis PSpice .249E-02 9.~ \ 0. Forma de la lineal del MODELO JFET (JFET MODEL): .i... **** FREQ V(l) V(2) 1..000 DEG e Figura 9.MOOEL JFET NJF VTO=-4V BETA-6.000 DEG C ( 0.2_-----..OPTIOIlS NOPAGE ..~ Vp i O. 2. .MODEL JFET NJF VTO También es importante observar: l..V DD (+20V) o ~RD~2kQ ~ C~.uF ! 6 el . ::: 1". Las unidades megaohms están marcadas como MEOOHM (MEO también es apropiado).~' 1 -4 \' ~ + v.02 .0000 20.15 Análisis por computadora 455 . 5000 ( 3)' 12.02UF e2 3 4 2UF VIlO AC lOMV ..END **** Junction FET MODEL PARAMETERS JFET NJF VTO -4 BETA 625.5VOLTS J1 3 2 O JFET RG 2 5 10MEGOHM RO 6 3 2KOIIM RL 4 O lOMEGOfIH.5 V desde el nodo O (positivo) al nodo S (negativo).

6.000E+04 456 Capítulo 9 Análisis a pequeña señal del FET . JFET Amplifier . 3 Y 4.3840 21..6945 VOLTAGE SOURCE CURREH'l'S llAME CURRENT VDD -3.2SE-4 . El circuito tiene una ganancia de voltaje.47 JFET amplificador con autopolarización .2: Amplificador a JFET con autopolarización La figura 9.000 OEe e V(3) V(5) 1.lUP es C2 3 5 lOUF 4 O 20UF VIlO AC lKV .249.OPTIOHS HOPAGE .47 es un amplificador que tiene autopolarización.~1E-02 WATTS TEMPERA'IURE ~ 27.OOOE-Ol 1.PRXHT ~e V(l) V(2) V(3) V(5) .7K 4 O 510 5 O lOMEe el 1 2 O. Rs 5lOfl .GE ( 4) 1. V(4)N(l).48 proporciona la descripción del circuito +Voo (+30V) RD 4. V p =-4 V I vss = iOmA -1 ? Figura 9. El .MODEL JFET NJF VTQ=-4V SET~=6.* VDD 6 o OC 30V Jl RG RO RS RL 3 2 4 JFET 2 O lOMEe 6 3 4.323E-03 ~AL ?QWER DISSIP~TION ~. CIRCUIT OESCRIPTION Figura 9.000000E-06 ••• 1I00E ( ( SMALL SIGHAL BIAS SOLU'IIOH VOL'IAGE HaDE VOL'IAGE 1) 0.0000 HaDE ( TEllPERATURE VOL'IIIGE 3) 14. 2.PRINT se puede utilizar para proporcionar los voltajes en ac de los nodos 1.EHD **** VTO BETA Junction FET MODEL PARAMETERS JFET HJF -4 625.3. La figura 9.0000 ( 6) 30.RS Sel! bias *.354E-02 *.AC UN proporciona una frecuencia de 10 kHz.354E-02 l. de tal forma que la iínea . Programa 9.48 Salida de PSpice para el circuito de la figura 9. Rs' está en desvío mediante el capacitar Cs.** FREQ AC ANALYSIS V(l) l..7kfl C.0E-06 5) 0.47.OOOE-03 V(2) l.0000 ( 2) 161. e.~e LXH 1 10KH 10KH . El resistor de polarización.000 OEG e }tODE VOLTA.

La polarización se obtiene en VD = V(3) = 14. e.2SS-4 •• ** 9'rO JUnct. JFET AMplifier . -4 v IDss"" lO mA V.1UF es 4 O 40UF C2 l $--_10Ur u.000 DJIG e BODE VOUl'AGE ( ') 6. 5 ...Voltaqe divider.l'RDT ..0000 IIODE ( TBIIPI!RMtIRII - VOL'l'ME 3) 14.15 Análisis por computadora 457 .0001 CIIIIIUIII'1' ~ -2.0001 0..0000 ( 2) 4.947B-07 5. AC:AKALYSlS • "(1) 1.'0000 ( 6) 20. e. FI'r IIODBL PARAIIE.. +VOD (+20 V) R.00"""2 lIAftS V(4) H**.384 V.. Jn:t al R2 RO 118 6 2: 'OIUQ 2 O lC111BG 3 6 2. --lIftA 425. 40Ma Rv 2.IIIID ..49.....2 kO v.000&-03 TDIPDA'rURE V(3) 27. _ .50 Salida de PSpice para el circuito de la figura 9.4 ka . ..******* \IlID 6 O De 20V JI :J 2 .41< Cl 1 2 0.alaDa. mientras que el voltaje de la compuerta a la fuente.** •••••• *••• ***..JI(! .49 proporciona un voltaje de polarización mediante divisor de voltaje y una amplificación de Vi a Vo ' La descripción del circuito en la figura 9. JPft JI.1...000 DBG C V(5) 9.69 V. _ - _ 1) 5) _InGllllL· BIAS SOLUTI011 IIODB WVl'AGB 0. VGS = V (2) . 10 Ma Rs 2..49!JiE-03 9.en PSpice y los resultados de salida de la polarización y la operación en ae..499B-03 S.499..IP'l"ION Figura 9.0008-03 V(2) 1.."..TItRS l fJI' .0008+04 1.. 1 es I4O~F . =·10 ~F Vp ....000000"'''' ( ( .****** ••••••••••** •••• ***.".< . La ganancia de voltaje se observa de V(5)N(I) = 13..5000 27.)" VI 1 AC lIlY .. La línea del modelo JFET parece ser la misma que en el circuito anterior en las figuras 9. con la resistencia de polarización Rs en desvío mediante el capaeitor Cs' Se observa la ganancia de voltaje de V(5)N(I) = 5.~IO\IS LIJI 110m '10111 AC_ _V(2) 17(4) V(3) V(5) V(l) o 1_ o V'l'O--tV BBTA-6.50 incluye el mismo modelo del transistor que en los dos circuitos previos.V( 4) =. OtsBnA'rIOK $.46.3: JFET amplificador con polarización DC mediante divisor de voltaje La figura 9.D 4 o 2.49 Amplificador polarizado '\" R. lOMa R¡..5OOB-03 -.54.45 y 9. self-bias •• CIRCUlT DBSat. Programa 9.. I mV Figura 9. mediante divisor de voltaje..1on.. _***.

.."000 DBC: V(5) 3... fuente (nodo O) y sustrato (nodo 4)......51..000 DIIG IIOOB _ e .0000 IIIIALL ..'PRl1ft JIC VI:1.51 Amplificador MOSFET incremental. _ RnI'I BJIOSC'V'to-2V) VI 1.. El listado de salida muestra la polarización en VD = V(3) = 9...*.Programa 9.ACLDI 1 1~ 10lQ1 ...52 Sa.296... IIOI>I! _ ". compuerta (nodo 2)...IIIIP .DI'l'XOIIS JIOPAGB •••• ~IIODBL_ _.. 296E-03 e 458 Capítulo 9 Análisís a pequeña señal del FET . Se obrerva la linea del dispositivo MOSFET. 2 0...52.) VIS) o l_ ... con un dispositivo MOSFET Vno (+22 V) RD 2..........I'IIIPBIIM'II - .0000 e 2) 6) 1»..52'0 (4) VOI4'IIGB SOORCB c:tJIlRBRTS VDD -5. SXGIIAL BUS 1IOImI0lI _ votIrAGB 27... ( ( -- 1 2 20.....21: :1.25B-02 lIAT'l'S '1'BIIPBRAl'UJt - 'l'InAL POIIBR DISSIPM'lOll ..oooB+04 1. 669B-04 1.4: Amplificador MOSFET incremental La figura 9.000B-03 27.0000 ( 'JI '.1111' <:2 3 5 O..5) 'IOLTJIG& 1) 0. ~ 3 10 4 ~ ..'290 22.51 es un amplificador incremental con una entrada ac en Vi y una salida resultante Vo' La descripción del circuito en PSpice la proporciona la figura 9.... AC AHALYSI8 FIIIIQ Vel) 1.*.. conectado desde el drenaje (nodo 3)..*••••••••**...2kO lOMO 0.lU1' IIL 5 .1765 ( 0.. ClRCOIT DESCRIP'l'IOII .lida de PSpice para el circuito de la figura 9.529 V Y una ganancia de voltaje de V(5)N(l) = 3....1 ¡ti' RL lOMO FIgUra 9.0 JlC 1JIV . JFJS AC AIopl1fier ...IIQ 2 3 1 _ ' 'lIJO 6 O DC22V a RD 3 6 2. Figura 9..00000011:-0. MI 3 2 O 4 ~T la cual identifica el elemento como un dispositivo MOSFET (MI)..

La línea del modelo del dispositivo .MODEL NFET NMOS (VTO = 2V) proporciona la especificación de que el MOSFET incremental tiene un voltaje de umbral de VTO = VGS(Th) = 2 V. El voltaje de ac a través de Rs es en esencia de OV. El ángulo de la fase es de -179. el cual corresponde de cerca con el nivel calculado de 3. el cual corresponde muy bien con los 2. Se observa en este caso que se incluyen los tres símbolos de impresora para imprimir la salida de los voltajes de entrada y de salida así como el voltaje de ac a través del resistor Rs' La inicialización de la fuente de ac a sus niveles prescritos se describe con detalle en la sección correspondiente del capítulo 8.88 mS calculados de la siguiente manera: El voltaje de salida (en el nodo 5) tiene una magnitud de 13.32 mA. Luego se selecciona la edición del modelo únicamente para la utilización momentánea (Model y Edit Instanee Model) y aparecerá el Model Editor. Los niveles de en los puntos de observación (VIEWPOINTS) de la figura 9.1 uF RG '\. También. Para incluir el hecho de que lDSS = 10 mA y V p = -4 V debe cambiarse la descripción del modelo proporcionado al oprimir (sólo una vez) primero el dispositivo en el esquema y luego tomar la opción Edit del listado del menú.9°. Luego OK y se está listo para el análisis (Analysis-Simulate).25E-4. nótese que gm está listado como 2. Nótese que VTO es -4 V Y que BETA es 625E-6 = 6.54.31 mV comparado con los 13.53 aparecerán una vez que se haya completado la simulación. Oprimir en Vto y cambiar a -4 V seguido por Beta que debe ser ahora de 6.15 Análisis por computadora 459 . RO VOO el -r 30V Ae=ok MAG=ok .53.94 mS. de la cual se obtiene la configuración de la figura 9.001 ° (= 0°) y el voltaje a través de la resistencia Rs es de 2.PHASE=ok 4.54 mV del análisis DOS. La señal aplicada (en el nodo 1) es de 0. como debe ser en el caso que el capacitar esté desarrollando su papel de forma adecuada. +r---------. El archivo de salida resultante se muestra en la figura 9.47. El JFET de canal-n J2N3819 está incluido en la biblioteca eval.. Análisis del centro de diseño de PSpice para Windows Ahora se aplicará la versión para Windows de PSpice para la red de la figura 9.slb dentro de la caja de diálogo Get Par!.. el cual es en esencia -180". VI lmV lOMeg Figura 9.25E-4. 9.999 mV (= 1 mV) a 0.9° (= 90°).7k e2 AC=ok MAG=ok PHASE=ok Ae=ok MAG=ok PHASE=ok RL 10Meg 0.25)1V a -89.47.53 Investigación mediante Windows de la red de la figura 9.de canal-n (NFET).36 mA. El listado del modelo indica que la corriente de drenaje en de (ID) es de 3.

....0000 1....-12 .... .. 3622 -2..4..........3618-03 •••• JPftS ...... """ GIl IIODI!L ..7 243.hU Junct:ion f'ET IIOOEL PIIWG"l'BRS •••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••••• •••••••••••• ..o....cZ-OS -8..000 0.00 -3.~500oaa-ol VI< as ces RI> COI> V'I'O'1'C . QID m Dm" •••• AC AllU.....0045 0.. 000 1........53.YSIS ~.1""0002-18 .54 Archivo de salida para el análisis Windows de la red de la figura 9.0000 30......570000...414000.."1&+01 Figura 9..5000008-03 -....6 1 1 1.... 27 .'1'CI! Kl' • 33...000• ......2040 . .0000008-06 ~..15 '322 •• 000001l-15 3U......000&+04 2.....3819-X JI....0000 1.lF 11ft" -4 625. 460 Capítulo 9 Análisis a pequeña señal del FET .600000B-12 2..._ ............Zs..5 9. """" V -- 27.71011 0........... " ...... UIIGIDIL lB XSIt ALPIIA J'Z...

¿cuál es el valor de IDSS si Vp ==-2. detennine la impedancia de salida del dispositivo. 2. = 12 mA. Utilizando las características de drenaje de la figura 9. ¿Cuál es el valor de gm para dicho punto polarizado? 7. Vp = -5 V. pero las prioridades necesitan que se deje el ejercicio al lector. Un JFET (lDSS:= 10 mA.56: a) ¿Cuáles el valor de Tdpara Ves = O V? b) ¿. Utilizando las características de transferencia de la figura 9. Calcule gmo PROBLEMAS IDSS para un JFET que tiene los parámetros de dispositivo IDss:= 15 mA. Para un JFET que tieneg m = 6 mS en VesQ =-1 V. e) ¿Cuál es el valor de g".5 V? 6.5 V utilizando la ecuación (9. Zo(FET).Mediante el uso de Probe (como se describió en la sección correspondiente del capítulo 8) las fonnas de onda reales se pueden mostrar.5 mS e Yos:= 25 . y la ganancia de voltaje ideal del dispositivo. Para un JFET cuyos parámetros de dispositivo son gmo = 5 roS y V p = -3. ¿cuál es el valor de gm? ka tiene también una ganancia de voltaje 11.5 V. 10.6)? Compárela con la solución del inciso d. V p = -3 V) en un punto de polarización de 5. Vp := -5 V) cuando está polarizado en VesQ = V¡l4. Calcule el valor de gm para un JFET Ves =-1. e) ¿Cuál es el valor de gm cuando V esQ = -1.5 V. § 9.5 mS. Para un JFET que posee los valores espedficos dey/s:= 4.5 V utilizando la ecuación (9. (lDSS = 12 roA.Cuál es el valor de gmo cuando V DS := 10 V? Problemas 461 . d) Detennine gm gráficamente cuando Ves := -2. Determine el voltaje de corte de un JFET con gmo = 10 ruS e 3. Determine el valor de gro para un JFET (IDSS = 8 mA. determine: a) gm' b) 'd' 9. Vp:= -5 V) está polarizado cuando 1D:= 1DS5 / 4. cuando VeSQ = -2.6)? Compárela con la solución del inciso b.55: a) ¿Cuál es el valor de gmO? b) Detennine gráficamente gm cuando Ves == -1.55 Características de transferencia del JFET para el problema 11. 12.5 V. AJFET). 8.2 Modelo de pequeña señal del FET 1. ¿cuál es la corriente del dispositivo cuando Ves = O V'! 4. ID (mA) 10 9 8 7 6 5 4 3 2 -5 -4 -3 -2 -1 o VGS (V) Figura 9. Una hoja de especificaciones proporciona los siguientes datos (como una lista de corriente drenaje-fuente) Yj' = 4. Y" = 25 ¡iS Para la comente drenaje-fuente listada. Si un JFET que tiene un valor específico de Td :::: 100 ideal de A/FET):= -200.uS.

5 Y +T "=' Figura 9. Vp = --6 V YYos = 40 ¡.8kn !------If---<> V. 1. ZQ y Av para la red de la figura 9. b) Grafique gm en función de ID para el mismo JFET de canal-n del inciso a.57 si IDSS = 10 mA. Vp = -4 V Y 'd = 40 ka.(máximo) = 10 liS): a) ¿Cuál es el valor de gm? b) ¿Cuáleselvalorcterd ? 14. 20 +\8V 1. a) Grafique gm en función de VGS para un JFET de canal-n con 1DSS = 8 mA Y V p = --6 V.56 Características de drenaje del JFET para el problema 12. Detennine Z¡. Calcule Z¡. 17. Dibuje el modelo equivalente para un JFET si )js = 5. 16.. 462 IMn -"=" z.57 Amplificador con polarización fija para los problemas 17 y 18. z. VGSQ::: -2 V e Yos = 25 liS.. 13. 15. Capítulo 9 Análisis a pequeña señal del FET .(núnimo) = 750 liS.S. § 9.gm D (mA) 10 9 8 7 6 5 4 3 2 o 2 3 4 5 6 7 8 9 JO II 12 13 14 15 16 17 18 19 20 Figura 9. Dibuje el modelo equivalente de ac para un JFET si 1DSS = 10 mA. Vp = -4 V. Para un JFET de canal·n 2N4220 (y¡.1S.57 si 1DSS = 12 mA. 18.6 mS e Yos = 15 J. y.3 Configuración de polarización fija para el JFET y Av para la red de la figura 9.

Zo y Av para la red de la figura 9.F -Z.l kil ¡ 20¡J. Repita el problema 19 si Yos = 10 pS.o para la red de la figura 9. 25. +12V 20V 3. Compare los resultados con el problema 19. Vp == --6 V e Yos = 40 /lS. Calcule Z¡.60 Problemas 23.60 si Vi = 20 mY.§ 9. .58 Problemas 19.5 Configuración de divisor de voltaje para el JfET 23. F"lgura 9. 1 Mil fIgUra 9.59 Configuración con autopolarización para los problemas 20 y 47.60 si Vi = 20 rnV y se elimina el capacitor Cs· 25. 21 Y 46. Detennine Zj' Zo y Av para la red de la figura 9. 20. 24. Repita el problema 23 si r¿ = 20 kQ Y compare los resultados.Q Vi -Zi o-----}I---+---I.58 si Yfs = 3000 f1S e Y05 = 50 JiS. 26y48.58 si se elimina el capacitor de 20 J1F Y los parámetros de la red son los mismos que en el problema 19.3 kn 2kn -Z. Calcule Z¡. Detennine Z¡. 21. Detenrune 2i' Zo y V o para la red de la figura 9. Elabore nuevamente el problema 24 si r d = 20 U2 y compare los resultados. 24. Zo y A.4 Configuración de autopolari2'ación para el JFET 19. § 9. +20 V 2kn 82 Mil I DSS = 12rnA Vp =-3 V Td = lOOk. 22.gura 9.IIMil Rs 6JOil F. JO Mil J. Compare los resultados con el problema 19.59 si 1DSS = 6 mA.Z. Problemas 463 . 26. 20 y Vo para la red de la figura 9.

.65 Problema 33.61.3 kO -Z¡ lvss = 9 mA Vp =-4.1 rnY.5 kO I DSS =8mA Vp =-2. Figura 9.2 kO . 32. +16 \' 1. v.63 Problemas 30. 31 Y49. 20V +20 V 3. ra::i Vp :::-6V 30 kQ lOMO 3. Determine Z¡.. 20 y Av para la red de la figura 9. Repita el problema 30 si r d = 25 k..7 Configuración de compuerta común para el JFET 30. - Z.61 Problemas 27 y 28. Zo y Av para la red de la figura 9.3 kO 91 MO 2. Figura 9. § 9.65 cuando Yos = 20 j1S. -Z.64 Problema 32. 28. ZQ y Vo para la red de la figura 9. <>--tt---. Detennine Z¡.. Determine Z¡. Calcule Zi' Zo y Av para la red de la figura 9.8 MOSFET de tipo decremental 33.63 si Vi = 0.1 kQ F"lgura 9.---~..62 Problema 29.Q.5 mA V p :::-4 V l .. Calcule Vo para la red de la figura 9.. 31. liMO Figura 9. 29.5V rd =40kQ I DSS =6mA lOMO 2.§ 9. 464 Capítulo 9 Análisis a pequeña señal del FET .Z.62.-Z...64 si rd = 33 ka. +22 V +15 V 3. 1 kíl I DSS = 7. Repita el problema 27 si rd = 20 kQ. z.3 kO .8V rd =40kO .6 Configuración fuente-seguidor para el JFET 27. § 9. Figura 9.2 kO -Z¡ 1.

.J k!2 .66 si rd = 60 k. -Z.Q. +16V 2. 91 MO v. o-----)I--+_--' 3. Problemas 465 . +18 V +20 V 6.34.3 X 10-3 39. 20 y Av para la red de la figura 9. Figura 9.66 Problemas 34. Calcule Z¡. Figura 9.o----)t--+---' 15MO v. Suponga k = 0.67 cuando Vi = 4 mV. +22 V 1. Zo y A" para el amplificador de la figura 9.67 Problema 36.69 Problemas 39. 37. z. 20 y Av para la red de la figura 9. 35 Y50. lDSS = 12 roA Vp =-35 V lOMO 1000 ¡ - Z. - Z.69 si k = 0. Determine gm para un MOSFET si VGS(Th) = 3 V Y está polarizado en VGSQ = 8 V. Calcule V o para la red de la figura 9.68.8 k!2 91 Mn t----1I(---oo V.3 k!2 ¡ -z. Repita el problema 34 si r d = 25 ka. 40 Y51. Figura 9. 36. 10ss = 12mA Vp =-3 V r d =45kQ f--o V. Figura 9.10 Configuración de retroalimentación en drenaje para el EMOSFET 38.8 k!2 +---~I---~O v. Detennine Z¡.. 35.3 X 10-3 . JOMO J. Detennine Z¡.68 Problema 37.2kO . § 9.----+--1(------<> JOMO - V.

.70 Problemas 41 y 42. +20 V Vi = 4 mV.70 si =20 p. 42.71 si Vi = 0.72 para tener una ganancia de 8.70 si Vi = 20 mV. Calcule VGS(encendído) =7 V con Yos Vo para la red de la figura 9. § 9.5 V k=O.3 kQ 40MQ Figura 9. Determine el voltaje de salida para la red de la figura 9.71 Problema 43.5 v rd = 25 pS IOMQ Figura 9. +VDD (+22V) f------ov. 41. VGS(Th) =4 Ve ID(encendido) = 4 mA con IOkQ Vi o----)t---+---" 1 VGS(Th) = 3.11 Configuración de divisor de voltaje para el EMOSFET 43.US Figura 9.12 Cómo diseñar redes de amplificador FET 44.-2..2 x 10-3 • Compare los resultados. Diseñe la red de polarización fija de la figura 9. Repita el problema 39 si k cae a 0. 30V 3. 466 Capítulo 9 Análisis a pequeña señal del FET .S.8 mV y r d = 40 ko. IDSS=8mA Vp =.40.72 Problema 44.3 x 10-3 Yos=30. § 9. Determine Vo para la red de la figura 9.

detennine la ganancia de voltaje para la red de la figura 9.69. 51. 47. detennine la ganancia de voltaje para la red de la figura 9. detennine la ganancia de voltaje para la red de la figura 9.73 Problema 45.58. 50.60. El dispositivo debe estar polarizado en VGsQ = +Vp .15 Análisis por computadora Figura 9. Diseñe la red de polarización fija de la figura 9. Utilizando PSpice (DOS o Windows). Por medio de PSpice (DOS o Windows). 48. detennine la ganancia de voltaje para la red de la figura 9.73 para tener una ganancia de 10. Utilizando PSpice (DOS o Windows). 49.59. detennine la ganancia de voltaje para la red de la figura 9. I DSS = 12mA Vp =-3 V rd =401dl la \-In ¡ § 9.66. 46. detennine la ganancia de voltaje para la red de la figura 9. Por medio de PSpice (DOS o Windows). Problemas 467 . Utilizando PSpice (DOS o Windows).63. Por medio de PSpice (DOS o Windows).45.

En una sección posterior se considera a detalle el impacto de estos importantes elementos. según las iniciales en inglés de: integrated circuits).1 se han identificado los parámetros importantes de un sistema de dos puertos. confiables.CAPÍTULO Aproximación a los sistemas: efectos de Rs y RL _ _ R/RL -------------------- 10.). se encuentra que si Vi se hace cero 7 '"'Th . no sólo a aquellos que contengan BIT y FET. Si el contenido de este capítulo es claro y entendido correctamente. ci (también le. = Zo = Ro (10. aunque el énfasis en este capítulo es en estos dispositivos activos. Fundamentalmente. AiNL 1" o -+ z" v" ~ T Thévenin F'lgura 10. Las técnicas que se tratarán se utilizan en los capítulos restantes.1 están determinados para las condiciones sin carga (ausencia de R L ) y sin resistencia de la fuente (R. esta aproximación se concentra en las características de las terminales del encapsulado y trata a cada una como un bloque constructivo en la formación del encapsulado total. A"m. se logrará una primera parte en el entendimiento del análisis de sistemas. En particular se observa la ausencia de una carga y de resistencia de la fuente. la cual incluirá gran cantidad de ejemplos para resaltar cada punto. z. De hecho.1 INTRODUCCIÓN En años recientes la aparición de una gran variedad de redes y sistemas en un solo encapsulado ha generado un creciente interés en la aproximación a los sistemas para el diseño y el análisis. muchos de los resultados obtenidos en los últimos dos capítulos se utilizan en el siguiente análisis. El contenido de este capítulo representa un primer paso en el desarrollo para familiarizarse con esta aproximación. -J.2 SISTEMAS DE DOS PUERTOS La siguiente descripción puede aplicarse a cualquier sistema de dos puertos. + v. En las siguientes secciones se desarrolla la aproximación a los sistemas de manera deliberadamente lenta. En la figura 10. sofisticados. pero ampliadas según surja la necesidad. que serían algo voluminosos si se fabricaran con componentes discretos (individuales).1 Sistema de dos puertos. auto verificados. La tendencia hacia los sistemas en un solo encapsulado es muy comprensible cuando se consideran los enormes avances en el diseño y manufactura de circuitos integrados. Los pequeños encapsulados de ic contienen diseños estables. 10.1) 468 . La aproximación a los sistemas no es difícil de aplicar una vez que las definiciones básicas de los diferentes parámetros hayan sido entendidas correctamente y demostrado con claridad la manera en que éstos se utilizan. Ahora será muy útil para las siguientes configuraciones el énfasis de los capítulos previos para la determinación de los parámetros de dos puertos para varias configuraciones. Si se observan las terminales de salida de una "manera Thévenin". Por el momento debe reconocerse que tanto los niveles de impedancia como las ganancias de la figura 10.

.c.1).!. Y Vo = A v:-. Al sustituir el circuito equivalente Thévenin entre las terminales de salida se obtendrá la configuración de salida de la figura 10. Dibujar el equivalente de dos puertos de la figura 10. sea de OV. El res~ltado es una impedanciri'ae'salida igual a Ro tal como se había definido originalmente. se observa el hecho de queA¡ no aparece en d modelo de dos puertos de la figura 10.: -Av (Z¡ IR L)' donde R L es la carga defmida para el análisis que se lleva a cabo. _Vo Zo Figura 10. obteniéndose A V.ETh es el voltaje del circuito abierto entre las terminales de salida identificadas como Vo ' Sin embargo. + Vi -Ii R. lo cual permite el empleo de R¡ para representar el circuito de entrada.1.3 (ejemplo 8. sino que se calcula con mayor frecuencia a partir de la expresión A¡ .L = V. No Load). el voltaje de salida del circuito abierto es de Av:>.2 Sistemas de dos puertos 469 . Para el circuito de entrada los parámetros Vi e Ii se encuentran relacionados mediante Z¡ = R¡. Vi' como debe ser.2 Sustitución de los elementos internos para el sistema· de dos puertos de la figura 10. VI de manera que ETh =A v~1.3 Zi Ejemplo lO.2) Obsérvese el uso del subíndice adicional NL para identificar una ganancia de voltaje sin carga (del inglés. V...+----t lO~F li 470kQ p= 100 r()=SOkO -Zo FIgUra 10. Yque la caída de voltaje a través de la impedancia R.2 y de hecho rara vez es parte de un análisis de un sistema de dos puertos de dispositivos activos.2 al encontrar Zo y A V"L de la manera usual. pueden representarse tanto Z(J como Z¡ mediante elementos resistivos.1 r---~r--<> 12 V Vi o------}t--. A V¡'. Para encontrar Z . Antes de ver un ejemplo. se hace V. La ausencia de una carga ocasiona que 10 = O. (10. a cero.2.1.2 para la red del transistor con polarización fija de la figura 10. 10. permitiendo un corto circuito equivalente para la fue~te. EJEMPLO 10. = 0. Debido a que el interés por el momento se concentra en los amplificadores BJT y FET. V. Por tanto. Antes de continuar se verificarán los resultados de la figura 10. Esto no significa que la cantidad se calcule rara vez.

En particular se observa el signo negativo asociado con la fuente de voltaje controlada.1.5 aparece un segundo formato para la figura 10. de acuerdo con su definición anterior. la cual es particularmente popular con los amplificadores operacionales op-amps (por las palabras en inglés.'\" -2&O.11 Al utilizar la información anterior. También revela un cambio de fase de 1800 entre los voltajes de entrada y de salida.069 kQ = 3 kQ = -280.4 ejemplo 10. el cual . + VI R¡ {~o 1. la ganancia del sistema sin una carga aplicada. Equivalente de dos puertos para los parámetros especificados en el En el ejemplo 10.1.Solución Del ejemplo 8.4. En la figura 10.1 se incluyó Re = 3 kQ para definir la ganancia de voltaje sin carga. li 10.~ '1 Flgura 10. De manera ideal. puede dibujarse el equivalente de dos puertos de la figura 10.evela una polaridad opuesta para la fuente controlada que la indicada en la figura. A VNL es. el análisis de este capítulo asumirá que todos los resistores de polarización son parte de la ganancia sin carga y que un sistema con carga requiere una carga adicional RL conectada a las terminales de salida.3 EFECTO DE LA IMPEDANCIA DE CARGA Ql.069 k:O.2.2. El modelo puede aplicarse a cualquier amplificador de corriente o voltaje controlado. 2i 20 A 'NC = 1. El único cambio consiste en la apariencia general del modelo. .5 Notación del amplificador operacional (op-amp).J En esta sección se investigará el efecto de una carga aplicada utilizando el modelo de dos puertos de la figura 10.l1V¡ ~ Vo Figura 10. Ri y Ro son las impedancias de entrada y